(DELAYFILE (SDFVERSION "OVI 3.0") (DESIGN "RAM256") (DATE "Wed Oct 12 05:23:13 2022") (VENDOR "sky130_fd_sc_hd__tt_1.80v_25C") (PROGRAM "Synopsys PrimeTime") (VERSION "T-2022.03-SP3") (DIVIDER /) // OPERATING CONDITION "sky130_fd_sc_hd__tt_1.80v_25C::sky130_fd_sc_hd__tt_1.80v_25C" (VOLTAGE 1.8000::1.8000) (PROCESS "1.0000::1.0000") (TEMPERATURE 25.0000::25.0000) (TIMESCALE 1ns) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0778::0.0778) (0.0752::0.0752)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0157::0.0157) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0743::0.0743) (0.0731::0.0731)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0384::0.0384) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0531::0.0531) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0081::0.0081) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0336::0.0336) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0584::0.0584) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0093::0.0093) (0.0095::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0029::0.0029) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0260::0.0260) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0279::0.0279) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0622::0.0622) (0.0641::0.0640)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0018::0.0018) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0266::0.0266) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0163::0.0163) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0436::0.0436) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0461::0.0461) (0.0445::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0482::0.0482) (0.0468::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0499::0.0499) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0360::0.0360) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0704::0.0704) (0.0709::0.0709)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0604::0.0604) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0316::0.0316) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0445::0.0445) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0183::0.0183) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0240::0.0240) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0489::0.0489) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0323::0.0323) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0291::0.0291) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0243::0.0243) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0338::0.0338) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0401::0.0401) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0408::0.0408) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0187::0.0187) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0049::0.0049) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0407::0.0407) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1287::0.1287) (0.1233::0.1233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0871::0.0871) (0.0855::0.0855)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0227::0.0227) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0599::0.0599) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0084::0.0084) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0384::0.0384) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0249::0.0249) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0522::0.0522) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0592::0.0592) (0.0597::0.0597)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0672::0.0672) (0.0665::0.0665)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0500::0.0500) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0303::0.0303) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0515::0.0515) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[20\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0241::0.0241) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0250::0.0250) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0303::0.0303) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0550::0.0550) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0087::0.0087) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0414::0.0414) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0053::0.0053) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0240::0.0240) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0462::0.0462) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0251::0.0251) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0329::0.0329) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0258::0.0258) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0195::0.0195) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0533::0.0533) (0.0544::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0553::0.0553) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0159::0.0159) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.1164::0.1164) (0.1143::0.1143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0574::0.0574) (0.0578::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[5\]/S (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0256::0.0256) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/S1 (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0369::0.0369) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0436::0.0436) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0674::0.0674) (0.0691::0.0691)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0462::0.0462) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0320::0.0320) (0.0325::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0309::0.0309) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0271::0.0271) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0512::0.0512) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0583::0.0583) (0.0588::0.0588)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0188::0.0188) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0271::0.0271) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0113::0.0113) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0365::0.0365) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0355::0.0355) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0217::0.0217) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0264::0.0264) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[5\]/S (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0208::0.0208) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0276::0.0276) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0293::0.0293) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0496::0.0496) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0298::0.0298) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0373::0.0373) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0283::0.0283) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0381::0.0381) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0240::0.0240) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0269::0.0269) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0072::0.0072) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0490::0.0490) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0269::0.0269) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0162::0.0162) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0413::0.0413) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0492::0.0492) (0.0497::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0592::0.0592) (0.0606::0.0606)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0892::0.0892) (0.0863::0.0863)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0524::0.0524) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0349::0.0349) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0410::0.0410) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0371::0.0371) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0239::0.0239)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0416::0.0416) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0574::0.0574) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0376::0.0376) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0447::0.0447) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0315::0.0315) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0586::0.0586) (0.0601::0.0601)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0329::0.0329) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0211::0.0211) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0140::0.0140) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0637::0.0637) (0.0619::0.0619)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0136::0.0136) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0100::0.0100) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0450::0.0450) (0.0443::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0157::0.0157) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0373::0.0373) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND0/A (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0490::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0245::0.0245) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0195::0.0195) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0289::0.0289) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0558::0.0558) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0251::0.0251) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0463::0.0463) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0431::0.0431) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0424::0.0424) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0149::0.0149) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0289::0.0289) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0725::0.0725) (0.0715::0.0715)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0244::0.0244) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0378::0.0378) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0571::0.0571) (0.0547::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0195::0.0195) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0191::0.0191) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0244::0.0244) (0.0250::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0281::0.0281) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0311::0.0311) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0271::0.0271) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0443::0.0443) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0306::0.0306) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0502::0.0502) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0205::0.0205) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0737::0.0737) (0.0760::0.0760)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0176::0.0176) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0134::0.0134) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0350::0.0350) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0527::0.0527) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0289::0.0289) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0149::0.0149) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0573::0.0573) (0.0586::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0458::0.0458) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0365::0.0365) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0134::0.0134) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0288::0.0288) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0198::0.0198) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0205::0.0205) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0223::0.0223) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0511::0.0511) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0254::0.0254) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/X Do0MUX\.M\[2\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0341::0.0341) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0309::0.0309) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0530::0.0530) (0.0542::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0150::0.0150) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0226::0.0226) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0699::0.0699) (0.0720::0.0720)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0212::0.0212) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0365::0.0365) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0326::0.0326) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0139::0.0139) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0103::0.0103) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0215::0.0215) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0258::0.0258) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0537::0.0537) (0.0550::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0208::0.0208) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0397::0.0397) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0597::0.0597) (0.0574::0.0574)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0276::0.0276) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0562::0.0562) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0430::0.0430) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0140::0.0140) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0416::0.0416) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0338::0.0338) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0215::0.0215) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0241::0.0241) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/S1 (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0319::0.0319) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0512::0.0512) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0228::0.0228) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0193::0.0193) (0.0198::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0414::0.0414) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0419::0.0419) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0318::0.0318) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0394::0.0394) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0332::0.0332) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0422::0.0422) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0461::0.0461) (0.0469::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0375::0.0375) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0468::0.0468) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0247::0.0247) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0346::0.0346) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0227::0.0227) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0491::0.0491) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0454::0.0454) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0566::0.0566) (0.0561::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0356::0.0356) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0058::0.0058) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0591::0.0591) (0.0575::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0574::0.0574) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0466::0.0466) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0207::0.0207) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0109::0.0109) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0313::0.0313) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0200::0.0200) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0036::0.0036) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0337::0.0337) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0215::0.0215) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0535::0.0535) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0292::0.0292) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0286::0.0286) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0696::0.0696) (0.0685::0.0685)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0353::0.0353) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0154::0.0154) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND0/C_N (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0447::0.0447) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0241::0.0241) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0047::0.0047) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0510::0.0510) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0071::0.0071) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0431::0.0431) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0585::0.0585) (0.0561::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0455::0.0455) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0296::0.0296) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0480::0.0480) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0386::0.0386) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0153::0.0153) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0201::0.0201) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0827::0.0827) (0.0810::0.0810)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0194::0.0194) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0161::0.0161) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0314::0.0314) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0069::0.0069) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0434::0.0434) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0514::0.0514) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0842::0.0842) (0.0815::0.0815)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0361::0.0361) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0112::0.0112) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0701::0.0701) (0.0695::0.0695)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0266::0.0266) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0880::0.0880) (0.0864::0.0865)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0106::0.0106) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0532::0.0532) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0726::0.0726) (0.0704::0.0704)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0397::0.0397) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0262::0.0262) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0244::0.0244) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0542::0.0542) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0381::0.0381) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0272::0.0272) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0461::0.0461) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0236::0.0236) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0349::0.0349) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0266::0.0266) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0236::0.0236) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0074::0.0074) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0424::0.0424) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0207::0.0207) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0388::0.0388) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0153::0.0153) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0472::0.0472) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0325::0.0325) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0324::0.0324) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0521::0.0521) (0.0539::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0165::0.0165) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0442::0.0442) (0.0440::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0364::0.0364) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0579::0.0579) (0.0593::0.0593)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0424::0.0424) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0440::0.0440) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0414::0.0414) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.1268::0.1268) (0.1237::0.1237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0347::0.0347) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0346::0.0346) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0174::0.0174) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0314::0.0314) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0280::0.0280) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0360::0.0360) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0612::0.0612) (0.0592::0.0590)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0245::0.0245) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0690::0.0690) (0.0709::0.0709)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0969::0.0969) (0.0941::0.0941)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0466::0.0466) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0287::0.0287) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[5\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0105::0.0105) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0311::0.0311) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0602::0.0602) (0.0607::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0248::0.0248) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0484::0.0484) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0283::0.0283) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0367::0.0367) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0287::0.0287) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/S0 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0485::0.0485) (0.0469::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0154::0.0154) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0526::0.0526) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0298::0.0298) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0384::0.0384) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0558::0.0558) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0600::0.0600) (0.0615::0.0615)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0132::0.0132) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0405::0.0405) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0149::0.0149) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0423::0.0423) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0401::0.0401) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0295::0.0295) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0536::0.0536) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0794::0.0794) (0.0777::0.0777)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0563::0.0563) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0565::0.0565) (0.0578::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0096::0.0096) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0191::0.0191) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0338::0.0338) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0062::0.0062) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0469::0.0469) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0507::0.0507) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0109::0.0109) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0278::0.0278) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0381::0.0381) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0272::0.0272) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0167::0.0167) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0375::0.0375) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0186::0.0186) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0180::0.0180) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0241::0.0241) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0141::0.0141) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0066::0.0066) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND0/B (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0312::0.0312) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0465::0.0465) (0.0476::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[9\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0589::0.0589) (0.0595::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0267::0.0267) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0299::0.0299) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0328::0.0328) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0797::0.0797) (0.0817::0.0817)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0591::0.0591) (0.0605::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0526::0.0526) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0445::0.0445) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0135::0.0135) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0398::0.0398) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0193::0.0193) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0069::0.0069) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0088::0.0088) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0339::0.0339) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0183::0.0183) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0124::0.0124) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0380::0.0380) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0368::0.0368) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0450::0.0450) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0415::0.0415) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0983::0.0983) (0.0962::0.0962)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0798::0.0798) (0.0787::0.0787)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0211::0.0211) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0644::0.0644) (0.0623::0.0623)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0307::0.0307) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0366::0.0366) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0360::0.0360) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0161::0.0161) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0488::0.0488) (0.0497::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0516::0.0516) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0316::0.0316) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0238::0.0238) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0312::0.0312) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0310::0.0310) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0344::0.0344) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0205::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0244::0.0244) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0386::0.0386) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0400::0.0400) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0287::0.0287) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0284::0.0284) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0339::0.0339) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0117::0.0117) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0308::0.0308) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0398::0.0398) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0265::0.0265) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0121::0.0121) (0.0128::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/X Do0MUX\.M\[2\]\.MUX\[2\]/A1 (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0608::0.0608) (0.0622::0.0622)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0497::0.0497) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0330::0.0330) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0517::0.0517) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0323::0.0323) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0198::0.0198) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0605::0.0605) (0.0611::0.0611)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0471::0.0471) (0.0481::0.0481)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0719::0.0719) (0.0710::0.0710)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0356::0.0356) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0397::0.0397) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0399::0.0399) (0.0413::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0256::0.0256) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0258::0.0258) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0587::0.0587) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0291::0.0291) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0313::0.0313) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0523::0.0523) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0251::0.0251) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0161::0.0161) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0299::0.0299) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0362::0.0362) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0278::0.0278) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0293::0.0293) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0181::0.0181) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0441::0.0441) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0293::0.0293) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0163::0.0163) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0624::0.0624) (0.0635::0.0635)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0271::0.0271) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0260::0.0260) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0298::0.0298) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0770::0.0770) (0.0755::0.0755)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0317::0.0317) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0188::0.0188) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0283::0.0283) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0169::0.0169) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0212::0.0212) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0308::0.0308) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0877::0.0877) (0.0900::0.0900)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0373::0.0373) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0886::0.0886) (0.0861::0.0861)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0274::0.0274) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0217::0.0217) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0388::0.0388) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0576::0.0576) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0517::0.0517) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.1083::0.1083) (0.1040::0.1040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0214::0.0214) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0064::0.0064) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0188::0.0188) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0419::0.0419) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0561::0.0561) (0.0575::0.0575)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0552::0.0552) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0173::0.0173) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0251::0.0251) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0210::0.0210) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0523::0.0523) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0205::0.0205) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0697::0.0697) (0.0687::0.0687)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0283::0.0283) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0222::0.0222) (0.0235::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0145::0.0145) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND1/B (0.0173::0.0173) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0552::0.0552) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0358::0.0358) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0342::0.0342) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0401::0.0401) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0250::0.0250) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0146::0.0146) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0633::0.0633) (0.0605::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0563::0.0563) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0226::0.0226) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0516::0.0516) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0641::0.0641) (0.0619::0.0619)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0562::0.0562) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0605::0.0605) (0.0619::0.0619)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0248::0.0248) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0366::0.0366) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0059::0.0059) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0282::0.0282) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0510::0.0510) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0799::0.0799) (0.0775::0.0775)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0596::0.0596) (0.0586::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0372::0.0372) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0707::0.0707) (0.0677::0.0677)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0337::0.0337) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0388::0.0388) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0823::0.0823) (0.0804::0.0804)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0219::0.0219) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0439::0.0439) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0271::0.0271) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0412::0.0412) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0102::0.0102) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0574::0.0574) (0.0588::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0407::0.0407) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0272::0.0272) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0194::0.0194) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0652::0.0652) (0.0630::0.0630)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0333::0.0333) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0334::0.0334) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0178::0.0178) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0805::0.0805) (0.0781::0.0781)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0556::0.0556) (0.0573::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0139::0.0139) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0777::0.0777) (0.0763::0.0763)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0407::0.0407) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0349::0.0349) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0507::0.0507) (0.0511::0.0511)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0636::0.0636) (0.0640::0.0640)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0286::0.0286) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0823::0.0823) (0.0837::0.0837)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0476::0.0476) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0286::0.0286) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0420::0.0420) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0425::0.0425) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0508::0.0508) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0375::0.0375) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0343::0.0343) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0266::0.0266) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0437::0.0437) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0105::0.0105) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0212::0.0212) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0254::0.0254) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0458::0.0458) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0262::0.0262) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0077::0.0077) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[11\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0408::0.0408) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0302::0.0302) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0214::0.0214) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0242::0.0242) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0296::0.0296) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0690::0.0690) (0.0706::0.0706)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[1\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0138::0.0138) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0519::0.0519) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0212::0.0212) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0283::0.0283) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0780::0.0780) (0.0783::0.0783)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0388::0.0388) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0273::0.0273) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0087::0.0087) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0037::0.0037) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0219::0.0219) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0333::0.0333) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0268::0.0268) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[4\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0295::0.0295) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0504::0.0504) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0287::0.0287) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.1123::0.1123) (0.1157::0.1157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0153::0.0153) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0164::0.0164) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0266::0.0266) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0528::0.0528) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0088::0.0088) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0088::0.0088) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0556::0.0556) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0409::0.0409) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0467::0.0467) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0419::0.0419) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0362::0.0362) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0346::0.0346) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0266::0.0266) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0192::0.0192) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0247::0.0247) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0036::0.0036) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0232::0.0232) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0072::0.0072) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0185::0.0185) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0255::0.0255) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0100::0.0100) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0531::0.0531) (0.0516::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0196::0.0196) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0204::0.0204) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0269::0.0269) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0506::0.0506) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0738::0.0738) (0.0718::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0492::0.0492) (0.0498::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0565::0.0565) (0.0578::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0240::0.0240) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[14\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0100::0.0100) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0730::0.0730) (0.0720::0.0720)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0242::0.0242) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0392::0.0392) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0348::0.0348) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0395::0.0395) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0282::0.0282) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0202::0.0202) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0037::0.0037) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0708::0.0708) (0.0693::0.0693)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0480::0.0480) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0170::0.0170) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0174::0.0174) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0264::0.0264) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0517::0.0517) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0808::0.0808) (0.0782::0.0782)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0689::0.0689) (0.0710::0.0710)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0590::0.0590) (0.0569::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0387::0.0387) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0230::0.0230) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0355::0.0355) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0421::0.0421) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0300::0.0300) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0626::0.0626) (0.0617::0.0618)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0376::0.0376) (0.0383::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0307::0.0307) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0037::0.0037) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0439::0.0439) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0506::0.0506) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0030::0.0030) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0195::0.0195) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0225::0.0225) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0362::0.0362) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0283::0.0283) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[2\]/S (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0225::0.0225) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0213::0.0213) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0504::0.0504) (0.0508::0.0508)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0299::0.0299) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0737::0.0737) (0.0750::0.0750)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0464::0.0464) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0433::0.0433) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0462::0.0462) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0101::0.0101) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0345::0.0345) (0.0350::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0309::0.0309) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0075::0.0075) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0312::0.0312) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0508::0.0508) (0.0521::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0091::0.0091) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0351::0.0351) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0302::0.0302) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0286::0.0286) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0499::0.0499) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0163::0.0163) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0348::0.0348) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0281::0.0281) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0456::0.0456) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0049::0.0049) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0112::0.0112) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0530::0.0530) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0205::0.0205) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/A_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0210::0.0210) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0329::0.0329) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0421::0.0421) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0547::0.0547) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0782::0.0782) (0.0783::0.0783)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0285::0.0285) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0443::0.0443) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0237::0.0237) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0198::0.0198) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0389::0.0389) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0648::0.0648) (0.0640::0.0651)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0394::0.0394) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0600::0.0600) (0.0583::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/A (0.0147::0.0147) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0328::0.0328) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0110::0.0110) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0334::0.0334) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0234::0.0234) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0280::0.0280) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0288::0.0288) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0222::0.0222) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0108::0.0108) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0122::0.0122) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0218::0.0218) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0425::0.0425) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0549::0.0549) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0379::0.0379) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0388::0.0388) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.1005::0.1005) (0.0970::0.0970)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0476::0.0476) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0451::0.0451) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0407::0.0407) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[5\]/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0136::0.0136) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0228::0.0228) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0575::0.0575) (0.0582::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0318::0.0318) (0.0321::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0240::0.0240) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0541::0.0541) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0176::0.0176) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0166::0.0166) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND1/A_N (0.0195::0.0195) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0749::0.0749) (0.0724::0.0724)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0439::0.0439) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0244::0.0244) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0404::0.0404) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0076::0.0076) (0.0082::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0308::0.0308) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0623::0.0623) (0.0634::0.0634)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0274::0.0274) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0217::0.0217) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0034::0.0034) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0390::0.0390) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0698::0.0698) (0.0704::0.0704)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0321::0.0321) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0105::0.0105) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0606::0.0606) (0.0590::0.0590)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0221::0.0221) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0364::0.0364) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0139::0.0139) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0066::0.0066) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0378::0.0378) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0639::0.0639) (0.0625::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0710::0.0710) (0.0702::0.0702)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0278::0.0278) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0231::0.0231) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0268::0.0268) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0368::0.0368) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0761::0.0761) (0.0770::0.0770)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0328::0.0328) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0326::0.0326) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0035::0.0035) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0060::0.0060) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0595::0.0595) (0.0610::0.0610)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0055::0.0055) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0558::0.0558) (0.0570::0.0570)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0230::0.0230) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0505::0.0505) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0233::0.0233) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0052::0.0052) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0234::0.0234) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0268::0.0268) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0331::0.0331) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0667::0.0667) (0.0655::0.0655)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0573::0.0573) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0276::0.0276) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0254::0.0254) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0361::0.0361) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0616::0.0616) (0.0620::0.0620)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0346::0.0346) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0297::0.0297) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0193::0.0193) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0331::0.0331) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0596::0.0596) (0.0573::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0499::0.0499) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0378::0.0378) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0420::0.0420) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0219::0.0219) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0247::0.0247) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL_DIODE\[0\]/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0836::0.0836) (0.0821::0.0821)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0546::0.0546) (0.0557::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0443::0.0443) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0402::0.0402) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0322::0.0322) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0423::0.0423) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0587::0.0587) (0.0602::0.0602)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0317::0.0317) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0288::0.0288) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0224::0.0224) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0619::0.0619) (0.0632::0.0632)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0072::0.0072) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0823::0.0823) (0.0817::0.0817)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0442::0.0442) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0120::0.0120) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0295::0.0295) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0203::0.0203) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0171::0.0171) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0366::0.0366) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0326::0.0326) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0065::0.0065) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0814::0.0814) (0.0796::0.0796)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0455::0.0455) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0380::0.0380) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0322::0.0322) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0615::0.0615) (0.0626::0.0626)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0248::0.0248) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0518::0.0518) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0711::0.0711) (0.0686::0.0686)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/S0 (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0894::0.0894) (0.0876::0.0876)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0524::0.0524) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0305::0.0305) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0319::0.0319) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0215::0.0214) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0128::0.0128) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0237::0.0237) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0477::0.0477) (0.0490::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0169::0.0169) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0111::0.0111) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0257::0.0257) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0124::0.0124) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0363::0.0363) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0033::0.0033) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0234::0.0234) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0280::0.0280) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0904::0.0904) (0.0916::0.0916)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0246::0.0246) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0122::0.0122) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0265::0.0265) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0617::0.0617) (0.0608::0.0608)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0739::0.0739) (0.0728::0.0728)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0327::0.0327) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0248::0.0248) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/C_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0104::0.0104) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0239::0.0239) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[29\]/DIODE (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0327::0.0327) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0579::0.0579) (0.0587::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0531::0.0531) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0706::0.0706) (0.0698::0.0698)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0358::0.0358) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0217::0.0217) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0374::0.0374) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0244::0.0244) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0856::0.0856) (0.0846::0.0846)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0194::0.0194) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0551::0.0551) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0290::0.0290) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[22\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0518::0.0518) (0.0500::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0173::0.0173) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0483::0.0483) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0216::0.0216) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0335::0.0335) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0026::0.0026) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0448::0.0448) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0156::0.0156) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0564::0.0564) (0.0546::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0395::0.0395) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0443::0.0443) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0184::0.0184) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0229::0.0229) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0353::0.0353) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0135::0.0135) (0.0143::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0609::0.0609) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0211::0.0211) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0408::0.0408) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0251::0.0251) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0390::0.0390) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0172::0.0172) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0486::0.0486) (0.0495::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0201::0.0201) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0558::0.0558) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0516::0.0516) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0481::0.0481) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0307::0.0307) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0057::0.0057) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0268::0.0268) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0356::0.0356) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0313::0.0313) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0504::0.0504) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0431::0.0431) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0371::0.0371) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0035::0.0035) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0590::0.0590) (0.0602::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0262::0.0262) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0472::0.0472) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0296::0.0296) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0637::0.0637) (0.0642::0.0642)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0105::0.0105) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0356::0.0356) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0300::0.0300) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0264::0.0264) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0240::0.0240) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0443::0.0443) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0873::0.0873) (0.0862::0.0862)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0315::0.0315) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0838::0.0838) (0.0827::0.0827)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0355::0.0355) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0320::0.0320) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0334::0.0334) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0573::0.0573) (0.0591::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0331::0.0331) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0792::0.0792) (0.0774::0.0774)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0354::0.0354) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0266::0.0266) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0247::0.0247) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0548::0.0548) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0050::0.0050) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0441::0.0441) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0487::0.0487) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0086::0.0086) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0198::0.0198) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0175::0.0175) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0273::0.0273) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0289::0.0289) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0375::0.0375) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0540::0.0540) (0.0552::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0130::0.0130) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0770::0.0770) (0.0744::0.0744)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0093::0.0093) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0277::0.0277) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0060::0.0060) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0076::0.0076) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0135::0.0135) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0142::0.0142) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0268::0.0268) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0422::0.0422) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0324::0.0324) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND1/C (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0460::0.0460) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0240::0.0240) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0511::0.0511) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0377::0.0377) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0677::0.0677) (0.0663::0.0663)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0346::0.0346) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0217::0.0217) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0439::0.0439) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/S0 (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0850::0.0850) (0.0832::0.0832)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0605::0.0605) (0.0621::0.0621)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0270::0.0270) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0257::0.0257) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0538::0.0538) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0050::0.0050) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0532::0.0532) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0421::0.0421) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0825::0.0825) (0.0798::0.0798)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0424::0.0424) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0195::0.0195) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0429::0.0429) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0398::0.0398) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0391::0.0391) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0123::0.0123) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0659::0.0659) (0.0678::0.0678)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0226::0.0226) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0189::0.0189) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0654::0.0654) (0.0658::0.0658)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0455::0.0455) (0.0465::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0556::0.0556) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0396::0.0396) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0599::0.0599) (0.0593::0.0593)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0414::0.0414) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0797::0.0797) (0.0772::0.0772)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0212::0.0212) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0573::0.0573) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0439::0.0439) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0101::0.0101) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0218::0.0218) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0077::0.0077) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0731::0.0731) (0.0714::0.0714)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0585::0.0585) (0.0605::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0510::0.0510) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0336::0.0336) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0406::0.0406) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0456::0.0456) (0.0469::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0613::0.0613) (0.0628::0.0628)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0892::0.0892) (0.0929::0.0929)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0624::0.0624) (0.0641::0.0641)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0432::0.0432) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0419::0.0419) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0070::0.0070) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0147::0.0147) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0705::0.0705) (0.0681::0.0681)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0249::0.0249) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0495::0.0495) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0372::0.0372) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0316::0.0316) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0378::0.0378) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0811::0.0811) (0.0791::0.0791)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0414::0.0414) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0321::0.0321) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0349::0.0349) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0466::0.0466) (0.0471::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0244::0.0244) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[2\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0266::0.0266) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0370::0.0370) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0684::0.0684) (0.0696::0.0696)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0820::0.0820) (0.0822::0.0822)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0301::0.0301) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0271::0.0271) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0300::0.0300) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0433::0.0433) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0129::0.0129) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0222::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0400::0.0400) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0401::0.0401) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0196::0.0196) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0079::0.0079) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0614::0.0614) (0.0632::0.0632)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0541::0.0541) (0.0554::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0498::0.0498) (0.0506::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0148::0.0148) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0256::0.0256) (0.0244::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0325::0.0325) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0227::0.0227) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0304::0.0304) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0438::0.0438) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0532::0.0532) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0228::0.0228) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0177::0.0177) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0210::0.0210) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0447::0.0447) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0298::0.0298) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0106::0.0106) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0281::0.0281) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0438::0.0438) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0139::0.0139) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0273::0.0273) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0108::0.0108) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0293::0.0293) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0103::0.0103) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0141::0.0141) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0177::0.0177) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0067::0.0067) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0324::0.0324) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0534::0.0534) (0.0541::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0444::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0236::0.0236) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0623::0.0623) (0.0615::0.0616)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0540::0.0540) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0498::0.0498) (0.0505::0.0505)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0651::0.0651) (0.0647::0.0670)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0812::0.0812) (0.0786::0.0786)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0325::0.0325) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0248::0.0248) (0.0253::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0300::0.0300) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0338::0.0338) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0244::0.0244) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0691::0.0691) (0.0667::0.0667)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0551::0.0551) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0271::0.0271) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0179::0.0179) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0615::0.0615) (0.0608::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0659::0.0659) (0.0649::0.0649)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0281::0.0281) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0438::0.0437) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0311::0.0311) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0539::0.0539) (0.0549::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0271::0.0271) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0438::0.0438) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0073::0.0073) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0532::0.0532) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0459::0.0459) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0289::0.0289) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0436::0.0436) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0264::0.0264) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0113::0.0113) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0499::0.0499) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0382::0.0382) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0193::0.0193) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0473::0.0473) (0.0486::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0426::0.0426) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0196::0.0196) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0041::0.0041) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0196::0.0196) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0062::0.0062) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0162::0.0162) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0275::0.0275) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0746::0.0746) (0.0727::0.0727)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0485::0.0485) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0453::0.0453) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0343::0.0343) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0477::0.0477) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0226::0.0226) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0369::0.0369) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.1003::0.1003) (0.0993::0.0993)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0545::0.0545) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0057::0.0057) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0338::0.0338) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/X Do0MUX\.M\[3\]\.MUX\[2\]/A1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0148::0.0148) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0114::0.0114) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0285::0.0285) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0367::0.0367) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[23\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0366::0.0366) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.1292::0.1292) (0.1238::0.1238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0300::0.0300) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0321::0.0321) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0443::0.0443) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0321::0.0321) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0250::0.0250) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0640::0.0640) (0.0624::0.0624)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0522::0.0522) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0420::0.0420) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0191::0.0191) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0213::0.0213) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0254::0.0254) (0.0258::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0029::0.0029) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[6\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0283::0.0283) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0280::0.0280) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0343::0.0343) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0264::0.0264) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0379::0.0379) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0388::0.0388) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0309::0.0309) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0093::0.0093) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0376::0.0376) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0171::0.0171) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0309::0.0309) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0282::0.0282) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0108::0.0108) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0691::0.0691) (0.0698::0.0698)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0052::0.0052) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0553::0.0553) (0.0569::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0494::0.0494) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0133::0.0133) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0188::0.0188) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0384::0.0384) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0619::0.0619) (0.0610::0.0610)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0060::0.0060) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0493::0.0493) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0169::0.0169) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0512::0.0512) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/S1 (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0297::0.0297) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0934::0.0934) (0.0906::0.0906)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0765::0.0765) (0.0754::0.0754)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0290::0.0290) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0558::0.0558) (0.0570::0.0570)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0291::0.0291) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0264::0.0264) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0535::0.0535) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0380::0.0380) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0151::0.0151) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0167::0.0167) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0427::0.0427) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0283::0.0283) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0165::0.0165) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0209::0.0209) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0323::0.0323) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0194::0.0194) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0121::0.0121) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0247::0.0247) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0331::0.0331) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0027::0.0027) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0281::0.0281) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0301::0.0301) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0504::0.0504) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0096::0.0096) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0062::0.0062) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0097::0.0097) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0164::0.0164) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0509::0.0509) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0380::0.0380) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[30\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0232::0.0232) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0266::0.0266) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[22\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0102::0.0102) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0255::0.0255) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0362::0.0362) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0594::0.0594) (0.0578::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0188::0.0188) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[27\]/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0449::0.0449) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0296::0.0296) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0206::0.0206) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0506::0.0506) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0663::0.0663) (0.0668::0.0668)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0245::0.0245) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0077::0.0077) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0220::0.0220) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0208::0.0208) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0161::0.0161) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0875::0.0875) (0.0864::0.0864)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0357::0.0357) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0312::0.0312) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0752::0.0752) (0.0761::0.0761)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0426::0.0426) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0179::0.0179) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0147::0.0147) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0458::0.0458) (0.0468::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0330::0.0330) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0423::0.0423) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0393::0.0393) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0528::0.0528) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0220::0.0220) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0341::0.0341) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0142::0.0142) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0350::0.0350) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0224::0.0224) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0331::0.0331) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0480::0.0480) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0208::0.0208) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0380::0.0380) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0465::0.0465) (0.0462::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0243::0.0243) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0293::0.0293) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0447::0.0447) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0424::0.0424) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0938::0.0938) (0.0958::0.0958)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0445::0.0445) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0845::0.0845) (0.0830::0.0830)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0550::0.0550) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0387::0.0387) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0078::0.0078) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/X Do0MUX\.M\[3\]\.MUX\[2\]/A0 (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0235::0.0235) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0304::0.0304) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0265::0.0265) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0701::0.0701) (0.0720::0.0720)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0544::0.0544) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0256::0.0256) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0398::0.0398) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0425::0.0425) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0075::0.0075) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0318::0.0318) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0226::0.0226) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0584::0.0584) (0.0599::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0251::0.0251) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0021::0.0021) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0241::0.0241) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0572::0.0572) (0.0581::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0705::0.0705) (0.0713::0.0713)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0411::0.0411) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0659::0.0659) (0.0670::0.0670)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0353::0.0353) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0458::0.0458) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0256::0.0256) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0342::0.0342) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0306::0.0306) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0200::0.0200) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0036::0.0036) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0792::0.0792) (0.0772::0.0772)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0063::0.0063) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0251::0.0251) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0446::0.0446) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0363::0.0363) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0354::0.0354) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0313::0.0313) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/S0 (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0071::0.0071) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[31\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0495::0.0495) (0.0472::0.0472)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.1173::0.1173) (0.1121::0.1121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0628::0.0628) (0.0648::0.0648)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0252::0.0252) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0323::0.0323) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0403::0.0403) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0269::0.0269) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0399::0.0399) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0174::0.0174) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0119::0.0119) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0125::0.0125) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[14\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0442::0.0442) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0272::0.0272) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0097::0.0097) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0466::0.0466) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0136::0.0136) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0591::0.0591) (0.0583::0.0583)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0124::0.0124) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0550::0.0550) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0722::0.0722) (0.0695::0.0695)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0714::0.0714) (0.0691::0.0691)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0152::0.0152) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0298::0.0298) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0575::0.0575) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0454::0.0454) (0.0464::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0380::0.0380) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0166::0.0166) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0176::0.0176) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0503::0.0503) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0615::0.0615) (0.0626::0.0626)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0050::0.0050) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0208::0.0208) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0367::0.0367) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0330::0.0330) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0240::0.0240) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0504::0.0504) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[31\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0386::0.0386) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0468::0.0468) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0741::0.0740) (0.0723::0.0723)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0100::0.0100) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0251::0.0251) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0060::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0339::0.0339) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0652::0.0652) (0.0664::0.0664)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0544::0.0544) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0317::0.0317) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0301::0.0301) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0417::0.0417) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0077::0.0077) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0196::0.0196) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0247::0.0247) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0418::0.0418) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0762::0.0762) (0.0747::0.0747)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0239::0.0239) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0264::0.0264) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0235::0.0235) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0611::0.0611) (0.0592::0.0589)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0177::0.0177) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0337::0.0337) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0272::0.0272) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0140::0.0140) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0439::0.0439) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0518::0.0518) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0264::0.0264) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0938::0.0938) (0.0908::0.0908)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0423::0.0423) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0380::0.0380) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0307::0.0307) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0327::0.0327) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0354::0.0354) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0344::0.0344) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0338::0.0338) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0871::0.0870) (0.0854::0.0854)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0390::0.0390) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0426::0.0426) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0433::0.0433) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[2\]/S (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0268::0.0268) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0108::0.0108) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0312::0.0312) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0684::0.0684) (0.0702::0.0702)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0379::0.0379) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0330::0.0330) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0532::0.0532) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0301::0.0301) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0137::0.0137) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0436::0.0436) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0537::0.0537) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0410::0.0410) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0320::0.0320) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0405::0.0405) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0258::0.0258) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0425::0.0425) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0159::0.0159) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0176::0.0176) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0215::0.0215) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0324::0.0324) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0563::0.0563) (0.0573::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0538::0.0538) (0.0548::0.0548)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0652::0.0652) (0.0663::0.0663)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0291::0.0291) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0460::0.0460) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0285::0.0285) (0.0294::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0611::0.0611) (0.0612::0.0612)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0268::0.0268) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0430::0.0430) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0079::0.0079) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0845::0.0845) (0.0823::0.0823)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0085::0.0085) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0271::0.0271) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0207::0.0207) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0176::0.0176) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0634::0.0634) (0.0624::0.0624)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0325::0.0325) (0.0331::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0304::0.0304) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0194::0.0194) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0511::0.0511) (0.0525::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0122::0.0122) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0503::0.0503) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0561::0.0561) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0403::0.0403) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0423::0.0423) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0678::0.0678) (0.0701::0.0701)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0612::0.0612) (0.0628::0.0628)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0539::0.0539) (0.0524::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0096::0.0096) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0022::0.0022) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0207::0.0207) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0261::0.0261) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0185::0.0185) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0291::0.0291) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0258::0.0258) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0257::0.0257) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0235::0.0235) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0250::0.0250) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0618::0.0618) (0.0636::0.0636)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0187::0.0187) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0459::0.0459) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0300::0.0300) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND2/B (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[27\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0331::0.0331) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0272::0.0272) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0530::0.0530) (0.0543::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0048::0.0048) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0354::0.0354) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0537::0.0537) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0602::0.0602) (0.0618::0.0618)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0147::0.0147) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0548::0.0548) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0118::0.0118) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0277::0.0277) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0418::0.0418) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0245::0.0245) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0294::0.0294) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0180::0.0180) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0310::0.0310) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0616::0.0616) (0.0591::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0372::0.0372) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0332::0.0332) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0398::0.0398) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0154::0.0154) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0996::0.0996) (0.0968::0.0968)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[15\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0611::0.0611) (0.0591::0.0589)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0239::0.0239) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0569::0.0569) (0.0548::0.0548)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0372::0.0372) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0110::0.0110) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0240::0.0240) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0440::0.0440) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0241::0.0241) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0340::0.0340) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0079::0.0079) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0570::0.0570) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0337::0.0337) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0097::0.0097) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0336::0.0336) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0276::0.0276) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0249::0.0249) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0587::0.0587) (0.0607::0.0606)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0458::0.0458) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0346::0.0346) (0.0355::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0194::0.0194) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0291::0.0291) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0285::0.0285) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0410::0.0410) (0.0419::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0555::0.0555) (0.0559::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0636::0.0636) (0.0642::0.0642)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0396::0.0396) (0.0404::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0567::0.0567) (0.0570::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0271::0.0271) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0528::0.0528) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0155::0.0155) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0751::0.0751) (0.0719::0.0719)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0244::0.0244) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0116::0.0116) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0115::0.0115) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0280::0.0280) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0068::0.0068) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0343::0.0343) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0619::0.0619) (0.0634::0.0634)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0771::0.0771) (0.0777::0.0777)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0295::0.0295) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0373::0.0373) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0674::0.0674) (0.0681::0.0681)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0545::0.0545) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0539::0.0539) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0528::0.0528) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0680::0.0680) (0.0672::0.0672)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0235::0.0235) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0313::0.0313) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0271::0.0271) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0179::0.0179) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0763::0.0763) (0.0750::0.0751)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0242::0.0242) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0445::0.0445) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0419::0.0419) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0501::0.0501) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0457::0.0457) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0249::0.0249) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0418::0.0418) (0.0433::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0312::0.0312) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0523::0.0523) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0458::0.0458) (0.0470::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0318::0.0318) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0267::0.0267) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0666::0.0666) (0.0673::0.0673)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0089::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0588::0.0588) (0.0603::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0519::0.0519) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0471::0.0471) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0572::0.0572) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0582::0.0582) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0894::0.0894) (0.0872::0.0872)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0351::0.0351) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0459::0.0459) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0653::0.0653) (0.0631::0.0631)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0226::0.0226) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[11\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0033::0.0033) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0141::0.0141) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0307::0.0307) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0072::0.0072) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0510::0.0510) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND2/C (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0459::0.0459) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0395::0.0395) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0517::0.0517) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0332::0.0332) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0554::0.0554) (0.0571::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0402::0.0402) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0764::0.0764) (0.0742::0.0742)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0313::0.0313) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0383::0.0383) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0170::0.0170) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[22\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0557::0.0557) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0040::0.0040) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0165::0.0165) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0197::0.0197) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0425::0.0425) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0252::0.0252) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0582::0.0582) (0.0562::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0243::0.0243) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0887::0.0887) (0.0850::0.0850)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0373::0.0373) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0614::0.0614) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0317::0.0317) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0335::0.0335) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0422::0.0422) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0469::0.0469) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0578::0.0578) (0.0597::0.0597)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0512::0.0512) (0.0525::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0139::0.0139) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0592::0.0592) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[11\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0368::0.0368) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0322::0.0322) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0096::0.0096) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0264::0.0264) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0448::0.0448) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0365::0.0365) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0369::0.0369) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0242::0.0242) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0382::0.0382) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[30\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0609::0.0609) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0418::0.0418) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0269::0.0269) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0729::0.0729) (0.0706::0.0706)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0297::0.0297) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0274::0.0274) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0259::0.0259) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0541::0.0541) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0852::0.0852) (0.0831::0.0831)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0238::0.0238) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0423::0.0423) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0338::0.0338) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0163::0.0163) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0434::0.0434) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0438::0.0438) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0326::0.0326) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.1097::0.1097) (0.1081::0.1081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0299::0.0299) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0299::0.0299) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0501::0.0501) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0736::0.0736) (0.0759::0.0759)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0443::0.0443) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0312::0.0312) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/X Do0MUX\.M\[0\]\.MUX\[2\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0304::0.0304) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0180::0.0180) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0115::0.0115) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0078::0.0078) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0458::0.0458) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0117::0.0117) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0436::0.0436) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0284::0.0284) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0347::0.0347) (0.0351::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0364::0.0364) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0171::0.0171) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0453::0.0453) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0280::0.0280) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0108::0.0108) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0221::0.0221) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0170::0.0170) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0322::0.0322) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0262::0.0262) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0379::0.0379) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0183::0.0183) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0342::0.0342) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0643::0.0643) (0.0659::0.0659)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0498::0.0498) (0.0511::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0365::0.0365) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0492::0.0492) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0685::0.0685) (0.0659::0.0659)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0437::0.0437) (0.0444::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0528::0.0528) (0.0543::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0503::0.0503) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0438::0.0438) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0269::0.0269) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0589::0.0589) (0.0595::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0495::0.0495) (0.0505::0.0505)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0390::0.0390) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0222::0.0222) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0996::0.0996) (0.1023::0.1023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0648::0.0648) (0.0665::0.0665)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0210::0.0210) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0359::0.0359) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0420::0.0420) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0531::0.0531) (0.0535::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0627::0.0627) (0.0606::0.0606)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0542::0.0542) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0317::0.0317) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0324::0.0324) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0124::0.0124) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0340::0.0340) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0289::0.0289) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0158::0.0158) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0144::0.0144) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0169::0.0169) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0555::0.0555) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0286::0.0286) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0132::0.0132) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0768::0.0768) (0.0751::0.0751)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0265::0.0265) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0367::0.0367) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0347::0.0347) (0.0355::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0219::0.0219) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND2/A_N (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0198::0.0198) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0430::0.0430) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0874::0.0874) (0.0851::0.0851)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0302::0.0302) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0555::0.0555) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0494::0.0494) (0.0505::0.0505)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0387::0.0387) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0188::0.0188) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0194::0.0194) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0155::0.0155) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0053::0.0053) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0392::0.0392) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0260::0.0260) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0249::0.0249) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0435::0.0435) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0166::0.0166) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0461::0.0461) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0460::0.0460) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0074::0.0074) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0248::0.0248) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0480::0.0480) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0507::0.0507) (0.0521::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0259::0.0259) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0374::0.0374) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0449::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0301::0.0301) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0424::0.0424) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0395::0.0395) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0341::0.0341) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0581::0.0581) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0397::0.0397) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0157::0.0157) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0300::0.0300) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0438::0.0438) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0355::0.0355) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0736::0.0736) (0.0718::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0370::0.0370) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0608::0.0608) (0.0601::0.0601)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0320::0.0320) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0289::0.0289) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0272::0.0272) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0143::0.0143) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0383::0.0383) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0265::0.0265) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0537::0.0537) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0132::0.0132) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0603::0.0603) (0.0596::0.0596)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0295::0.0295) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0558::0.0558) (0.0563::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0797::0.0797) (0.0786::0.0786)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0249::0.0249) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0390::0.0390) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/X Do0MUX\.M\[0\]\.MUX\[2\]/A1 (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0302::0.0301) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0060::0.0060) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0346::0.0346) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0116::0.0116) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0291::0.0291) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL_DIODE\[1\]/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0116::0.0116) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0605::0.0605) (0.0617::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0482::0.0482) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0488::0.0488) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0279::0.0279) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0555::0.0555) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0372::0.0372) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0108::0.0108) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0465::0.0465) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0288::0.0288) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0301::0.0301) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0512::0.0512) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0176::0.0176) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0255::0.0255) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0194::0.0194) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0379::0.0379) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0227::0.0227) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0141::0.0141) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0615::0.0615) (0.0600::0.0600)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0741::0.0741) (0.0728::0.0728)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0793::0.0793) (0.0773::0.0773)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0154::0.0154) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0086::0.0086) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0367::0.0367) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0332::0.0332) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0608::0.0608) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0364::0.0364) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0282::0.0282) (0.0285::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0393::0.0393) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0174::0.0174) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0106::0.0106) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0410::0.0410) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0319::0.0319) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0436::0.0436) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0278::0.0278) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0393::0.0393) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0572::0.0572) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0193::0.0193) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0290::0.0290) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0156::0.0156) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0281::0.0281) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0222::0.0222) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0226::0.0226) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0237::0.0237) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0079::0.0079) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0218::0.0218) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0274::0.0274) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[21\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND3/A (0.0200::0.0200) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0376::0.0376) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0445::0.0445) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0404::0.0404) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0644::0.0644) (0.0649::0.0649)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0332::0.0332) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0297::0.0297) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0363::0.0363) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0278::0.0278) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0469::0.0469) (0.0480::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0501::0.0501) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0304::0.0304) (0.0309::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0519::0.0519) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0495::0.0495) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0030::0.0030) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0505::0.0505) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0517::0.0517) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0442::0.0442) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0818::0.0818) (0.0801::0.0801)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0235::0.0235) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0216::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0114::0.0114) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0134::0.0134) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0267::0.0267) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0159::0.0159) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0356::0.0356) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0486::0.0486) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0273::0.0273) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0737::0.0737) (0.0744::0.0744)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0035::0.0035) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0218::0.0218) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0316::0.0316) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0214::0.0214) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0501::0.0501) (0.0513::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0444::0.0444) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0584::0.0584) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0252::0.0252) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0508::0.0508) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0120::0.0120) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0493::0.0493) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0241::0.0241) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0277::0.0277) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0208::0.0208) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0151::0.0151) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0428::0.0428) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0213::0.0213) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0510::0.0510) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0393::0.0393) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0445::0.0445) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0403::0.0403) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0387::0.0387) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0435::0.0435) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0270::0.0270) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0595::0.0595) (0.0603::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0626::0.0626) (0.0633::0.0633)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0365::0.0365) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0545::0.0545) (0.0559::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0688::0.0688) (0.0709::0.0709)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0555::0.0555) (0.0535::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[2\]/S (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[19\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0398::0.0398) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0386::0.0386) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0228::0.0228) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0538::0.0538) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0031::0.0031) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0300::0.0300) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0262::0.0262) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0463::0.0463) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0413::0.0413) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0368::0.0368) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0239::0.0239) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0204::0.0204) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0421::0.0421) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0383::0.0383) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0471::0.0471) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0173::0.0173) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0205::0.0205) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0268::0.0268) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0647::0.0647) (0.0657::0.0657)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0302::0.0302) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0411::0.0411) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0407::0.0407) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0274::0.0274) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0403::0.0403) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0264::0.0264) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0481::0.0481) (0.0490::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0869::0.0869) (0.0842::0.0842)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0223::0.0223) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0713::0.0713) (0.0703::0.0703)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0302::0.0302) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0632::0.0632) (0.0637::0.0637)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0240::0.0240) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1028::0.1028) (0.1056::0.1056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0423::0.0423) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0340::0.0340) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0079::0.0079) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0166::0.0166)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0424::0.0424) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0106::0.0106) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0178::0.0178) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0115::0.0115) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0225::0.0225) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0305::0.0305) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0219::0.0219) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0253::0.0253) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0563::0.0563) (0.0557::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0228::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND3/B (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0498::0.0498) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0468::0.0468) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0079::0.0079) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0534::0.0534) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0369::0.0369) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0436::0.0436) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0631::0.0631) (0.0637::0.0637)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0401::0.0401) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0572::0.0572) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0342::0.0342) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0647::0.0647) (0.0664::0.0664)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/S0 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0510::0.0510) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0256::0.0256) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0302::0.0302) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0455::0.0455) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0210::0.0210) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0754::0.0754) (0.0735::0.0735)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0208::0.0208) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0467::0.0467) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0520::0.0520) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0496::0.0496) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0489::0.0489) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0141::0.0141) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0447::0.0447) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0070::0.0070) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0307::0.0307) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0535::0.0535) (0.0550::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0207::0.0207) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0170::0.0170) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0132::0.0132) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0188::0.0188) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0534::0.0534) (0.0548::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0349::0.0349) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[13\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0186::0.0186) (0.0186::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0349::0.0349) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0355::0.0355) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0409::0.0409) (0.0423::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0748::0.0748) (0.0736::0.0736)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0312::0.0312) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0308::0.0308) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0369::0.0369) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0535::0.0535) (0.0545::0.0545)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0098::0.0098) (0.0099::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0658::0.0658) (0.0672::0.0672)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0503::0.0503) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0262::0.0262) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0574::0.0574) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0823::0.0823) (0.0803::0.0803)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0535::0.0535) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0049::0.0049) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0169::0.0169) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0368::0.0368) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0302::0.0302) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0093::0.0093) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0328::0.0328) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0364::0.0364) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0102::0.0102) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0362::0.0362) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0652::0.0652) (0.0633::0.0633)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0733::0.0733) (0.0752::0.0752)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0216::0.0216) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0358::0.0358) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0562::0.0562) (0.0546::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0509::0.0509) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0220::0.0220) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0249::0.0249) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0563::0.0563) (0.0574::0.0574)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0227::0.0227) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0346::0.0346) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0341::0.0341) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0327::0.0327) (0.0331::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0654::0.0654) (0.0632::0.0632)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0238::0.0238) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0306::0.0306) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0883::0.0883) (0.0868::0.0868)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0357::0.0357) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0367::0.0367) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0352::0.0352) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0491::0.0491) (0.0471::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0567::0.0567) (0.0581::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0361::0.0361) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0441::0.0441) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0346::0.0346) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0378::0.0378) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0332::0.0332) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0562::0.0562) (0.0580::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0148::0.0148) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0528::0.0528) (0.0535::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0620::0.0620) (0.0619::0.0619)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0143::0.0143) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0364::0.0364) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0409::0.0409) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/S0 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0717::0.0717) (0.0721::0.0721)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0674::0.0674) (0.0698::0.0698)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0632::0.0632) (0.0652::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0398::0.0398) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0248::0.0248) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0436::0.0436) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[1\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0165::0.0165) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0289::0.0289) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0212::0.0212) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0115::0.0115) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0205::0.0205) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0259::0.0259) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0726::0.0726) (0.0713::0.0713)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0341::0.0341) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0198::0.0198) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0363::0.0363) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND3/C (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0348::0.0348) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0406::0.0406) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0475::0.0475) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0350::0.0350) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0226::0.0226) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0147::0.0147) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0340::0.0340) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0546::0.0546) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0421::0.0421) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0996::0.0996) (0.1024::0.1023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0174::0.0174) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/S1 (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0455::0.0455) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0259::0.0259) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0380::0.0380) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0149::0.0149) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0455::0.0455) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0143::0.0143) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0191::0.0191) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0625::0.0625) (0.0613::0.0613)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0435::0.0435) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0359::0.0359) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0290::0.0290) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0402::0.0402) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0381::0.0381) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0248::0.0248) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0566::0.0566) (0.0548::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[1\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0459::0.0459) (0.0467::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0275::0.0275) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0402::0.0402) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0165::0.0165) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0669::0.0669) (0.0676::0.0676)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0459::0.0459) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0404::0.0404) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0152::0.0152) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0506::0.0506) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0426::0.0426) (0.0439::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0358::0.0358) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0389::0.0389) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0671::0.0671) (0.0679::0.0679)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0514::0.0514) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0489::0.0489) (0.0497::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0297::0.0297) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0724::0.0724) (0.0712::0.0712)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0567::0.0567) (0.0558::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0462::0.0462) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0547::0.0547) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0563::0.0563) (0.0565::0.0565)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1047::0.1047) (0.1017::0.1017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0658::0.0658) (0.0677::0.0677)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0057::0.0057) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0283::0.0283) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0345::0.0345) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0314::0.0314) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0317::0.0317) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0149::0.0149) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0187::0.0187) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0265::0.0265) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0323::0.0323) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0727::0.0727) (0.0744::0.0744)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0329::0.0329) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0503::0.0503) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0287::0.0287) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0522::0.0522) (0.0535::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0310::0.0310) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0400::0.0400) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0550::0.0550) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0507::0.0507) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0454::0.0454) (0.0461::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0567::0.0567) (0.0585::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0215::0.0215) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0581::0.0581) (0.0588::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0201::0.0201) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0331::0.0331) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0353::0.0353) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0297::0.0297) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0194::0.0194) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0137::0.0137) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0451::0.0451) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[6\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0423::0.0423) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0090::0.0090) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0352::0.0352) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0205::0.0205) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0360::0.0360) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0100::0.0100) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0306::0.0306) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0369::0.0369) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0592::0.0592) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0461::0.0461) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0488::0.0488) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0360::0.0360) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0242::0.0242) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0631::0.0631) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0331::0.0331) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0326::0.0326) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0515::0.0515) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/S1 (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0755::0.0755) (0.0742::0.0742)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0208::0.0208) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0321::0.0321) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0555::0.0555) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0435::0.0435) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0405::0.0405) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0200::0.0200) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0206::0.0206) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0136::0.0136) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0302::0.0302) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0361::0.0361) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0253::0.0253) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0263::0.0263) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0231::0.0231) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0296::0.0296) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0248::0.0248) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0291::0.0291) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0439::0.0439) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0537::0.0537) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0390::0.0390) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0495::0.0495) (0.0506::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0315::0.0315) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0268::0.0268) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0558::0.0558) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0460::0.0460) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0204::0.0204) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0412::0.0412) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0598::0.0598) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0393::0.0393) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0422::0.0422) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0267::0.0267) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0355::0.0355) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0895::0.0895) (0.0871::0.0871)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0382::0.0382) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0290::0.0290) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0253::0.0253) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0502::0.0502) (0.0505::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0251::0.0251) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0654::0.0654) (0.0626::0.0626)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[30\]/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0482::0.0482) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0337::0.0337) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0342::0.0342) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0212::0.0212) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0394::0.0394) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0035::0.0035) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0481::0.0481) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0771::0.0771) (0.0788::0.0788)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0242::0.0242) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0208::0.0208) (0.0215::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0317::0.0317) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0137::0.0137) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0332::0.0332) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0149::0.0149) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0370::0.0370) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0414::0.0414) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0462::0.0462) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0353::0.0353) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0448::0.0448) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0539::0.0539) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0364::0.0364) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0716::0.0716) (0.0700::0.0700)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0346::0.0346) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0496::0.0496) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0735::0.0735) (0.0723::0.0723)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0009::0.0009) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0575::0.0575) (0.0588::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0348::0.0348) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0291::0.0291) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0544::0.0544) (0.0558::0.0558)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0342::0.0342) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0548::0.0548) (0.0549::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0361::0.0361) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0760::0.0760) (0.0769::0.0769)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0251::0.0251) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0309::0.0309) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0247::0.0247) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0199::0.0199) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0191::0.0191) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0259::0.0259) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0542::0.0542) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0519::0.0519) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0279::0.0279) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0280::0.0280) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0503::0.0503) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0585::0.0585) (0.0600::0.0600)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0338::0.0338) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0191::0.0191) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0228::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0592::0.0592) (0.0608::0.0608)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0499::0.0499) (0.0479::0.0479)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0123::0.0123) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0832::0.0832) (0.0821::0.0821)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0432::0.0432) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0237::0.0237) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0361::0.0361) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0170::0.0170) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0394::0.0394) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0388::0.0388) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0228::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0306::0.0306) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0267::0.0267) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0544::0.0544) (0.0558::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0226::0.0226) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0380::0.0380) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0449::0.0449) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0064::0.0064) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0511::0.0511) (0.0517::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0605::0.0605) (0.0603::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0343::0.0343) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0541::0.0541) (0.0526::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0006::0.0006)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0216::0.0216) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0907::0.0907) (0.0884::0.0884)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0540::0.0540) (0.0550::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0392::0.0392) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0503::0.0503) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0535::0.0535) (0.0547::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0739::0.0739) (0.0711::0.0711)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[30\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0261::0.0261) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0355::0.0355) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0235::0.0235) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0649::0.0649) (0.0627::0.0627)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0311::0.0311) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0211::0.0211) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0388::0.0388) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0199::0.0199) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0297::0.0297) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/S0 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0149::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0482::0.0482) (0.0487::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0507::0.0507) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0276::0.0276) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0487::0.0487) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0089::0.0089) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0380::0.0380) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0124::0.0124) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0536::0.0536) (0.0539::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0225::0.0225) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1028::0.1028) (0.1056::0.1056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0620::0.0620) (0.0619::0.0619)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0108::0.0108) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0754::0.0754) (0.0726::0.0726)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0342::0.0342) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0286::0.0286) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0288::0.0288) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0606::0.0606) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0194::0.0194) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0267::0.0267) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0783::0.0783) (0.0762::0.0762)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0736::0.0736) (0.0723::0.0723)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0317::0.0317) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0555::0.0555) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0352::0.0352) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0361::0.0361) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0570::0.0570) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0065::0.0065) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0734::0.0734) (0.0709::0.0709)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0033::0.0033) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0257::0.0257) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0306::0.0306) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0249::0.0249) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0291::0.0291) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0112::0.0112) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0030::0.0030) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0504::0.0503) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0489::0.0489) (0.0468::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0459::0.0459) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0323::0.0323) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0109::0.0109) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0298::0.0298) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0398::0.0398) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0166::0.0166) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0556::0.0556) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0361::0.0361) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0064::0.0064) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0431::0.0431) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0299::0.0299) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0171::0.0171) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0052::0.0052) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0347::0.0347) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0072::0.0072) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0493::0.0493) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0277::0.0277) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0383::0.0383) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0550::0.0550) (0.0563::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0296::0.0296) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0269::0.0269) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0404::0.0404) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0254::0.0254) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0569::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/X Do0MUX\.M\[3\]\.MUX\[6\]/A0 (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0234::0.0234) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0174::0.0174) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0278::0.0278) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0194::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0334::0.0334) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0472::0.0472) (0.0479::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0882::0.0882) (0.0867::0.0867)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0053::0.0053) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0370::0.0370) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0425::0.0425) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0616::0.0616) (0.0617::0.0617)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0185::0.0185) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0428::0.0428) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/X Do0MUX\.M\[1\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0281::0.0281) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/S0 (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0286::0.0286) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0743::0.0743) (0.0761::0.0761)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0206::0.0206) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0312::0.0312) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0042::0.0042) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0232::0.0232) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0382::0.0382) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0082::0.0082) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0316::0.0316) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0334::0.0334) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0338::0.0338) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0250::0.0250) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0428::0.0428) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0315::0.0315) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0346::0.0346) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0386::0.0386) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0783::0.0783) (0.0791::0.0791)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0256::0.0256) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0032::0.0032) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[29\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0938::0.0938) (0.0910::0.0910)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0060::0.0060) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0353::0.0353) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0404::0.0404) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0423::0.0423) (0.0433::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0361::0.0361) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0325::0.0325) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0173::0.0173) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0166::0.0166) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0540::0.0540) (0.0558::0.0558)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0078::0.0078) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0109::0.0109) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0407::0.0407) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0122::0.0122) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0321::0.0321) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0123::0.0123) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0464::0.0464) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/S1 (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0164::0.0164) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0118::0.0118) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0427::0.0427) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0450::0.0450) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0803::0.0803) (0.0808::0.0808)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0458::0.0458) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0258::0.0258) (0.0271::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0288::0.0288) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0528::0.0528) (0.0535::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0330::0.0330) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0253::0.0253) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0457::0.0457) (0.0459::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0342::0.0342) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0290::0.0290) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0250::0.0250) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0589::0.0589) (0.0567::0.0567)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0359::0.0359) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0544::0.0544) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0333::0.0333) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0515::0.0515) (0.0521::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0438::0.0438) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0674::0.0674) (0.0680::0.0680)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0370::0.0370) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0177::0.0177) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0236::0.0236) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0575::0.0575) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0193::0.0193) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0250::0.0250) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0361::0.0361) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0660::0.0660) (0.0638::0.0638)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0092::0.0092) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0287::0.0287) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0212::0.0212) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0583::0.0583) (0.0567::0.0567)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0323::0.0323) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0582::0.0582) (0.0599::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0188::0.0188) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0194::0.0194) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0321::0.0321) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0424::0.0424) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0472::0.0472) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0027::0.0027) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0861::0.0861) (0.0834::0.0834)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0362::0.0362) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0304::0.0304) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0179::0.0179) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0021::0.0021) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0511::0.0511) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0361::0.0361) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0824::0.0824) (0.0806::0.0806)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0396::0.0396) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0505::0.0505) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0275::0.0275) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0686::0.0686) (0.0677::0.0677)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0250::0.0250) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0475::0.0475) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0270::0.0270) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0751::0.0751) (0.0760::0.0760)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0349::0.0349) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0329::0.0329) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0366::0.0366) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/X Do0MUX\.M\[3\]\.MUX\[6\]/A1 (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0249::0.0249) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0232::0.0232) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0261::0.0261) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0076::0.0076) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0268::0.0268) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0236::0.0236) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0227::0.0227) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0476::0.0476) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0292::0.0292) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0558::0.0558) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0514::0.0514) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0030::0.0030) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0178::0.0178) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0599::0.0599) (0.0616::0.0616)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/X Do0MUX\.M\[1\]\.MUX\[2\]/A1 (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0808::0.0808) (0.0792::0.0792)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/S1 (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0400::0.0400) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0189::0.0189) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0632::0.0632) (0.0646::0.0646)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0231::0.0231) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0640::0.0640) (0.0618::0.0618)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0072::0.0072) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0212::0.0212) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0161::0.0161) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0114::0.0114) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0489::0.0489) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0275::0.0275) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0243::0.0243) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0655::0.0655) (0.0647::0.0647)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0124::0.0124) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0530::0.0530) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[23\]/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0347::0.0347) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0410::0.0410) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0129::0.0129)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0626::0.0626) (0.0603::0.0603)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0258::0.0258) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0925::0.0925) (0.0901::0.0901)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0357::0.0357) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0300::0.0300) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0303::0.0303) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0291::0.0291) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0362::0.0362) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0064::0.0064) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0163::0.0163) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0591::0.0591) (0.0599::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0111::0.0111) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0237::0.0237) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0233::0.0233) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0135::0.0135) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0288::0.0288) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0753::0.0753) (0.0758::0.0758)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0331::0.0331) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0655::0.0655) (0.0647::0.0647)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0430::0.0430) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0372::0.0372) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0411::0.0411) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0631::0.0631) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0604::0.0604) (0.0603::0.0603)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0186::0.0186) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0548::0.0548) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0485::0.0485) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0334::0.0334) (0.0343::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0335::0.0335) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0260::0.0260) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0165::0.0165) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[26\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0194::0.0194) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0286::0.0286) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0393::0.0393) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0769::0.0769) (0.0756::0.0756)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0337::0.0337) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0754::0.0754) (0.0735::0.0735)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0537::0.0537) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0515::0.0515) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0114::0.0114) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0310::0.0310) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0350::0.0350) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0888::0.0888) (0.0876::0.0876)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0313::0.0313) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0241::0.0241) (0.0246::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0359::0.0359) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0385::0.0385) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0198::0.0198) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0258::0.0258) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0219::0.0219) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0064::0.0064) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0414::0.0414) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0325::0.0325) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0413::0.0413) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0149::0.0149) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0490::0.0490) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A2 (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0365::0.0365) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0026::0.0026) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0082::0.0082) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0286::0.0286) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0736::0.0736) (0.0718::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0423::0.0423) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0268::0.0268) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0391::0.0391) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0737::0.0737) (0.0727::0.0727)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0378::0.0378) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0217::0.0217) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0545::0.0545) (0.0556::0.0556)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0266::0.0266) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0518::0.0518) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0645::0.0645) (0.0662::0.0662)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0531::0.0531) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0335::0.0335) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0350::0.0350) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0458::0.0458) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[6\]/S (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0180::0.0180) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0297::0.0297) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0375::0.0375) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0287::0.0287) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0249::0.0249) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0544::0.0544) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0476::0.0476) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0241::0.0241) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0401::0.0401) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0210::0.0210) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0208::0.0208) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0735::0.0735) (0.0722::0.0722)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0517::0.0517) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0318::0.0318) (0.0325::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0777::0.0777) (0.0750::0.0750)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0256::0.0256) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0428::0.0428) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0204::0.0204) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0777::0.0777) (0.0760::0.0760)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0736::0.0736) (0.0725::0.0725)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[2\]/S (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0480::0.0480) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0726::0.0726) (0.0743::0.0743)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0185::0.0185) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0233::0.0233) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0341::0.0341) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0182::0.0182) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[26\]/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0432::0.0432) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0572::0.0572) (0.0586::0.0585)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0283::0.0283) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0253::0.0253) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0072::0.0072) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0598::0.0598) (0.0615::0.0615)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0449::0.0449) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0055::0.0055) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0343::0.0343) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0189::0.0189) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0547::0.0547) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0320::0.0321) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0951::0.0951) (0.0921::0.0921)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0256::0.0256) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0305::0.0305) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0468::0.0468) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0292::0.0292) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0276::0.0276) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0538::0.0538) (0.0556::0.0556)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0108::0.0108) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0117::0.0117) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0085::0.0085) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0222::0.0222) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0445::0.0445) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0151::0.0151) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0035::0.0035) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0409::0.0409) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0337::0.0337) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0339::0.0339) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0167::0.0167) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0238::0.0238) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0033::0.0033) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0175::0.0175) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0842::0.0842) (0.0852::0.0852)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0325::0.0325) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0512::0.0512) (0.0517::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0782::0.0782) (0.0790::0.0790)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0039::0.0039) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0433::0.0433) (0.0443::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0185::0.0185) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0200::0.0200) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0424::0.0424) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0111::0.0111) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0532::0.0532) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0550::0.0550) (0.0562::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0337::0.0337) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0709::0.0709) (0.0693::0.0693)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0294::0.0294) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0418::0.0418) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0505::0.0505) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0077::0.0077) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0415::0.0415) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0134::0.0134) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0026::0.0026) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0367::0.0367) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0209::0.0209) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0238::0.0238) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0436::0.0436) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0383::0.0382) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0251::0.0250) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0241::0.0241) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0038::0.0038) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0256::0.0256) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0723::0.0723) (0.0713::0.0713)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0062::0.0062) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0452::0.0452) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0120::0.0120) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0442::0.0442) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0132::0.0132) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0247::0.0247) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0403::0.0403) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0431::0.0431) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0350::0.0350) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0742::0.0742) (0.0748::0.0748)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0300::0.0300) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0356::0.0356) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0229::0.0229) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0362::0.0362) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0071::0.0071) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0191::0.0191) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0476::0.0476) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0165::0.0165) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0318::0.0318) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0557::0.0557) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[2\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0249::0.0249) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0590::0.0590) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0283::0.0283) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0234::0.0234) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0556::0.0556) (0.0567::0.0567)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0193::0.0193) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0658::0.0658) (0.0663::0.0663)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0757::0.0757) (0.0745::0.0745)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0139::0.0139) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.1001::0.1001) (0.0975::0.0975)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0452::0.0452) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0248::0.0248) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0351::0.0350) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0033::0.0033) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0417::0.0417) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0033::0.0033) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0258::0.0258) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0684::0.0684) (0.0673::0.0673)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0416::0.0416) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0489::0.0489) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0753::0.0753) (0.0758::0.0758)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0280::0.0280) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0557::0.0557) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0522::0.0522) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0269::0.0269) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0363::0.0363) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0086::0.0086) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0167::0.0167) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0232::0.0232) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0280::0.0280) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0477::0.0477) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0454::0.0454) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0446::0.0446) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0502::0.0502) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0158::0.0158) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0282::0.0282) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0288::0.0288) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0401::0.0401) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0475::0.0475) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0086::0.0086) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0072::0.0072) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0144::0.0144) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0609::0.0609) (0.0599::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0424::0.0424) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0771::0.0771) (0.0743::0.0743)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0148::0.0148) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0660::0.0660) (0.0649::0.0649)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0249::0.0249) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0300::0.0300) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0561::0.0561) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0131::0.0131) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0067::0.0067) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0280::0.0280) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0185::0.0185) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0618::0.0618) (0.0628::0.0628)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0386::0.0386) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0177::0.0177) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0233::0.0233) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0403::0.0403) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0288::0.0288) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0143::0.0143) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0482::0.0482) (0.0464::0.0464)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[24\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0346::0.0346) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0503::0.0503) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0475::0.0475) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0683::0.0683) (0.0669::0.0669)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0351::0.0351) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0132::0.0132) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0722::0.0722) (0.0737::0.0737)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0256::0.0256) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0314::0.0314) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0319::0.0319) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0260::0.0260) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0670::0.0670) (0.0663::0.0663)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0116::0.0116) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0280::0.0280) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0213::0.0213) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0537::0.0537) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/S0 (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0274::0.0274) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0240::0.0240) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0478::0.0478) (0.0490::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0464::0.0464) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0580::0.0580) (0.0593::0.0593)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0789::0.0789) (0.0775::0.0775)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0229::0.0229) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0685::0.0685) (0.0677::0.0677)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0723::0.0723) (0.0701::0.0701)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0453::0.0453) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0596::0.0596) (0.0612::0.0612)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0995::0.0995) (0.0967::0.0967)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0532::0.0532) (0.0513::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0273::0.0273) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0519::0.0519) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0206::0.0206) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0249::0.0249) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0290::0.0290) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0411::0.0411) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0598::0.0598) (0.0609::0.0609)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0140::0.0140) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0406::0.0406) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0411::0.0411) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0570::0.0570) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0499::0.0499) (0.0504::0.0504)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0427::0.0427) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0693::0.0693) (0.0683::0.0683)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0466::0.0466) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0255::0.0255) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0427::0.0427) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0294::0.0294) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0319::0.0319) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0593::0.0593) (0.0609::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0848::0.0848) (0.0828::0.0828)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0328::0.0328) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0622::0.0622) (0.0632::0.0632)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0836::0.0836) (0.0825::0.0825)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0416::0.0416) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0234::0.0234) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0250::0.0250) (0.0255::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0042::0.0042) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0559::0.0559) (0.0578::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0554::0.0554) (0.0569::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0033::0.0033) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0099::0.0099) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0381::0.0381) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0285::0.0285) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0324::0.0324) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0178::0.0178) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0278::0.0278) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0052::0.0052) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0612::0.0612) (0.0603::0.0603)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0050::0.0050) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0160::0.0160)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0306::0.0306) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0262::0.0262) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0230::0.0230) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0161::0.0161) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0354::0.0354) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0219::0.0219) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0491::0.0491) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0078::0.0078) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0155::0.0155) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0119::0.0119) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0117::0.0117) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0279::0.0279) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0239::0.0239) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0065::0.0065) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0629::0.0629) (0.0608::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0611::0.0611) (0.0604::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0071::0.0071) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0619::0.0619) (0.0637::0.0637)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0577::0.0577) (0.0588::0.0588)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0307::0.0307) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0052::0.0052) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.1090::0.1090) (0.1108::0.1107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0824::0.0824) (0.0797::0.0797)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0530::0.0530) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0305::0.0305) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0367::0.0367) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0573::0.0573) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0254::0.0254) (0.0257::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0284::0.0284) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0373::0.0373) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0459::0.0459) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0565::0.0565) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0487::0.0487) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0635::0.0635) (0.0654::0.0654)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0404::0.0404) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0509::0.0509) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0670::0.0670) (0.0682::0.0682)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0372::0.0372) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0264::0.0264) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0283::0.0283) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0051::0.0051) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0490::0.0490) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0607::0.0607) (0.0612::0.0612)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0379::0.0379) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0257::0.0257) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0165::0.0165) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/S1 (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0424::0.0424) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0367::0.0367) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0272::0.0272) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0249::0.0249) (0.0255::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0669::0.0669) (0.0661::0.0661)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0311::0.0311) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0516::0.0516) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0336::0.0336) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0241::0.0241) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0296::0.0296) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0477::0.0477) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0411::0.0411) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0591::0.0591) (0.0591::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0097::0.0097) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0350::0.0350) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0290::0.0290) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0087::0.0087) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0203::0.0203) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0148::0.0148) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0695::0.0695) (0.0698::0.0698)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0132::0.0132) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0077::0.0077) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0461::0.0461) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0460::0.0460) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0488::0.0488) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0407::0.0407) (0.0391::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0102::0.0102) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0237::0.0237) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0239::0.0239) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0384::0.0384) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0057::0.0057) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0556::0.0556) (0.0573::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0453::0.0453) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0889::0.0889) (0.0877::0.0877)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0734::0.0734) (0.0737::0.0737)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0278::0.0278) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0319::0.0319) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0363::0.0363) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0526::0.0526) (0.0539::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0466::0.0466) (0.0480::0.0479)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0246::0.0246) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0220::0.0220) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0561::0.0561) (0.0571::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0181::0.0181) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0224::0.0224) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0246::0.0246) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0151::0.0151) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0170::0.0171) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0276::0.0276) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0382::0.0382) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0233::0.0233) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0261::0.0261) (0.0261::0.0261)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0079::0.0079) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0280::0.0280) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0679::0.0679) (0.0702::0.0701)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0509::0.0509) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0507::0.0507) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0192::0.0192) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0518::0.0518) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0245::0.0245) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0481::0.0481) (0.0495::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0280::0.0280) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0167::0.0167) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0100::0.0100) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0157::0.0157) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0661::0.0661) (0.0639::0.0639)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0198::0.0198) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0249::0.0249) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0390::0.0390) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0819::0.0819) (0.0801::0.0801)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0346::0.0346) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0344::0.0344) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0224::0.0224) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0111::0.0111) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0099::0.0099) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0189::0.0189) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0403::0.0403) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0201::0.0201) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0320::0.0320) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0279::0.0279) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0498::0.0498) (0.0500::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0242::0.0242) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0648::0.0648) (0.0619::0.0619)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0615::0.0615) (0.0598::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0390::0.0390) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0173::0.0173) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0406::0.0406) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0306::0.0306) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0389::0.0389) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0823::0.0823) (0.0816::0.0816)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0278::0.0278) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0320::0.0320) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0168::0.0168) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0211::0.0211) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0464::0.0464) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0258::0.0258) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0279::0.0279) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0221::0.0221) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0403::0.0403) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0406::0.0406) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0171::0.0171) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0605::0.0605) (0.0580::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0352::0.0352) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0207::0.0207) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0391::0.0391) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0252::0.0252) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0821::0.0821) (0.0803::0.0803)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0159::0.0159) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0295::0.0295) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0349::0.0349) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0277::0.0277) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0384::0.0384) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0502::0.0502) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0789::0.0789) (0.0800::0.0799)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0373::0.0373) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0230::0.0230) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0038::0.0038) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0476::0.0476) (0.0460::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0254::0.0254) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0289::0.0289) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0095::0.0095) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0114::0.0114) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0240::0.0240) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0557::0.0557) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0483::0.0483) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0485::0.0485) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0464::0.0464) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0478::0.0478) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0777::0.0777) (0.0761::0.0761)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0467::0.0467) (0.0475::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0502::0.0502) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0470::0.0470) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0237::0.0237) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0669::0.0669) (0.0660::0.0660)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0228::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0306::0.0306) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0785::0.0785) (0.0771::0.0771)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/X Do0MUX\.M\[1\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0040::0.0040) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0731::0.0731) (0.0749::0.0749)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0451::0.0451) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0335::0.0335) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0343::0.0343) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0238::0.0238) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0135::0.0135) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0050::0.0050) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0430::0.0430) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0140::0.0140) (0.0142::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0056::0.0056) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0576::0.0576) (0.0588::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0243::0.0243) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0440::0.0440) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0590::0.0590) (0.0594::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0205::0.0205) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0417::0.0417) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0114::0.0114) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.1013::0.1013) (0.0978::0.0978)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0215::0.0215) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0174::0.0174) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0346::0.0346) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0034::0.0034) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0332::0.0332) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0344::0.0344) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0338::0.0338) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0241::0.0241) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0296::0.0296) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0110::0.0110) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0549::0.0549) (0.0556::0.0556)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0197::0.0197) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0246::0.0246) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0244::0.0244) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0796::0.0796) (0.0779::0.0779)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0425::0.0425) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0439::0.0439) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0283::0.0283) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0523::0.0523) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0705::0.0705) (0.0689::0.0689)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0522::0.0522) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0177::0.0177) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0284::0.0284) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0226::0.0226) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0373::0.0373) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0466::0.0466) (0.0478::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0639::0.0639) (0.0618::0.0618)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0317::0.0317) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0217::0.0217) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0355::0.0355) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0356::0.0356) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0494::0.0494) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0412::0.0412) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0311::0.0311) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0452::0.0452) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0397::0.0397) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0240::0.0240) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0028::0.0028) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0257::0.0257) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0243::0.0243) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0241::0.0241) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0332::0.0332) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0366::0.0366) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0625::0.0625) (0.0631::0.0631)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0503::0.0503) (0.0516::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0088::0.0088) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0341::0.0341) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0488::0.0488) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0533::0.0533) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0357::0.0357) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0620::0.0620) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0294::0.0294) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0122::0.0122) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0242::0.0242) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0290::0.0290) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0633::0.0633) (0.0639::0.0639)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0534::0.0534) (0.0546::0.0545)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0651::0.0651) (0.0668::0.0667)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0299::0.0299) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0209::0.0209) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0508::0.0508) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0338::0.0338) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0537::0.0537) (0.0542::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1049::0.1049) (0.1020::0.1020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0736::0.0736) (0.0744::0.0744)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0465::0.0465) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0345::0.0345) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0515::0.0515) (0.0495::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0160::0.0160) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0069::0.0069) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0362::0.0362) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0120::0.0120) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0322::0.0322) (0.0329::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0410::0.0410) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0529::0.0529) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0444::0.0444) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0474::0.0474) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0443::0.0443) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0349::0.0349) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0454::0.0454) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0329::0.0329) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0201::0.0201) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0599::0.0599) (0.0614::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/X Do0MUX\.M\[1\]\.MUX\[6\]/A1 (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0926::0.0926) (0.0899::0.0899)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0512::0.0512) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0413::0.0413) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0300::0.0300) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0213::0.0213) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[2\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0154::0.0154) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0480::0.0480) (0.0494::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0271::0.0271) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0234::0.0234) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0750::0.0750) (0.0718::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0064::0.0064) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0345::0.0345) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0042::0.0042) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0541::0.0541) (0.0557::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0368::0.0368) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0288::0.0288) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0386::0.0386) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0270::0.0270) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0529::0.0529) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0279::0.0279) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0226::0.0226) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0324::0.0324) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[25\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0237::0.0237)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0315::0.0315) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0187::0.0187) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0212::0.0212) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0610::0.0610) (0.0590::0.0588)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0116::0.0116) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0302::0.0302) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0217::0.0217) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0131::0.0131) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0154::0.0154) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0154::0.0154) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0441::0.0441) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0228::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0076::0.0076) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0415::0.0415) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0085::0.0085) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0349::0.0349) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0376::0.0376) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0664::0.0664) (0.0645::0.0645)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0256::0.0256) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0531::0.0531) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0367::0.0367) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0230::0.0230) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0157::0.0157) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0324::0.0324) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0170::0.0170) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0536::0.0536) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0664::0.0664) (0.0645::0.0645)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0250::0.0250) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0252::0.0252) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0040::0.0040) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0539::0.0539) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0267::0.0267) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0334::0.0334) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0143::0.0143) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0286::0.0286) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0564::0.0564) (0.0546::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0259::0.0259) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0430::0.0430) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0586::0.0586) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0149::0.0149) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0204::0.0204) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0201::0.0201) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0278::0.0278) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0306::0.0306) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0106::0.0106) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0119::0.0119) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0683::0.0683) (0.0671::0.0671)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0205::0.0205) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0348::0.0348) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0466::0.0466) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[26\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0506::0.0506) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0288::0.0288) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0327::0.0327) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0220::0.0220) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0307::0.0307) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0579::0.0579) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/X Do0MUX\.M\[2\]\.MUX\[6\]/A0 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0362::0.0362) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0081::0.0081) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0299::0.0299) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0706::0.0705) (0.0696::0.0696)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0488::0.0488) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0468::0.0468) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0471::0.0471) (0.0480::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0299::0.0299) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0334::0.0334) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0220::0.0220) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0480::0.0480) (0.0490::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0577::0.0577) (0.0589::0.0589)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0346::0.0346) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0400::0.0400) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0630::0.0630) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0360::0.0360) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0327::0.0327) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0702::0.0702) (0.0692::0.0692)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0418::0.0418) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0380::0.0380) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0131::0.0131)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[6\]/S (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0761::0.0761) (0.0748::0.0748)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0248::0.0248) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0266::0.0266) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0285::0.0285) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0220::0.0220) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0140::0.0140) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0288::0.0288) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0463::0.0463) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0371::0.0371) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0127::0.0127) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0906::0.0906) (0.0880::0.0880)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0424::0.0424) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0436::0.0436) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0557::0.0557) (0.0575::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0446::0.0446) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0353::0.0353) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0310::0.0310) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0035::0.0035) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0584::0.0584) (0.0602::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0397::0.0397) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0063::0.0063) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0348::0.0348) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0597::0.0597) (0.0575::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0921::0.0921) (0.0894::0.0894)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0429::0.0429) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.1039::0.1039) (0.1006::0.1006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0220::0.0220) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0268::0.0268) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0246::0.0246) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0201::0.0201) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0286::0.0286) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0132::0.0132) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0090::0.0090) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0050::0.0050) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0582::0.0582) (0.0585::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0181::0.0181) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0565::0.0565) (0.0577::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0170::0.0170) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0535::0.0535) (0.0550::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0456::0.0456) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0231::0.0231) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0501::0.0501) (0.0517::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0279::0.0279) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0259::0.0259) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0376::0.0376) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0530::0.0530) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0303::0.0303) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0330::0.0330) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0057::0.0057) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0539::0.0539) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0712::0.0712) (0.0697::0.0697)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0222::0.0222) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0511::0.0511) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0387::0.0387) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0412::0.0412) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0251::0.0251) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0222::0.0222) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0471::0.0471) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0456::0.0456) (0.0467::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0177::0.0177) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0167::0.0167) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0424::0.0424) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0508::0.0508) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0401::0.0401) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0118::0.0118) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0571::0.0571) (0.0588::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0519::0.0519) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0301::0.0301) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0755::0.0754) (0.0740::0.0740)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0497::0.0497) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0287::0.0287) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/S0 (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0225::0.0225) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0217::0.0217) (0.0227::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0599::0.0599) (0.0597::0.0597)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0365::0.0365) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[6\]/S (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0297::0.0297) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0215::0.0215) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0302::0.0302) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0220::0.0220) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0659::0.0659) (0.0663::0.0663)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0307::0.0307) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0377::0.0377) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0902::0.0902) (0.0882::0.0882)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0846::0.0846) (0.0833::0.0833)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0082::0.0082) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0111::0.0111) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0291::0.0291) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0232::0.0232) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0560::0.0560) (0.0561::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0334::0.0334) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0351::0.0351) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0345::0.0345) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0411::0.0411) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0266::0.0266) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0677::0.0677) (0.0668::0.0668)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0252::0.0252) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0106::0.0106) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/C_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0430::0.0430) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0344::0.0344) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0209::0.0209) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0384::0.0384) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0372::0.0372) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0412::0.0412) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0320::0.0320) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0508::0.0508) (0.0517::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0353::0.0353) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0172::0.0172) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0315::0.0315) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0320::0.0320) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0352::0.0352) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0330::0.0330) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0097::0.0097) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0333::0.0333) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0269::0.0269) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0301::0.0301) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0325::0.0325) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0394::0.0394) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0185::0.0185) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0575::0.0575) (0.0593::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0539::0.0539) (0.0550::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A3 (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0292::0.0292) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0269::0.0270) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0544::0.0544) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0740::0.0740) (0.0708::0.0708)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0206::0.0206) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0072::0.0072) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0460::0.0460) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0386::0.0386) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0291::0.0291) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0259::0.0259) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0365::0.0365) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0342::0.0342) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0449::0.0449) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0097::0.0097) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0555::0.0555) (0.0544::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0466::0.0466) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0696::0.0696) (0.0702::0.0702)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0334::0.0334) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0426::0.0426) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0445::0.0445) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0325::0.0325) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0798::0.0798) (0.0773::0.0773)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0151::0.0151) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0205::0.0205) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0353::0.0353) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0262::0.0262) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0283::0.0283) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0360::0.0360) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0473::0.0473) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0838::0.0838) (0.0811::0.0811)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0264::0.0264) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0220::0.0220) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0576::0.0576) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0220::0.0220) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0030::0.0030) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0579::0.0579) (0.0557::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0615::0.0615) (0.0626::0.0626)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0792::0.0792) (0.0775::0.0775)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0328::0.0328) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0153::0.0153) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0545::0.0545) (0.0525::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0256::0.0256) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0194::0.0194) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0495::0.0495) (0.0508::0.0508)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0292::0.0292) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0371::0.0371) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0444::0.0444) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0846::0.0846) (0.0823::0.0823)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0576::0.0576) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0221::0.0221) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0023::0.0023) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0124::0.0124) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0279::0.0279) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0367::0.0367) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0262::0.0262) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0097::0.0097) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0425::0.0425) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0542::0.0542) (0.0541::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/X Do0MUX\.M\[2\]\.MUX\[6\]/A1 (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0160::0.0160) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0359::0.0359) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0406::0.0406) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0338::0.0338) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0362::0.0362) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0318::0.0318) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0645::0.0645) (0.0648::0.0648)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0624::0.0624) (0.0633::0.0633)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0216::0.0216) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0651::0.0651) (0.0646::0.0646)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1087::0.1087) (0.1053::0.1053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0291::0.0291) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0443::0.0443) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0280::0.0280) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0526::0.0526) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0412::0.0412) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0311::0.0311) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0288::0.0288) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0460::0.0460) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0369::0.0369) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0267::0.0267) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0492::0.0492) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0616::0.0616) (0.0631::0.0631)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0037::0.0037) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0413::0.0413) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0465::0.0465) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0371::0.0371) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0809::0.0809) (0.0797::0.0797)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0345::0.0345) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0383::0.0383) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0476::0.0476) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0516::0.0516) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0505::0.0505) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0108::0.0108) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0428::0.0428) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0311::0.0311) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0526::0.0526) (0.0537::0.0537)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0659::0.0659) (0.0666::0.0666)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0707::0.0707) (0.0712::0.0712)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0593::0.0593) (0.0604::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0317::0.0317) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0315::0.0315) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0283::0.0283) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0210::0.0210) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0543::0.0543) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0090::0.0090) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0175::0.0175) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0277::0.0277) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0200::0.0200) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0531::0.0531) (0.0540::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0559::0.0559) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0536::0.0536) (0.0550::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0308::0.0308) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0302::0.0302) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0250::0.0250) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0557::0.0557) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0030::0.0030) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.1021::0.1021) (0.0984::0.0984)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0100::0.0100) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0205::0.0205) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0356::0.0356) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0224::0.0224) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0379::0.0379) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0075::0.0075) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0653::0.0653) (0.0624::0.0624)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0115::0.0115) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0397::0.0397) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0262::0.0262) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0208::0.0208) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0489::0.0489) (0.0506::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0508::0.0508) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0418::0.0418) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0628::0.0628) (0.0620::0.0620)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0671::0.0671) (0.0678::0.0678)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0226::0.0226) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0556::0.0556) (0.0569::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0325::0.0325) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0487::0.0487) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0062::0.0062) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0556::0.0556) (0.0575::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0396::0.0396) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0384::0.0384) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0438::0.0438) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0420::0.0420) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0232::0.0232) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0422::0.0422) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0648::0.0648) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0320::0.0320) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0426::0.0426) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0756::0.0756) (0.0773::0.0773)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0542::0.0542) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0237::0.0237) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0441::0.0441) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0694::0.0694) (0.0671::0.0671)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0134::0.0134) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0170::0.0170) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0478::0.0478) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0345::0.0345) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0636::0.0636) (0.0611::0.0611)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0711::0.0711) (0.0700::0.0700)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0338::0.0338) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0011::0.0011) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/S1 (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0404::0.0404) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0248::0.0248) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0183::0.0183) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0302::0.0302) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0149::0.0149) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0158::0.0158) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0450::0.0450) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0438::0.0438) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0368::0.0368) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0368::0.0368) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0707::0.0707) (0.0699::0.0699)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0469::0.0469) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0787::0.0787) (0.0788::0.0788)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0330::0.0330) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0860::0.0860) (0.0846::0.0846)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0258::0.0258) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0251::0.0251) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0297::0.0297) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0250::0.0250) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0194::0.0194) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0210::0.0210) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0300::0.0300) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0474::0.0474) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0494::0.0494) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0302::0.0302) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0120::0.0120) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0427::0.0427) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0511::0.0511) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0172::0.0172) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0068::0.0068) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0305::0.0305) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0672::0.0672) (0.0677::0.0677)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0433::0.0433) (0.0443::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0718::0.0718) (0.0723::0.0723)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0146::0.0146) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0301::0.0301) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0245::0.0245) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0500::0.0500) (0.0503::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0648::0.0648) (0.0653::0.0653)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0331::0.0331) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0292::0.0292) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0398::0.0398) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0247::0.0247) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0565::0.0565) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0488::0.0488) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0790::0.0790) (0.0770::0.0770)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0239::0.0239) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0885::0.0885) (0.0863::0.0863)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0583::0.0583) (0.0588::0.0588)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0469::0.0469) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/S0 (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0545::0.0545) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0404::0.0404) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0579::0.0579) (0.0557::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0722::0.0722) (0.0731::0.0731)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0318::0.0318) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0262::0.0262) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0347::0.0347) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0294::0.0294) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[22\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0152::0.0152) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0341::0.0341) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0239::0.0239) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0273::0.0273) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0194::0.0194) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0132::0.0132) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0132::0.0132) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0634::0.0634) (0.0639::0.0638)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0789::0.0789) (0.0770::0.0770)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0550::0.0550) (0.0569::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0379::0.0379) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0102::0.0102) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0194::0.0194) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0446::0.0446) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0240::0.0240) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0476::0.0476) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0168::0.0168) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0021::0.0021) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0822::0.0822) (0.0797::0.0797)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0046::0.0046) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0516::0.0516) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0468::0.0468) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0234::0.0234) (0.0239::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0284::0.0284) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0373::0.0373) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0399::0.0399) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0095::0.0095) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0107::0.0107) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0357::0.0357) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0476::0.0476) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0239::0.0239) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0347::0.0347) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0497::0.0497) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0530::0.0530) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0281::0.0281) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0284::0.0284) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0416::0.0416) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0258::0.0258) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0505::0.0505) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0213::0.0213) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0069::0.0069) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0344::0.0344) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0305::0.0305) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0418::0.0418) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0472::0.0472) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0147::0.0147) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0267::0.0267) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0999::0.0999) (0.0970::0.0970)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1239::0.1239) (0.1190::0.1190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0022::0.0022) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0366::0.0366) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0352::0.0352) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0401::0.0401) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0069::0.0069) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0450::0.0450) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0072::0.0072) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0378::0.0378) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0417::0.0417) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0260::0.0260) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0986::0.0986) (0.0961::0.0961)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0508::0.0508) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0435::0.0435) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[6\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0460::0.0460) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0599::0.0599) (0.0602::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0152::0.0152) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0125::0.0125) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0321::0.0321) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0309::0.0309) (0.0317::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0515::0.0515) (0.0496::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/S0 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0212::0.0212) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0825::0.0825) (0.0815::0.0815)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0098::0.0098) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0281::0.0281) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0179::0.0179) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0131::0.0131) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[2\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0455::0.0455) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0506::0.0506) (0.0522::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0358::0.0358) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0548::0.0548) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0225::0.0225) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0804::0.0804) (0.0808::0.0808)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0278::0.0278) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0032::0.0032) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0303::0.0303) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0926::0.0926) (0.0900::0.0900)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0121::0.0121) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/S1 (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0211::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0403::0.0403) (0.0413::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0049::0.0049) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0531::0.0531) (0.0544::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.1101::0.1101) (0.1062::0.1062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0371::0.0371) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0107::0.0107) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0245::0.0245) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0503::0.0503) (0.0516::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0241::0.0241) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0107::0.0107) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0339::0.0339) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0901::0.0901) (0.0872::0.0872)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0457::0.0457) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0371::0.0371) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0562::0.0562) (0.0573::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0567::0.0567) (0.0580::0.0579)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0032::0.0032) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0351::0.0351) (0.0360::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0547::0.0547) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0538::0.0538) (0.0550::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0422::0.0422) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0192::0.0192) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0731::0.0731) (0.0708::0.0708)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0414::0.0414) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0269::0.0269) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0309::0.0309) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0465::0.0465) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0716::0.0716) (0.0705::0.0705)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0475::0.0475) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0360::0.0360) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0096::0.0096) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0071::0.0071) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0182::0.0182) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0964::0.0964) (0.0944::0.0944)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0495::0.0495) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0099::0.0099) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0273::0.0273) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0111::0.0111) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0424::0.0424) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0216::0.0216) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0045::0.0045) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0348::0.0348) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[2\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0143::0.0143) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0431::0.0431) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0041::0.0041) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0482::0.0482) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0447::0.0447) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0296::0.0296) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0382::0.0382) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0319::0.0319) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0464::0.0464) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0373::0.0373) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0318::0.0318) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0379::0.0379) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0403::0.0403) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0425::0.0425) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0656::0.0656) (0.0660::0.0660)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0224::0.0224) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0255::0.0255) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0244::0.0244) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0106::0.0106) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0075::0.0075) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0491::0.0491) (0.0500::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0327::0.0327) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0733::0.0733) (0.0749::0.0749)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0326::0.0326) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0523::0.0523) (0.0541::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0992::0.0992) (0.0968::0.0968)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0250::0.0250) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0013::0.0013) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/X Do0MUX\.M\[0\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0454::0.0454) (0.0464::0.0464)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0081::0.0081) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0391::0.0391) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0319::0.0319) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0462::0.0462) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0687::0.0687) (0.0691::0.0691)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0408::0.0408) (0.0413::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0568::0.0568) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0354::0.0354) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0427::0.0427) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0151::0.0151) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0130::0.0130) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0546::0.0546) (0.0557::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0320::0.0320) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0346::0.0346) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0067::0.0067) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0482::0.0482) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0043::0.0043) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0516::0.0516) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/S1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0396::0.0396) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0089::0.0089) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0244::0.0244) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0212::0.0212) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0102::0.0102) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0638::0.0638) (0.0655::0.0655)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0374::0.0374) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0465::0.0465) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0296::0.0296) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0234::0.0234) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0248::0.0248) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0650::0.0650) (0.0628::0.0628)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0331::0.0331) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0562::0.0562) (0.0580::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0336::0.0336) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0483::0.0483) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0392::0.0392) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0168::0.0168) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.1600::0.1599) (0.1511::0.1511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0355::0.0355) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0362::0.0362) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0474::0.0474) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0437::0.0437) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0845::0.0845) (0.0827::0.0827)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0253::0.0253) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0200::0.0200) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0518::0.0518) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0314::0.0314) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0067::0.0067) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0179::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0279::0.0279) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0344::0.0344) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0146::0.0146) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0165::0.0165) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0718::0.0718) (0.0708::0.0708)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0510::0.0510) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0336::0.0336) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0555::0.0555) (0.0561::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0468::0.0468) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0513::0.0513) (0.0527::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[23\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0139::0.0139) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0309::0.0309) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0348::0.0348) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0405::0.0405) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0322::0.0322) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0250::0.0250) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0140::0.0140) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0527::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0366::0.0366) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0036::0.0036) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0345::0.0345) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0322::0.0322) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0395::0.0395) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0242::0.0242) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0034::0.0034) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0261::0.0261) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0350::0.0350) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0706::0.0706) (0.0697::0.0697)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0301::0.0301) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0540::0.0540) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0450::0.0450) (0.0458::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0476::0.0476) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0007::0.0007) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0790::0.0790) (0.0764::0.0764)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0238::0.0238) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0279::0.0279) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0378::0.0378) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0303::0.0303) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0136::0.0136) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0722::0.0722) (0.0704::0.0704)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0463::0.0463) (0.0471::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0374::0.0374) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0209::0.0209) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0265::0.0265) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0410::0.0410) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0562::0.0562) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0788::0.0788) (0.0782::0.0782)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0939::0.0939) (0.0916::0.0916)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0437::0.0437) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0286::0.0286) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0027::0.0027) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/X Do0MUX\.M\[0\]\.MUX\[6\]/A1 (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0241::0.0241) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0236::0.0236) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0163::0.0163) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0372::0.0372) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0326::0.0326) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0275::0.0275) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0383::0.0383) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0301::0.0301) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0139::0.0139) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0610::0.0610) (0.0628::0.0628)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0235::0.0235) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0658::0.0658) (0.0650::0.0650)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0301::0.0301) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0223::0.0223) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0271::0.0271) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0182::0.0182) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0467::0.0467) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0334::0.0334) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0131::0.0131) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0222::0.0222) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0388::0.0388) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0299::0.0299) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0185::0.0185) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0600::0.0600) (0.0616::0.0616)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0514::0.0514) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0340::0.0340) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0234::0.0234) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0269::0.0269) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0562::0.0562) (0.0573::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0144::0.0144) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0067::0.0067) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0873::0.0873) (0.0852::0.0884)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0057::0.0057) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0182::0.0182) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0344::0.0344) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0290::0.0290) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0462::0.0462) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.1018::0.1018) (0.0984::0.0984)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0333::0.0333) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0069::0.0069) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0415::0.0415) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0442::0.0442) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0357::0.0357) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0598::0.0598) (0.0617::0.0617)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0377::0.0377) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0202::0.0202) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0310::0.0310) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0315::0.0315) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0233::0.0233) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0074::0.0074) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0594::0.0594) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0579::0.0579) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0229::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0342::0.0342) (0.0349::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0755::0.0754) (0.0748::0.0759)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0204::0.0204) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0265::0.0265) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0242::0.0242) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0323::0.0323) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0267::0.0267) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0276::0.0276) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0424::0.0424) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0030::0.0030) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0349::0.0349) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0605::0.0605) (0.0608::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0519::0.0519) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0403::0.0403) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0279::0.0279) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0881::0.0881) (0.0869::0.0869)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0135::0.0135) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0198::0.0198) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0547::0.0547) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0547::0.0547) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0146::0.0146) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0478::0.0478) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0122::0.0122) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0510::0.0510) (0.0521::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0342::0.0342) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL_DIODE\[0\]/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0565::0.0565) (0.0545::0.0545)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0490::0.0490) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0300::0.0300) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0285::0.0285) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0681::0.0681) (0.0668::0.0668)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0321::0.0321) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0854::0.0854) (0.0833::0.0833)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0646::0.0646) (0.0662::0.0662)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0220::0.0220) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0191::0.0191) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0489::0.0489) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0557::0.0557) (0.0558::0.0558)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0328::0.0328) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0595::0.0595) (0.0609::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0401::0.0401) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0570::0.0570) (0.0564::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[6\]/S (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[16\]/DIODE (0.0035::0.0035) (0.0036::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0074::0.0074) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0341::0.0341) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0271::0.0271) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0243::0.0243) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0374::0.0374) (0.0377::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0522::0.0522) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0449::0.0449) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0129::0.0129) (0.0127::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0734::0.0734) (0.0724::0.0724)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0344::0.0344) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0293::0.0293) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0310::0.0310) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0285::0.0285) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0025::0.0025) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0640::0.0640) (0.0656::0.0656)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0144::0.0144) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0105::0.0105) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0579::0.0579) (0.0595::0.0595)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0513::0.0513) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0185::0.0185) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0217::0.0217) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[6\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0033::0.0033) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0190::0.0190) (0.0189::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0498::0.0498) (0.0506::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0483::0.0483) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0461::0.0461) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0132::0.0132) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0461::0.0461) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0147::0.0147) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0754::0.0754) (0.0743::0.0763)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0322::0.0322) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0308::0.0308) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0286::0.0286) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0052::0.0052) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0437::0.0437) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0293::0.0293) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0726::0.0726) (0.0733::0.0733)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0464::0.0464) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0289::0.0289) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0405::0.0405) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0396::0.0396) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0238::0.0238) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0588::0.0588) (0.0607::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0255::0.0255) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0204::0.0204) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0362::0.0362) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0467::0.0467) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/S0 (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0682::0.0682) (0.0653::0.0653)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0296::0.0296) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0549::0.0549) (0.0562::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0651::0.0651) (0.0670::0.0670)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0450::0.0450) (0.0458::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0133::0.0133) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0154::0.0154) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0308::0.0308) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/S0 (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0487::0.0487) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[11\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0195::0.0195) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0140::0.0140) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0210::0.0210) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0448::0.0448) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0404::0.0404) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0291::0.0291) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0664::0.0664) (0.0645::0.0645)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0167::0.0167) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0117::0.0117) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0500::0.0500) (0.0505::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0275::0.0275) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0542::0.0542) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0396::0.0396) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0526::0.0526) (0.0508::0.0508)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0687::0.0687) (0.0662::0.0662)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0262::0.0262) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0317::0.0317) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0511::0.0511) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0469::0.0469) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0621::0.0621) (0.0613::0.0613)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT DEC0\.AND1/X BANK128\[1\]\.RAM128\.EN0BUF\.cell/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0461::0.0461) (0.0443::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0322::0.0322) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0242::0.0242) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0248::0.0248) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0338::0.0338) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0539::0.0539) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0254::0.0254) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0129::0.0129) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[26\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0504::0.0504) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0494::0.0494) (0.0505::0.0505)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0391::0.0391) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[30\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0315::0.0315) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0311::0.0311) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0539::0.0539) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0329::0.0329) (0.0338::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0522::0.0522) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0178::0.0178) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0458::0.0458) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0436::0.0436) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0240::0.0240) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0587::0.0587) (0.0571::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0476::0.0476) (0.0480::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0405::0.0405) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0432::0.0432) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0404::0.0404) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/X Do0MUX\.M\[3\]\.MUX\[3\]/A1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0305::0.0305) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0374::0.0374) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0302::0.0302) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0539::0.0539) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0634::0.0634) (0.0648::0.0648)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0245::0.0245) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0096::0.0096) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0669::0.0669) (0.0676::0.0676)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0081::0.0081) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0268::0.0268) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0596::0.0596) (0.0612::0.0612)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0631::0.0631) (0.0647::0.0647)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0168::0.0168) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0622::0.0622) (0.0639::0.0638)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0267::0.0267) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0318::0.0318) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0540::0.0540) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0387::0.0387) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0901::0.0901) (0.0875::0.0875)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0318::0.0318) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0922::0.0922) (0.0904::0.0904)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0256::0.0256) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0317::0.0317) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0304::0.0304) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0110::0.0110) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0240::0.0240) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0554::0.0554) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0348::0.0348) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0148::0.0148) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0358::0.0358) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0388::0.0388) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0237::0.0237) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0344::0.0344) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0179::0.0179) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0540::0.0540) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0227::0.0227) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0543::0.0543) (0.0560::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0705::0.0705) (0.0692::0.0692)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0269::0.0269) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0498::0.0498) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0410::0.0410) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0253::0.0253) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0102::0.0102) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0578::0.0578) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0528::0.0528) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0305::0.0305) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0319::0.0319) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0781::0.0781) (0.0755::0.0755)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0345::0.0345) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0290::0.0290) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0090::0.0090) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0210::0.0210) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/S1 (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0571::0.0571) (0.0550::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0259::0.0259) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0433::0.0433) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0488::0.0488) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0539::0.0539) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0411::0.0411) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0326::0.0326) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0296::0.0296) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0204::0.0204) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0455::0.0455) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/S1 (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0326::0.0326) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0425::0.0425) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0241::0.0241) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0255::0.0255) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0443::0.0443) (0.0426::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0298::0.0298) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0353::0.0353) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0554::0.0553) (0.0568::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0236::0.0236) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0234::0.0234) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0655::0.0655) (0.0633::0.0633)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0623::0.0623) (0.0616::0.0616)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0534::0.0534) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0406::0.0406) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0295::0.0295) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0388::0.0388) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0439::0.0439) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0233::0.0233) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0202::0.0202) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0126::0.0126) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0217::0.0217) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0093::0.0093) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0425::0.0425) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0155::0.0155) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0466::0.0466) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0268::0.0268) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0272::0.0272) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0474::0.0474) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0163::0.0163) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0602::0.0602) (0.0585::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0352::0.0352) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0095::0.0095) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0202::0.0202) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0125::0.0125) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0474::0.0474) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0423::0.0423) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0093::0.0093) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0568::0.0568) (0.0579::0.0579)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0193::0.0193) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0440::0.0440) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0542::0.0542) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0373::0.0373) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[3\]/S (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0113::0.0113) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0363::0.0363) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0309::0.0309) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0262::0.0262) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0232::0.0232) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0373::0.0373) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0283::0.0283) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0118::0.0118) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0482::0.0482) (0.0490::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0211::0.0211) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0306::0.0306) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0305::0.0305) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0591::0.0591) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0674::0.0674) (0.0681::0.0681)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0515::0.0515) (0.0525::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0382::0.0382) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0388::0.0388) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0121::0.0121) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0317::0.0317) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0089::0.0089) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0517::0.0517) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/S0 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0222::0.0222) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0306::0.0306) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0256::0.0256) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0067::0.0067) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0487::0.0487) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0493::0.0493) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0149::0.0149) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0364::0.0364) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0337::0.0337) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0513::0.0513) (0.0525::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0239::0.0239) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0045::0.0045) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0382::0.0382) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0768::0.0768) (0.0755::0.0777)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0287::0.0287) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/S0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0445::0.0445) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0361::0.0361) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0746::0.0746) (0.0714::0.0714)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0031::0.0031) (0.0024::0.0024)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0193::0.0193) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0527::0.0527) (0.0535::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0427::0.0427) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0096::0.0096) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0588::0.0588) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[6\]/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0161::0.0161) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0071::0.0071) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0222::0.0222) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0228::0.0228) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0142::0.0142) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0229::0.0229) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0187::0.0187) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0716::0.0716) (0.0689::0.0689)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0514::0.0514) (0.0495::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0030::0.0030) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0310::0.0310) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0238::0.0238) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0485::0.0485) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0147::0.0147) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0189::0.0189) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0355::0.0355) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0172::0.0172) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.1600::0.1598) (0.1510::0.1510)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0279::0.0279) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0033::0.0033) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0373::0.0373) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0421::0.0421) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0437::0.0437) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0415::0.0415) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0473::0.0473) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0521::0.0521) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0395::0.0395) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[22\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0748::0.0748) (0.0764::0.0764)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0580::0.0580) (0.0564::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0446::0.0446) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0299::0.0299) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[23\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0226::0.0226) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0272::0.0272) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0188::0.0188) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0232::0.0232) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0088::0.0088) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0527::0.0527) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0774::0.0774) (0.0759::0.0760)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0504::0.0504) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0217::0.0217) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0347::0.0347) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0010::0.0010) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0322::0.0322) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0289::0.0289) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0255::0.0255) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0328::0.0328) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0428::0.0428) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0204::0.0204) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0848::0.0848) (0.0827::0.0827)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0609::0.0609) (0.0624::0.0624)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0390::0.0390) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0263::0.0263) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0275::0.0275) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0358::0.0358) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0415::0.0415) (0.0419::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0358::0.0358) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0928::0.0928) (0.0906::0.0906)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0564::0.0564) (0.0576::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0464::0.0464) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/X Do0MUX\.M\[3\]\.MUX\[3\]/A0 (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0116::0.0116) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0154::0.0154) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0358::0.0358) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0162::0.0162) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0302::0.0302) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0271::0.0271) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0396::0.0396) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0345::0.0345) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0177::0.0177) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0195::0.0195) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0158::0.0158) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0404::0.0404) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0482::0.0482) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0345::0.0345) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0219::0.0219) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0328::0.0328) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0380::0.0380) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0266::0.0266) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0379::0.0379) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0886::0.0886) (0.0863::0.0863)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0134::0.0134) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0278::0.0278) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0569::0.0569) (0.0583::0.0583)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0750::0.0750) (0.0739::0.0739)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0049::0.0049) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0314::0.0314) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0084::0.0084) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0114::0.0114) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0280::0.0280) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0335::0.0335) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0078::0.0078) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0055::0.0055) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0263::0.0263) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0387::0.0387) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0134::0.0134) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0367::0.0367) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0270::0.0270) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0329::0.0329) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0341::0.0341) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0308::0.0308) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0285::0.0285) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0204::0.0204) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0432::0.0432) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0321::0.0321) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0101::0.0101)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/S0 (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0265::0.0265) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0287::0.0287) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0415::0.0415) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0446::0.0446) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0530::0.0530) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0317::0.0317) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0552::0.0552) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0080::0.0080) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0261::0.0261) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0102::0.0102) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0210::0.0210) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0114::0.0114) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0444::0.0444) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0494::0.0494) (0.0505::0.0505)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0485::0.0485) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0322::0.0322) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0602::0.0602) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0382::0.0382) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0258::0.0258) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0269::0.0269) (0.0273::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0429::0.0429) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0801::0.0801) (0.0784::0.0784)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0247::0.0247) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0124::0.0124) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0528::0.0528) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0204::0.0204) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0551::0.0551) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0322::0.0322) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[31\]/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0333::0.0333) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0530::0.0530) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0278::0.0278) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0803::0.0803) (0.0779::0.0779)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0499::0.0499) (0.0494::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0537::0.0537) (0.0545::0.0545)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0369::0.0369) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0537::0.0537) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0527::0.0527) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0027::0.0027) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0291::0.0291) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0322::0.0322) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0260::0.0260) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0537::0.0537) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0511::0.0511) (0.0525::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0154::0.0154) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0478::0.0478) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0558::0.0558) (0.0573::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0106::0.0106) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0584::0.0584) (0.0588::0.0588)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0500::0.0500) (0.0503::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0185::0.0185) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0268::0.0268) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0035::0.0035) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0641::0.0641) (0.0632::0.0632)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0242::0.0242) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0332::0.0332) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0475::0.0475) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/X Do0MUX\.M\[2\]\.MUX\[3\]/A0 (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0628::0.0628) (0.0644::0.0644)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0397::0.0397) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0411::0.0411) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0608::0.0608) (0.0618::0.0618)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0269::0.0269) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0470::0.0470) (0.0480::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0119::0.0119) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0420::0.0420) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0119::0.0119) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0159::0.0159) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0522::0.0522) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0252::0.0252) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0376::0.0376) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0560::0.0560) (0.0571::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0504::0.0503) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0622::0.0622) (0.0622::0.0622)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0294::0.0294) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0235::0.0235) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0630::0.0630) (0.0649::0.0649)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0472::0.0472) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0663::0.0663) (0.0656::0.0656)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0390::0.0390) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0170::0.0170) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0595::0.0595) (0.0608::0.0608)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0355::0.0355) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0559::0.0559) (0.0571::0.0571)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0275::0.0275) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0691::0.0691) (0.0680::0.0680)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0191::0.0191) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0247::0.0247) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0645::0.0645) (0.0649::0.0649)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/S1 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0436::0.0436) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/A (0.0174::0.0174) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0164::0.0164) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0172::0.0172) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0221::0.0221) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0074::0.0074) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0699::0.0699) (0.0690::0.0690)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0141::0.0141) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0280::0.0280) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0241::0.0241) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[19\]/DIODE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0056::0.0056) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0432::0.0432) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0894::0.0894) (0.0856::0.0906)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0317::0.0317) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0654::0.0654) (0.0645::0.0645)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/S1 (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0386::0.0386) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0295::0.0295) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0050::0.0050) (0.0050::0.0050)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/S0 (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0382::0.0382) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0136::0.0136) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0553::0.0553) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0258::0.0258) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0247::0.0247) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0245::0.0245) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0370::0.0370) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0046::0.0046) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0263::0.0263) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0086::0.0086) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0560::0.0560) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0078::0.0078) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0114::0.0114) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0294::0.0294) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0359::0.0359) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0472::0.0472) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0603::0.0603) (0.0620::0.0620)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0572::0.0572) (0.0584::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0677::0.0677) (0.0664::0.0664)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0512::0.0512) (0.0494::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0108::0.0108) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0715::0.0715) (0.0705::0.0705)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0215::0.0215) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0048::0.0048) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0352::0.0352) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0435::0.0435) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[28\]/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0572::0.0572) (0.0552::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0414::0.0414) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0297::0.0297) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0258::0.0258) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0159::0.0159) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0729::0.0729) (0.0712::0.0712)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0290::0.0290) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0151::0.0151) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0219::0.0219) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0516::0.0516) (0.0524::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0249::0.0249) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0483::0.0483) (0.0487::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0515::0.0515) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0142::0.0142) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0177::0.0177) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0200::0.0200) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0293::0.0293) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0121::0.0121) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0428::0.0428) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0454::0.0454) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0277::0.0277) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0210::0.0210) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0418::0.0418) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0355::0.0355) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[14\]/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0355::0.0355) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0559::0.0559) (0.0567::0.0567)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0883::0.0883) (0.0859::0.0859)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/X Do0MUX\.M\[2\]\.MUX\[3\]/A1 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0847::0.0847) (0.0828::0.0828)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0353::0.0353) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0359::0.0359) (0.0367::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0395::0.0395) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0422::0.0422) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0388::0.0388) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0478::0.0478) (0.0490::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0388::0.0388) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0249::0.0249) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0118::0.0118) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0097::0.0097) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0332::0.0332) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0491::0.0491) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0112::0.0112) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0215::0.0215) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0291::0.0291) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0462::0.0462) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0287::0.0287) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0324::0.0324) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0189::0.0189) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0535::0.0535) (0.0548::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0473::0.0473) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0061::0.0061) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0216::0.0216) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0331::0.0331) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0613::0.0613) (0.0628::0.0628)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/S0 (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0092::0.0092) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0235::0.0235) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0278::0.0278) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0411::0.0411) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0390::0.0390) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0476::0.0476) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0791::0.0791) (0.0765::0.0765)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0311::0.0311) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0781::0.0781) (0.0766::0.0766)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0290::0.0290) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0356::0.0356) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0484::0.0484) (0.0491::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0426::0.0426) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0423::0.0423) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0476::0.0476) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0645::0.0645) (0.0652::0.0651)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0214::0.0214) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0583::0.0583) (0.0588::0.0588)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0395::0.0395) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0280::0.0280) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0405::0.0405) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0217::0.0217) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0583::0.0583) (0.0595::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0455::0.0455) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0237::0.0237) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0282::0.0282) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0455::0.0455) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0269::0.0269) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0088::0.0088) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0280::0.0280) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0276::0.0276) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0312::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0494::0.0494) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0575::0.0575) (0.0588::0.0588)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0400::0.0400) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0423::0.0423) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0558::0.0558) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0260::0.0260) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0103::0.0103) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[23\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0464::0.0464) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0708::0.0708) (0.0693::0.0693)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0300::0.0300) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0273::0.0273) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0141::0.0141) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0154::0.0154) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0446::0.0446) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0450::0.0450) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0460::0.0460) (0.0475::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0330::0.0330) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0267::0.0267) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0665::0.0665) (0.0653::0.0653)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0039::0.0039) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0475::0.0475) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0336::0.0336) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0427::0.0427) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0324::0.0324) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0508::0.0508) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0362::0.0362) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0262::0.0262) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0305::0.0305) (0.0315::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0233::0.0233) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0391::0.0391) (0.0401::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0328::0.0328) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0095::0.0095) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0430::0.0430) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0563::0.0563) (0.0542::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0574::0.0574) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0244::0.0244) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0257::0.0257) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0054::0.0054) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0424::0.0424) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0577::0.0577) (0.0594::0.0594)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0477::0.0477) (0.0461::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[3\]/S (0.0040::0.0040) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0433::0.0433) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0466::0.0466) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0272::0.0272) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0273::0.0273) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0484::0.0484) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0381::0.0381) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0388::0.0388) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0291::0.0291) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0331::0.0331) (0.0340::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0335::0.0335) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0132::0.0132) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0244::0.0244) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0368::0.0368) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0413::0.0413) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0295::0.0295) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0230::0.0230) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0722::0.0722) (0.0714::0.0714)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0396::0.0396) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0700::0.0700) (0.0689::0.0689)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0356::0.0356) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0360::0.0360) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0499::0.0499) (0.0507::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0255::0.0255) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0633::0.0633) (0.0648::0.0648)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0388::0.0388) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0270::0.0270) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0748::0.0748) (0.0734::0.0734)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/S1 (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0847::0.0847) (0.0828::0.0828)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0350::0.0350) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0258::0.0258) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0351::0.0351) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0477::0.0477) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0359::0.0359) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0343::0.0343) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0148::0.0148) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0571::0.0571) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0323::0.0323) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0476::0.0476) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0648::0.0648) (0.0671::0.0671)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0323::0.0323) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0439::0.0439) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0389::0.0389) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0053::0.0053) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0395::0.0395) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0220::0.0220) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0811::0.0811) (0.0796::0.0796)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0429::0.0429) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0356::0.0356) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0319::0.0319) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0170::0.0170) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0593::0.0593) (0.0612::0.0612)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0185::0.0185) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0498::0.0498) (0.0513::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0217::0.0217) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0133::0.0133) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0383::0.0383) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0559::0.0559) (0.0573::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0599::0.0599) (0.0612::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0103::0.0103) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0323::0.0323) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0381::0.0381) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0276::0.0276) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0626::0.0626) (0.0617::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0395::0.0395) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0185::0.0185) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0333::0.0333) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0856::0.0856) (0.0835::0.0835)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0238::0.0238) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0461::0.0461) (0.0472::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0161::0.0161) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0490::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0329::0.0329) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0463::0.0463) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0607::0.0607) (0.0597::0.0597)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0326::0.0326) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0051::0.0051) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0454::0.0454) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0429::0.0429) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0225::0.0225) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0402::0.0402) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0664::0.0664) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0074::0.0074) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0116::0.0116) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0175::0.0175) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0206::0.0206) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0350::0.0350) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0384::0.0384) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0428::0.0428) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0163::0.0163) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0541::0.0541) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0141::0.0141) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0194::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0387::0.0387) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0296::0.0296) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0195::0.0195) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0345::0.0345) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0274::0.0274) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0341::0.0341) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0305::0.0305) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0667::0.0667) (0.0679::0.0679)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0329::0.0329) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0286::0.0286) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0298::0.0298) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0492::0.0492) (0.0496::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0237::0.0237) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0221::0.0221) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0399::0.0399) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0600::0.0600) (0.0612::0.0612)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0661::0.0661) (0.0655::0.0655)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0272::0.0272) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0271::0.0271) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0287::0.0287) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0028::0.0028) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0520::0.0520) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0495::0.0495) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0288::0.0288) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0546::0.0546) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0635::0.0635) (0.0650::0.0650)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0309::0.0309) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0118::0.0118) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0676::0.0676) (0.0667::0.0667)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0352::0.0352) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0702::0.0702) (0.0693::0.0694)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0231::0.0231) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0446::0.0446) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0629::0.0629) (0.0620::0.0620)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0080::0.0080) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0398::0.0398) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0259::0.0259) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0575::0.0575) (0.0587::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0557::0.0557) (0.0570::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0486::0.0486) (0.0497::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0641::0.0641) (0.0646::0.0646)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0444::0.0444) (0.0454::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0035::0.0035) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0440::0.0440) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0197::0.0197) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0307::0.0307) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0349::0.0349) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0536::0.0536) (0.0544::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0178::0.0178) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0227::0.0227) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0216::0.0216) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0144::0.0144) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0229::0.0229) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0288::0.0288) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0430::0.0430) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0496::0.0496) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0358::0.0358) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0225::0.0225) (0.0233::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0396::0.0396) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0566::0.0566) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0486::0.0486) (0.0497::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0246::0.0246) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0555::0.0555) (0.0561::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0306::0.0306) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0696::0.0696) (0.0687::0.0687)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0296::0.0296) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0248::0.0248) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0313::0.0313) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0323::0.0323) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0128::0.0128) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0388::0.0388) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0289::0.0289) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0324::0.0324) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0127::0.0127) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0406::0.0406) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0626::0.0626) (0.0637::0.0637)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0077::0.0077) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0247::0.0247) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0356::0.0356) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0433::0.0433) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0200::0.0200) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0314::0.0314) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0493::0.0493) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0310::0.0310) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0224::0.0224) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0242::0.0242) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0250::0.0250) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0678::0.0678) (0.0668::0.0668)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0460::0.0460) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0255::0.0255) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0367::0.0367) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0281::0.0281) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[31\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0519::0.0519) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0488::0.0488) (0.0501::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0247::0.0247) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0229::0.0229) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0035::0.0035) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0579::0.0579) (0.0591::0.0591)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0499::0.0499) (0.0507::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0408::0.0408) (0.0419::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0302::0.0302) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0740::0.0740) (0.0728::0.0728)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0866::0.0866) (0.0850::0.0850)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0456::0.0456) (0.0465::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0211::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0597::0.0597) (0.0600::0.0600)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0381::0.0381) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0478::0.0478) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0316::0.0316) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0386::0.0386) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0455::0.0455) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0547::0.0547) (0.0564::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0180::0.0180) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0062::0.0062) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0269::0.0269) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0060::0.0060) (0.0072::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0281::0.0281) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0438::0.0438) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0702::0.0702) (0.0678::0.0678)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0111::0.0111) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0385::0.0385) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0182::0.0182) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0376::0.0376) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0257::0.0257) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0413::0.0413) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0411::0.0411) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0554::0.0554) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0385::0.0385) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0220::0.0220) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0120::0.0120) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0598::0.0598) (0.0611::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0634::0.0634) (0.0639::0.0639)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0321::0.0321) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0531::0.0531) (0.0543::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0401::0.0401) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0324::0.0324) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/S0 (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0443::0.0443) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0132::0.0132) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0359::0.0359) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0784::0.0784) (0.0772::0.0772)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0296::0.0296) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0422::0.0422) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0356::0.0356) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0071::0.0071) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0317::0.0317) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0390::0.0390) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0587::0.0587) (0.0568::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0708::0.0708) (0.0686::0.0686)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0283::0.0283) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0273::0.0273) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0320::0.0320) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0590::0.0590) (0.0594::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0243::0.0243) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0411::0.0411) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/S0 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0264::0.0265) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0644::0.0644) (0.0649::0.0649)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0312::0.0312) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0454::0.0454) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0749::0.0749) (0.0731::0.0731)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0213::0.0213) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0255::0.0255) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0512::0.0512) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0744::0.0744) (0.0725::0.0725)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0259::0.0259) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0403::0.0403) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0368::0.0368) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0231::0.0231) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0473::0.0473) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0124::0.0124) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0379::0.0379) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0187::0.0187) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0303::0.0303) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0621::0.0621) (0.0639::0.0639)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0544::0.0544) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0427::0.0427) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0811::0.0811) (0.0792::0.0792)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0452::0.0452) (0.0460::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0262::0.0262) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0569::0.0569) (0.0549::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0445::0.0445) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0444::0.0444) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0221::0.0221) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0269::0.0269) (0.0274::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0275::0.0275) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0583::0.0583) (0.0596::0.0596)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0480::0.0480) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0388::0.0388) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0277::0.0277) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0499::0.0499) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0349::0.0349) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0665::0.0665) (0.0684::0.0684)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0556::0.0556) (0.0544::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0416::0.0416) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0297::0.0297) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0247::0.0247) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0474::0.0474) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0209::0.0209) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0479::0.0479) (0.0461::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0317::0.0317) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0567::0.0567) (0.0577::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0270::0.0270) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0641::0.0641) (0.0637::0.0637)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0555::0.0555) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0371::0.0371) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0620::0.0620) (0.0639::0.0639)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0405::0.0405) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0476::0.0475) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0384::0.0384) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0084::0.0084) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0249::0.0249) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0114::0.0114) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0682::0.0682) (0.0687::0.0687)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0216::0.0216) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0528::0.0528) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0451::0.0451) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0395::0.0395) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0267::0.0267) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0226::0.0226) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0143::0.0143) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0515::0.0515) (0.0530::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0480::0.0480) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0340::0.0340) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0240::0.0240) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0398::0.0398) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0245::0.0245) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0057::0.0057) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0395::0.0395) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0567::0.0567) (0.0580::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0574::0.0574) (0.0591::0.0591)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0328::0.0328) (0.0335::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0224::0.0224) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0152::0.0152) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0094::0.0094) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0623::0.0623) (0.0605::0.0605)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0042::0.0042) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0290::0.0290) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0663::0.0663) (0.0671::0.0671)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0274::0.0274) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0093::0.0093) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0258::0.0258) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0071::0.0071) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0253::0.0253) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0248::0.0248) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0727::0.0727) (0.0732::0.0732)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0573::0.0573) (0.0590::0.0590)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0288::0.0288) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/S1 (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0323::0.0323) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0547::0.0547) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0255::0.0255) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0788::0.0788) (0.0772::0.0772)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0331::0.0331) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0493::0.0493) (0.0511::0.0511)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0462::0.0462) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0328::0.0328) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0760::0.0760) (0.0733::0.0733)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0222::0.0222) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0531::0.0531) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0308::0.0308) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0516::0.0516) (0.0521::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0210::0.0210) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0246::0.0246) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0749::0.0749) (0.0766::0.0766)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0388::0.0388) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0560::0.0560) (0.0541::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0650::0.0650) (0.0625::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0107::0.0107) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0332::0.0332) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0181::0.0181) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0123::0.0123) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0038::0.0038) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0264::0.0264) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0460::0.0460) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0444::0.0444) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0495::0.0495) (0.0506::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0321::0.0321) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0067::0.0067) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0248::0.0248) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0390::0.0390) (0.0398::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0140::0.0140) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0633::0.0633) (0.0612::0.0612)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0848::0.0848) (0.0829::0.0829)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0622::0.0622) (0.0639::0.0639)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0555::0.0555) (0.0567::0.0567)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0629::0.0629) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0535::0.0535) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0277::0.0277) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0294::0.0294) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0283::0.0283) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0422::0.0422) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0139::0.0139) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0315::0.0315) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0426::0.0426) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0381::0.0381) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0375::0.0375) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0509::0.0509) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0397::0.0397) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0602::0.0602) (0.0617::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0774::0.0774) (0.0761::0.0761)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0093::0.0093) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0421::0.0421) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0399::0.0399) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0500::0.0500) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0188::0.0188) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0705::0.0705) (0.0709::0.0709)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0319::0.0319) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0263::0.0263) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0291::0.0291) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0371::0.0371) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0296::0.0296) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0214::0.0214) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0266::0.0266) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0442::0.0442) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0354::0.0354) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0146::0.0146) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0267::0.0267) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0443::0.0443) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0338::0.0338) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0547::0.0547) (0.0539::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0272::0.0272) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0511::0.0511) (0.0522::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0263::0.0263) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0410::0.0410) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0816::0.0816) (0.0800::0.0800)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0141::0.0141) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0277::0.0277) (0.0282::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/C_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0118::0.0118) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0382::0.0382) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0368::0.0368) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/S0 (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0286::0.0286) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0497::0.0497) (0.0505::0.0505)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0688::0.0688) (0.0677::0.0677)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0345::0.0345) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0469::0.0469) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0268::0.0268) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0119::0.0119) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0423::0.0423) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0439::0.0439) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0427::0.0427) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0305::0.0305) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0911::0.0911) (0.0885::0.0885)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0289::0.0289) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0891::0.0891) (0.0898::0.0898)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0262::0.0262) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0353::0.0353) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0296::0.0296) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0581::0.0581) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0705::0.0705) (0.0696::0.0696)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0574::0.0574) (0.0585::0.0585)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0186::0.0186) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0523::0.0523) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0226::0.0226) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0054::0.0054) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0211::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0448::0.0448) (0.0458::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0045::0.0045) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0248::0.0248) (0.0254::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0550::0.0550) (0.0568::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0355::0.0355) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0674::0.0674) (0.0651::0.0651)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0039::0.0039) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0413::0.0413) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0158::0.0158) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0861::0.0861) (0.0850::0.0850)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0249::0.0249) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0242::0.0242) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0382::0.0382) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0349::0.0349) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0271::0.0271) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0571::0.0571) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0097::0.0097) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0247::0.0247) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0449::0.0449) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0261::0.0261) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0778::0.0778) (0.0764::0.0764)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0285::0.0285) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0424::0.0424) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0093::0.0093) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0272::0.0272) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0283::0.0283) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0327::0.0327) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0534::0.0534) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0417::0.0417) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0374::0.0374) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0354::0.0354) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0138::0.0138) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0924::0.0924) (0.0898::0.0898)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0530::0.0530) (0.0542::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0494::0.0494) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0389::0.0389) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0588::0.0588) (0.0595::0.0595)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0235::0.0235) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0584::0.0584) (0.0586::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0237::0.0237) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0314::0.0314) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0257::0.0257) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0263::0.0263) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0531::0.0531) (0.0539::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0266::0.0266) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0351::0.0351) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0513::0.0513) (0.0521::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0613::0.0613) (0.0630::0.0630)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0539::0.0539) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0097::0.0097) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0633::0.0633) (0.0611::0.0611)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0730::0.0730) (0.0721::0.0721)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0304::0.0304) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0648::0.0648) (0.0653::0.0653)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0275::0.0275) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0105::0.0105) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0150::0.0150) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0506::0.0506) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0491::0.0491) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0527::0.0527) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0486::0.0486) (0.0500::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0102::0.0102) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0210::0.0210) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0418::0.0418) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0727::0.0727) (0.0731::0.0731)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0755::0.0755) (0.0749::0.0759)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0198::0.0198) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0476::0.0476) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0247::0.0247) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0516::0.0516) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0354::0.0354) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0048::0.0048) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0332::0.0332) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0473::0.0473) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0390::0.0390) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0244::0.0244) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/S1 (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0511::0.0511) (0.0521::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0435::0.0435) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0369::0.0369) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0255::0.0255) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0238::0.0238) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0663::0.0663) (0.0644::0.0644)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0553::0.0553) (0.0571::0.0571)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0140::0.0140) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0345::0.0345) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0052::0.0052) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[22\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[14\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0370::0.0370) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[30\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0203::0.0203) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0369::0.0369) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0493::0.0493) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0197::0.0197) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0308::0.0308) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0081::0.0081) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0062::0.0062) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0277::0.0277) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/S0 (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0169::0.0169) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0356::0.0356) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0385::0.0385) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0441::0.0441) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0317::0.0317) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0449::0.0449) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0329::0.0329) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0580::0.0580) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0161::0.0161) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0716::0.0716) (0.0728::0.0728)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0801::0.0801) (0.0803::0.0803)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0374::0.0374) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0177::0.0177) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0341::0.0341) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0353::0.0353) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0248::0.0248) (0.0257::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0111::0.0111) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0510::0.0510) (0.0522::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0065::0.0065) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0658::0.0658) (0.0651::0.0651)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0477::0.0477) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0500::0.0500) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0690::0.0690) (0.0666::0.0666)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0296::0.0296) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0410::0.0410) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0116::0.0116) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0447::0.0447) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0242::0.0242) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0418::0.0418) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0494::0.0494) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0700::0.0700) (0.0692::0.0692)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0270::0.0270) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0647::0.0647) (0.0649::0.0649)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0762::0.0762) (0.0762::0.0762)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0326::0.0326) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0700::0.0700) (0.0693::0.0693)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1111::0.1111) (0.1076::0.1076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0860::0.0860) (0.0833::0.0833)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0394::0.0394) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0109::0.0109) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0377::0.0377) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0463::0.0463) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0525::0.0525) (0.0507::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0365::0.0365) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0160::0.0160) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0333::0.0333) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0581::0.0581) (0.0595::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0506::0.0506) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0545::0.0545) (0.0556::0.0556)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0445::0.0445) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0304::0.0304) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0340::0.0340) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0422::0.0422) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0520::0.0520) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0298::0.0298) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0317::0.0317) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0234::0.0234) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0521::0.0521) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0211::0.0211) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0367::0.0367) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0361::0.0361) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0271::0.0271) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0269::0.0269) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0182::0.0182) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0303::0.0303) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0106::0.0106) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0560::0.0560) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[27\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0441::0.0441) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0266::0.0266) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0252::0.0252) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0288::0.0288) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0486::0.0486) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0366::0.0366) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0378::0.0378) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0426::0.0426) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0318::0.0318) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0071::0.0071) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0214::0.0214) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0896::0.0896) (0.0874::0.0874)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0371::0.0371) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0290::0.0290) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0363::0.0363) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0257::0.0257) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0116::0.0116) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0225::0.0225) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0381::0.0381) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0298::0.0298) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0179::0.0179) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0397::0.0397) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/S0 (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0456::0.0456) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0394::0.0394) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0344::0.0344) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0114::0.0114) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0354::0.0354) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/S1 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[31\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0349::0.0349) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0266::0.0266) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0546::0.0546) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0290::0.0290) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0395::0.0395) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0099::0.0099) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0240::0.0240) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0371::0.0371) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0211::0.0211) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0415::0.0415) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0369::0.0368) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0568::0.0568) (0.0587::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0508::0.0508) (0.0521::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0225::0.0225) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0782::0.0782) (0.0800::0.0800)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0350::0.0350) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0259::0.0259) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0149::0.0149) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0128::0.0128) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0216::0.0216) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0559::0.0559) (0.0539::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0082::0.0082) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0252::0.0252) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0138::0.0138) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0511::0.0511) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0318::0.0318) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0356::0.0356) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0383::0.0383) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0414::0.0414) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0296::0.0296) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0357::0.0357) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0569::0.0569) (0.0553::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0200::0.0200) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0314::0.0314) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0544::0.0544) (0.0556::0.0556)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0782::0.0782) (0.0767::0.0767)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0360::0.0360) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0569::0.0569) (0.0575::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0524::0.0524) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0501::0.0501) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.1078::0.1078) (0.1041::0.1041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0374::0.0374) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0252::0.0252) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0265::0.0265) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0214::0.0214) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0462::0.0462) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0226::0.0226) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0305::0.0305) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0598::0.0598) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0558::0.0558) (0.0569::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0314::0.0314) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0479::0.0479) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0695::0.0695) (0.0683::0.0683)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0595::0.0595) (0.0608::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0061::0.0061) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0159::0.0159) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0293::0.0293) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0590::0.0590) (0.0603::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0086::0.0086) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0329::0.0329) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0111::0.0111) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0170::0.0170) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0398::0.0398) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0230::0.0230) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0042::0.0042) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0090::0.0090) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0577::0.0577) (0.0557::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0418::0.0418) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0437::0.0437) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0405::0.0405) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0384::0.0384) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0155::0.0155) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0220::0.0220) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0316::0.0316) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0651::0.0651) (0.0670::0.0670)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0397::0.0397) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0303::0.0303) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0250::0.0250) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0340::0.0340) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0112::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0597::0.0597) (0.0577::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0933::0.0933) (0.0909::0.0909)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0977::0.0977) (0.0949::0.0949)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0544::0.0544) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0586::0.0586) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0394::0.0394) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[15\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0379::0.0379) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0119::0.0119) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0304::0.0304) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0516::0.0516) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/S1 (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0324::0.0324) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0445::0.0445) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0488::0.0488) (0.0503::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0426::0.0426) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0194::0.0194) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0317::0.0317) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0591::0.0591) (0.0571::0.0571)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0168::0.0168) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0179::0.0179) (0.0186::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0235::0.0235) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0312::0.0312) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0212::0.0212) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0560::0.0560) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0556::0.0556) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0336::0.0336) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0280::0.0280) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0700::0.0700) (0.0676::0.0676)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0278::0.0278) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0435::0.0435) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0139::0.0139) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0381::0.0381) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0570::0.0570) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0258::0.0258) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0675::0.0675) (0.0681::0.0681)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0468::0.0468) (0.0475::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[9\]/DIODE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0515::0.0515) (0.0530::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0472::0.0472) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0068::0.0068) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0306::0.0306) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0142::0.0142) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0351::0.0351) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0285::0.0285) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0527::0.0527) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0361::0.0361) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0392::0.0392) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0668::0.0668) (0.0671::0.0671)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0395::0.0395) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0222::0.0222) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0982::0.0982) (0.0961::0.0961)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1286::0.1286) (0.1232::0.1232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0233::0.0233) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0179::0.0179) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0297::0.0297) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0325::0.0325) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0523::0.0523) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0502::0.0502) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0283::0.0283) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0506::0.0506) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0873::0.0873) (0.0853::0.0853)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0460::0.0460) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0666::0.0666) (0.0671::0.0671)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0178::0.0178) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0117::0.0117) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0155::0.0155) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0271::0.0271) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0228::0.0228) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0412::0.0412) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0299::0.0299) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0273::0.0273) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0132::0.0132) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0030::0.0030) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0493::0.0493) (0.0497::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0303::0.0303) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0375::0.0375) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0321::0.0321) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0498::0.0498) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0488::0.0488) (0.0496::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0171::0.0171) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0675::0.0675) (0.0683::0.0683)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0485::0.0485) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0295::0.0295) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0256::0.0256) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0438::0.0438) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0019::0.0019) (0.0018::0.0018)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0262::0.0262) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0204::0.0204) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0053::0.0053) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0555::0.0555) (0.0565::0.0565)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[2\]/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0670::0.0670) (0.0660::0.0660)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0375::0.0375) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0097::0.0097) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0180::0.0180) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0080::0.0080) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0707::0.0707) (0.0694::0.0694)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0384::0.0384) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0935::0.0935) (0.0904::0.0904)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0551::0.0551) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0051::0.0051) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0304::0.0304) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0287::0.0287) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0128::0.0128) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0303::0.0303) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0251::0.0251) (0.0255::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0376::0.0376) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0627::0.0627) (0.0618::0.0618)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0354::0.0354) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0376::0.0376) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0182::0.0182) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0353::0.0353) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0360::0.0360) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0575::0.0575) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0551::0.0551) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0762::0.0762) (0.0779::0.0779)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0657::0.0657) (0.0647::0.0647)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/C_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0188::0.0188) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0294::0.0294) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0553::0.0553) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0172::0.0172) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0243::0.0243) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0103::0.0103) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0123::0.0123) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0558::0.0558) (0.0545::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0268::0.0268) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0599::0.0599) (0.0603::0.0603)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0561::0.0561) (0.0575::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0454::0.0454) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0411::0.0411) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0466::0.0466) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0389::0.0389) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0442::0.0442) (0.0452::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0595::0.0595) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0311::0.0311) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0266::0.0266) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0695::0.0695) (0.0671::0.0671)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0280::0.0280) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0494::0.0494) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0606::0.0606) (0.0621::0.0621)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0081::0.0081) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0684::0.0684) (0.0677::0.0677)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0547::0.0547) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0380::0.0380) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0516::0.0516) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0751::0.0751) (0.0759::0.0759)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0879::0.0879) (0.0864::0.0864)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0465::0.0465) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0500::0.0500) (0.0513::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0210::0.0210) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0394::0.0394) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0316::0.0316) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0249::0.0249) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0207::0.0207) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0485::0.0485) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0396::0.0396) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0454::0.0454) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0339::0.0339) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0245::0.0245) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0712::0.0712) (0.0703::0.0703)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0094::0.0094) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0793::0.0793) (0.0779::0.0779)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0359::0.0359) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0132::0.0132) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0250::0.0250) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0533::0.0533) (0.0513::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0476::0.0476) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0122::0.0122) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0111::0.0111) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0095::0.0095) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0627::0.0627) (0.0618::0.0618)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0467::0.0467) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0322::0.0322) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0284::0.0284) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0280::0.0280) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0280::0.0280) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0494::0.0494) (0.0505::0.0505)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0323::0.0323) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0212::0.0212) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0443::0.0443) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0828::0.0827) (0.0854::0.0854)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0286::0.0286) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0047::0.0047) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0469::0.0469) (0.0481::0.0481)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0105::0.0105) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0510::0.0510) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0211::0.0211) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0254::0.0254) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0497::0.0497) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0562::0.0562) (0.0578::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0054::0.0054) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0201::0.0201) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0175::0.0175) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0148::0.0148) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0677::0.0677) (0.0647::0.0647)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0418::0.0418) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0037::0.0037) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0508::0.0508) (0.0521::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0232::0.0232) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0170::0.0170) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0484::0.0484) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0369::0.0369) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0485::0.0485) (0.0499::0.0498)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0031::0.0031) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0232::0.0232) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0339::0.0339) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0695::0.0695) (0.0690::0.0690)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0082::0.0082) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0548::0.0548) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0243::0.0243) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0136::0.0136) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0507::0.0507) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0382::0.0382) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0368::0.0368) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0387::0.0387) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0480::0.0480) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0421::0.0421) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0564::0.0564) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0720::0.0720) (0.0730::0.0730)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0505::0.0505) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0418::0.0418) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0609::0.0609) (0.0602::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0478::0.0478) (0.0460::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0605::0.0605) (0.0576::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0422::0.0422) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0224::0.0224) (0.0232::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0064::0.0064) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0287::0.0287) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0364::0.0364) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0411::0.0411) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0305::0.0305) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0428::0.0428) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0521::0.0521) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0045::0.0045) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0540::0.0540) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0481::0.0481) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0216::0.0216) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0611::0.0611) (0.0613::0.0613)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0327::0.0327) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0036::0.0036) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0506::0.0506) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0283::0.0283) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0339::0.0339) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0325::0.0325) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0118::0.0118) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0042::0.0042) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/X Do0MUX\.M\[2\]\.MUX\[0\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/X Do0MUX\.M\[2\]\.MUX\[7\]/A0 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0556::0.0556) (0.0567::0.0567)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0292::0.0292) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0464::0.0464) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0336::0.0336) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0036::0.0036) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0424::0.0424) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0348::0.0348) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0264::0.0264) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0458::0.0458) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0283::0.0283) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0396::0.0396) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0988::0.0988) (0.0956::0.0957)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0563::0.0563) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0378::0.0378) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0500::0.0500) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0605::0.0605) (0.0618::0.0618)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0202::0.0202) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0649::0.0649) (0.0665::0.0665)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0018::0.0018) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0445::0.0445) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0525::0.0525) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0302::0.0302) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0149::0.0149) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0233::0.0233) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/A (0.0172::0.0172) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0070::0.0070) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0456::0.0456) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0360::0.0360) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0340::0.0340) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0523::0.0523) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0390::0.0390) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0079::0.0079) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0264::0.0264) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0456::0.0456) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0455::0.0455) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0572::0.0572) (0.0576::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0417::0.0417) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0348::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0593::0.0593) (0.0570::0.0570)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0220::0.0220) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0751::0.0751) (0.0758::0.0758)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0318::0.0318) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0299::0.0299) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0459::0.0459) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0216::0.0216) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0219::0.0219) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0561::0.0561) (0.0567::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0819::0.0819) (0.0797::0.0797)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0370::0.0370) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0771::0.0771) (0.0756::0.0756)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0708::0.0708) (0.0715::0.0715)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0210::0.0210) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0222::0.0222) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0095::0.0095) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0301::0.0301) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0057::0.0057) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0456::0.0456) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0385::0.0385) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0244::0.0244) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0566::0.0566) (0.0546::0.0546)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0429::0.0429) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0490::0.0490) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0344::0.0344) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0259::0.0259) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0116::0.0116) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0294::0.0294) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0825::0.0825) (0.0839::0.0839)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0690::0.0690) (0.0703::0.0703)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0204::0.0204) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0538::0.0538) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0203::0.0203) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0408::0.0408) (0.0419::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0312::0.0312) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0427::0.0427) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0751::0.0751) (0.0739::0.0739)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0698::0.0698) (0.0705::0.0705)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0294::0.0294) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0262::0.0262) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0516::0.0516) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0453::0.0453) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0033::0.0033) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0200::0.0200) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0458::0.0458) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0561::0.0561) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0321::0.0321) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0279::0.0279) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/X Do0MUX\.M\[2\]\.MUX\[0\]/A1 (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/X Do0MUX\.M\[2\]\.MUX\[7\]/A1 (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0340::0.0340) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0096::0.0096) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0241::0.0241) (0.0245::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0194::0.0194) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0485::0.0485) (0.0494::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0393::0.0393) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0390::0.0390) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.1008::0.1008) (0.0979::0.0979)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0328::0.0328) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0360::0.0360) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0174::0.0174) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0211::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0541::0.0541) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0653::0.0653) (0.0655::0.0655)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0594::0.0594) (0.0610::0.0610)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0374::0.0374) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0652::0.0652) (0.0646::0.0646)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0439::0.0439) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0219::0.0219) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0249::0.0249) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0125::0.0125) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0294::0.0294) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0723::0.0723) (0.0714::0.0714)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0306::0.0306) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0131::0.0131) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0031::0.0031) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[7\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0272::0.0272) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/S0 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0328::0.0328) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0243::0.0243) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0323::0.0323) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[30\]/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0345::0.0345) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0830::0.0830) (0.0810::0.0810)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0243::0.0243) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0493::0.0493) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0400::0.0400) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0383::0.0383) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.1062::0.1062) (0.1005::0.1005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0287::0.0287) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0478::0.0478) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0328::0.0328) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0309::0.0309) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0280::0.0280) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0354::0.0354) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0365::0.0365) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0328::0.0328) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0463::0.0463) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0234::0.0234) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0180::0.0180) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0151::0.0151) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0089::0.0089) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0157::0.0157) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0242::0.0242) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0532::0.0532) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0352::0.0352) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0657::0.0657) (0.0664::0.0664)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0077::0.0077) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0386::0.0386) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0272::0.0272) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0258::0.0258) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0572::0.0572) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0624::0.0624) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0093::0.0093) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0370::0.0370) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0449::0.0449) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0332::0.0332) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0398::0.0398) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0163::0.0163) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0053::0.0053) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0586::0.0586) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0170::0.0170) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0259::0.0259) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0401::0.0401) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0581::0.0581) (0.0602::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0261::0.0261) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0413::0.0413) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0521::0.0521) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0602::0.0602) (0.0607::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0461::0.0461) (0.0467::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0243::0.0243) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0132::0.0132) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[12\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0130::0.0130) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0318::0.0318) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0289::0.0289) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0272::0.0272) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0192::0.0192) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0324::0.0324) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0294::0.0294) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0499::0.0499) (0.0512::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[10\]/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0386::0.0386) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0489::0.0489) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0709::0.0709) (0.0683::0.0683)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[0\]/S (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[7\]/S (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0740::0.0740) (0.0729::0.0729)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0570::0.0570) (0.0585::0.0585)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0147::0.0147) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0445::0.0445) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0116::0.0116) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0255::0.0255) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0267::0.0267) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0724::0.0724) (0.0732::0.0732)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0645::0.0645) (0.0620::0.0620)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0475::0.0475) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0108::0.0108) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0396::0.0396) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0293::0.0293) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0091::0.0091) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0292::0.0292) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0214::0.0214) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0363::0.0363) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0471::0.0471) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0242::0.0242) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0462::0.0462) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0278::0.0278) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0382::0.0382) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0027::0.0027) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0246::0.0246) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0276::0.0276) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0306::0.0306) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0157::0.0157) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0342::0.0342) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0032::0.0032) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/S1 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0275::0.0275) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0159::0.0159) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0330::0.0330) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0322::0.0322) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0610::0.0610) (0.0624::0.0624)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0428::0.0428) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0179::0.0179) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0228::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0449::0.0449) (0.0458::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0104::0.0104) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0642::0.0642) (0.0633::0.0633)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0030::0.0030) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0389::0.0389) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0306::0.0306) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0431::0.0431) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0098::0.0098) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0858::0.0858) (0.0841::0.0841)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0461::0.0461) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0293::0.0293) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0472::0.0472) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0160::0.0160) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0558::0.0558) (0.0574::0.0574)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0193::0.0193) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0281::0.0281) (0.0271::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0476::0.0476) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0111::0.0111) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0756::0.0756) (0.0740::0.0740)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0314::0.0314) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0231::0.0231) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0292::0.0292) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0290::0.0290) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0309::0.0309) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0427::0.0427) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0478::0.0478) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0310::0.0310) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0437::0.0437) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0323::0.0323) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0247::0.0247) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0118::0.0118) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0333::0.0333) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0122::0.0122) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0449::0.0449) (0.0458::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0510::0.0510) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0415::0.0414) (0.0426::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0063::0.0063) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0441::0.0441) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0811::0.0811) (0.0825::0.0825)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0373::0.0373) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0227::0.0227) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0351::0.0351) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0301::0.0301) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0160::0.0160) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0262::0.0262) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0297::0.0297) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0532::0.0531) (0.0544::0.0544)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0626::0.0626) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0396::0.0396) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0483::0.0483) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0511::0.0511) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0463::0.0463) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0369::0.0369) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0452::0.0452) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/A (0.0057::0.0057) (0.0057::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0380::0.0380) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0378::0.0378) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0395::0.0395) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0307::0.0307) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0315::0.0315) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0267::0.0267) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0268::0.0268) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0858::0.0858) (0.0831::0.0831)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0138::0.0138) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0103::0.0103) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0383::0.0383) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0375::0.0375) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0136::0.0136) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[10\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0080::0.0080) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0745::0.0745) (0.0777::0.0777)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0919::0.0919) (0.0889::0.0889)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0301::0.0301) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0854::0.0854) (0.0845::0.0845)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0337::0.0337) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0441::0.0441) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0031::0.0031) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0519::0.0519) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0191::0.0191) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0480::0.0480) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0634::0.0634) (0.0654::0.0654)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0264::0.0264) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0252::0.0252) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0635::0.0635) (0.0637::0.0637)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0466::0.0466) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0276::0.0276) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0600::0.0600) (0.0613::0.0613)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0294::0.0294) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0270::0.0270) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0115::0.0115) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0300::0.0300) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0155::0.0155) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0537::0.0537) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0434::0.0434) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0201::0.0201) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0168::0.0168) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0225::0.0225) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0094::0.0094) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0154::0.0154) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0491::0.0491) (0.0500::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0366::0.0366) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0190::0.0190) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0213::0.0213) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0508::0.0508) (0.0521::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0955::0.0955) (0.0925::0.0925)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0566::0.0566) (0.0582::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0279::0.0279) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0042::0.0042) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0367::0.0367) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0319::0.0319) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0332::0.0332) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0274::0.0274) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0368::0.0368) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0401::0.0401) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0617::0.0617) (0.0593::0.0593)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0325::0.0325) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0324::0.0324) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0465::0.0465) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0434::0.0434) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0358::0.0358) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0164::0.0164) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0320::0.0320) (0.0326::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0202::0.0202) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0199::0.0199) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0281::0.0281) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0135::0.0135) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0096::0.0096) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0302::0.0302) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0569::0.0569) (0.0586::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0503::0.0503) (0.0484::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0281::0.0281) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0075::0.0075) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0989::0.0989) (0.0953::0.0953)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0478::0.0478) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0063::0.0063) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0227::0.0227) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0302::0.0302) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0251::0.0251) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0259::0.0259) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0386::0.0386) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0250::0.0250) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0113::0.0113) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0201::0.0201) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0362::0.0362) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0209::0.0209) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0321::0.0321) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0298::0.0298) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0060::0.0060) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0320::0.0320) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0074::0.0074) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0500::0.0500) (0.0500::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0265::0.0265) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0127::0.0127) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0615::0.0615) (0.0609::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0459::0.0459) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0374::0.0374) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0464::0.0464) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0565::0.0565) (0.0545::0.0545)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0139::0.0139) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0469::0.0469) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0226::0.0226) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0425::0.0425) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0273::0.0273) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0585::0.0585) (0.0601::0.0601)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0535::0.0535) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0407::0.0407) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0145::0.0145) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0333::0.0333) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0204::0.0204) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0212::0.0212) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0303::0.0303) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0408::0.0408) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0081::0.0081) (0.0080::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0577::0.0577) (0.0591::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0267::0.0267) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0351::0.0351) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0435::0.0435) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[14\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0428::0.0428) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0874::0.0874) (0.0863::0.0863)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0111::0.0111) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0085::0.0085) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0158::0.0158) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0251::0.0251) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0169::0.0169) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0281::0.0281) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0301::0.0301) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0459::0.0459) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0334::0.0334) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0530::0.0530) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0565::0.0565) (0.0560::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0433::0.0433) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0432::0.0432) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0437::0.0437) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0699::0.0699) (0.0691::0.0691)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0313::0.0313) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0472::0.0472) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0363::0.0363) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0254::0.0254) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/A (0.0040::0.0040) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0328::0.0328) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/S0 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0276::0.0276) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0106::0.0106) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0179::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0391::0.0391) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0279::0.0279) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0311::0.0311) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0021::0.0021) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0095::0.0095) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0334::0.0334) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0647::0.0647) (0.0652::0.0652)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0256::0.0256) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0857::0.0857) (0.0839::0.0839)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0101::0.0101) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0095::0.0095) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0510::0.0510) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0321::0.0321) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0498::0.0498) (0.0512::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0268::0.0268) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0390::0.0390) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0096::0.0096) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0363::0.0363) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0451::0.0451) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0152::0.0152)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0367::0.0367) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0544::0.0544) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0397::0.0397) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0808::0.0808) (0.0796::0.0796)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0537::0.0537) (0.0550::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0343::0.0343) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[23\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0154::0.0154) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0568::0.0568) (0.0571::0.0571)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0048::0.0048) (0.0049::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0131::0.0131) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0042::0.0042) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0135::0.0135) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0325::0.0325) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0379::0.0379) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0389::0.0389) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0257::0.0257) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0319::0.0319) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0116::0.0116) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0260::0.0260) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0278::0.0278) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0614::0.0614) (0.0605::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0332::0.0332) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0508::0.0508) (0.0495::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0607::0.0607) (0.0586::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0923::0.0923) (0.0896::0.0896)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0045::0.0045) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0318::0.0318) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0538::0.0538) (0.0549::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0230::0.0230) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0402::0.0402) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0104::0.0104) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0605::0.0605) (0.0580::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0586::0.0586) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0272::0.0272) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0254::0.0254) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0420::0.0420) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0270::0.0270) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0509::0.0509) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0505::0.0505) (0.0520::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0332::0.0332) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[30\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0281::0.0281) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0880::0.0880) (0.0914::0.0914)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0279::0.0279) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0579::0.0579) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0465::0.0465) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0496::0.0496) (0.0479::0.0479)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0249::0.0249) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0265::0.0265) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0663::0.0663) (0.0641::0.0641)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0071::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0334::0.0334) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0456::0.0456) (0.0465::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0426::0.0426) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0261::0.0261) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0522::0.0522) (0.0535::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0035::0.0035) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0358::0.0358) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0381::0.0381) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0096::0.0096) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0156::0.0156) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0253::0.0253) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0251::0.0251) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0161::0.0161) (0.0163::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0024::0.0024) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0416::0.0416) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0335::0.0335) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0155::0.0155) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0647::0.0647) (0.0625::0.0625)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0552::0.0552) (0.0568::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0259::0.0259) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0270::0.0270) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0312::0.0312) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0443::0.0443) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0574::0.0574) (0.0575::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0422::0.0422) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0582::0.0582) (0.0595::0.0595)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0404::0.0404) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0123::0.0123) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0248::0.0248) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0212::0.0212) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0705::0.0705) (0.0696::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0322::0.0322) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0336::0.0336) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0725::0.0725) (0.0715::0.0715)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0255::0.0255) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0437::0.0437) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/X Do0MUX\.M\[1\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/S0 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0257::0.0257) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0210::0.0210) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0546::0.0546) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0466::0.0466) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0172::0.0172) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0268::0.0268) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0322::0.0322) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0035::0.0035) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0576::0.0576) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0621::0.0621) (0.0637::0.0637)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0399::0.0399) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0071::0.0071) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0305::0.0305) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0982::0.0982) (0.1000::0.1000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0578::0.0578) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0792::0.0792) (0.0777::0.0777)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0743::0.0743) (0.0726::0.0726)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0605::0.0605) (0.0624::0.0624)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0223::0.0223) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0119::0.0119) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0348::0.0348) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0474::0.0474) (0.0480::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0234::0.0234) (0.0218::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0304::0.0304) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0587::0.0587) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0226::0.0226) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0264::0.0264) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0617::0.0617) (0.0595::0.0595)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0232::0.0232) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0042::0.0042) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0275::0.0275) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0226::0.0226) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0106::0.0106) (0.0111::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0037::0.0037) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0064::0.0064) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0495::0.0495) (0.0508::0.0508)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[5\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0150::0.0150) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0732::0.0732) (0.0704::0.0704)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0424::0.0424) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0308::0.0308) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0508::0.0508) (0.0521::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0432::0.0432) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0884::0.0884) (0.0862::0.0862)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0293::0.0293) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0390::0.0390) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0518::0.0518) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0350::0.0350) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0579::0.0579) (0.0593::0.0593)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0137::0.0137) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0589::0.0589) (0.0603::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0181::0.0181) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0335::0.0335) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0421::0.0421) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0619::0.0619) (0.0597::0.0597)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0387::0.0387) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0023::0.0023) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0364::0.0364) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0745::0.0745) (0.0728::0.0729)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0068::0.0068) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0165::0.0165) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0467::0.0467) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0292::0.0292) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0455::0.0455) (0.0462::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0626::0.0626) (0.0618::0.0618)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0131::0.0131) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0086::0.0086) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0138::0.0138) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0129::0.0129) (0.0131::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0284::0.0284) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0387::0.0387) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0180::0.0180) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0588::0.0588) (0.0593::0.0593)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0515::0.0515) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0301::0.0301) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0191::0.0191) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0169::0.0169) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0163::0.0163) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0079::0.0079) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0240::0.0240) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0366::0.0366) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0487::0.0487) (0.0471::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0175::0.0175) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0172::0.0172) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0402::0.0402) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0495::0.0495) (0.0506::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0592::0.0592) (0.0607::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0651::0.0651) (0.0663::0.0663)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0211::0.0211) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0057::0.0057) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0030::0.0030) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0117::0.0117) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/X Do0MUX\.M\[0\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0561::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0142::0.0142) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0302::0.0302) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0592::0.0592) (0.0597::0.0596)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0275::0.0275) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0258::0.0258) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0470::0.0470) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0210::0.0210) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0711::0.0711) (0.0703::0.0703)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0813::0.0813) (0.0797::0.0797)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0307::0.0307) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0166::0.0166) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0303::0.0303) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0265::0.0265) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0479::0.0479) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0335::0.0335) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0138::0.0138) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0377::0.0377) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0129::0.0129) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/X Do0MUX\.M\[1\]\.MUX\[3\]/A1 (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/S1 (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0217::0.0217) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0219::0.0219) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0297::0.0297) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0272::0.0272) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0288::0.0288) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0377::0.0377) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0361::0.0361) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0266::0.0266) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0054::0.0054) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0636::0.0636) (0.0615::0.0615)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0444::0.0444) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0560::0.0560) (0.0575::0.0575)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0317::0.0317) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0496::0.0496) (0.0479::0.0479)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0892::0.0892) (0.0898::0.0898)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0425::0.0425) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0465::0.0465) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0593::0.0593) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0095::0.0095) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0071::0.0071) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0115::0.0115) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0261::0.0261)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0343::0.0343) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0226::0.0226) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0565::0.0565) (0.0578::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0773::0.0773) (0.0781::0.0781)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0286::0.0286) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0215::0.0215) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0250::0.0250) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0218::0.0218) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0213::0.0213) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0190::0.0190) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0674::0.0674) (0.0663::0.0663)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0314::0.0314) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0247::0.0247) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0567::0.0567) (0.0573::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0415::0.0415) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0354::0.0354) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0477::0.0477) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0022::0.0022) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0776::0.0776) (0.0761::0.0761)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0742::0.0742) (0.0724::0.0724)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0476::0.0476) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0926::0.0926) (0.0900::0.0900)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0122::0.0122) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0239::0.0239) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0244::0.0244) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0310::0.0310) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0374::0.0374) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0542::0.0542) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0456::0.0456) (0.0464::0.0464)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0244::0.0244) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0125::0.0125) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[20\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0121::0.0121) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0241::0.0241) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0260::0.0260) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0475::0.0475) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0438::0.0438) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0262::0.0262) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0580::0.0580) (0.0557::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0739::0.0739) (0.0714::0.0714)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0465::0.0465) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0421::0.0421) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0228::0.0228) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0588::0.0588) (0.0587::0.0587)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0256::0.0256) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0343::0.0343) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0069::0.0069) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/A_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0402::0.0402) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0393::0.0393) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0191::0.0191) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0524::0.0524) (0.0505::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0290::0.0290) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0388::0.0388) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0400::0.0400) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0231::0.0231) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0736::0.0736) (0.0723::0.0723)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0320::0.0320) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0285::0.0285) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0238::0.0238) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0306::0.0306) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0330::0.0330) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0507::0.0507) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0319::0.0319) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0305::0.0305) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0468::0.0468) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0466::0.0466) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0258::0.0258) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0393::0.0393) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0397::0.0397) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0075::0.0075) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/X Do0MUX\.M\[0\]\.MUX\[3\]/A1 (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0118::0.0118) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0430::0.0430) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0433::0.0433) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0447::0.0447) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0049::0.0049) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0278::0.0278) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0382::0.0382) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0328::0.0328) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0259::0.0259) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0248::0.0248) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0337::0.0337) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0326::0.0326) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0178::0.0178) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0378::0.0378) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0717::0.0717) (0.0707::0.0707)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0569::0.0569) (0.0581::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0192::0.0192) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0423::0.0423) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0206::0.0206)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[3\]/S (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0183::0.0183) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0074::0.0074) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0224::0.0224) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0324::0.0324) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0293::0.0293) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0257::0.0257) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0319::0.0319) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0021::0.0021) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0299::0.0299) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0449::0.0449) (0.0460::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0247::0.0247) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0483::0.0483) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0612::0.0612) (0.0604::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0313::0.0313) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0493::0.0493) (0.0499::0.0499)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0539::0.0539) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0631::0.0631) (0.0652::0.0652)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0590::0.0590) (0.0595::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0517::0.0517) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0578::0.0578) (0.0558::0.0558)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0291::0.0291) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0045::0.0045) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0435::0.0435) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0279::0.0279) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0352::0.0352) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0252::0.0252) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0088::0.0088) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0102::0.0102) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0585::0.0585) (0.0603::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0026::0.0026) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0301::0.0301) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0088::0.0088) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0362::0.0362) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0497::0.0497) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0537::0.0537) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0642::0.0642) (0.0646::0.0646)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0873::0.0873) (0.0852::0.0884)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0565::0.0565) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0289::0.0289) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0399::0.0399) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0262::0.0262) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0461::0.0461) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0247::0.0247) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0326::0.0326) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0161::0.0161) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0032::0.0032) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0397::0.0397) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0362::0.0362) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0368::0.0368) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0356::0.0356) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0194::0.0194) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0204::0.0204) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.1472::0.1472) (0.1421::0.1421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0345::0.0345) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0422::0.0422) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0463::0.0463) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0144::0.0144) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0445::0.0445) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0095::0.0095) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0693::0.0693) (0.0684::0.0684)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0544::0.0544) (0.0558::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0518::0.0518) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0440::0.0440) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0275::0.0275) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0279::0.0279) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0135::0.0135) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0054::0.0054) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0163::0.0163) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0291::0.0291) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0102::0.0102) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0533::0.0533) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0314::0.0314) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0831::0.0831) (0.0811::0.0811)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0274::0.0274) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0154::0.0154) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0479::0.0479) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0443::0.0443) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0650::0.0650) (0.0628::0.0628)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/X Do0MUX\.M\[3\]\.MUX\[7\]/A0 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0135::0.0135) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0408::0.0408) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0630::0.0630) (0.0634::0.0634)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0347::0.0347) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0676::0.0676) (0.0670::0.0670)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0241::0.0241) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0276::0.0276) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0316::0.0316) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0626::0.0626) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0629::0.0629) (0.0621::0.0621)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0224::0.0224) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0255::0.0255) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0628::0.0628) (0.0642::0.0642)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0269::0.0269) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0291::0.0291) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0352::0.0352) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0443::0.0443) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0110::0.0110) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0267::0.0267) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0094::0.0094) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A1 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0648::0.0648) (0.0662::0.0662)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0630::0.0630) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0275::0.0275) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0019::0.0019) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0085::0.0085) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0730::0.0730) (0.0716::0.0716)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0396::0.0396) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0264::0.0264) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0557::0.0557) (0.0560::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0446::0.0446) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0208::0.0208) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0532::0.0532) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0253::0.0253) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0385::0.0385) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0600::0.0600) (0.0611::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0689::0.0689) (0.0708::0.0708)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0724::0.0724) (0.0745::0.0745)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0495::0.0495) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0052::0.0052) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0233::0.0233) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0126::0.0126) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0193::0.0193) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0308::0.0308) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0166::0.0166) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0068::0.0068) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0184::0.0184) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0126::0.0126) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0135::0.0135) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0306::0.0306) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0095::0.0095) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0105::0.0105) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0395::0.0395) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0363::0.0363) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0173::0.0173) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0316::0.0316) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0059::0.0059) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0532::0.0532) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0754::0.0754) (0.0743::0.0763)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0562::0.0562) (0.0569::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0357::0.0357) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0247::0.0247) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0674::0.0674) (0.0679::0.0679)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0314::0.0314) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0445::0.0445) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0319::0.0319) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0238::0.0238) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0175::0.0175) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0272::0.0272) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0443::0.0443) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0725::0.0725) (0.0711::0.0711)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0222::0.0222) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0356::0.0356) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0297::0.0297) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0306::0.0306) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0359::0.0359) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0237::0.0237) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0115::0.0115) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0577::0.0577) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0381::0.0381) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0586::0.0586) (0.0558::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0333::0.0333) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0155::0.0155) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0308::0.0308) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0114::0.0114) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0365::0.0365) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0313::0.0313) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0262::0.0262) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0462::0.0462) (0.0471::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0729::0.0729) (0.0719::0.0719)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0283::0.0283) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0489::0.0489) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0363::0.0363) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0516::0.0515) (0.0525::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0250::0.0250) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0524::0.0524) (0.0519::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0323::0.0323) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0123::0.0123) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0085::0.0085) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0375::0.0375) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0611::0.0611) (0.0625::0.0625)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0526::0.0526) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0448::0.0448) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0852::0.0852) (0.0845::0.0845)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0211::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0355::0.0355) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0256::0.0256) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/X Do0MUX\.M\[3\]\.MUX\[7\]/A1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0372::0.0372) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0433::0.0433) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0514::0.0514) (0.0525::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0292::0.0292) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0344::0.0344) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0365::0.0365) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0198::0.0198) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0405::0.0405) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0385::0.0385) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0497::0.0497) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0323::0.0323) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0526::0.0526) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0195::0.0195) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0453::0.0453) (0.0464::0.0464)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0517::0.0517) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0384::0.0384) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/A (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0246::0.0246) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0090::0.0090) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0240::0.0240) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/X Do0MUX\.M\[1\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0415::0.0415) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0465::0.0465) (0.0468::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0328::0.0328) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0250::0.0250) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0371::0.0371) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0281::0.0281) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0444::0.0444) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0510::0.0510) (0.0525::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0501::0.0501) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0605::0.0605) (0.0620::0.0620)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0443::0.0443) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0142::0.0142) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0656::0.0656) (0.0645::0.0645)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0537::0.0537) (0.0528::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0546::0.0546) (0.0556::0.0556)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0548::0.0548) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.1156::0.1156) (0.1110::0.1110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0382::0.0382) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0328::0.0328) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0433::0.0433) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[31\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0252::0.0252) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0137::0.0137) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0275::0.0275) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0502::0.0502) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0169::0.0169) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0114::0.0114) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0642::0.0642) (0.0650::0.0650)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0261::0.0261) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0423::0.0423) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0477::0.0477) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0391::0.0391) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0197::0.0197) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0409::0.0409) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0524::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0304::0.0304) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0557::0.0557) (0.0569::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0339::0.0339) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0284::0.0284) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0264::0.0264) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0174::0.0174) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0300::0.0300) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0365::0.0365) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0181::0.0181) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0491::0.0491) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0207::0.0207) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0677::0.0677) (0.0653::0.0653)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0681::0.0681) (0.0690::0.0690)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0415::0.0415) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0092::0.0092) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0455::0.0455) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0470::0.0470) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0131::0.0131) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0364::0.0364) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0206::0.0206) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0145::0.0145) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0276::0.0276) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0243::0.0243) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0279::0.0279) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0308::0.0308) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0163::0.0163) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0158::0.0158) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0186::0.0186) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0435::0.0435) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0219::0.0219) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL_DIODE\[1\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0042::0.0042) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0150::0.0150) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0356::0.0356) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0256::0.0256) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0105::0.0105) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0458::0.0458) (0.0465::0.0464)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0320::0.0320) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0962::0.0962) (0.0946::0.0946)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0226::0.0226) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0577::0.0577) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0399::0.0399) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[3\]/S (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[17\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0127::0.0127) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0377::0.0377) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0282::0.0282) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0339::0.0339) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0402::0.0402) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0314::0.0314) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0689::0.0689) (0.0696::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0676::0.0676) (0.0681::0.0681)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0403::0.0403) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0215::0.0215) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0462::0.0462) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0262::0.0262) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0067::0.0067) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0286::0.0286) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0346::0.0346) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[0\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0591::0.0591) (0.0569::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0376::0.0376) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0790::0.0789) (0.0781::0.0781)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0241::0.0241) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0039::0.0039) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0278::0.0278) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0344::0.0344) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0303::0.0303) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0388::0.0388) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0258::0.0258) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0452::0.0452) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0561::0.0561) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.1009::0.1009) (0.0974::0.0974)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0222::0.0222) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0061::0.0061) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0336::0.0336) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0548::0.0548) (0.0565::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0487::0.0487) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0357::0.0357) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[20\]/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0088::0.0088) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0908::0.0908) (0.0879::0.0879)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0095::0.0095)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0361::0.0361) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0697::0.0697) (0.0700::0.0700)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0547::0.0547) (0.0558::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0474::0.0474) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0342::0.0342) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0151::0.0151) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0224::0.0224) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0198::0.0198) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0702::0.0702) (0.0690::0.0690)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0292::0.0292) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0393::0.0393) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0341::0.0341) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0436::0.0436) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0070::0.0070) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0045::0.0045) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0383::0.0383) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0247::0.0247) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0191::0.0191) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0643::0.0643) (0.0651::0.0651)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0206::0.0206) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0328::0.0328) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0089::0.0089) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0459::0.0459) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0253::0.0253) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0094::0.0094) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0099::0.0099) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0118::0.0118) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0405::0.0405) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0216::0.0216) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0370::0.0370) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0292::0.0292) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0150::0.0150) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0313::0.0313) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0565::0.0565) (0.0580::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0465::0.0465) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0219::0.0219) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0538::0.0538) (0.0541::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0355::0.0355) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0588::0.0588) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0484::0.0484) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[20\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0128::0.0128) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0358::0.0358) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0086::0.0086) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0495::0.0495) (0.0479::0.0479)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0327::0.0327) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0376::0.0376) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0167::0.0167) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0246::0.0246) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0075::0.0075) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0460::0.0460) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0544::0.0544) (0.0561::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0778::0.0778) (0.0762::0.0762)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0663::0.0663) (0.0657::0.0657)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0467::0.0467) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0598::0.0598) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0404::0.0404) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0453::0.0453) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0028::0.0028) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0266::0.0266) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/A (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0337::0.0337) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0280::0.0280) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0461::0.0461) (0.0464::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0265::0.0265) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0541::0.0541) (0.0552::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0493::0.0493) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0477::0.0477) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0371::0.0371) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0261::0.0261) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0040::0.0040) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0534::0.0534) (0.0546::0.0546)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0519::0.0519) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0525::0.0525) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0132::0.0132) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/X Do0MUX\.M\[3\]\.MUX\[0\]/A0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[7\]/S (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0202::0.0202) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0477::0.0477) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0270::0.0270) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0610::0.0610) (0.0613::0.0613)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0336::0.0336) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0273::0.0273) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0355::0.0355) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0542::0.0542) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0180::0.0180) (0.0182::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0391::0.0391) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0429::0.0429) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0485::0.0485) (0.0497::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0342::0.0342) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0551::0.0551) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0452::0.0452) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0229::0.0229) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0744::0.0744) (0.0733::0.0734)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0219::0.0219) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0495::0.0495) (0.0504::0.0504)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0147::0.0147) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/X Do0MUX\.M\[1\]\.MUX\[7\]/A1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0486::0.0486) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0388::0.0388) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0399::0.0399) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0338::0.0338) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0553::0.0553) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0035::0.0035) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0622::0.0622) (0.0637::0.0637)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0460::0.0460) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0117::0.0117) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0560::0.0560) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0268::0.0268) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0706::0.0706) (0.0702::0.0726)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0231::0.0231) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0797::0.0797) (0.0781::0.0781)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0550::0.0550) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0326::0.0326) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0300::0.0300) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0468::0.0468) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0265::0.0265) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0559::0.0559) (0.0568::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0646::0.0646) (0.0625::0.0625)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/S0 (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0570::0.0570) (0.0582::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0035::0.0035) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0400::0.0400) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0267::0.0267) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0174::0.0174) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0202::0.0202) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0204::0.0204) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0662::0.0662) (0.0670::0.0670)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0234::0.0234) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0087::0.0087) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0194::0.0194) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0210::0.0210) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0034::0.0034) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0490::0.0490) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0584::0.0584) (0.0603::0.0603)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0509::0.0509) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0654::0.0654) (0.0644::0.0644)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0410::0.0410) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0543::0.0543) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0428::0.0428) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0594::0.0594) (0.0609::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0171::0.0171) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0544::0.0544) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0055::0.0055) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0164::0.0164) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0193::0.0193) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0436::0.0436) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0256::0.0256) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0169::0.0169) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0446::0.0446) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0250::0.0250) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.1165::0.1165) (0.1144::0.1144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0294::0.0294) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0281::0.0281) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0103::0.0103) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0510::0.0510) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0179::0.0179) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0207::0.0207) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0262::0.0262) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0398::0.0398) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0325::0.0325) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0379::0.0379) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0758::0.0758) (0.0745::0.0745)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0350::0.0350) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0234::0.0234) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0407::0.0407) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0736::0.0736) (0.0711::0.0711)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[22\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0417::0.0417) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0130::0.0130) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0320::0.0320) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0805::0.0805) (0.0778::0.0778)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0160::0.0160) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0253::0.0253) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0197::0.0197) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0208::0.0208) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0692::0.0692) (0.0683::0.0683)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0096::0.0096) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0354::0.0354) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0830::0.0830) (0.0825::0.0825)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0135::0.0135) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0290::0.0290) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0040::0.0040) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/X Do0MUX\.M\[3\]\.MUX\[0\]/A1 (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0459::0.0459) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0065::0.0065) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0033::0.0033) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0401::0.0401) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0602::0.0602) (0.0614::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0194::0.0194) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0532::0.0532) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0428::0.0428) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0324::0.0324) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0374::0.0374) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0325::0.0325) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0556::0.0556) (0.0574::0.0574)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0875::0.0875) (0.0852::0.0852)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0423::0.0423) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0329::0.0329) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0703::0.0703) (0.0707::0.0707)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0320::0.0320) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0645::0.0645) (0.0661::0.0661)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0246::0.0246) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0283::0.0283) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[7\]/S (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0164::0.0164) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0327::0.0327) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/S0 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0281::0.0281) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0179::0.0179) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0319::0.0319) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0431::0.0431) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0767::0.0767) (0.0741::0.0741)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0298::0.0298) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0318::0.0318) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0371::0.0371) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0337::0.0337) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0349::0.0349) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0432::0.0432) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0166::0.0166) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0071::0.0071) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0454::0.0454) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A3 (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0278::0.0278) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[26\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0413::0.0413) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0486::0.0486) (0.0469::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0579::0.0579) (0.0591::0.0591)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0674::0.0674) (0.0692::0.0691)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.1292::0.1292) (0.1238::0.1238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0569::0.0569) (0.0582::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0304::0.0304) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0128::0.0128) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0259::0.0259) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0211::0.0211) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0318::0.0318) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0208::0.0208) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0265::0.0265) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0872::0.0872) (0.0844::0.0844)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0555::0.0555) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0033::0.0033) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0583::0.0583) (0.0562::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0084::0.0084) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0252::0.0252) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0253::0.0254) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0489::0.0489) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0494::0.0494) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0700::0.0700) (0.0707::0.0707)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0070::0.0070) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0367::0.0367) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0894::0.0893) (0.0856::0.0906)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0318::0.0318) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0496::0.0496) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[25\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0263::0.0263) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0887::0.0887) (0.0863::0.0863)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0322::0.0322) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0439::0.0439) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0329::0.0329) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0129::0.0129) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0203::0.0203) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[25\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0716::0.0716) (0.0694::0.0694)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0300::0.0300) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0452::0.0452) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0244::0.0244) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0664::0.0664) (0.0656::0.0656)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0582::0.0582) (0.0560::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0245::0.0245) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0227::0.0227) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0402::0.0402) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0303::0.0303) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0209::0.0209) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0224::0.0224) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0058::0.0058) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0096::0.0096) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0535::0.0535) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0495::0.0495) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0329::0.0329) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0344::0.0344) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0276::0.0276) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0238::0.0238) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0021::0.0021) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0255::0.0255) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0256::0.0256) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0405::0.0405) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0446::0.0446) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0074::0.0074) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0202::0.0202) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0652::0.0652) (0.0661::0.0661)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0465::0.0465) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0449::0.0449) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0602::0.0602) (0.0585::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/X Do0MUX\.M\[3\]\.MUX\[4\]/A1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0124::0.0124) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0401::0.0401) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0251::0.0251) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0219::0.0219) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0316::0.0316) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0056::0.0056) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0575::0.0575) (0.0575::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0299::0.0299) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0314::0.0314) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0597::0.0597) (0.0612::0.0612)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0484::0.0484) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0392::0.0392) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0783::0.0783) (0.0769::0.0769)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0318::0.0318) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0121::0.0121) (0.0125::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0795::0.0795) (0.0780::0.0780)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0266::0.0266) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0070::0.0070) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0478::0.0478) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0093::0.0093) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0711::0.0711) (0.0683::0.0683)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0590::0.0590) (0.0599::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0430::0.0430) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0236::0.0236) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0034::0.0034) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0212::0.0212) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0244::0.0244) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0057::0.0057) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0100::0.0100) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0715::0.0715) (0.0723::0.0723)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0021::0.0021) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0193::0.0193) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0657::0.0657) (0.0663::0.0663)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0566::0.0566) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0198::0.0198) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0651::0.0651) (0.0656::0.0655)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0428::0.0428) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0555::0.0555) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0248::0.0248) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0230::0.0230) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0531::0.0531) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/S1 (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0352::0.0352) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0544::0.0544) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0316::0.0316) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0079::0.0079) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0386::0.0386) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0197::0.0197) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0117::0.0117) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0147::0.0147) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0630::0.0630) (0.0638::0.0638)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0408::0.0408) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0123::0.0123) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0538::0.0538) (0.0554::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0363::0.0363) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0519::0.0519) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0381::0.0381) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0221::0.0221) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0476::0.0476) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0768::0.0768) (0.0755::0.0777)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0300::0.0300) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[29\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0289::0.0289) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0381::0.0381) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0557::0.0557) (0.0570::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0592::0.0592) (0.0603::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0676::0.0676) (0.0678::0.0678)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0286::0.0286) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0238::0.0238) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0358::0.0358) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0104::0.0104) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0656::0.0656) (0.0633::0.0633)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0665::0.0665) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0520::0.0520) (0.0521::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0745::0.0745) (0.0728::0.0728)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0376::0.0376) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0213::0.0213) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0456::0.0456) (0.0468::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0353::0.0353) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.1269::0.1269) (0.1239::0.1239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0238::0.0238) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0251::0.0251) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0291::0.0291) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0488::0.0488) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0160::0.0160) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0308::0.0308) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0240::0.0240) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0561::0.0561) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0568::0.0568) (0.0582::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0563::0.0563) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0497::0.0497) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0703::0.0703) (0.0693::0.0693)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0228::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0502::0.0502) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/A (0.0102::0.0102) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0461::0.0461) (0.0443::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0241::0.0241) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0291::0.0291) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0350::0.0350) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0330::0.0330) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0058::0.0058) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0475::0.0475) (0.0483::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0622::0.0622) (0.0639::0.0638)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0314::0.0314) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0153::0.0153) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0566::0.0566) (0.0548::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0847::0.0847) (0.0840::0.0840)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0328::0.0328) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0770::0.0770) (0.0787::0.0787)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0363::0.0363) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0142::0.0142)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[0\]/S (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/X Do0MUX\.M\[3\]\.MUX\[4\]/A0 (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0241::0.0241) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0281::0.0281) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0630::0.0630) (0.0633::0.0633)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0253::0.0253) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0266::0.0266) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0232::0.0232) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0245::0.0245) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0197::0.0197) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0697::0.0697) (0.0683::0.0684)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0207::0.0207) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0451::0.0451) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0516::0.0516) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0673::0.0673) (0.0678::0.0678)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0104::0.0104) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0422::0.0422) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0240::0.0240) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0258::0.0258) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0293::0.0293) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0179::0.0179) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0455::0.0455) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0319::0.0319) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0441::0.0441) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0177::0.0177) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0297::0.0297) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0340::0.0340) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0648::0.0648) (0.0647::0.0647)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0381::0.0381) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0708::0.0708) (0.0715::0.0715)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0200::0.0200) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0698::0.0698) (0.0684::0.0684)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0635::0.0635) (0.0628::0.0628)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0438::0.0438) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0358::0.0358) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/S0 (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0109::0.0109) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0052::0.0052) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0235::0.0235) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0618::0.0618) (0.0633::0.0633)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0090::0.0090) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0969::0.0969) (0.0942::0.0942)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0379::0.0379) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0410::0.0410) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0620::0.0620) (0.0621::0.0621)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0252::0.0252) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0124::0.0124) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0143::0.0143) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0614::0.0614) (0.0592::0.0592)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0514::0.0514) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0202::0.0202) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0201::0.0201) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0179::0.0179) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0282::0.0282) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0486::0.0486) (0.0500::0.0499)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0315::0.0315) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0445::0.0445) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0858::0.0858) (0.0835::0.0835)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0429::0.0429) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0696::0.0696) (0.0682::0.0682)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0644::0.0644) (0.0651::0.0651)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0438::0.0438) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0358::0.0358) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0473::0.0473) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0452::0.0452) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0227::0.0227) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0288::0.0288) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0737::0.0737) (0.0728::0.0728)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0620::0.0620) (0.0608::0.0608)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0234::0.0234) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0242::0.0242) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0538::0.0538) (0.0519::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0293::0.0293) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0255::0.0255) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0502::0.0502) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0378::0.0378) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0566::0.0566) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0280::0.0280) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0431::0.0431) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0606::0.0606) (0.0611::0.0611)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0244::0.0244) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0368::0.0368) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0106::0.0106) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0172::0.0172) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0266::0.0266) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0264::0.0264) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0117::0.0117) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0471::0.0471) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0300::0.0300) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0106::0.0106) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0543::0.0543) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0337::0.0337) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0414::0.0414) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0371::0.0371) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0231::0.0231) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0302::0.0302) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0287::0.0287) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0252::0.0252) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0072::0.0072) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0445::0.0445) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0813::0.0813) (0.0786::0.0786)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0418::0.0418) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0300::0.0300) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0195::0.0195) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0739::0.0739) (0.0755::0.0755)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0574::0.0574) (0.0582::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0501::0.0501) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0153::0.0153) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/X Do0MUX\.M\[0\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/X Do0MUX\.M\[0\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[4\]/S (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0270::0.0270) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0265::0.0265) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0635::0.0635) (0.0609::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0598::0.0598) (0.0577::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0283::0.0283) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0265::0.0265) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0280::0.0280) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0485::0.0485) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0412::0.0412) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0464::0.0464) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0304::0.0304) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0185::0.0185) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0486::0.0486) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0371::0.0371) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0276::0.0276) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0257::0.0257) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0286::0.0286) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0517::0.0517) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0284::0.0284) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0471::0.0471) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0556::0.0556) (0.0563::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0231::0.0231) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0134::0.0134) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0255::0.0255) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0211::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0429::0.0429) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0461::0.0461) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0664::0.0664) (0.0671::0.0671)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0289::0.0289) (0.0295::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0634::0.0634) (0.0627::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0846::0.0846) (0.0826::0.0826)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0425::0.0425) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0350::0.0350) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0107::0.0107) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0337::0.0337) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0320::0.0320) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0072::0.0072) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0771::0.0771) (0.0777::0.0777)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0119::0.0119) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0132::0.0132) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0225::0.0225) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0167::0.0167) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0202::0.0202) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0218::0.0218) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0362::0.0362) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0580::0.0580) (0.0587::0.0587)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0119::0.0119) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0614::0.0614) (0.0621::0.0621)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0036::0.0036) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0420::0.0420) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0426::0.0426) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0280::0.0280) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0503::0.0503) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0365::0.0365) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0151::0.0151) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0196::0.0196) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0647::0.0647) (0.0671::0.0670)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0325::0.0325) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0400::0.0400) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0802::0.0802) (0.0785::0.0786)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0494::0.0494) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0794::0.0794) (0.0780::0.0780)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0485::0.0485) (0.0495::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0445::0.0445) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0150::0.0150) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0315::0.0315) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0269::0.0269) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0476::0.0476) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0628::0.0628) (0.0634::0.0634)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0450::0.0450) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0738::0.0738) (0.0751::0.0751)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0342::0.0342) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0398::0.0398) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0403::0.0403) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0368::0.0368) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0203::0.0203) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0253::0.0253) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0342::0.0342) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0359::0.0359) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0269::0.0269) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0098::0.0098) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0481::0.0481) (0.0490::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0692::0.0692) (0.0680::0.0680)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0385::0.0385) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0404::0.0404) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0462::0.0462) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/S0 (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0422::0.0422) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0325::0.0325) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0329::0.0329) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0317::0.0317) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0111::0.0111) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0231::0.0231) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0284::0.0284) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0402::0.0402) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0550::0.0550) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0345::0.0345) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0152::0.0152) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0479::0.0479) (0.0484::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0887::0.0887) (0.0875::0.0875)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0312::0.0312) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0506::0.0506) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/X Do0MUX\.M\[0\]\.MUX\[0\]/A1 (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/X Do0MUX\.M\[0\]\.MUX\[7\]/A1 (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0253::0.0253) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/S0 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0346::0.0346) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0228::0.0228) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0469::0.0469) (0.0475::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0314::0.0314) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0242::0.0242) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0864::0.0864) (0.0843::0.0843)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0567::0.0567) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0644::0.0644) (0.0636::0.0636)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0321::0.0321) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0088::0.0088) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0217::0.0217) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0271::0.0271) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0332::0.0332) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0167::0.0167) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0160::0.0160) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0150::0.0150) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0742::0.0742) (0.0710::0.0710)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0258::0.0258) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0447::0.0447) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0218::0.0218) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0301::0.0301) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0179::0.0179) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0443::0.0443) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0535::0.0535) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0610::0.0610) (0.0616::0.0616)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0252::0.0252) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0605::0.0605) (0.0623::0.0623)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0477::0.0477) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0461::0.0461) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0241::0.0241) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0498::0.0498) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0380::0.0380) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0496::0.0496) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0275::0.0275) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[9\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0040::0.0040) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0643::0.0643) (0.0616::0.0616)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0191::0.0191) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0303::0.0303) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0264::0.0264) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0060::0.0060) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0117::0.0117) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0507::0.0507) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0279::0.0279) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0281::0.0281) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0273::0.0273) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0268::0.0268) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0221::0.0221) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0348::0.0348) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0278::0.0278) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0199::0.0199) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0582::0.0582) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0316::0.0316) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0200::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0340::0.0340) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0097::0.0097) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0594::0.0594) (0.0614::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0575::0.0575) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0519::0.0519) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0444::0.0444) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0443::0.0443) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0425::0.0425) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0285::0.0285) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0225::0.0225) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0575::0.0575) (0.0586::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0547::0.0547) (0.0559::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0507::0.0507) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0591::0.0591) (0.0569::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[29\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0620::0.0620) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0287::0.0287) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0077::0.0077) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0263::0.0263) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0295::0.0295) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0573::0.0573) (0.0593::0.0593)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0936::0.0936) (0.0906::0.0906)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[23\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0543::0.0543) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0194::0.0194) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0824::0.0824) (0.0838::0.0838)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0398::0.0398) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0325::0.0325) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0553::0.0553) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0108::0.0108) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0442::0.0442) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0318::0.0318) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0460::0.0460) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0356::0.0356) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0438::0.0438) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0036::0.0036) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0133::0.0133) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/S1 (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0505::0.0505) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0371::0.0371) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0318::0.0318) (0.0321::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0290::0.0290) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0431::0.0431) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0664::0.0664) (0.0647::0.0647)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0274::0.0274) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0278::0.0278) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0278::0.0278) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0132::0.0132) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0253::0.0253) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0478::0.0478) (0.0460::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0702::0.0702) (0.0731::0.0730)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0462::0.0462) (0.0471::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0177::0.0177) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0425::0.0425) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[0\]/S (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[7\]/S (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0087::0.0087) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0316::0.0316) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/S1 (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0075::0.0075) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0258::0.0258) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0065::0.0065) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0567::0.0567) (0.0578::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0210::0.0210) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0131::0.0131) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0700::0.0700) (0.0676::0.0676)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0152::0.0151) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0248::0.0248) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0582::0.0582) (0.0587::0.0587)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[13\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0115::0.0115) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0252::0.0252) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0753::0.0753) (0.0742::0.0742)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0484::0.0484) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0097::0.0097) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0369::0.0369) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0395::0.0395) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0179::0.0179) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0300::0.0300) (0.0303::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0071::0.0071) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0518::0.0518) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[24\]/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0034::0.0034) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0457::0.0457) (0.0465::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0485::0.0485) (0.0500::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0623::0.0623) (0.0630::0.0630)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0402::0.0402) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0314::0.0314) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0214::0.0214) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0609::0.0609) (0.0615::0.0615)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0939::0.0939) (0.0911::0.0952)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0438::0.0438) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0025::0.0025) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0066::0.0066)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0410::0.0410) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0187::0.0187) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0189::0.0189) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0605::0.0605) (0.0617::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0634::0.0634) (0.0608::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0206::0.0206) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0134::0.0134) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0292::0.0292) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0428::0.0428) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0560::0.0560) (0.0567::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0314::0.0314) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0348::0.0348) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0082::0.0082) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0374::0.0374) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0573::0.0573) (0.0577::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0272::0.0272) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0155::0.0155) (0.0158::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0239::0.0239) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0264::0.0264) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0401::0.0401) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0073::0.0073) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0275::0.0275) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0739::0.0739) (0.0711::0.0711)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0571::0.0571) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0410::0.0410) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0134::0.0134) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0414::0.0414) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0329::0.0329) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0636::0.0636) (0.0611::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0308::0.0308) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0568::0.0568) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0324::0.0324) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0345::0.0345) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0125::0.0125) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0419::0.0419) (0.0430::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0456::0.0456) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0562::0.0562) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0893::0.0893) (0.0930::0.0930)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0486::0.0486) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0208::0.0208) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0336::0.0336) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0243::0.0243) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0360::0.0360) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0271::0.0271) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0719::0.0719) (0.0696::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0294::0.0294) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0230::0.0230) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0249::0.0249) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0451::0.0451) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0152::0.0152) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0029::0.0029) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0028::0.0028) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0039::0.0039) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0562::0.0562) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0509::0.0509) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0259::0.0259) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0489::0.0489) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0442::0.0442) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0495::0.0495) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0278::0.0278) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0227::0.0227) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[20\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0153::0.0153) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0115::0.0115) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0114::0.0114) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0448::0.0448) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0481::0.0481) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0389::0.0389) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0504::0.0504) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0721::0.0721) (0.0736::0.0736)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0060::0.0060) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0261::0.0261) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0272::0.0272) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/S0 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[20\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0491::0.0491) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0529::0.0529) (0.0539::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0274::0.0274) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0456::0.0456) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0373::0.0373) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0779::0.0779) (0.0766::0.0766)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0636::0.0636) (0.0614::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0539::0.0539) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0520::0.0520) (0.0535::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0271::0.0271) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0314::0.0314) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0301::0.0301) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0303::0.0303) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0118::0.0118) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0422::0.0422) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0387::0.0387) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0491::0.0491) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0459::0.0459) (0.0462::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0105::0.0105) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0154::0.0154) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0465::0.0465) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0595::0.0595) (0.0599::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0472::0.0472) (0.0484::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0672::0.0672) (0.0662::0.0662)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[8\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0515::0.0515) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0307::0.0307) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0684::0.0684) (0.0713::0.0713)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0604::0.0604) (0.0610::0.0610)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0574::0.0574) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0506::0.0506) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0593::0.0593) (0.0574::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0401::0.0401) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0568::0.0568) (0.0561::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0551::0.0551) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0224::0.0224) (0.0226::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0689::0.0689) (0.0692::0.0692)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0329::0.0329) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0380::0.0380) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0266::0.0266) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0609::0.0609) (0.0628::0.0628)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0535::0.0535) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0324::0.0324) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0246::0.0246) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0249::0.0249) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0272::0.0272) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0181::0.0181) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0204::0.0204) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0295::0.0295) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0263::0.0263) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0145::0.0145) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0672::0.0672) (0.0662::0.0662)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0322::0.0322) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0272::0.0272) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0228::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0359::0.0359) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0412::0.0412) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0213::0.0213) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0383::0.0383) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0224::0.0224) (0.0230::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0280::0.0280) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0439::0.0439) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0487::0.0487) (0.0495::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0307::0.0307) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0477::0.0477) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0525::0.0525) (0.0504::0.0504)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0321::0.0321) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0070::0.0070) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0514::0.0514) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0595::0.0595) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0539::0.0539) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0521::0.0521) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0386::0.0386) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0310::0.0310) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0333::0.0333) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0298::0.0298) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0350::0.0350) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0254::0.0254) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0345::0.0345) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0407::0.0407) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0197::0.0197) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0223::0.0223) (0.0225::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0291::0.0291) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0437::0.0437) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0272::0.0272) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0336::0.0336) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0300::0.0300) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0260::0.0260) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0188::0.0188) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0307::0.0307) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0036::0.0036) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0422::0.0422) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0505::0.0505) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0101::0.0101) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/S0 (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/S0 (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0038::0.0038) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0360::0.0360) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0246::0.0246) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0530::0.0530) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0212::0.0212) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0548::0.0548) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0148::0.0148) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0260::0.0260) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0068::0.0068) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0623::0.0623) (0.0638::0.0638)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0412::0.0412) (0.0419::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0249::0.0249) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0124::0.0124) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0130::0.0130) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0476::0.0476) (0.0484::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0669::0.0669) (0.0681::0.0681)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0507::0.0507) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0035::0.0035) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0518::0.0518) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0366::0.0366) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0389::0.0389) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0283::0.0283) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0206::0.0206) (0.0209::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0332::0.0332) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0294::0.0294) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0039::0.0039) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0139::0.0139) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0226::0.0226) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0472::0.0472) (0.0484::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0141::0.0141) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0033::0.0033) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0440::0.0440) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0502::0.0502) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0188::0.0188) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0292::0.0292) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0541::0.0541) (0.0548::0.0548)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0638::0.0638) (0.0612::0.0612)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0395::0.0395) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0407::0.0407) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0197::0.0197) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0381::0.0381) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0464::0.0464) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0878::0.0878) (0.0856::0.0856)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0276::0.0276) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0568::0.0568) (0.0585::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0534::0.0534) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0390::0.0390) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0817::0.0817) (0.0804::0.0804)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0461::0.0461) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0409::0.0409) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0277::0.0277) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0249::0.0249) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0733::0.0733) (0.0752::0.0752)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0733::0.0733) (0.0724::0.0724)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0448::0.0448) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0247::0.0247) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0233::0.0233) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0219::0.0219) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0235::0.0235) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0150::0.0150) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0489::0.0489) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0276::0.0276) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0368::0.0368) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0127::0.0127) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0608::0.0608) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0358::0.0358) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0265::0.0265) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0602::0.0602) (0.0608::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0815::0.0815) (0.0799::0.0799)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0523::0.0523) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0229::0.0229) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0617::0.0617) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0679::0.0679) (0.0663::0.0663)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0146::0.0146) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0670::0.0670) (0.0671::0.0671)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0260::0.0260) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0131::0.0131) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0303::0.0303) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0672::0.0672) (0.0650::0.0650)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0536::0.0536) (0.0517::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0484::0.0484) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0095::0.0095) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0420::0.0420) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0479::0.0479) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0361::0.0361) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0272::0.0272) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0606::0.0606) (0.0599::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0390::0.0390) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0174::0.0174) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0559::0.0559) (0.0562::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0223::0.0223) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0041::0.0041) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0228::0.0228) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/A (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0256::0.0256) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0155::0.0155) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0227::0.0227) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0318::0.0318) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0058::0.0058) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0313::0.0313) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0322::0.0322) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0458::0.0458) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0178::0.0178) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0338::0.0338) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0370::0.0370) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0311::0.0311) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0595::0.0595) (0.0609::0.0609)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0728::0.0728) (0.0705::0.0705)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/S1 (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/S1 (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0223::0.0223) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0282::0.0282) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0712::0.0712) (0.0701::0.0701)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0303::0.0303) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0311::0.0311) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0093::0.0093) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0331::0.0331) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0690::0.0690) (0.0681::0.0682)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0373::0.0373) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0521::0.0521) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0447::0.0447) (0.0460::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0151::0.0151) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0939::0.0939) (0.0914::0.0914)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0822::0.0822) (0.0815::0.0815)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0605::0.0605) (0.0582::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0282::0.0282) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0496::0.0496) (0.0509::0.0509)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0442::0.0442) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0570::0.0570) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0317::0.0317) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0213::0.0213) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0621::0.0621) (0.0636::0.0636)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0482::0.0482) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.1061::0.1061) (0.1022::0.1022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0099::0.0099) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0582::0.0582) (0.0596::0.0596)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0333::0.0333) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0376::0.0376) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0094::0.0094) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0115::0.0115) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0332::0.0332) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0151::0.0151) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0536::0.0536) (0.0543::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0798::0.0798) (0.0788::0.0788)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/A (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0140::0.0140) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0534::0.0534) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0149::0.0149) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0504::0.0504) (0.0519::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0270::0.0270) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0592::0.0592) (0.0599::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0289::0.0289) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0277::0.0277) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0765::0.0765) (0.0782::0.0782)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0227::0.0227) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0292::0.0292) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0073::0.0073) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0401::0.0401) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0410::0.0410) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0217::0.0217) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0859::0.0859) (0.0871::0.0871)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0837::0.0837) (0.0822::0.0822)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0727::0.0727) (0.0744::0.0744)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0195::0.0195) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[29\]/DIODE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0169::0.0169) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0408::0.0408) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0277::0.0277) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0208::0.0208) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0570::0.0570) (0.0576::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[23\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0321::0.0321) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0386::0.0386) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0857::0.0857) (0.0839::0.0839)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0193::0.0193) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0557::0.0557) (0.0571::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0638::0.0638) (0.0658::0.0658)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0567::0.0567) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0042::0.0042) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0247::0.0247) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0519::0.0519) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0314::0.0314) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0195::0.0195) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0268::0.0268) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0481::0.0481) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0494::0.0494) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0310::0.0310) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0337::0.0337) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0357::0.0357) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0021::0.0021) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0232::0.0232) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0253::0.0253) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0390::0.0390) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0108::0.0108) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0475::0.0475) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0538::0.0538) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0939::0.0939) (0.0960::0.0960)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0474::0.0474) (0.0483::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0532::0.0532) (0.0543::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0731::0.0731) (0.0708::0.0708)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0345::0.0345) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0241::0.0241) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0150::0.0150) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0441::0.0441) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0286::0.0286) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0427::0.0427) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0445::0.0445) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0374::0.0374) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0239::0.0239) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0346::0.0346) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0512::0.0512) (0.0494::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0425::0.0425) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0383::0.0383) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0444::0.0444) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0769::0.0769) (0.0753::0.0754)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0311::0.0311) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0270::0.0270) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0157::0.0157) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0447::0.0447) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0169::0.0169) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0777::0.0777) (0.0767::0.0767)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0231::0.0231) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0396::0.0396) (0.0401::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0086::0.0086) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0409::0.0409) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0477::0.0477) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0188::0.0188) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0389::0.0389) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0175::0.0175) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0497::0.0497) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0440::0.0440) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0498::0.0498) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0292::0.0292) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0242::0.0242) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0072::0.0072) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0271::0.0271) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0443::0.0443) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0035::0.0035) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0376::0.0376) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0214::0.0214) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0346::0.0346) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0257::0.0257) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0610::0.0610) (0.0612::0.0612)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0370::0.0370) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0213::0.0214) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0094::0.0094) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0041::0.0041) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0430::0.0430) (0.0440::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0344::0.0344) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0568::0.0568) (0.0587::0.0587)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0526::0.0525) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0352::0.0352) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0441::0.0441) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0615::0.0615) (0.0633::0.0633)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0496::0.0496) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0355::0.0355) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0642::0.0642) (0.0633::0.0633)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0315::0.0315) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0421::0.0421) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0747::0.0747) (0.0756::0.0756)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0371::0.0371) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0621::0.0621) (0.0595::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0133::0.0133)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0480::0.0480) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0398::0.0398) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0279::0.0279) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0668::0.0668) (0.0675::0.0675)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0122::0.0122) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0237::0.0237) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0561::0.0561) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0073::0.0073) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0547::0.0547) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0310::0.0310) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/S0 (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0461::0.0461) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0241::0.0241) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0532::0.0532) (0.0536::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0982::0.0982) (0.1000::0.1000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0553::0.0553) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0255::0.0255) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0626::0.0626) (0.0630::0.0630)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0321::0.0321) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0378::0.0378) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0825::0.0825) (0.0812::0.0812)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[16\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/S0 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0097::0.0097) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0036::0.0036) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0166::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0328::0.0328) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0658::0.0658) (0.0660::0.0659)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0448::0.0448) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0199::0.0199) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0298::0.0298) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0053::0.0053) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0327::0.0327) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0374::0.0374) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0407::0.0407) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0185::0.0185) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0596::0.0596) (0.0604::0.0604)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.1004::0.1004) (0.0994::0.0994)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0467::0.0467) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0381::0.0381) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0289::0.0289) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0161::0.0161) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0378::0.0378) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0328::0.0328) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0203::0.0203) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0228::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0556::0.0556) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0309::0.0309) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0374::0.0374) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0260::0.0260) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0597::0.0597) (0.0613::0.0613)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0520::0.0520) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0339::0.0339) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0152::0.0152) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[31\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0279::0.0279) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0340::0.0340) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0302::0.0302) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/X Do0MUX\.M\[2\]\.MUX\[4\]/A0 (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0225::0.0225) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0105::0.0105) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0409::0.0409) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0559::0.0559) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0282::0.0282) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0794::0.0794) (0.0814::0.0814)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0332::0.0332) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0346::0.0346) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0585::0.0585) (0.0599::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0070::0.0070) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0151::0.0151) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0341::0.0341) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0357::0.0357) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0195::0.0195) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0404::0.0404) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0480::0.0480) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0211::0.0211) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0461::0.0461) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0397::0.0397) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0680::0.0680) (0.0686::0.0686)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0142::0.0142) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0318::0.0318) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0187::0.0187) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0306::0.0306) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0376::0.0376) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0379::0.0379) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0172::0.0172) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0237::0.0237) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0321::0.0321) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0329::0.0329) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0752::0.0752) (0.0747::0.0747)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0168::0.0168) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0489::0.0489) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[10\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[28\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0593::0.0593) (0.0571::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0390::0.0390) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0050::0.0050) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0542::0.0542) (0.0547::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0705::0.0705) (0.0693::0.0693)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0571::0.0571) (0.0578::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0153::0.0153) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0511::0.0511) (0.0522::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0184::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0315::0.0315) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0310::0.0310) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0450::0.0450) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0380::0.0380) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0229::0.0229) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0468::0.0468) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0408::0.0408) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0492::0.0492) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0636::0.0636) (0.0649::0.0649)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0179::0.0179) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0701::0.0701) (0.0720::0.0720)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0882::0.0882) (0.0867::0.0867)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0210::0.0210) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0272::0.0272) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0237::0.0237) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0111::0.0111) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0147::0.0147) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0314::0.0314) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0096::0.0096) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0258::0.0258) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0574::0.0574) (0.0552::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/S1 (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0485::0.0485) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0158::0.0158) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0028::0.0028) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[25\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0245::0.0245) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0381::0.0381) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0459::0.0459) (0.0470::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0672::0.0672) (0.0681::0.0681)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0229::0.0229) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0719::0.0719) (0.0727::0.0727)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0641::0.0641) (0.0631::0.0631)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0165::0.0165) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/S1 (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0544::0.0544) (0.0529::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0193::0.0193) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0477::0.0477) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0193::0.0193) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0458::0.0458) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0071::0.0071) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0265::0.0265) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0295::0.0295) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0143::0.0143) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0669::0.0669) (0.0677::0.0677)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0059::0.0059) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[25\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0659::0.0659) (0.0673::0.0673)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0355::0.0355) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0216::0.0216) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0582::0.0582) (0.0585::0.0585)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0268::0.0268) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0296::0.0296) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0310::0.0310) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0391::0.0391) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0363::0.0363) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0256::0.0256) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0317::0.0317) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0386::0.0386) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0294::0.0294) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[24\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0487::0.0487) (0.0499::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0675::0.0675) (0.0682::0.0682)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0180::0.0180) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0501::0.0501) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0131::0.0131) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0363::0.0363) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0312::0.0312) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0092::0.0092) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0132::0.0132) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0396::0.0396) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0258::0.0258) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/X Do0MUX\.M\[2\]\.MUX\[4\]/A1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0194::0.0194) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0387::0.0387) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0589::0.0589) (0.0583::0.0583)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0213::0.0213) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0598::0.0598) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0477::0.0477) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0365::0.0365) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0791::0.0791) (0.0774::0.0774)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0560::0.0560) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0283::0.0283) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0649::0.0649) (0.0642::0.0642)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0437::0.0437) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0445::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0562::0.0562) (0.0563::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0496::0.0496) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0253::0.0253) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0108::0.0108) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0354::0.0354) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0053::0.0053) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0608::0.0608) (0.0625::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0295::0.0295) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0114::0.0114) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0423::0.0423) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0268::0.0268) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0494::0.0494) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0278::0.0278) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0137::0.0137) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0659::0.0659) (0.0672::0.0672)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[9\]/DIODE (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0530::0.0530) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0341::0.0341) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0190::0.0190) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0573::0.0573) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0197::0.0197) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0441::0.0441) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0378::0.0378) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[2\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0893::0.0892) (0.0871::0.0918)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0632::0.0632) (0.0646::0.0646)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0323::0.0323) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0255::0.0255) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0519::0.0519) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0963::0.0963) (0.0939::0.0939)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0386::0.0386) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0218::0.0218) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0560::0.0560) (0.0561::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0376::0.0376) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0366::0.0366) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0227::0.0227) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0301::0.0301) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0254::0.0254) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0368::0.0368) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0140::0.0140) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0444::0.0444) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0186::0.0186) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0122::0.0122) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0117::0.0117) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0544::0.0544) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0211::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0357::0.0357) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0483::0.0483) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0227::0.0227) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0306::0.0306) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0448::0.0448) (0.0458::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0675::0.0675) (0.0682::0.0682)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0229::0.0229) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0755::0.0755) (0.0763::0.0763)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0693::0.0693) (0.0663::0.0663)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0359::0.0359) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0100::0.0100) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0047::0.0047) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0254::0.0254) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0629::0.0629) (0.0644::0.0644)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0317::0.0317) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0164::0.0164) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0575::0.0575) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0452::0.0452) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0686::0.0686) (0.0658::0.0658)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0048::0.0048) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0339::0.0339) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0227::0.0227) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0732::0.0732) (0.0721::0.0721)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0548::0.0548) (0.0556::0.0556)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0637::0.0637) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0318::0.0318) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[6\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0120::0.0120) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0237::0.0237) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0285::0.0285) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0235::0.0235) (0.0242::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0339::0.0339) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0326::0.0326) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0631::0.0631) (0.0650::0.0649)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0476::0.0476) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0652::0.0652) (0.0647::0.0647)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0330::0.0330) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0322::0.0322) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0338::0.0338) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0296::0.0296) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0601::0.0601) (0.0622::0.0621)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0254::0.0254) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[4\]/S (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0123::0.0123) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0219::0.0219) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0091::0.0091) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0326::0.0326) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0163::0.0163) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[11\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0884::0.0884) (0.0874::0.0875)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0415::0.0415) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0127::0.0127) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0469::0.0469) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0258::0.0258) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0532::0.0532) (0.0512::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0207::0.0207) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0450::0.0450) (0.0461::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0361::0.0361) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0562::0.0562) (0.0575::0.0575)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0624::0.0624) (0.0638::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0297::0.0297) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0258::0.0258) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0411::0.0411) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0654::0.0654) (0.0632::0.0632)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0180::0.0180) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0231::0.0231) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0665::0.0665) (0.0679::0.0679)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0193::0.0193) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0048::0.0048) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0621::0.0621) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0375::0.0375) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0202::0.0202) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0072::0.0072) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0098::0.0098) (0.0099::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0334::0.0334) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0291::0.0291) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/X Do0MUX\.M\[1\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0165::0.0165) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0325::0.0325) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0437::0.0437) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0629::0.0629) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0226::0.0226) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0837::0.0837) (0.0809::0.0809)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0136::0.0136) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0075::0.0075) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0565::0.0565) (0.0579::0.0579)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0402::0.0402) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0213::0.0213) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0279::0.0279) (0.0285::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0508::0.0508) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0234::0.0234) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0489::0.0489) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0277::0.0277) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0356::0.0356) (0.0361::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0530::0.0530) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/S0 (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0288::0.0288) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0377::0.0377) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0524::0.0524) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0112::0.0112) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0548::0.0548) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0684::0.0684) (0.0703::0.0703)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0241::0.0241) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0286::0.0286) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0406::0.0406) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0626::0.0626) (0.0605::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0129::0.0129) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0212::0.0212) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0375::0.0375) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0241::0.0241) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0318::0.0318) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0127::0.0127) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0037::0.0037) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0417::0.0417) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0601::0.0601) (0.0584::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0097::0.0097) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0571::0.0571) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[31\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0561::0.0561) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0062::0.0062) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0748::0.0748) (0.0735::0.0735)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0321::0.0321) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0827::0.0827) (0.0853::0.0853)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0056::0.0056) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0225::0.0225) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0375::0.0375) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0479::0.0479) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0461::0.0461) (0.0469::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0735::0.0735) (0.0723::0.0723)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0627::0.0627) (0.0643::0.0643)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0239::0.0239) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[14\]/DIODE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0285::0.0285) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0313::0.0313) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0281::0.0281) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0663::0.0663) (0.0644::0.0644)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0501::0.0501) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0343::0.0343) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.1097::0.1097) (0.1082::0.1082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0253::0.0253) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0204::0.0204) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0098::0.0098) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0159::0.0159) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0252::0.0252) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0428::0.0428) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0124::0.0124) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0293::0.0293) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0589::0.0589) (0.0581::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0257::0.0257) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0273::0.0273) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0209::0.0209) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0699::0.0699) (0.0685::0.0685)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0162::0.0162) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0536::0.0536) (0.0548::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0278::0.0278) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0709::0.0709) (0.0684::0.0684)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0497::0.0497) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0234::0.0234) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0555::0.0555) (0.0557::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0146::0.0146) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0142::0.0142) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0317::0.0317) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0179::0.0179) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0276::0.0276) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0498::0.0498) (0.0481::0.0481)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0482::0.0482) (0.0494::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0327::0.0327) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0174::0.0174) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0564::0.0564) (0.0580::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0241::0.0241) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0505::0.0505) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0059::0.0059) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0509::0.0509) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0346::0.0346) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0232::0.0232) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0344::0.0344) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0545::0.0545) (0.0557::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0351::0.0351) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0353::0.0353) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0201::0.0201) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0486::0.0486) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0337::0.0337) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0250::0.0250) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0337::0.0337) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0128::0.0128) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0291::0.0291) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0396::0.0396) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0235::0.0235) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0115::0.0115) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/X Do0MUX\.M\[1\]\.MUX\[0\]/A1 (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0448::0.0448) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0125::0.0125) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0142::0.0142) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0320::0.0320) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0444::0.0444) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0282::0.0282) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0435::0.0435) (0.0421::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0444::0.0444) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0250::0.0250) (0.0253::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0052::0.0052) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0465::0.0465) (0.0478::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0346::0.0346) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0324::0.0324) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0532::0.0532) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0626::0.0626) (0.0642::0.0642)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0213::0.0213) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0190::0.0190) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0116::0.0116) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0311::0.0311) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0279::0.0279) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0886::0.0886) (0.0869::0.0869)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/S1 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0572::0.0572) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0552::0.0552) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0461::0.0461) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0493::0.0493) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0088::0.0088) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0620::0.0620) (0.0634::0.0634)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0165::0.0165) (0.0153::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0722::0.0722) (0.0713::0.0713)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0094::0.0094) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0284::0.0284) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0243::0.0243) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0290::0.0290) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0119::0.0119) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0093::0.0093) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0333::0.0333) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0148::0.0148) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0126::0.0126) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0588::0.0588) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0526::0.0526) (0.0507::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[11\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0255::0.0255) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0267::0.0267) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0236::0.0236) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0182::0.0182) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0407::0.0407) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0583::0.0583) (0.0602::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0487::0.0487) (0.0499::0.0499)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0456::0.0456) (0.0467::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0021::0.0021) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0971::0.0971) (0.0947::0.0947)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0398::0.0398) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0231::0.0231) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0295::0.0295) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0250::0.0250) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0141::0.0141) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0170::0.0170) (0.0172::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0203::0.0203) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0690::0.0690) (0.0679::0.0679)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0180::0.0180) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0822::0.0822) (0.0803::0.0803)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0494::0.0494) (0.0499::0.0499)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0133::0.0133) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0520::0.0520) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0208::0.0208) (0.0212::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0404::0.0404) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0293::0.0293) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0202::0.0202) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0187::0.0187) (0.0193::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0099::0.0099) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0294::0.0294) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0397::0.0397) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0256::0.0256) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0486::0.0486) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0037::0.0037) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0700::0.0700) (0.0690::0.0690)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0636::0.0636) (0.0638::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0329::0.0329) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0299::0.0299) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0258::0.0258) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0242::0.0242) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0343::0.0343) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0371::0.0371) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0430::0.0430) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0176::0.0176) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0167::0.0167) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0254::0.0254) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0988::0.0988) (0.0957::0.0957)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0152::0.0152) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0266::0.0266) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0299::0.0299) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0416::0.0416) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0249::0.0249) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0325::0.0325) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0400::0.0400) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0298::0.0298) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0315::0.0315) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0380::0.0380) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0423::0.0423) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0223::0.0223) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0230::0.0230) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0360::0.0360) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[0\]/S (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0355::0.0355) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/S0 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0107::0.0107) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0424::0.0424) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0303::0.0303) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[14\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0299::0.0299) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0043::0.0043) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0122::0.0122) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0030::0.0030) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0088::0.0088) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0795::0.0795) (0.0783::0.0817)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0275::0.0275) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0699::0.0699) (0.0706::0.0706)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0185::0.0185) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0585::0.0585) (0.0590::0.0590)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0621::0.0621) (0.0615::0.0615)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0262::0.0262) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0229::0.0229) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0992::0.0992) (0.0965::0.0965)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0238::0.0238) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0454::0.0454) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0324::0.0324) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0415::0.0415) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0068::0.0068) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0459::0.0459) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0411::0.0410) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0614::0.0614) (0.0630::0.0630)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0212::0.0212) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0265::0.0265) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0377::0.0377) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0289::0.0289) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0550::0.0550) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0314::0.0314) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0490::0.0490) (0.0504::0.0504)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0244::0.0244) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0264::0.0264) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0138::0.0138) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/S0 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0363::0.0363) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0200::0.0200) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0324::0.0324) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0278::0.0278) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0605::0.0605) (0.0620::0.0620)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0080::0.0080) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0358::0.0358) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0251::0.0251) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0185::0.0185) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0115::0.0115) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.1062::0.1061) (0.1004::0.1004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0232::0.0232) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0538::0.0538) (0.0548::0.0548)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0343::0.0343) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0240::0.0240) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0360::0.0360) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0734::0.0734) (0.0722::0.0722)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0425::0.0425) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0092::0.0092) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0355::0.0355) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0089::0.0089) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0798::0.0798) (0.0772::0.0772)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0306::0.0306) (0.0311::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0338::0.0338) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0304::0.0304) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0266::0.0266) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0251::0.0251) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0627::0.0627) (0.0634::0.0634)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0441::0.0441) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0258::0.0258) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0338::0.0338) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0165::0.0165) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0263::0.0263) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0313::0.0313) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0254::0.0254) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0265::0.0265) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0277::0.0277) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0358::0.0358) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0466::0.0466) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0340::0.0340) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0313::0.0313) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0247::0.0247) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0220::0.0220) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0572::0.0572) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0293::0.0293) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0180::0.0180) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0452::0.0452) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0370::0.0370) (0.0379::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0383::0.0383) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0387::0.0387) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0318::0.0318) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0563::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0303::0.0303) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0241::0.0241) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0577::0.0577) (0.0581::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0248::0.0248) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0348::0.0348) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0430::0.0430) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0242::0.0242) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0398::0.0398) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0360::0.0360) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0544::0.0544) (0.0524::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0302::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0208::0.0208) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0477::0.0477) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0431::0.0431) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0574::0.0574) (0.0573::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0556::0.0556) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0328::0.0328) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0063::0.0063) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0447::0.0447) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0540::0.0540) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0441::0.0441) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0526::0.0526) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0752::0.0752) (0.0720::0.0720)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0268::0.0268) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0272::0.0272) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0274::0.0274) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0592::0.0592) (0.0597::0.0597)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0472::0.0472) (0.0481::0.0481)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0325::0.0325) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/S1 (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/A (0.0164::0.0164) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0400::0.0400) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0495::0.0495) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0618::0.0618) (0.0632::0.0632)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/A (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0274::0.0274) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/A (0.0154::0.0154) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0195::0.0195) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0561::0.0561) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0359::0.0359) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.1759::0.1757) (0.1636::0.1637)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0693::0.0693) (0.0701::0.0701)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0428::0.0428) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0185::0.0185) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0056::0.0056) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0257::0.0257) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0577::0.0577) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0373::0.0373) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0602::0.0602) (0.0614::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0246::0.0246) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0116::0.0116) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0077::0.0077) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0385::0.0385) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0545::0.0545) (0.0557::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0094::0.0094) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0283::0.0283) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0217::0.0217) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0116::0.0116) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0050::0.0050) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0144::0.0144) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/S1 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/A (0.0092::0.0092) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0297::0.0297) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0158::0.0158) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0706::0.0706) (0.0702::0.0726)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0457::0.0457) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0381::0.0381) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0583::0.0583) (0.0589::0.0589)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0701::0.0701) (0.0684::0.0684)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0894::0.0894) (0.0876::0.0877)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0636::0.0636) (0.0611::0.0611)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[20\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0560::0.0560) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0632::0.0632) (0.0647::0.0647)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0201::0.0201) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0347::0.0347) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0356::0.0356) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0532::0.0532) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0380::0.0380) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0721::0.0721) (0.0710::0.0710)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0414::0.0414) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0233::0.0233) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0073::0.0073) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0078::0.0078) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0463::0.0463) (0.0469::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0261::0.0261) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0193::0.0193) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0340::0.0340) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0387::0.0387) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0072::0.0072) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0333::0.0333) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0569::0.0569) (0.0586::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0625::0.0625) (0.0617::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0706::0.0706) (0.0696::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0382::0.0382) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0104::0.0104) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0526::0.0526) (0.0508::0.0508)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0284::0.0284) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0343::0.0343) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0950::0.0950) (0.0906::0.0906)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0205::0.0205) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0062::0.0062) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0300::0.0300) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0445::0.0445) (0.0458::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0874::0.0874) (0.0865::0.0865)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0395::0.0395) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0615::0.0615) (0.0625::0.0625)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0480::0.0480) (0.0462::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0278::0.0278) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0305::0.0305) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0157::0.0157) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0317::0.0317) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0327::0.0327) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0329::0.0329) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0393::0.0393) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0334::0.0334) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0435::0.0435) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0515::0.0515) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0510::0.0510) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0109::0.0109) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0460::0.0460) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0339::0.0339) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0245::0.0245) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0211::0.0211) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0118::0.0118) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0285::0.0285) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[2\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0487::0.0487) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0407::0.0407) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0203::0.0203) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0296::0.0296) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0417::0.0417) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0568::0.0568) (0.0548::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0209::0.0209) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0156::0.0156) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0234::0.0234) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0402::0.0402) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0365::0.0365) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0142::0.0142) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0304::0.0304) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0252::0.0252) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0037::0.0037) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0286::0.0286) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0413::0.0413) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0270::0.0270) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0480::0.0480) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0247::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0485::0.0485) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0619::0.0619) (0.0638::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0479::0.0479) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[7\]/DIODE (0.0056::0.0056) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0130::0.0130) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0123::0.0123) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0244::0.0244) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0120::0.0120) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0148::0.0148) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0190::0.0190) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0132::0.0132) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0188::0.0188) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0096::0.0096) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0490::0.0490) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0070::0.0070) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0553::0.0553) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0432::0.0432) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0247::0.0247) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0462::0.0462) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0441::0.0441) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0055::0.0055) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0340::0.0340) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0367::0.0367) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0655::0.0655) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0999::0.0999) (0.0973::0.0973)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0047::0.0047) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0411::0.0411) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0356::0.0356) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0444::0.0444) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0460::0.0460) (0.0475::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0135::0.0135) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0476::0.0476) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0135::0.0135) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0404::0.0404) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0341::0.0341) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0217::0.0217) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0169::0.0169) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0112::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0235::0.0235) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0197::0.0197) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0232::0.0232) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0060::0.0060) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0153::0.0153) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0450::0.0450) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0667::0.0667) (0.0671::0.0671)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0265::0.0265) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0390::0.0390) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0243::0.0243) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0443::0.0443) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0247::0.0247) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0415::0.0415) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0299::0.0299) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0261::0.0261) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0431::0.0431) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0194::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0159::0.0159) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0523::0.0523) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0221::0.0221) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0461::0.0461) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0375::0.0375) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0340::0.0340) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0431::0.0431) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0386::0.0386) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/S0 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0192::0.0192) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0406::0.0406) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0035::0.0035) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0413::0.0413) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0514::0.0514) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0560::0.0560) (0.0568::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0435::0.0435) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0512::0.0512) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0130::0.0130) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0220::0.0220) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0368::0.0368) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0531::0.0531) (0.0544::0.0544)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0413::0.0413) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0335::0.0335) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0389::0.0389) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/S0 (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0151::0.0151) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0336::0.0336) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0711::0.0711) (0.0730::0.0730)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0555::0.0555) (0.0558::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0248::0.0248) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0417::0.0417) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0337::0.0337) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[16\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0724::0.0724) (0.0718::0.0718)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0769::0.0769) (0.0756::0.0756)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0574::0.0574) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0417::0.0417) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0601::0.0601) (0.0606::0.0606)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0854::0.0854) (0.0864::0.0864)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0358::0.0358) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0232::0.0232) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0429::0.0429) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0220::0.0220)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0272::0.0272) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0444::0.0444) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0773::0.0773) (0.0760::0.0760)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0874::0.0874) (0.0853::0.0853)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0088::0.0088) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0218::0.0218) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0194::0.0194) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0132::0.0132) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0166::0.0166) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0497::0.0497) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0184::0.0184) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0576::0.0576) (0.0594::0.0594)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0220::0.0220) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0381::0.0381) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[2\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0513::0.0513) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0386::0.0386) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0120::0.0120) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0648::0.0648) (0.0647::0.0647)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0476::0.0476) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0469::0.0469) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0303::0.0303) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0535::0.0535) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0498::0.0498) (0.0512::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0598::0.0598) (0.0590::0.0590)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0170::0.0170) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0605::0.0605) (0.0618::0.0618)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0085::0.0085) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0169::0.0169) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0651::0.0651) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0400::0.0400) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0089::0.0089) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0309::0.0309) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[19\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0563::0.0563) (0.0544::0.0544)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0276::0.0276) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0276::0.0276) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0400::0.0400) (0.0407::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0204::0.0204) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0253::0.0253) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0208::0.0208) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0193::0.0193) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0234::0.0234) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0255::0.0254) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0393::0.0393) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0541::0.0541) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0338::0.0338) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0178::0.0178) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0473::0.0473) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0558::0.0558) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0047::0.0047) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0194::0.0194) (0.0199::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0322::0.0322) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0209::0.0209) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0277::0.0277) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0620::0.0620) (0.0607::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0569::0.0569) (0.0563::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0287::0.0287) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0172::0.0172) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0276::0.0276) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0195::0.0195) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0239::0.0239) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0345::0.0345) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0756::0.0756) (0.0773::0.0773)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0064::0.0064) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0317::0.0317) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0408::0.0408) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0523::0.0523) (0.0505::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0318::0.0318) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0416::0.0416) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0401::0.0401) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0384::0.0384) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0323::0.0323) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0302::0.0302) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0234::0.0234) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0352::0.0352) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0672::0.0672) (0.0665::0.0665)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0150::0.0150) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0245::0.0245) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0479::0.0479) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0296::0.0296) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0107::0.0107) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0059::0.0059) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0340::0.0340) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0190::0.0190) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/S1 (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0544::0.0544) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0349::0.0349) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0795::0.0795) (0.0784::0.0784)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0167::0.0167) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0542::0.0542) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0058::0.0058) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0257::0.0257) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0267::0.0267) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0298::0.0298) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0390::0.0390) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0265::0.0265) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0421::0.0421) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0428::0.0428) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0272::0.0272) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0175::0.0175) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0624::0.0624) (0.0617::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0507::0.0507) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0232::0.0232) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0701::0.0701) (0.0684::0.0684)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0147::0.0147) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0230::0.0230) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0630::0.0630) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0134::0.0134) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0597::0.0597) (0.0577::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0471::0.0471) (0.0467::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0194::0.0194) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0188::0.0188) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0104::0.0104) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0240::0.0240) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0160::0.0160) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0168::0.0168) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0158::0.0158) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0177::0.0177) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0041::0.0041) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0310::0.0310) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0504::0.0504) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0344::0.0344) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0715::0.0715) (0.0723::0.0723)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0419::0.0419) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0524::0.0524) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0540::0.0540) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0604::0.0604) (0.0624::0.0624)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0084::0.0084) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0457::0.0457) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0294::0.0294) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0289::0.0289) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0160::0.0160) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0481::0.0481) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0556::0.0556) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0189::0.0189) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0454::0.0454) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0699::0.0699) (0.0674::0.0674)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0728::0.0728) (0.0697::0.0697)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0043::0.0043) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0248::0.0248) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0358::0.0358) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0310::0.0310) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0819::0.0819) (0.0800::0.0800)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0032::0.0032) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0566::0.0566) (0.0545::0.0545)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0308::0.0308) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0412::0.0412) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0302::0.0302) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0490::0.0490) (0.0500::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[14\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0469::0.0469) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0176::0.0176) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0212::0.0212) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0245::0.0245) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0233::0.0233) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0391::0.0391) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0553::0.0553) (0.0571::0.0571)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0379::0.0379) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0356::0.0356) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0238::0.0238) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0352::0.0352) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0027::0.0027) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[15\]/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0449::0.0449) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0437::0.0437) (0.0436::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0282::0.0282) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0348::0.0348) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0110::0.0110) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0371::0.0371) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0198::0.0198) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0191::0.0191) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0093::0.0093) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0193::0.0193) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0611::0.0611) (0.0588::0.0588)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0409::0.0409) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0283::0.0283) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0355::0.0355) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0422::0.0422) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0141::0.0141) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0231::0.0231) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0506::0.0506) (0.0516::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0207::0.0207) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0541::0.0541) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0469::0.0469) (0.0475::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0361::0.0361) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0576::0.0576) (0.0594::0.0594)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0236::0.0236) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0742::0.0742) (0.0735::0.0735)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0033::0.0033) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0424::0.0424) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0233::0.0233) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0355::0.0355) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0234::0.0234) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0584::0.0584) (0.0587::0.0587)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0459::0.0459) (0.0445::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0372::0.0372) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0537::0.0537) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0641::0.0641) (0.0653::0.0653)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0749::0.0749) (0.0754::0.0754)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0606::0.0606) (0.0587::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0395::0.0395) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0293::0.0293) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0231::0.0231) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0464::0.0464) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0490::0.0490) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0462::0.0462) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0379::0.0379) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0359::0.0359) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0387::0.0387) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0592::0.0592) (0.0608::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0344::0.0344) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0655::0.0655) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0461::0.0461) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0069::0.0069) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0268::0.0268) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0309::0.0309) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0809::0.0809) (0.0797::0.0797)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0505::0.0505) (0.0517::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0988::0.0988) (0.0957::0.0957)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0166::0.0166) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0220::0.0220) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0112::0.0112) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0584::0.0584) (0.0603::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0119::0.0119) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0525::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0612::0.0612) (0.0595::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0371::0.0371) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0185::0.0185) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0381::0.0381) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0647::0.0647) (0.0666::0.0666)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0368::0.0368) (0.0374::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0329::0.0329) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0464::0.0464) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0251::0.0251) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0437::0.0437) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0649::0.0649) (0.0627::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0371::0.0371) (0.0376::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0289::0.0289) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0207::0.0207) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0329::0.0329) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0391::0.0391) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0385::0.0385) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0450::0.0450) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0298::0.0298) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0210::0.0210) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0508::0.0508) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0776::0.0776) (0.0749::0.0749)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0272::0.0272) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0326::0.0326) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0191::0.0191) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0303::0.0303) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0209::0.0209) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0559::0.0559) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0219::0.0219) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0243::0.0243) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0151::0.0151) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0204::0.0204) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0139::0.0139) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0289::0.0289) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0816::0.0816) (0.0789::0.0789)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0226::0.0226) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0250::0.0250) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0465::0.0465) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0349::0.0349) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0229::0.0229) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0204::0.0204) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0516::0.0516) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0313::0.0313) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0390::0.0390) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0090::0.0090) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0303::0.0303) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0964::0.0964) (0.0944::0.0944)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0041::0.0041) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0382::0.0382) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0349::0.0349) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0071::0.0071) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0437::0.0437) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0087::0.0087) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0355::0.0355) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0478::0.0478) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0363::0.0363) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0475::0.0475) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0572::0.0572) (0.0585::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0383::0.0383) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0396::0.0396) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0583::0.0583) (0.0589::0.0589)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0277::0.0277) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0640::0.0640) (0.0633::0.0633)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0293::0.0293) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0120::0.0120) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0537::0.0537) (0.0544::0.0544)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0304::0.0304) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0834::0.0834) (0.0820::0.0820)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0139::0.0139) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0497::0.0497) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0094::0.0094) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0367::0.0367) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0679::0.0679) (0.0667::0.0667)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0593::0.0593) (0.0611::0.0611)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0770::0.0770) (0.0744::0.0744)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[6\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0358::0.0358) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0189::0.0189) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0566::0.0566) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0391::0.0391) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0646::0.0646) (0.0651::0.0651)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0273::0.0273) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0598::0.0598) (0.0591::0.0591)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0283::0.0283) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0660::0.0660) (0.0638::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0162::0.0162) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0345::0.0345) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0314::0.0314) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0226::0.0226) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0194::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[19\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0225::0.0225) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0231::0.0231) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0762::0.0762) (0.0744::0.0744)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0303::0.0303) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0110::0.0110) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0251::0.0251) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0367::0.0367) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0724::0.0724) (0.0732::0.0732)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0487::0.0487) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0457::0.0457) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0630::0.0630) (0.0652::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0477::0.0477) (0.0490::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0229::0.0229) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0437::0.0437) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0552::0.0552) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0502::0.0502) (0.0507::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0061::0.0061) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0029::0.0029) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0031::0.0031) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0664::0.0664) (0.0646::0.0646)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0353::0.0353) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0538::0.0538) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0368::0.0368) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0554::0.0554) (0.0569::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0446::0.0446) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0412::0.0412) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0282::0.0282) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0389::0.0389) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0462::0.0462) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0063::0.0063) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0128::0.0128) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0169::0.0169) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0169::0.0169) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0395::0.0395) (0.0403::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0179::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0287::0.0287) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0338::0.0338) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0131::0.0131) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0517::0.0517) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0226::0.0226) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0358::0.0358) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0229::0.0229) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0428::0.0428) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0096::0.0096) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0672::0.0672) (0.0687::0.0687)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0221::0.0221) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0590::0.0590) (0.0596::0.0596)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0181::0.0181) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0253::0.0253) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0501::0.0501) (0.0511::0.0511)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0509::0.0509) (0.0521::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0271::0.0271) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0452::0.0452) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0194::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0630::0.0630) (0.0653::0.0653)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0262::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0325::0.0325) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0277::0.0277) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0347::0.0347) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[0\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0269::0.0269) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0186::0.0186) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0561::0.0561) (0.0576::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0499::0.0499) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0352::0.0352) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0557::0.0557) (0.0571::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0411::0.0411) (0.0415::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0734::0.0734) (0.0724::0.0724)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0457::0.0457) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0634::0.0634) (0.0650::0.0650)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0497::0.0497) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0251::0.0251) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0367::0.0367) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0306::0.0306) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0207::0.0207) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0410::0.0410) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0302::0.0302) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0363::0.0363) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[3\]/DIODE (0.0050::0.0050) (0.0051::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0303::0.0303) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0321::0.0321) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0162::0.0162) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0385::0.0385) (0.0393::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0642::0.0642) (0.0650::0.0650)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0298::0.0298) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0559::0.0559) (0.0563::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0433::0.0433) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0297::0.0297) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0338::0.0338) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0638::0.0638) (0.0631::0.0631)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0548::0.0547) (0.0565::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0347::0.0347) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0468::0.0468) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/S0 (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0257::0.0257) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0745::0.0745) (0.0732::0.0732)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0573::0.0573) (0.0585::0.0585)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0495::0.0495) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0483::0.0483) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0540::0.0540) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0480::0.0480) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0241::0.0241) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0348::0.0348) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0266::0.0266) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0429::0.0429) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0295::0.0295) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0403::0.0403) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0111::0.0111) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0326::0.0326) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0366::0.0366) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0246::0.0246) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0452::0.0452) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0275::0.0275) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0275::0.0275) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0234::0.0234) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0144::0.0144) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0301::0.0301) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0253::0.0253) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0393::0.0393) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0084::0.0084) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0257::0.0257) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0194::0.0194) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0233::0.0233) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0465::0.0465) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0997::0.0997) (0.0960::0.0960)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0509::0.0509) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0313::0.0313) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0710::0.0710) (0.0701::0.0701)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0123::0.0123) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0344::0.0344) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0881::0.0881) (0.0869::0.0869)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0284::0.0284) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0320::0.0320) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0061::0.0061) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0567::0.0567) (0.0561::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0471::0.0471) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0351::0.0351) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0375::0.0375) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0086::0.0086) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0045::0.0045) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0409::0.0409) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0307::0.0307) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0511::0.0511) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0459::0.0459) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0394::0.0394) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0579::0.0579) (0.0585::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0306::0.0306) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0328::0.0328) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0429::0.0429) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0107::0.0107) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0648::0.0648) (0.0626::0.0626)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0165::0.0165) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0585::0.0585) (0.0600::0.0600)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0079::0.0079) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0812::0.0812) (0.0785::0.0785)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0714::0.0714) (0.0702::0.0703)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0044::0.0044) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0566::0.0566) (0.0575::0.0575)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0774::0.0774) (0.0765::0.0765)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0104::0.0104) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0209::0.0209) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0091::0.0091) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0354::0.0354) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0267::0.0267) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0550::0.0550) (0.0563::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0081::0.0081) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0611::0.0611) (0.0617::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0272::0.0272) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0626::0.0626) (0.0630::0.0630)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0554::0.0554) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0390::0.0390) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0684::0.0684) (0.0678::0.0689)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0343::0.0343) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0251::0.0251) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0730::0.0730) (0.0753::0.0753)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0076::0.0076) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0344::0.0344) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0054::0.0054) (0.0054::0.0054)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0380::0.0380) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0209::0.0209) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0187::0.0187) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0340::0.0340) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0396::0.0396) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0433::0.0433) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[25\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0133::0.0133) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0287::0.0287) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[16\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0187::0.0187) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0146::0.0146) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0123::0.0123) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0050::0.0050) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0301::0.0301) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0414::0.0414) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0594::0.0594) (0.0573::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0238::0.0238) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0539::0.0539) (0.0543::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0464::0.0464) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0285::0.0285) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0362::0.0362) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0637::0.0637) (0.0630::0.0630)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0143::0.0143) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0641::0.0641) (0.0657::0.0657)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0172::0.0172) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0556::0.0556) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0404::0.0404) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0597::0.0597) (0.0610::0.0610)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0286::0.0286) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0712::0.0712) (0.0701::0.0701)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0189::0.0189) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0157::0.0157) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0448::0.0448) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[20\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0304::0.0304) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0510::0.0510) (0.0522::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0372::0.0372) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0492::0.0492) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0460::0.0460) (0.0443::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0488::0.0488) (0.0494::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0801::0.0801) (0.0775::0.0775)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0455::0.0455) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0561::0.0561) (0.0573::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0516::0.0516) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0458::0.0458) (0.0469::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0182::0.0182) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0245::0.0245) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0625::0.0625) (0.0597::0.0597)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0053::0.0053) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0212::0.0212) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0432::0.0432) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0097::0.0097) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0030::0.0030) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0615::0.0615) (0.0598::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0286::0.0286) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0311::0.0311) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0109::0.0109) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0223::0.0223) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0287::0.0287) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0844::0.0844) (0.0822::0.0822)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0272::0.0272) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0662::0.0662) (0.0668::0.0668)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0095::0.0095) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/X Do0MUX\.M\[2\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0205::0.0205) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0211::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0257::0.0257) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0382::0.0382) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0317::0.0317) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0312::0.0312) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0124::0.0124) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0379::0.0379) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/X Do0MUX\.M\[0\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0644::0.0644) (0.0622::0.0622)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0306::0.0306) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0211::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0450::0.0450) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/S0 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0268::0.0268) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0894::0.0894) (0.0876::0.0876)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0232::0.0232) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0470::0.0470) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0608::0.0608) (0.0614::0.0614)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0396::0.0396) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0517::0.0517) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0459::0.0459) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0151::0.0151) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0035::0.0035) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0226::0.0226) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0227::0.0227) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND0/C_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0271::0.0271) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0548::0.0548) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0362::0.0362) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0258::0.0258) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0753::0.0753) (0.0738::0.0738)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0369::0.0369) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0424::0.0424) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[4\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0285::0.0285) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0350::0.0350) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0500::0.0500) (0.0513::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0633::0.0633) (0.0639::0.0639)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0462::0.0462) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0388::0.0388) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0585::0.0585) (0.0590::0.0590)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0842::0.0842) (0.0822::0.0822)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0347::0.0347) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0602::0.0602) (0.0616::0.0616)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0359::0.0359) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[30\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0286::0.0286) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0565::0.0565) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0518::0.0518) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0335::0.0335) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0139::0.0139) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0593::0.0593) (0.0609::0.0609)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0064::0.0064) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0174::0.0174) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0291::0.0291) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0350::0.0350) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0320::0.0320) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0516::0.0516) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0145::0.0145) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0653::0.0653) (0.0644::0.0644)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[20\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0590::0.0590) (0.0568::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0192::0.0192) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0340::0.0340) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0333::0.0333) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0277::0.0277) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0062::0.0062) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0657::0.0657) (0.0678::0.0677)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0506::0.0506) (0.0519::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0501::0.0501) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0438::0.0438) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0344::0.0344) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0453::0.0453) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0738::0.0738) (0.0760::0.0760)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0174::0.0174) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0037::0.0037) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0604::0.0604) (0.0607::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0713::0.0713) (0.0718::0.0718)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0730::0.0730) (0.0721::0.0721)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0307::0.0307) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0769::0.0769) (0.0753::0.0753)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0290::0.0290) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0021::0.0021) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0503::0.0503) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0443::0.0443) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0788::0.0788) (0.0789::0.0789)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0608::0.0608) (0.0601::0.0601)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0280::0.0280) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0567::0.0567) (0.0571::0.0571)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0425::0.0425) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0562::0.0562) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0403::0.0403) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0157::0.0157) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0115::0.0115) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0453::0.0453) (0.0465::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0273::0.0273) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0216::0.0216) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0206::0.0206) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0249::0.0249) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0460::0.0460) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0337::0.0337) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0056::0.0056) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0377::0.0377) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0517::0.0517) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0666::0.0666) (0.0680::0.0679)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0304::0.0304) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0525::0.0525) (0.0539::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0520::0.0520) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0619::0.0619) (0.0597::0.0597)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0066::0.0066) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0501::0.0501) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0139::0.0139) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0825::0.0825) (0.0804::0.0804)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0819::0.0819) (0.0793::0.0793)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0080::0.0080) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0281::0.0281) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0149::0.0149) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/X Do0MUX\.M\[2\]\.MUX\[1\]/A1 (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0445::0.0445) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0534::0.0534) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0248::0.0248) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0029::0.0029) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0454::0.0454) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0088::0.0088) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/X Do0MUX\.M\[0\]\.MUX\[4\]/A1 (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0260::0.0260) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0296::0.0296) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0343::0.0343) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0461::0.0461) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0323::0.0323) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0545::0.0545) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0557::0.0557) (0.0570::0.0570)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0461::0.0461) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0369::0.0369) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0842::0.0842) (0.0816::0.0816)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0158::0.0158) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND0/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0284::0.0284) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0125::0.0125) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0613::0.0613) (0.0607::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0262::0.0262) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0405::0.0405) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0030::0.0030) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0272::0.0272) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0580::0.0580) (0.0593::0.0593)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0117::0.0117) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0400::0.0400) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0255::0.0255) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0648::0.0648) (0.0640::0.0640)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0475::0.0475) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0488::0.0488) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0162::0.0162) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0304::0.0304) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[21\]/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0304::0.0304) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0658::0.0658) (0.0636::0.0636)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0398::0.0398) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0504::0.0504) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0343::0.0343) (0.0350::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0417::0.0417) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0986::0.0986) (0.0961::0.0961)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[20\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0162::0.0162) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0159::0.0159) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0172::0.0172) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0073::0.0073) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0641::0.0641) (0.0631::0.0631)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0083::0.0083) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0193::0.0193) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0578::0.0578) (0.0595::0.0595)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0100::0.0100) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[6\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0484::0.0484) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0430::0.0430) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0645::0.0645) (0.0665::0.0665)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0140::0.0140) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0358::0.0358) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0304::0.0304) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0290::0.0290) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/S1 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0138::0.0138) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0426::0.0426) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0425::0.0425) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0482::0.0482) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0351::0.0351) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0360::0.0360) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0030::0.0030) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0510::0.0510) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0548::0.0547) (0.0564::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0363::0.0363) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0625::0.0625) (0.0634::0.0634)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0575::0.0575) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0357::0.0357) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0084::0.0084) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0203::0.0203) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0209::0.0209) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0328::0.0328) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0472::0.0472) (0.0480::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0265::0.0265) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0316::0.0316) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0400::0.0400) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[6\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0110::0.0110) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0640::0.0640) (0.0632::0.0632)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0700::0.0700) (0.0692::0.0692)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0462::0.0462) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0188::0.0188) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0631::0.0631) (0.0610::0.0610)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0734::0.0734) (0.0721::0.0721)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0342::0.0342) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0706::0.0706) (0.0697::0.0697)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0360::0.0360) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0472::0.0472) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0144::0.0144) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0397::0.0397) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0748::0.0748) (0.0764::0.0764)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0585::0.0585) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0448::0.0448) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0380::0.0380) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0471::0.0471) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0268::0.0268) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0066::0.0066) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0387::0.0387) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0381::0.0381) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0214::0.0214) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0282::0.0282) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0240::0.0240) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0467::0.0467) (0.0475::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0205::0.0205) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0590::0.0590) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0458::0.0458) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0413::0.0413) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0249::0.0249) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0365::0.0365) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0135::0.0135) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0397::0.0397) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0059::0.0059) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0460::0.0460) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0668::0.0668) (0.0677::0.0677)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0423::0.0423) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0357::0.0357) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0027::0.0027) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0231::0.0231) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0277::0.0277) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0340::0.0340) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0242::0.0242) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0530::0.0530) (0.0510::0.0510)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0519::0.0519) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0641::0.0641) (0.0632::0.0632)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0323::0.0323) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0229::0.0229) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0546::0.0546) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0478::0.0478) (0.0490::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0198::0.0198) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0264::0.0264) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0551::0.0551) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0042::0.0042) (0.0041::0.0041)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0508::0.0508) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0458::0.0458) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0253::0.0253) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0129::0.0129) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0213::0.0213) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0813::0.0813) (0.0797::0.0797)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0374::0.0374) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0039::0.0039) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0262::0.0262) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0112::0.0112) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0198::0.0198) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0106::0.0106) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0370::0.0370) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0119::0.0119) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0311::0.0311) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0146::0.0146) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0385::0.0385) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0352::0.0352) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0381::0.0381) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0497::0.0497) (0.0510::0.0510)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0612::0.0612) (0.0617::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0651::0.0651) (0.0656::0.0655)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0272::0.0272) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0206::0.0206) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0391::0.0391) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0176::0.0176) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0518::0.0518) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0107::0.0107) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0216::0.0216) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0660::0.0660) (0.0642::0.0642)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0158::0.0158) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0401::0.0401) (0.0409::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0569::0.0569) (0.0576::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0148::0.0148) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0261::0.0261) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0553::0.0553) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0300::0.0300) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0507::0.0507) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0240::0.0240) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0415::0.0415) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0583::0.0583) (0.0588::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0376::0.0376) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0372::0.0372) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0368::0.0368) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0253::0.0253) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0238::0.0238) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0251::0.0251) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0326::0.0326) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0262::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0031::0.0031) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0219::0.0219) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0413::0.0413) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0234::0.0234) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0152::0.0152) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0778::0.0778) (0.0756::0.0756)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0841::0.0841) (0.0814::0.0814)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0355::0.0355) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[1\]/S (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0442::0.0442) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0252::0.0252) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0537::0.0537) (0.0545::0.0545)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0481::0.0481) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0304::0.0304) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0242::0.0242) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[4\]/S (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0165::0.0165) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0261::0.0261) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0114::0.0114) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0532::0.0532) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0262::0.0262) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0766::0.0766) (0.0756::0.0756)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0216::0.0216) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0459::0.0459) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0189::0.0189) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0499::0.0499) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0294::0.0294) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0096::0.0096) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0286::0.0286) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND0/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0329::0.0329) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0060::0.0060) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0659::0.0659) (0.0641::0.0641)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0233::0.0233) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0191::0.0191) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0349::0.0349) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0248::0.0248) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0391::0.0391) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0693::0.0693) (0.0683::0.0683)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0157::0.0157) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0381::0.0381) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0489::0.0489) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0179::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0186::0.0186) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0641::0.0641) (0.0632::0.0632)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0146::0.0146) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0584::0.0584) (0.0599::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0418::0.0418) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0832::0.0833) (0.0822::0.0850)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0478::0.0478) (0.0490::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0690::0.0690) (0.0696::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0542::0.0542) (0.0556::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0143::0.0143) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0470::0.0470) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0374::0.0374) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0530::0.0530) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0573::0.0573) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0210::0.0210) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0177::0.0177) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0633::0.0633) (0.0653::0.0653)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0249::0.0249) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0265::0.0265) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0140::0.0140) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0524::0.0524) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0267::0.0267) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0154::0.0154) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0114::0.0114) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0263::0.0263) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0077::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0467::0.0467) (0.0478::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0511::0.0511) (0.0522::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0747::0.0747) (0.0735::0.0735)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0339::0.0339) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0578::0.0578) (0.0594::0.0594)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0846::0.0846) (0.0826::0.0826)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0097::0.0097) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0610::0.0610) (0.0624::0.0623)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0548::0.0548) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0588::0.0588) (0.0581::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0447::0.0447) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0666::0.0666) (0.0684::0.0684)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0469::0.0469) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0413::0.0413) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0722::0.0722) (0.0699::0.0699)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0421::0.0421) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0311::0.0311) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0230::0.0230) (0.0233::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0166::0.0166) (0.0170::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0268::0.0268) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0720::0.0720) (0.0702::0.0702)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0395::0.0395) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0734::0.0734) (0.0750::0.0750)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0507::0.0507) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0476::0.0476) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0582::0.0582) (0.0584::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0155::0.0155) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0182::0.0182) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0303::0.0303) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0307::0.0307) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0465::0.0465) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0448::0.0448) (0.0459::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0325::0.0325) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0294::0.0294) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0325::0.0325) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0348::0.0348) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0032::0.0032) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0037::0.0037) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0380::0.0380) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0404::0.0404) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0495::0.0495) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0179::0.0179) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0075::0.0075) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0195::0.0195) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0545::0.0545) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0469::0.0469) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0222::0.0222) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[11\]/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0170::0.0170) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0506::0.0506) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0260::0.0260) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0495::0.0495) (0.0509::0.0509)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0516::0.0516) (0.0524::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0253::0.0253) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0527::0.0527) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0506::0.0506) (0.0510::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0342::0.0342) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0085::0.0085) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[18\]/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0267::0.0267) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0212::0.0212) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0352::0.0352) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0743::0.0743) (0.0731::0.0731)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0357::0.0357) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0338::0.0338) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0313::0.0313) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0329::0.0329) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0257::0.0257) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0039::0.0039) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0280::0.0280) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0166::0.0166) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND1/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0592::0.0592) (0.0595::0.0595)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0149::0.0149) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0347::0.0347) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/X Do0MUX\.M\[1\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0432::0.0432) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0526::0.0526) (0.0542::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0274::0.0274) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0299::0.0299) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0547::0.0547) (0.0559::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0258::0.0258) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0456::0.0456) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0109::0.0109) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0156::0.0156) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0072::0.0072) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0251::0.0251) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0448::0.0448) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0489::0.0489) (0.0497::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0381::0.0380) (0.0387::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0251::0.0251) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0044::0.0044) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0284::0.0284) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0311::0.0311) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0453::0.0453) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0031::0.0031) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0564::0.0564) (0.0544::0.0544)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0363::0.0363) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0257::0.0257) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0144::0.0144) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0087::0.0087) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0095::0.0095) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0564::0.0564) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0676::0.0676) (0.0681::0.0681)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0140::0.0140) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0141::0.0141) (0.0144::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0278::0.0278) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0118::0.0118) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0136::0.0136) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0510::0.0510) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0088::0.0088) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0411::0.0411) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0175::0.0175) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0393::0.0393) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0032::0.0032) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0361::0.0361) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0441::0.0441) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0893::0.0892) (0.0871::0.0918)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0041::0.0041) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0197::0.0197) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0439::0.0439) (0.0449::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0537::0.0537) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0380::0.0380) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0342::0.0342) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0233::0.0233) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0397::0.0397) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0224::0.0224) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0703::0.0703) (0.0681::0.0681)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0380::0.0380) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0711::0.0711) (0.0683::0.0683)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0038::0.0038) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0410::0.0410) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0601::0.0601) (0.0621::0.0621)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0316::0.0316) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0370::0.0370) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0852::0.0852) (0.0830::0.0830)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0725::0.0725) (0.0702::0.0702)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0548::0.0548) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0789::0.0789) (0.0783::0.0783)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0567::0.0567) (0.0580::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0519::0.0519) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0270::0.0270) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0483::0.0483) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0359::0.0359) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0043::0.0043) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0178::0.0178) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0287::0.0287) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0364::0.0364) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0367::0.0367) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0339::0.0339) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0239::0.0239) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0258::0.0258) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0291::0.0291) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0413::0.0413) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0366::0.0366) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0437::0.0437) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0540::0.0540) (0.0548::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0029::0.0029) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0411::0.0411) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0328::0.0328) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0433::0.0433) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0119::0.0119) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0470::0.0470) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0764::0.0764) (0.0740::0.0740)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0182::0.0182) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0372::0.0372) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0435::0.0435) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0253::0.0253) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0305::0.0305) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0347::0.0347) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0218::0.0218) (0.0221::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0244::0.0244) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0336::0.0335) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0228::0.0228) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0102::0.0102) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0194::0.0194) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0329::0.0329) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0229::0.0229) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0417::0.0417) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0130::0.0130) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0347::0.0347) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0090::0.0090) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0039::0.0039) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0148::0.0148) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0402::0.0402) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0465::0.0465) (0.0476::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0630::0.0630) (0.0649::0.0649)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0264::0.0264) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0286::0.0286) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0426::0.0426) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0616::0.0616) (0.0626::0.0626)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0302::0.0302) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0170::0.0170) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0213::0.0213) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0376::0.0376) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0218::0.0218) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0266::0.0266) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0250::0.0250) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/X Do0MUX\.M\[1\]\.MUX\[4\]/A1 (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/S0 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0342::0.0342) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0371::0.0371) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0804::0.0804) (0.0795::0.0795)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0336::0.0336) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0328::0.0328) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0415::0.0415) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0163::0.0163) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0287::0.0287) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0485::0.0485) (0.0500::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0213::0.0213) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0538::0.0538) (0.0549::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0381::0.0381) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0418::0.0418) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0454::0.0454) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0320::0.0320) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0289::0.0289) (0.0294::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0801::0.0801) (0.0811::0.0811)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0025::0.0025) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0043::0.0043) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0408::0.0408) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0277::0.0277) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0482::0.0482) (0.0490::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0404::0.0404) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0626::0.0626) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0521::0.0521) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0095::0.0095) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0136::0.0136) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0102::0.0102) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0135::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0204::0.0204) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0314::0.0314) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0440::0.0440) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0259::0.0259) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0276::0.0276) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0499::0.0499) (0.0513::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0279::0.0279) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0169::0.0169) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0786::0.0786) (0.0772::0.0795)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0939::0.0939) (0.0912::0.0952)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0206::0.0206) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0477::0.0477) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[26\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0291::0.0291) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0436::0.0436) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0034::0.0034) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0523::0.0523) (0.0507::0.0504)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[30\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0274::0.0274) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0119::0.0119) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0298::0.0298) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0846::0.0846) (0.0825::0.0825)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0064::0.0063) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0465::0.0465) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0490::0.0490) (0.0497::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0552::0.0552) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0350::0.0350) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1047::0.1047) (0.1018::0.1018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0472::0.0472) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0366::0.0366) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[2\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0433::0.0433) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0167::0.0167) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0221::0.0221) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0188::0.0188) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0454::0.0454) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0224::0.0224) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0084::0.0084) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0393::0.0393) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0408::0.0408) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0462::0.0462) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0420::0.0420) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0516::0.0516) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0109::0.0109) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0518::0.0518) (0.0534::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0591::0.0591) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0476::0.0476) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0526::0.0526) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0245::0.0245) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0479::0.0479) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0165::0.0165) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0362::0.0362) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0660::0.0660) (0.0664::0.0664)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0653::0.0653) (0.0631::0.0631)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0211::0.0211) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0511::0.0511) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0071::0.0071) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0549::0.0549) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0123::0.0123) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0472::0.0472) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0202::0.0202) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0679::0.0679) (0.0702::0.0702)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0490::0.0490) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0318::0.0318) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0613::0.0613) (0.0623::0.0623)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0266::0.0266) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND1/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0509::0.0509) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0371::0.0371) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0224::0.0224)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[4\]/S (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/S1 (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0312::0.0312) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0498::0.0498) (0.0512::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0526::0.0526) (0.0537::0.0537)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0454::0.0454) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0274::0.0274) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0326::0.0326) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/A (0.0148::0.0148) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0294::0.0294) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0070::0.0070) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0293::0.0293) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0379::0.0379) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0560::0.0560) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0432::0.0432) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0440::0.0440) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0311::0.0311) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0581::0.0581) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0097::0.0097) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/S0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0430::0.0430) (0.0413::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0397::0.0397) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0381::0.0381) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0521::0.0521) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0338::0.0338) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0077::0.0077) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0285::0.0285) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0503::0.0503) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0710::0.0710) (0.0702::0.0702)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0527::0.0527) (0.0537::0.0537)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0383::0.0383) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0576::0.0576) (0.0582::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0289::0.0289) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0451::0.0451) (0.0465::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0457::0.0457) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0626::0.0626) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0117::0.0117) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0760::0.0760) (0.0747::0.0747)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0620::0.0620) (0.0587::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0318::0.0318) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0506::0.0506) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0160::0.0160) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0029::0.0029) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0387::0.0387) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0272::0.0272) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0207::0.0207) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0406::0.0406) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0371::0.0371) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0278::0.0278) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0138::0.0138) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0176::0.0176) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0405::0.0405) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0521::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0393::0.0393) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0359::0.0359) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0227::0.0227) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0596::0.0596) (0.0612::0.0612)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0362::0.0362) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0320::0.0320) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0036::0.0036) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0708::0.0708) (0.0683::0.0683)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0111::0.0111) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0431::0.0431) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0308::0.0308) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0387::0.0387) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0138::0.0138) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0420::0.0420) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0339::0.0339) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0270::0.0270) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0519::0.0519) (0.0498::0.0498)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0354::0.0354) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0560::0.0560) (0.0568::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0552::0.0552) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0157::0.0157) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0440::0.0440) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0460::0.0460) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0332::0.0332) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0191::0.0191) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0529::0.0529) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0523::0.0523) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0114::0.0114) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0894::0.0894) (0.0867::0.0867)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0264::0.0264) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0595::0.0595) (0.0585::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0133::0.0133) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0454::0.0454) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0172::0.0172) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0503::0.0503) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0084::0.0084) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0204::0.0204) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0227::0.0227) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0625::0.0625) (0.0637::0.0637)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0253::0.0253) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0482::0.0482) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0191::0.0191) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0214::0.0214) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0054::0.0054) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0038::0.0038) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0541::0.0541) (0.0550::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0108::0.0108) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0895::0.0895) (0.0873::0.0873)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.1040::0.1040) (0.1007::0.1007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0390::0.0390) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0228::0.0228) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0485::0.0485) (0.0464::0.0464)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0912::0.0912) (0.0883::0.0883)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0118::0.0118) (0.0122::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0339::0.0339) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0081::0.0081) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0365::0.0365) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0227::0.0227) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0340::0.0340) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0290::0.0290) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0455::0.0455) (0.0467::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0298::0.0298) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0344::0.0344) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0458::0.0458) (0.0465::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0530::0.0530) (0.0511::0.0511)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0413::0.0413) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0349::0.0349) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0337::0.0337) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0398::0.0398) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0553::0.0553) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0429::0.0429) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0468::0.0468) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0061::0.0061) (0.0064::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0513::0.0513) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0313::0.0313) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/S1 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0440::0.0440) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/S0 (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0248::0.0248) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0289::0.0289) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0094::0.0094) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0178::0.0178) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0133::0.0133) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0155::0.0155) (0.0162::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0218::0.0218) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0335::0.0335) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0525::0.0525) (0.0503::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0401::0.0401) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0795::0.0795) (0.0783::0.0816)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0369::0.0369) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0390::0.0390) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0165::0.0165) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0809::0.0809) (0.0818::0.0818)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0549::0.0549) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0220::0.0220) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0441::0.0441) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0463::0.0463) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0522::0.0522) (0.0503::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0409::0.0409) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0456::0.0456) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0180::0.0180) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0147::0.0147) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0527::0.0527) (0.0522::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[31\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0256::0.0256) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0477::0.0477) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0384::0.0384) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0233::0.0233) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0460::0.0460) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0240::0.0240) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0197::0.0197) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0619::0.0619) (0.0595::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0347::0.0347) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0200::0.0200) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0432::0.0432) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0231::0.0231) (0.0235::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0578::0.0578) (0.0595::0.0595)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0150::0.0150) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0876::0.0876) (0.0852::0.0853)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0482::0.0482) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0382::0.0382) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[23\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0433::0.0433) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0280::0.0280) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0241::0.0241) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0339::0.0339) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0462::0.0462) (0.0473::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0649::0.0649) (0.0636::0.0636)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0423::0.0423) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0207::0.0207) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0354::0.0354) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0284::0.0284) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[23\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0544::0.0544) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0137::0.0137) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0573::0.0573) (0.0585::0.0585)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0373::0.0373) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0175::0.0175) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0231::0.0231) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0399::0.0399) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0122::0.0122) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0054::0.0054) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0213::0.0213) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0436::0.0436) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0555::0.0555) (0.0571::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0063::0.0063) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0206::0.0206) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0070::0.0070) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0261::0.0261) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0241::0.0241) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0344::0.0344) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0375::0.0375) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0145::0.0145) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0328::0.0328) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0215::0.0215) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0450::0.0450) (0.0446::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0412::0.0412) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0384::0.0384) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0495::0.0495) (0.0507::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0329::0.0329) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0500::0.0500) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0465::0.0465) (0.0478::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0550::0.0550) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0552::0.0552) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0495::0.0495) (0.0504::0.0504)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0232::0.0232) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0432::0.0432) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0234::0.0234) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0205::0.0205) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0112::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0111::0.0111) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0253::0.0253) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0528::0.0528) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0284::0.0284) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0524::0.0524) (0.0536::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0182::0.0182) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0751::0.0751) (0.0741::0.0757)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0206::0.0206) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0874::0.0874) (0.0858::0.0858)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0254::0.0254) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0060::0.0060) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[27\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0202::0.0202)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/S1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0262::0.0262) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0364::0.0364) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0392::0.0392) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0689::0.0689) (0.0695::0.0695)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0374::0.0374) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0044::0.0044) (0.0045::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0104::0.0104) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0387::0.0387) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0244::0.0244) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0205::0.0205) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0466::0.0466) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0264::0.0264) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0401::0.0401) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.1759::0.1757) (0.1636::0.1637)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0496::0.0496) (0.0506::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0259::0.0259) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0292::0.0292) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0541::0.0541) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0343::0.0343) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0275::0.0275) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0508::0.0508) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0122::0.0122) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0081::0.0081) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0505::0.0505) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0180::0.0180) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0395::0.0395) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0342::0.0342) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0303::0.0303) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0340::0.0340) (0.0347::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0444::0.0444) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0040::0.0040) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0745::0.0745) (0.0778::0.0778)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0131::0.0131) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0502::0.0502) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0270::0.0270) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0379::0.0379) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0191::0.0191) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0385::0.0385) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0272::0.0272) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0075::0.0075) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0194::0.0194) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0266::0.0266) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0476::0.0476) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0743::0.0743) (0.0735::0.0735)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0451::0.0451) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0466::0.0466) (0.0479::0.0479)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0314::0.0314) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0597::0.0597) (0.0576::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0313::0.0313) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0284::0.0284) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0571::0.0571) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0391::0.0391) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0328::0.0328) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0480::0.0480) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0358::0.0358) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0638::0.0638) (0.0624::0.0624)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0434::0.0434) (0.0442::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0223::0.0223) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0333::0.0333) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0347::0.0347) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0217::0.0217) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0287::0.0287) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0251::0.0251) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0290::0.0290) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0195::0.0195) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0359::0.0359) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0749::0.0749) (0.0766::0.0766)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0503::0.0503) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0311::0.0311) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0329::0.0329) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0556::0.0556) (0.0537::0.0537)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/X Do0MUX\.M\[3\]\.MUX\[1\]/A0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0479::0.0479) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0149::0.0149) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0441::0.0441) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.1082::0.1082) (0.1039::0.1039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0395::0.0395) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0319::0.0319) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0529::0.0529) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0507::0.0507) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0388::0.0388) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0602::0.0602) (0.0615::0.0615)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0523::0.0523) (0.0509::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0396::0.0396) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0129::0.0129) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0439::0.0439) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND2/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0261::0.0261) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0659::0.0659) (0.0649::0.0649)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0600::0.0600) (0.0581::0.0579)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0386::0.0386) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0245::0.0245) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0194::0.0194) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0433::0.0433) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0261::0.0261) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0364::0.0364) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0342::0.0342) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0139::0.0139) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0174::0.0174) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0459::0.0459) (0.0472::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0062::0.0062) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0209::0.0209) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0452::0.0452) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0249::0.0249) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0502::0.0502) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0523::0.0522) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0447::0.0447) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0154::0.0154) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0272::0.0272) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0322::0.0322) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0167::0.0167) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0198::0.0198) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0036::0.0036) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0191::0.0191) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0038::0.0038) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0253::0.0253) (0.0258::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0109::0.0109) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0517::0.0517) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0113::0.0113) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0024::0.0024) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0605::0.0605) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0032::0.0032) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0312::0.0312) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0531::0.0531) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0402::0.0402) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0481::0.0481) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0539::0.0539) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0280::0.0280) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0421::0.0421) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0311::0.0311) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0320::0.0320) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0661::0.0661) (0.0640::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0276::0.0276) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0233::0.0233) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0655::0.0655) (0.0672::0.0672)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0431::0.0431) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0148::0.0148) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0163::0.0163) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0338::0.0338) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0881::0.0881) (0.0857::0.0857)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[29\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0429::0.0429) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0609::0.0609) (0.0619::0.0619)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0436::0.0436) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0645::0.0645) (0.0662::0.0662)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0398::0.0398) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0211::0.0211) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0548::0.0548) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0341::0.0341) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0321::0.0321) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0688::0.0688) (0.0707::0.0707)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0105::0.0105) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0383::0.0383) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0784::0.0784) (0.0769::0.0769)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0453::0.0453) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0472::0.0472) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0551::0.0551) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0305::0.0305) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0391::0.0391) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0449::0.0449) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0303::0.0303) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0530::0.0530) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0341::0.0341) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0460::0.0460) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0282::0.0282) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0447::0.0447) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0234::0.0234) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0266::0.0266) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0299::0.0299) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0272::0.0272) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0860::0.0860) (0.0850::0.0850)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0441::0.0441) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0234::0.0234) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0398::0.0398) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0420::0.0420) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0410::0.0410) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0380::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/X Do0MUX\.M\[3\]\.MUX\[1\]/A1 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0179::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0336::0.0336) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0203::0.0203) (0.0208::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0717::0.0717) (0.0721::0.0721)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0197::0.0197) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.1102::0.1102) (0.1062::0.1063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0465::0.0465) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0339::0.0339) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0245::0.0245) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0407::0.0407) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0243::0.0243) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND2/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0251::0.0251) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0026::0.0026) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0598::0.0598) (0.0602::0.0602)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0381::0.0381) (0.0391::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0444::0.0444) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0693::0.0693) (0.0712::0.0712)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0371::0.0371) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0668::0.0668) (0.0682::0.0682)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0476::0.0476) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0189::0.0189) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0322::0.0322) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0255::0.0255) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0093::0.0093) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0323::0.0323) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0220::0.0220) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0451::0.0451) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0381::0.0381) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0649::0.0649) (0.0669::0.0669)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0328::0.0328) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0621::0.0621) (0.0624::0.0624)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0165::0.0165) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.1010::0.1010) (0.0982::0.0982)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0095::0.0095) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0288::0.0288) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0292::0.0292) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0334::0.0334) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0322::0.0322) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0598::0.0597) (0.0613::0.0612)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0044::0.0044) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0320::0.0320) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0575::0.0575) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0198::0.0198) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0118::0.0118) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0057::0.0057) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0121::0.0121) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0564::0.0564) (0.0582::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0274::0.0274) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0566::0.0566) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0195::0.0195) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0247::0.0247) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0175::0.0175) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0416::0.0416) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0722::0.0722) (0.0691::0.0691)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0724::0.0724) (0.0718::0.0718)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0336::0.0336) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0673::0.0673) (0.0680::0.0680)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0314::0.0314) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0380::0.0380) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0288::0.0288) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0882::0.0882) (0.0865::0.0866)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0206::0.0206) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0242::0.0242) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0442::0.0442) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0128::0.0128) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0620::0.0620) (0.0607::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0353::0.0353) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0377::0.0377) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0575::0.0575) (0.0592::0.0592)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0553::0.0553) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0706::0.0706) (0.0696::0.0696)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0743::0.0743) (0.0748::0.0748)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0179::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0299::0.0299) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0276::0.0276) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0200::0.0200) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0628::0.0628) (0.0643::0.0643)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0879::0.0879) (0.0854::0.0854)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0284::0.0284) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0233::0.0233) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0703::0.0703) (0.0679::0.0679)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0581::0.0581) (0.0587::0.0587)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0673::0.0673) (0.0687::0.0687)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0198::0.0198) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0375::0.0375) (0.0381::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0228::0.0228) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0237::0.0237) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0423::0.0423) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0513::0.0513) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0505::0.0505) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0308::0.0308) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[22\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0390::0.0390) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0271::0.0271) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0744::0.0744) (0.0730::0.0730)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0801::0.0801) (0.0803::0.0803)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0424::0.0424) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0591::0.0591) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0410::0.0410) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0063::0.0063) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[1\]/S (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0422::0.0422) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/S0 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.1004::0.1004) (0.0969::0.0969)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0634::0.0634) (0.0653::0.0653)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0254::0.0254) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0529::0.0529) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0603::0.0603) (0.0616::0.0616)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0762::0.0762) (0.0747::0.0747)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0534::0.0534) (0.0548::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0316::0.0316) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0414::0.0414) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0594::0.0594) (0.0575::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0180::0.0180) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0160::0.0160) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND2/A_N (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0262::0.0262) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0174::0.0174) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0535::0.0535) (0.0548::0.0548)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0336::0.0336) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0215::0.0215) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0284::0.0284) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0318::0.0318) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0338::0.0338) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0523::0.0523) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0222::0.0222) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0382::0.0382) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0572::0.0572) (0.0554::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0552::0.0552) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0139::0.0139) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0436::0.0436) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0439::0.0439) (0.0438::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0256::0.0256) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0061::0.0061) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0726::0.0726) (0.0734::0.0734)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0304::0.0304) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0732::0.0732) (0.0720::0.0720)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0463::0.0463) (0.0475::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0343::0.0343) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.1090::0.1090) (0.1054::0.1054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0360::0.0360) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0453::0.0453) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0265::0.0265) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0421::0.0421) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0428::0.0428) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0462::0.0462) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0425::0.0425) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0242::0.0242) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0263::0.0263) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0139::0.0139) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0248::0.0248) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0165::0.0165) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0203::0.0203) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0313::0.0313) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0210::0.0210) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0421::0.0421) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0457::0.0457) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0160::0.0160) (0.0163::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0624::0.0624) (0.0618::0.0618)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0581::0.0581) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0135::0.0135) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0577::0.0577) (0.0590::0.0590)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0235::0.0235) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0449::0.0449) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0092::0.0092) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0153::0.0153) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0265::0.0265) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0469::0.0469) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0365::0.0365) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0271::0.0271) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0601::0.0601) (0.0578::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0592::0.0592) (0.0607::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0485::0.0485) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0651::0.0651) (0.0646::0.0646)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0359::0.0359) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0266::0.0266) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[14\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0031::0.0031) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0074::0.0074) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0312::0.0312) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0426::0.0426) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0224::0.0224) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0205::0.0205) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0298::0.0298) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0072::0.0072) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0386::0.0386) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0139::0.0139) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0342::0.0342) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0118::0.0118) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0328::0.0328) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0322::0.0322) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0479::0.0479) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0496::0.0496) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0432::0.0432) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0378::0.0378) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0263::0.0263) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0369::0.0369) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0941::0.0941) (0.0909::0.0909)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0310::0.0310) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0658::0.0658) (0.0648::0.0648)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0673::0.0673) (0.0679::0.0679)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0053::0.0053) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0193::0.0193) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0162::0.0162) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0424::0.0424) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0261::0.0261) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0309::0.0309) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0407::0.0407) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0255::0.0255) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0782::0.0782) (0.0799::0.0799)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0087::0.0087) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0352::0.0352) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0340::0.0340) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0356::0.0356) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/X Do0MUX\.M\[0\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0263::0.0263) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0412::0.0412) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0095::0.0095) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0523::0.0523) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0209::0.0209) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0334::0.0334) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0289::0.0289) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0296::0.0296) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0247::0.0247) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0241::0.0241) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0563::0.0563) (0.0571::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0505::0.0505) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0099::0.0099) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND3/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0245::0.0245) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0276::0.0276) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0599::0.0599) (0.0603::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0578::0.0578) (0.0562::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0514::0.0514) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0413::0.0413) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[6\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0866::0.0866) (0.0849::0.0849)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0393::0.0393) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0593::0.0593) (0.0602::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0130::0.0130) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0339::0.0339) (0.0344::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0380::0.0380) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0338::0.0338) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0024::0.0024) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0269::0.0269) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0446::0.0446) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0580::0.0580) (0.0594::0.0594)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0299::0.0299) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0336::0.0336) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0359::0.0359) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.1204::0.1203) (0.1156::0.1156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0164::0.0164) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0480::0.0480) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0209::0.0209)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0404::0.0404) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/S0 (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0299::0.0299) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0315::0.0315) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0470::0.0470) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0885::0.0885) (0.0852::0.0852)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0864::0.0864) (0.0844::0.0844)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0132::0.0132) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0169::0.0169) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0363::0.0363) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0524::0.0524) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0350::0.0350) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A2 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0613::0.0613) (0.0590::0.0590)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/C_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0520::0.0520) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0193::0.0193) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0273::0.0273) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0437::0.0437) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0193::0.0193) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0279::0.0279) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0260::0.0260) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0356::0.0356) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0513::0.0513) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.1017::0.1017) (0.0990::0.0990)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0557::0.0557) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0656::0.0656) (0.0673::0.0673)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0239::0.0239) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0594::0.0594) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0359::0.0359) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0052::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0349::0.0349) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0305::0.0305) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0221::0.0221) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/C_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0668::0.0668) (0.0680::0.0680)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0902::0.0902) (0.0882::0.0882)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0278::0.0278) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0552::0.0552) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0312::0.0312) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0383::0.0383) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0286::0.0286) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0683::0.0683) (0.0702::0.0702)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0523::0.0523) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0437::0.0437) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0610::0.0610) (0.0615::0.0615)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0590::0.0590) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0378::0.0378) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0262::0.0262) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0606::0.0606) (0.0608::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0191::0.0191) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0561::0.0561) (0.0553::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0338::0.0338) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0740::0.0740) (0.0722::0.0722)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0768::0.0768) (0.0755::0.0755)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0359::0.0359) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0239::0.0239) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0194::0.0194) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0130::0.0130) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0229::0.0229) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0502::0.0502) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0367::0.0367) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0385::0.0385) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0364::0.0364) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/X Do0MUX\.M\[0\]\.MUX\[1\]/A1 (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0088::0.0088) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0934::0.0934) (0.0906::0.0906)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0909::0.0909) (0.0886::0.0886)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0194::0.0194) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0259::0.0259) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0453::0.0453) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0380::0.0380) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0369::0.0369) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0369::0.0369) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0155::0.0155) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0240::0.0240) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0110::0.0110) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND3/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0251::0.0251) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0264::0.0264) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0491::0.0491) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0476::0.0476) (0.0459::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0586::0.0586) (0.0597::0.0597)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0634::0.0634) (0.0648::0.0648)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0391::0.0391) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0414::0.0414) (0.0424::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0495::0.0495) (0.0500::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0365::0.0365) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0411::0.0411) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0418::0.0418) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0243::0.0243) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0504::0.0504) (0.0514::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0647::0.0647) (0.0667::0.0667)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0746::0.0746) (0.0736::0.0736)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0096::0.0096) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0173::0.0173) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0649::0.0648) (0.0652::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0372::0.0372) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0505::0.0505) (0.0509::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/S1 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0161::0.0161) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0282::0.0282) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0382::0.0382) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0132::0.0132) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0248::0.0248) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0304::0.0304) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0340::0.0340) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0344::0.0344) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0241::0.0241) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0201::0.0201) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0302::0.0302) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0301::0.0301) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0444::0.0444) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0031::0.0031) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0477::0.0477) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0554::0.0554) (0.0567::0.0567)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0038::0.0038) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0279::0.0279) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0751::0.0751) (0.0740::0.0756)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.1097::0.1097) (0.1062::0.1062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0996::0.0996) (0.0966::0.0966)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0408::0.0408) (0.0419::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0677::0.0677) (0.0682::0.0682)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0297::0.0297) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0165::0.0165) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0395::0.0395) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0146::0.0146) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0068::0.0068) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0159::0.0159) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0415::0.0415) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0962::0.0962) (0.0946::0.0946)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0232::0.0232) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0331::0.0331) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0790::0.0790) (0.0800::0.0800)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0242::0.0242) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0296::0.0296) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0588::0.0588) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0493::0.0493) (0.0509::0.0509)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0262::0.0262) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0079::0.0079) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0338::0.0338) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0044::0.0044) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0298::0.0298) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0216::0.0216) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0401::0.0401) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0249::0.0249) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0154::0.0154) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0524::0.0524) (0.0506::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0547::0.0547) (0.0563::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0517::0.0517) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0271::0.0271) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0463::0.0463) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0429::0.0429) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0290::0.0290) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0391::0.0391) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0207::0.0207) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0224::0.0224) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0069::0.0069) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0707::0.0707) (0.0692::0.0692)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0549::0.0549) (0.0562::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0212::0.0212) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0099::0.0099) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0359::0.0359) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0334::0.0334) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0245::0.0245) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0279::0.0279) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0364::0.0364) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0492::0.0492) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0762::0.0762) (0.0779::0.0779)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0060::0.0060) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0183::0.0183)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[1\]/S (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/X Do0MUX\.M\[3\]\.MUX\[5\]/A0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0178::0.0178) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0497::0.0497) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0228::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0062::0.0062) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0727::0.0727) (0.0734::0.0734)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0585::0.0585) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0550::0.0550) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0579::0.0578) (0.0590::0.0590)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0580::0.0580) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0459::0.0459) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0665::0.0665) (0.0679::0.0679)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0393::0.0393) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0114::0.0114) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0156::0.0156) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0295::0.0295) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0248::0.0248) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0425::0.0425) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0305::0.0305) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0330::0.0330) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/S0 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0611::0.0611) (0.0633::0.0633)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0853::0.0853) (0.0838::0.0838)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0359::0.0359) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0572::0.0572) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0449::0.0449) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0254::0.0254) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0571::0.0571) (0.0553::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[31\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0261::0.0261) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0319::0.0319) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0116::0.0116) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0444::0.0444) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0245::0.0245) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0552::0.0552) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0261::0.0261) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0311::0.0311) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0439::0.0439) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0310::0.0310) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0327::0.0327) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0176::0.0176)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0273::0.0273) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0402::0.0402) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0270::0.0270) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0780::0.0780) (0.0767::0.0767)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0038::0.0038) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0257::0.0257) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0388::0.0388) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0087::0.0087) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0337::0.0337) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0278::0.0278) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0675::0.0675) (0.0663::0.0664)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0211::0.0211) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0128::0.0128) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/S0 (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0353::0.0353) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0604::0.0604) (0.0609::0.0609)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0262::0.0262) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0502::0.0502) (0.0514::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.1211::0.1210) (0.1164::0.1164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0431::0.0431) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0036::0.0036) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.1155::0.1155) (0.1109::0.1109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0516::0.0516) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0272::0.0272) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0383::0.0383) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0267::0.0267) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0032::0.0032) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0997::0.0997) (0.0960::0.0960)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0281::0.0281) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0225::0.0225) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0210::0.0210) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0334::0.0334) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0666::0.0666) (0.0685::0.0685)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0304::0.0304) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0999::0.0999) (0.0970::0.0970)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1050::0.1050) (0.1020::0.1021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0337::0.0337) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0533::0.0533) (0.0537::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0361::0.0361) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0252::0.0252) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0146::0.0146) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0256::0.0256) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0283::0.0283) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0167::0.0167) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0242::0.0242) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0228::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0381::0.0381) (0.0392::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0532::0.0532) (0.0536::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0191::0.0191) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0462::0.0462) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0226::0.0226) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0224::0.0224) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[29\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0347::0.0347) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0149::0.0149) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0299::0.0299) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0097::0.0097) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0798::0.0798) (0.0774::0.0774)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0736::0.0736) (0.0723::0.0723)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0162::0.0162) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0262::0.0262) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0138::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0233::0.0233) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0403::0.0403) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0327::0.0327) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0514::0.0514) (0.0496::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0347::0.0347) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0212::0.0212) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0505::0.0505) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0295::0.0295) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0136::0.0136) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/X Do0MUX\.M\[3\]\.MUX\[5\]/A1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0129::0.0129) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.1173::0.1173) (0.1120::0.1120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0927::0.0927) (0.0902::0.0902)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0579::0.0579) (0.0593::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0430::0.0430) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0409::0.0409) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0558::0.0558) (0.0568::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0584::0.0583) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0423::0.0423) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0270::0.0270) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0355::0.0355) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0140::0.0140) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0348::0.0348) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0303::0.0303) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0127::0.0127) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0117::0.0117) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/S1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0343::0.0343) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/S0 (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/A (0.0161::0.0161) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0721::0.0721) (0.0726::0.0726)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0494::0.0494) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0593::0.0593) (0.0604::0.0604)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0220::0.0220) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0349::0.0349) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0404::0.0404) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0205::0.0205) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0138::0.0138) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0641::0.0641) (0.0615::0.0615)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0659::0.0659) (0.0680::0.0680)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0633::0.0633) (0.0634::0.0633)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0418::0.0418) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0323::0.0323) (0.0330::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.1147::0.1147) (0.1106::0.1106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0242::0.0242) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0577::0.0577) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0048::0.0048) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0310::0.0310) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0294::0.0294) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0181::0.0181) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0380::0.0380) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0162::0.0162) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0079::0.0079) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0151::0.0151) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0158::0.0158) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0754::0.0754) (0.0726::0.0726)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/S1 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0621::0.0621) (0.0596::0.0596)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0326::0.0326) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0069::0.0069) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0336::0.0336) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0627::0.0627) (0.0621::0.0621)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0620::0.0620) (0.0624::0.0624)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0380::0.0380) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0866::0.0866) (0.0838::0.0838)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0206::0.0206) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0703::0.0703) (0.0707::0.0707)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0237::0.0237) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0510::0.0510) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0310::0.0310) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0253::0.0254) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0094::0.0094) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[26\]/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0734::0.0733) (0.0721::0.0721)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0230::0.0230) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0165::0.0165) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0271::0.0271) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0852::0.0852) (0.0846::0.0846)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0536::0.0536) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0220::0.0220) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0523::0.0523) (0.0542::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0385::0.0385) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0461::0.0461) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0504::0.0504) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0163::0.0163) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0132::0.0132) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0480::0.0480) (0.0462::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0621::0.0621) (0.0638::0.0638)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0241::0.0241) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0195::0.0195) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0493::0.0493) (0.0506::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0572::0.0572) (0.0576::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0250::0.0250) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0500::0.0500) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0333::0.0333) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0535::0.0535) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0494::0.0494) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0292::0.0292) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0824::0.0824) (0.0797::0.0797)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0634::0.0634) (0.0654::0.0654)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0370::0.0370) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0299::0.0299) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0400::0.0400) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0461::0.0461) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0391::0.0391) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0429::0.0429) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0305::0.0305) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0289::0.0289) (0.0294::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0115::0.0115) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0468::0.0468) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0690::0.0690) (0.0703::0.0703)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0202::0.0202) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0400::0.0400) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0421::0.0421) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[5\]/S (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0151::0.0151) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0424::0.0424) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0407::0.0407) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0394::0.0394) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0422::0.0422) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0258::0.0258) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0266::0.0266) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0309::0.0309) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0340::0.0340) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0426::0.0426) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0149::0.0149) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0501::0.0501) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0272::0.0272) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0144::0.0144) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0217::0.0217) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0441::0.0441) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0372::0.0372) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0540::0.0540) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0225::0.0225) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0511::0.0511) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0785::0.0785) (0.0767::0.0768)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/S1 (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0817::0.0817) (0.0804::0.0805)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0482::0.0482) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0108::0.0108) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0246::0.0246) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0096::0.0096) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0224::0.0224) (0.0233::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0403::0.0403) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0192::0.0192) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0105::0.0105) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0534::0.0534) (0.0519::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0185::0.0185) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0393::0.0393) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0611::0.0611) (0.0624::0.0624)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0827::0.0827) (0.0807::0.0807)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0403::0.0403) (0.0413::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0090::0.0090) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0251::0.0251) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0544::0.0544) (0.0529::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0105::0.0105) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0281::0.0281) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0528::0.0528) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0197::0.0197) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0551::0.0551) (0.0563::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.1061::0.1061) (0.1023::0.1023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0138::0.0138) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0085::0.0085) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0249::0.0249) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0733::0.0733) (0.0717::0.0717)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0153::0.0153) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0288::0.0288) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0584::0.0584) (0.0599::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0503::0.0503) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0047::0.0047) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0771::0.0771) (0.0758::0.0758)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0746::0.0746) (0.0735::0.0735)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0252::0.0252) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0463::0.0463) (0.0475::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0318::0.0318) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0395::0.0395) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0372::0.0372) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0425::0.0425) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0368::0.0368) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0539::0.0539) (0.0549::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0337::0.0337) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0550::0.0550) (0.0536::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0262::0.0262) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0081::0.0081) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0844::0.0844) (0.0822::0.0822)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0335::0.0335) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0391::0.0391) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0589::0.0589) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0382::0.0382) (0.0387::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0940::0.0939) (0.0916::0.0916)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1088::0.1088) (0.1054::0.1054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0444::0.0444) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0308::0.0308) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0359::0.0359) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0123::0.0123) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0377::0.0377) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0234::0.0234) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0578::0.0578) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0151::0.0150) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0389::0.0389) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0241::0.0241) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0380::0.0380) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0288::0.0288) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0258::0.0258) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0271::0.0271) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0349::0.0349) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0523::0.0523) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0297::0.0297) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0248::0.0248) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0443::0.0443) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0354::0.0354) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0256::0.0256) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0918::0.0918) (0.0889::0.0889)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0336::0.0336) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0058::0.0058) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0392::0.0392) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0415::0.0414) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0185::0.0185) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0266::0.0266) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0442::0.0442) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0721::0.0721) (0.0696::0.0696)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0422::0.0422) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0461::0.0461) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0703::0.0703) (0.0679::0.0679)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0503::0.0503) (0.0490::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0108::0.0108) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0581::0.0581) (0.0564::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0233::0.0233) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0554::0.0554) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0298::0.0298) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0200::0.0200) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0338::0.0338) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0669::0.0669) (0.0675::0.0675)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0382::0.0382) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0715::0.0715) (0.0716::0.0716)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0079::0.0079) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0297::0.0297) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0396::0.0396) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0053::0.0053) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0279::0.0279) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0308::0.0308) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0212::0.0212) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0368::0.0368) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0303::0.0303) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0427::0.0427) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0321::0.0321) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0419::0.0419) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0274::0.0274) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0240::0.0240) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0207::0.0207) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0480::0.0480) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0749::0.0749) (0.0737::0.0737)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0283::0.0283) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0508::0.0508) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.1353::0.1352) (0.1269::0.1269)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0205::0.0205) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0398::0.0398) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0675::0.0675) (0.0669::0.0669)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0388::0.0388) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0355::0.0355) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0256::0.0256) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0281::0.0281) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0253::0.0253) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0278::0.0278) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0071::0.0071) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0661::0.0661) (0.0651::0.0651)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0157::0.0157) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0131::0.0131) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/A_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0490::0.0490) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0318::0.0318) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0221::0.0221) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0444::0.0444) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0070::0.0070) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0394::0.0394) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0854::0.0854) (0.0864::0.0864)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0359::0.0359) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.1154::0.1154) (0.1114::0.1114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0300::0.0300) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0631::0.0631) (0.0647::0.0647)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0448::0.0448) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0315::0.0315) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0265::0.0265) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0221::0.0221) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0265::0.0265) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0825::0.0825) (0.0804::0.0804)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0293::0.0293) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0463::0.0463) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0334::0.0334) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0111::0.0111) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/A_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0831::0.0831) (0.0826::0.0826)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0763::0.0763) (0.0763::0.0763)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0185::0.0185) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0328::0.0328) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0846::0.0846) (0.0834::0.0834)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0498::0.0498) (0.0503::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0573::0.0573) (0.0567::0.0567)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0073::0.0073) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0452::0.0452) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0254::0.0254) (0.0260::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0249::0.0249) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0192::0.0192) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0433::0.0433) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0116::0.0116) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0181::0.0181) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0695::0.0695) (0.0687::0.0687)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0416::0.0416) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0372::0.0372) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0502::0.0502) (0.0505::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0249::0.0249) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0617::0.0617) (0.0627::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0187::0.0187) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0521::0.0521) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0458::0.0458) (0.0467::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0261::0.0261) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0372::0.0372) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0358::0.0358) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0578::0.0578) (0.0586::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0753::0.0753) (0.0734::0.0734)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0355::0.0355) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0337::0.0337) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0090::0.0090) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0241::0.0241) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0246::0.0246) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0371::0.0371) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0224::0.0224) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0300::0.0300) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0457::0.0457) (0.0464::0.0464)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0229::0.0229) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0617::0.0617) (0.0609::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0399::0.0399) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0373::0.0373) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0467::0.0467) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0257::0.0257) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0035::0.0035) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0551::0.0551) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0448::0.0448) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0298::0.0298) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0297::0.0297) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0113::0.0113) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0316::0.0316) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0263::0.0263) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0218::0.0218) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0553::0.0553) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0578::0.0578) (0.0593::0.0593)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0429::0.0429) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0382::0.0382) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0304::0.0304) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0233::0.0233) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0416::0.0416) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0222::0.0222) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0425::0.0425) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0035::0.0035) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0145::0.0145) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0234::0.0234) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0355::0.0355) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0772::0.0772) (0.0756::0.0756)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0720::0.0720) (0.0725::0.0725)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0105::0.0105) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0678::0.0678) (0.0693::0.0693)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0351::0.0351) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[29\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0404::0.0404) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0248::0.0248) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0241::0.0241) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0671::0.0671) (0.0655::0.0655)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0144::0.0144) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0172::0.0172) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0336::0.0336) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0575::0.0575) (0.0587::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0513::0.0513) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0767::0.0767) (0.0752::0.0752)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0459::0.0459) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0063::0.0063) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0310::0.0310) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0343::0.0343) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0315::0.0315) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0681::0.0681) (0.0687::0.0687)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0502::0.0502) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0048::0.0048) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0593::0.0593) (0.0576::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0253::0.0253) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0168::0.0168) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0199::0.0199) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0535::0.0535) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0287::0.0287) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0369::0.0369) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0539::0.0539) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0107::0.0107) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0735::0.0735) (0.0725::0.0725)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0633::0.0633) (0.0633::0.0633)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0507::0.0507) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0648::0.0648) (0.0652::0.0651)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0134::0.0134) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0387::0.0387) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0134::0.0134) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0456::0.0456) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0261::0.0261) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0234::0.0234) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/C_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0152::0.0152) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0453::0.0453) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0266::0.0266) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0761::0.0761) (0.0736::0.0736)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0029::0.0029) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0848::0.0848) (0.0840::0.0840)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0272::0.0272) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0928::0.0928) (0.0906::0.0906)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0861::0.0861) (0.0847::0.0847)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0327::0.0327) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0237::0.0237) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0543::0.0543) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0149::0.0149) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0442::0.0442) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0450::0.0450) (0.0467::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0362::0.0362) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0046::0.0046) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0575::0.0575) (0.0588::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0124::0.0124) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0563::0.0563) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0120::0.0120) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0614::0.0614) (0.0624::0.0624)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0608::0.0608) (0.0625::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0489::0.0489) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0332::0.0332) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0407::0.0407) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0649::0.0649) (0.0641::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0244::0.0244) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0117::0.0117) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0205::0.0205) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0624::0.0624) (0.0612::0.0612)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0142::0.0142) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0475::0.0475) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0313::0.0313) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0167::0.0167) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0470::0.0470) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0248::0.0248) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0361::0.0361) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0374::0.0374) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0155::0.0155) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0639::0.0639) (0.0615::0.0615)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0473::0.0473) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0176::0.0176) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0127::0.0127) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0362::0.0362) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0034::0.0034) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0277::0.0277) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0681::0.0681) (0.0703::0.0703)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0812::0.0812) (0.0797::0.0797)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0288::0.0288) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0427::0.0427) (0.0437::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0268::0.0268) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0299::0.0299) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0498::0.0498) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0165::0.0165) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0157::0.0157) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0114::0.0114) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0182::0.0182) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0235::0.0235) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0612::0.0612) (0.0615::0.0615)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0264::0.0264) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0206::0.0206) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0368::0.0368) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0256::0.0256) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0359::0.0359) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0640::0.0640) (0.0648::0.0648)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0384::0.0384) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0208::0.0208) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0528::0.0527) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0240::0.0240) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0231::0.0231) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0463::0.0463) (0.0459::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0285::0.0285) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0179::0.0179) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0388::0.0388) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0363::0.0363) (0.0368::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0412::0.0412) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0445::0.0445) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0712::0.0712) (0.0722::0.0722)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0083::0.0083) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0397::0.0397) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0193::0.0193) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0312::0.0312) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0334::0.0334) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0438::0.0438) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0231::0.0231) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0250::0.0250) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0262::0.0262) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0028::0.0028) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0241::0.0241) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0139::0.0139) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0248::0.0248) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0511::0.0511) (0.0525::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0257::0.0257) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0551::0.0551) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0679::0.0679) (0.0657::0.0657)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0552::0.0552) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0560::0.0560) (0.0573::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0392::0.0392) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0474::0.0474) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0492::0.0492) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0610::0.0610) (0.0624::0.0624)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0394::0.0394) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0592::0.0592) (0.0608::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0261::0.0261) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0428::0.0428) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0448::0.0448) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0427::0.0427) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0744::0.0744) (0.0734::0.0734)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0393::0.0393) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0301::0.0301) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0614::0.0614) (0.0630::0.0630)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0144::0.0144) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0057::0.0057) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0033::0.0033) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0170::0.0170) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0951::0.0951) (0.0907::0.0907)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0342::0.0342) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0246::0.0246) (0.0249::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0393::0.0393) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0653::0.0653) (0.0662::0.0662)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0331::0.0331) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0405::0.0405) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1239::0.1239) (0.1191::0.1191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0182::0.0182) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0298::0.0298) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0604::0.0604) (0.0581::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0323::0.0323) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0124::0.0124) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0319::0.0319) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0617::0.0617) (0.0622::0.0622)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0218::0.0218) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0477::0.0477) (0.0486::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0272::0.0272) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0290::0.0290) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0082::0.0082) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0434::0.0434) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0394::0.0394) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0313::0.0313) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0306::0.0306) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0274::0.0274) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0251::0.0251) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0614::0.0614) (0.0607::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0336::0.0336) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0264::0.0264) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0260::0.0260) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0244::0.0244) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0608::0.0608) (0.0609::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0293::0.0293) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0157::0.0157) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0278::0.0278) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0228::0.0228) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0262::0.0262) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0641::0.0641) (0.0620::0.0620)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0440::0.0440) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0262::0.0262) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0302::0.0302) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0198::0.0198) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0289::0.0289) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0241::0.0241) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0418::0.0418) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0817::0.0817) (0.0789::0.0789)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0427::0.0427) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0321::0.0321) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0381::0.0381) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0193::0.0193) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0316::0.0316) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[5\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0115::0.0115) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0305::0.0305) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0736::0.0736) (0.0723::0.0723)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0317::0.0317) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0151::0.0151) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0348::0.0348) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0104::0.0104) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0302::0.0302) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0474::0.0474) (0.0470::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0051::0.0051) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0099::0.0099) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0214::0.0214) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0418::0.0418) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0038::0.0038) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0436::0.0436) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0762::0.0762) (0.0749::0.0749)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0633::0.0633) (0.0633::0.0633)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0455::0.0455) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0124::0.0124) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0350::0.0350) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0601::0.0601) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0403::0.0403) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0056::0.0056) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0154::0.0154) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0094::0.0094) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[0\]/DIODE (0.0050::0.0050) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[4\]/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0413::0.0413) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0306::0.0306) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0057::0.0057) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0247::0.0247) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0272::0.0272) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0553::0.0553) (0.0564::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0587::0.0587) (0.0603::0.0603)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0282::0.0282) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0647::0.0647) (0.0652::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0322::0.0322) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0276::0.0276) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0317::0.0317) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0308::0.0308) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0276::0.0276) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0247::0.0247) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0531::0.0531) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0266::0.0266) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0117::0.0117) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0444::0.0444) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0470::0.0470) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0416::0.0416) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0753::0.0753) (0.0725::0.0725)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0740::0.0740) (0.0755::0.0755)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0440::0.0440) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0993::0.0993) (0.0969::0.0969)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0659::0.0659) (0.0655::0.0655)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0482::0.0482) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0160::0.0160) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0215::0.0215) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0018::0.0018) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0308::0.0308) (0.0316::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0500::0.0500) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0388::0.0388) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0133::0.0133) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0071::0.0071) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0197::0.0197) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0302::0.0302) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0259::0.0259) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0513::0.0513) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0193::0.0193) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0593::0.0593) (0.0597::0.0597)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0425::0.0425) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0465::0.0465) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0168::0.0168) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0393::0.0393) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0467::0.0467) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0783::0.0782) (0.0761::0.0761)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0305::0.0305) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0288::0.0288) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0286::0.0286) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0057::0.0057) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0286::0.0286) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0326::0.0326) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0420::0.0420) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0219::0.0219) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0122::0.0122) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0715::0.0715) (0.0727::0.0727)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0291::0.0291) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0334::0.0334) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0504::0.0504) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0667::0.0667) (0.0641::0.0641)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0217::0.0217) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0357::0.0357) (0.0368::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0275::0.0275) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0673::0.0673) (0.0697::0.0697)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0317::0.0316) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0785::0.0785) (0.0773::0.0773)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0976::0.0976) (0.0949::0.0949)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0305::0.0305) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0223::0.0223) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0221::0.0221) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0532::0.0532) (0.0544::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0104::0.0104) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[14\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0227::0.0227) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0272::0.0272) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0081::0.0081) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0593::0.0593) (0.0597::0.0597)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0294::0.0294) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0302::0.0302) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0486::0.0486) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0321::0.0321) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0285::0.0285) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0403::0.0403) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0450::0.0450) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0417::0.0417) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0275::0.0275) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0199::0.0199) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0366::0.0366) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0377::0.0377) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0194::0.0194) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0307::0.0307) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0304::0.0304) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0473::0.0473) (0.0480::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0631::0.0631) (0.0626::0.0636)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0477::0.0477) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0335::0.0335) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0276::0.0276) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0593::0.0593) (0.0611::0.0611)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0199::0.0199) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0046::0.0046) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0066::0.0066) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0505::0.0505) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0251::0.0251) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0561::0.0561) (0.0562::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0265::0.0265) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0374::0.0374) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0362::0.0362) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0124::0.0124) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0171::0.0171) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0859::0.0859) (0.0834::0.0834)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0039::0.0039) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0633::0.0633) (0.0640::0.0640)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0420::0.0420) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0214::0.0214) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0069::0.0069) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0269::0.0269) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0528::0.0528) (0.0539::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0823::0.0823) (0.0806::0.0806)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0575::0.0575) (0.0586::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0588::0.0588) (0.0593::0.0593)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0735::0.0735) (0.0724::0.0724)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0402::0.0402) (0.0413::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0375::0.0375) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0609::0.0609) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0044::0.0044) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[11\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0115::0.0115) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0240::0.0240) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0570::0.0570) (0.0564::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0257::0.0257) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0300::0.0300) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0409::0.0409) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0480::0.0480) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0561::0.0561) (0.0573::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0269::0.0269) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0438::0.0438) (0.0445::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0931::0.0931) (0.0910::0.0910)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0237::0.0237) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0229::0.0229) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0596::0.0596) (0.0601::0.0601)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0376::0.0376) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0483::0.0483) (0.0494::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0523::0.0523) (0.0534::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0384::0.0384) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0284::0.0284) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0338::0.0338) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0599::0.0599) (0.0605::0.0605)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/S0 (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0199::0.0199) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0248::0.0248) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0437::0.0437) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0421::0.0421) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0493::0.0493) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0299::0.0299) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0154::0.0154) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0586::0.0586) (0.0563::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0363::0.0363) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0270::0.0270) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0393::0.0393) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0331::0.0331) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0284::0.0284) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0448::0.0448) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0225::0.0225) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0588::0.0588) (0.0587::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0394::0.0394) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0472::0.0472) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0496::0.0496) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0351::0.0351) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0237::0.0237) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0098::0.0098) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0383::0.0383) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0754::0.0754) (0.0741::0.0741)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0073::0.0073) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0204::0.0204) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0415::0.0415) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0436::0.0436) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0297::0.0297) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0708::0.0708) (0.0681::0.0681)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0613::0.0613) (0.0590::0.0590)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0036::0.0036) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0296::0.0296) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/X Do0MUX\.M\[1\]\.MUX\[1\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0301::0.0301) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0338::0.0338) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0639::0.0639) (0.0648::0.0648)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0448::0.0448) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0258::0.0258) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0327::0.0327) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0239::0.0239) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0713::0.0713) (0.0686::0.0686)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0453::0.0453) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0277::0.0277) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0343::0.0343) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0134::0.0134) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0281::0.0281) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0357::0.0357) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0353::0.0353) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0499::0.0499) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0330::0.0330) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0300::0.0300) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0901::0.0901) (0.0875::0.0875)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0666::0.0666) (0.0663::0.0670)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0430::0.0430) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0384::0.0384) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0425::0.0425) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0332::0.0332) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[28\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0718::0.0718) (0.0691::0.0691)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0544::0.0544) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0257::0.0257) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0073::0.0073) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0277::0.0277) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0334::0.0334) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0158::0.0158) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0406::0.0406) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/S0 (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[12\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0653::0.0653) (0.0625::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0451::0.0451) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0049::0.0049) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0204::0.0204) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0633::0.0633) (0.0633::0.0633)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0481::0.0481) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0458::0.0458) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0568::0.0568) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0572::0.0572) (0.0550::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.1078::0.1078) (0.1040::0.1040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0713::0.0713) (0.0704::0.0704)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0167::0.0167) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0175::0.0175) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0269::0.0269) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0644::0.0644) (0.0663::0.0663)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0352::0.0352) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0249::0.0249) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/A_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0462::0.0462) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0433::0.0433) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0120::0.0120) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0335::0.0335) (0.0340::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0505::0.0505) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0382::0.0382) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0565::0.0565) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0738::0.0738) (0.0746::0.0746)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0309::0.0309) (0.0320::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0145::0.0145) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0506::0.0506) (0.0521::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0287::0.0287) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0124::0.0124) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0252::0.0252) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0616::0.0616) (0.0622::0.0622)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0315::0.0315) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0088::0.0088) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0124::0.0124) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0252::0.0252) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0421::0.0421) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0254::0.0254) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0608::0.0608) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0317::0.0317) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0441::0.0441) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0423::0.0423) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0551::0.0551) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0107::0.0107) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0196::0.0196) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0144::0.0144) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0216::0.0216) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0359::0.0359) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0531::0.0531) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0464::0.0464) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0284::0.0284) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0532::0.0532) (0.0514::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0185::0.0185) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0500::0.0500) (0.0505::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0324::0.0324) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0719::0.0719) (0.0707::0.0708)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0222::0.0222) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0550::0.0550) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0345::0.0345) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0354::0.0354) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0319::0.0319) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0193::0.0193) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0286::0.0286) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0272::0.0272) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0060::0.0060) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[21\]/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0938::0.0938) (0.0909::0.0909)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0101::0.0101) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0512::0.0512) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0750::0.0750) (0.0758::0.0758)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0455::0.0455) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0242::0.0242) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0257::0.0257) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0232::0.0232) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0163::0.0163) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0246::0.0246) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0360::0.0360) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[1\]/S (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0123::0.0123) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/S0 (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0370::0.0370) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0240::0.0240) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0357::0.0357) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0602::0.0602) (0.0585::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0286::0.0286) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0098::0.0098) (0.0099::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0097::0.0097) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0245::0.0245) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0510::0.0510) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0103::0.0103) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0055::0.0055) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0675::0.0675) (0.0682::0.0682)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0260::0.0260) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0549::0.0549) (0.0558::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0146::0.0146) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0238::0.0238) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0420::0.0420) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0377::0.0377) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[22\]/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0035::0.0035) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0506::0.0506) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[24\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0346::0.0346) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0210::0.0210) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0543::0.0543) (0.0524::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0462::0.0462) (0.0445::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0376::0.0376) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0551::0.0551) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0118::0.0118) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0153::0.0153) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0531::0.0531) (0.0545::0.0545)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0259::0.0259) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0114::0.0114) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/S1 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0106::0.0106) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0031::0.0031) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0563::0.0563) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0502::0.0502) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0630::0.0630) (0.0625::0.0636)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0421::0.0421) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0335::0.0335) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0842::0.0842) (0.0822::0.0822)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0033::0.0033) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0060::0.0060) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0839::0.0839) (0.0820::0.0820)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0325::0.0325) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0601::0.0601) (0.0584::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0602::0.0602) (0.0618::0.0618)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0202::0.0202) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0097::0.0097) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0234::0.0234) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0359::0.0359) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0480::0.0480) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0373::0.0373) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0022::0.0022) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0131::0.0131) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0329::0.0329) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0432::0.0432) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0765::0.0765) (0.0751::0.0752)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0186::0.0186) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0404::0.0404) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0031::0.0031) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0085::0.0085) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0384::0.0384) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0112::0.0112) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0288::0.0288) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0205::0.0205) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0095::0.0095) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0246::0.0246) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0728::0.0727) (0.0716::0.0716)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0072::0.0072) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0155::0.0155) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0513::0.0513) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0563::0.0563) (0.0571::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0460::0.0460) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0143::0.0143) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0354::0.0354) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0344::0.0344) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0285::0.0284) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0322::0.0322) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0222::0.0222) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0756::0.0756) (0.0736::0.0736)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0205::0.0205) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0401::0.0401) (0.0412::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0189::0.0189) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0227::0.0227) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0211::0.0211) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0266::0.0266) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0255::0.0255) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0240::0.0240) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0719::0.0719) (0.0729::0.0729)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0451::0.0451) (0.0460::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0146::0.0146) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0079::0.0079) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0104::0.0104) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0435::0.0435) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0563::0.0563) (0.0543::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0074::0.0074) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0258::0.0258) (0.0270::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0724::0.0724) (0.0733::0.0733)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0896::0.0896) (0.0875::0.0875)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0063::0.0063) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0356::0.0356) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0273::0.0273) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0254::0.0254) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0406::0.0406) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0499::0.0499) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0582::0.0582) (0.0597::0.0597)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0204::0.0204) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0232::0.0232) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0312::0.0312) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/S1 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0367::0.0367) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0182::0.0182) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0555::0.0555) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0178::0.0178) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0332::0.0332) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0203::0.0203) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0193::0.0193) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0410::0.0410) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0400::0.0400) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0288::0.0288) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0520::0.0520) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0458::0.0458) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0378::0.0378) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0852::0.0852) (0.0831::0.0831)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0277::0.0277) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0522::0.0522) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0396::0.0396) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0398::0.0398) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0594::0.0594) (0.0575::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0227::0.0227) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0112::0.0112) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0593::0.0593) (0.0609::0.0609)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0203::0.0203) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0594::0.0594) (0.0612::0.0612)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0151::0.0151) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0096::0.0096) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0332::0.0332) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/A_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[29\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0208::0.0208) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0362::0.0362) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0839::0.0839) (0.0821::0.0821)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0411::0.0411) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0165::0.0165) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0684::0.0684) (0.0678::0.0690)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.1353::0.1351) (0.1268::0.1268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0520::0.0520) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0586::0.0586) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[21\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0483::0.0483) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0313::0.0313) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0587::0.0587) (0.0600::0.0600)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0294::0.0294) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0202::0.0202) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0257::0.0257) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0078::0.0078) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0893::0.0893) (0.0867::0.0867)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0437::0.0437) (0.0436::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0021::0.0021) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0539::0.0539) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0403::0.0403) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0534::0.0534) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[26\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0702::0.0702) (0.0731::0.0731)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0423::0.0423) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0595::0.0595) (0.0609::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.1027::0.1027) (0.0996::0.0996)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0340::0.0340) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0532::0.0532) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0380::0.0380) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0290::0.0290) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0280::0.0280) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0269::0.0269) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0387::0.0387) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0048::0.0048) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0071::0.0071) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0093::0.0093) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0331::0.0331) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0217::0.0217) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0445::0.0445) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0287::0.0287) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0242::0.0242) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0246::0.0246) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0423::0.0423) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0099::0.0099) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/S1 (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0234::0.0234) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0332::0.0332) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0220::0.0220) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0886::0.0886) (0.0849::0.0849)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0392::0.0392) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0286::0.0286) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0157::0.0157) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0324::0.0324) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0359::0.0359) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0559::0.0559) (0.0563::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0415::0.0415) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0454::0.0454) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0173::0.0173) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0531::0.0531) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0455::0.0455) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0647::0.0647) (0.0626::0.0626)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0350::0.0350) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0426::0.0426) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0256::0.0256) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0216::0.0216) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0431::0.0431) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0509::0.0509) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0247::0.0247) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0434::0.0434) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0451::0.0451) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0409::0.0409) (0.0419::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0450::0.0450) (0.0459::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0323::0.0323) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0224::0.0224) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0521::0.0521) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0049::0.0049) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/X Do0MUX\.M\[1\]\.MUX\[1\]/A1 (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0449::0.0449) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0390::0.0390) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0491::0.0491) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0301::0.0301) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0142::0.0142) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0365::0.0365) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0281::0.0281) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0384::0.0384) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0371::0.0371) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0353::0.0353) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0222::0.0222) (0.0230::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0246::0.0246) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0355::0.0355) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0236::0.0236) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0302::0.0302) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0239::0.0239) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0360::0.0360) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0703::0.0703) (0.0709::0.0709)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0596::0.0596) (0.0601::0.0601)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0069::0.0069) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0542::0.0542) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0201::0.0201) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0289::0.0289) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0507::0.0507) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0593::0.0593) (0.0610::0.0610)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0421::0.0421) (0.0431::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0277::0.0277) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0507::0.0507) (0.0521::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0044::0.0044) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0486::0.0486) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0604::0.0604) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0476::0.0476) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0283::0.0283) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0193::0.0193) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0548::0.0548) (0.0561::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0502::0.0502) (0.0480::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0120::0.0120) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0157::0.0157) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0271::0.0271) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0128::0.0128) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0250::0.0250) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0289::0.0289) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/S0 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0391::0.0391) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0580::0.0580) (0.0594::0.0594)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0371::0.0371) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0219::0.0219) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0372::0.0372) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0329::0.0329) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0457::0.0457) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0349::0.0349) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0710::0.0710) (0.0716::0.0716)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0343::0.0343) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0270::0.0270) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0361::0.0361) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0526::0.0526) (0.0507::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0697::0.0697) (0.0702::0.0702)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0221::0.0221) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0308::0.0308) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0660::0.0660) (0.0635::0.0635)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0110::0.0110) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0303::0.0303) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0510::0.0510) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0186::0.0186) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0336::0.0336) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0940::0.0940) (0.0914::0.0914)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0867::0.0867) (0.0850::0.0850)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0543::0.0543) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0359::0.0359) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0369::0.0369) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0287::0.0287) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0198::0.0198) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0353::0.0353) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0251::0.0251) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0545::0.0545) (0.0557::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0063::0.0063) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0466::0.0466) (0.0478::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0283::0.0283) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0171::0.0171) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0435::0.0435) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0379::0.0379) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0268::0.0268) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0358::0.0358) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0346::0.0346) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0487::0.0486) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0130::0.0130) (0.0134::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0648::0.0648) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0711::0.0711) (0.0695::0.0695)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0301::0.0301) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0357::0.0357) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0127::0.0127) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0579::0.0579) (0.0591::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0314::0.0314) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0194::0.0194) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0406::0.0406) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0824::0.0824) (0.0838::0.0838)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0252::0.0252) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0180::0.0180) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0237::0.0237) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0343::0.0343) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0409::0.0409) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0295::0.0295) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0107::0.0107) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0102::0.0102) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0951::0.0950) (0.0921::0.0921)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0533::0.0533) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0933::0.0933) (0.0910::0.0910)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0857::0.0857) (0.0840::0.0840)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0349::0.0349) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0395::0.0395) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0454::0.0454) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0341::0.0341) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0349::0.0349) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0195::0.0195) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0159::0.0159) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0234::0.0234) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0400::0.0400) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0573::0.0573) (0.0582::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0421::0.0421) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0657::0.0657) (0.0669::0.0669)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0469::0.0469) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0309::0.0309) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0220::0.0220) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0313::0.0313) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0084::0.0084) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0311::0.0311) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0414::0.0414) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0107::0.0107) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0195::0.0195) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0340::0.0340) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0938::0.0938) (0.0965::0.0964)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0476::0.0476) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0448::0.0448) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0262::0.0262) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A1 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0276::0.0276) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0409::0.0409) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0538::0.0538) (0.0523::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0033::0.0033) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0491::0.0491) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0315::0.0315) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0213::0.0213) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0172::0.0172) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0892::0.0892) (0.0863::0.0863)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0093::0.0093) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0167::0.0167) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0355::0.0355) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[17\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0337::0.0337) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0605::0.0605) (0.0623::0.0623)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0223::0.0223) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0030::0.0030) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0606::0.0606) (0.0581::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0243::0.0243) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0595::0.0595) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0210::0.0210) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0200::0.0200) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0452::0.0452) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0690::0.0690) (0.0696::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0593::0.0593) (0.0611::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0179::0.0179) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0947::0.0947) (0.0921::0.0921)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0800::0.0800) (0.0784::0.0784)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0225::0.0225) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0113::0.0113) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0224::0.0224) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0423::0.0423) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0343::0.0343) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0313::0.0313) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0318::0.0318) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0778::0.0778) (0.0767::0.0767)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0298::0.0298) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0347::0.0347) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0257::0.0257) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0276::0.0276) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0561::0.0561) (0.0565::0.0565)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0331::0.0331) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0611::0.0611) (0.0594::0.0594)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0156::0.0156) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0217::0.0217) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0126::0.0126) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0277::0.0277) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0784::0.0784) (0.0768::0.0768)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0188::0.0188) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0330::0.0330) (0.0335::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0583::0.0583) (0.0597::0.0597)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0665::0.0665) (0.0679::0.0679)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0245::0.0245) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0206::0.0206) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0404::0.0404) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0033::0.0033) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/S1 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0333::0.0333) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0414::0.0414) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0454::0.0454) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0486::0.0486) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0117::0.0117) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0405::0.0405) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0520::0.0520) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0515::0.0515) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0684::0.0684) (0.0671::0.0671)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0360::0.0360) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0353::0.0353) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0342::0.0342) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0285::0.0285) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0360::0.0360) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0326::0.0326) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0490::0.0490) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0464::0.0464) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0601::0.0601) (0.0606::0.0606)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0332::0.0332) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0257::0.0257) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0516::0.0516) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0128::0.0128) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0271::0.0271) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0298::0.0298) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0166::0.0166) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0846::0.0846) (0.0829::0.0829)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0263::0.0263) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0324::0.0324) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0422::0.0422) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0602::0.0602) (0.0587::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0347::0.0347) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0458::0.0458) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0422::0.0422) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0240::0.0240) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0261::0.0261) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0379::0.0379) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0362::0.0362) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0337::0.0337) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0295::0.0295) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0329::0.0329) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[25\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0037::0.0037) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0290::0.0290) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0448::0.0448) (0.0459::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0167::0.0167) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0074::0.0074) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0291::0.0291) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0474::0.0474) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0556::0.0556) (0.0570::0.0570)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0029::0.0029) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0172::0.0172) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0591::0.0591) (0.0608::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0459::0.0459) (0.0470::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0722::0.0722) (0.0692::0.0692)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0366::0.0366) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0498::0.0498) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0386::0.0386) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0228::0.0228) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0065::0.0065) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0281::0.0281) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0159::0.0159) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0224::0.0224) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[26\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0261::0.0261) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0286::0.0286) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0260::0.0260) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0284::0.0284) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0666::0.0666) (0.0663::0.0670)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0508::0.0508) (0.0521::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0075::0.0075) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0192::0.0192) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0180::0.0180) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0265::0.0265) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0940::0.0940) (0.0909::0.0909)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0290::0.0290) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0314::0.0314) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0241::0.0241) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0231::0.0231) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0467::0.0467) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0567::0.0567) (0.0547::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0795::0.0795) (0.0814::0.0814)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0389::0.0389) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0700::0.0700) (0.0721::0.0720)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0449::0.0449) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0456::0.0456) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0538::0.0538) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0194::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0143::0.0143) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0163::0.0163) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0061::0.0061) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0348::0.0348) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0330::0.0330) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0271::0.0271) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0033::0.0033) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0211::0.0211) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[25\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0176::0.0176) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0455::0.0455) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0222::0.0222) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0242::0.0242) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0275::0.0275) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0715::0.0715) (0.0704::0.0704)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0099::0.0099) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0075::0.0075) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0369::0.0369) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/X Do0MUX\.M\[2\]\.MUX\[5\]/A0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0163::0.0163) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0257::0.0257) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0276::0.0276) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0502::0.0502) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0810::0.0810) (0.0824::0.0824)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0418::0.0418) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0060::0.0060) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0163::0.0163) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0347::0.0347) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0261::0.0261) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0053::0.0053) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0547::0.0547) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0305::0.0305) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.1019::0.1019) (0.0986::0.0986)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0106::0.0106) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0808::0.0808) (0.0795::0.0795)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0373::0.0373) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0552::0.0552) (0.0562::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0845::0.0845) (0.0822::0.0822)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0310::0.0310) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0278::0.0278) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0178::0.0178) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0307::0.0307) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0265::0.0265) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0203::0.0203) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0202::0.0202) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0300::0.0300) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0752::0.0752) (0.0768::0.0768)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0606::0.0606) (0.0585::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0422::0.0422) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0526::0.0526) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0214::0.0214) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0291::0.0291) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0038::0.0038) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0264::0.0264) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0681::0.0681) (0.0671::0.0671)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0264::0.0264) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0358::0.0358) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0624::0.0624) (0.0629::0.0629)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0689::0.0689) (0.0686::0.0705)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0062::0.0062) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0219::0.0219) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0220::0.0220) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0061::0.0061) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0560::0.0560) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0737::0.0737) (0.0712::0.0712)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0570::0.0570) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0400::0.0400) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0480::0.0480) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0140::0.0140) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0273::0.0273) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0462::0.0462) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0163::0.0163) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0032::0.0032) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0300::0.0300) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0229::0.0229) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0752::0.0752) (0.0724::0.0724)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0519::0.0519) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0285::0.0285) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0303::0.0303) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0320::0.0320) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0421::0.0421) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0182::0.0182) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/S0 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0930::0.0930) (0.0906::0.0906)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0202::0.0202) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0301::0.0301) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0463::0.0463) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0101::0.0101) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[25\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0561::0.0561) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0820::0.0820) (0.0794::0.0794)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0285::0.0285) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0288::0.0288) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0102::0.0102) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0477::0.0477) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0585::0.0585) (0.0586::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0389::0.0389) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0720::0.0720) (0.0711::0.0711)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0401::0.0401) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0541::0.0541) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0523::0.0523) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[7\]/DIODE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0220::0.0220) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0280::0.0280) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0195::0.0195) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0664::0.0664) (0.0682::0.0682)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0033::0.0033) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0246::0.0246) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0317::0.0317) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0114::0.0114) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0259::0.0259) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0318::0.0318) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0501::0.0501) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0397::0.0397) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/S0 (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0389::0.0389) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0130::0.0130) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0326::0.0326) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0333::0.0333) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0553::0.0553) (0.0567::0.0567)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0615::0.0615) (0.0591::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/X Do0MUX\.M\[2\]\.MUX\[5\]/A1 (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0459::0.0459) (0.0470::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0402::0.0402) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0262::0.0262) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0113::0.0113) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0083::0.0083) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0397::0.0397) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0364::0.0364) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0458::0.0458) (0.0462::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0439::0.0439) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0032::0.0032) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0351::0.0351) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0121::0.0121) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0075::0.0075) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0279::0.0279) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0221::0.0221) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0303::0.0303) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0520::0.0520) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0754::0.0754) (0.0740::0.0740)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0211::0.0211) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0056::0.0056) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0536::0.0536) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0570::0.0570) (0.0583::0.0583)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0202::0.0202) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0554::0.0554) (0.0565::0.0565)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0385::0.0384) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0083::0.0083) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0233::0.0233) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0336::0.0336) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0182::0.0182) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0207::0.0207) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0370::0.0370) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0540::0.0540) (0.0543::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0620::0.0620) (0.0631::0.0631)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0443::0.0443) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0529::0.0529) (0.0541::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0191::0.0191) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0022::0.0022) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0754::0.0754) (0.0722::0.0722)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0752::0.0752) (0.0701::0.0701)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0351::0.0351) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0116::0.0116) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0252::0.0252) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0037::0.0037) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0592::0.0592) (0.0605::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0205::0.0205) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0510::0.0510) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0167::0.0167) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/S0 (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0353::0.0353) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0258::0.0258) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0067::0.0067) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0140::0.0140) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0039::0.0039) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0497::0.0497) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0496::0.0496) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0644::0.0644) (0.0648::0.0648)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0355::0.0355) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0251::0.0251) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0313::0.0313) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0237::0.0237) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0292::0.0292) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0654::0.0654) (0.0662::0.0661)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0209::0.0209) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0360::0.0360) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0497::0.0497) (0.0478::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0413::0.0413) (0.0419::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0168::0.0168) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0339::0.0339) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0311::0.0311) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0419::0.0419) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0033::0.0033) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/S1 (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0896::0.0896) (0.0875::0.0875)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0304::0.0304) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0323::0.0323) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0308::0.0308) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0234::0.0234) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0779::0.0779) (0.0757::0.0757)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0398::0.0398) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0389::0.0389) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0304::0.0304) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0884::0.0884) (0.0875::0.0875)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0282::0.0282) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0287::0.0287) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0463::0.0463) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0401::0.0401) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0232::0.0232) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0235::0.0235) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0162::0.0162) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0353::0.0353) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0187::0.0187) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0090::0.0090) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0102::0.0102) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0294::0.0294) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0498::0.0498) (0.0513::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0124::0.0124) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0662::0.0662) (0.0640::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0354::0.0354) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0715::0.0715) (0.0717::0.0717)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/S1 (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0388::0.0388) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0271::0.0271) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0439::0.0439) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0837::0.0837) (0.0810::0.0811)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0529::0.0529) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0604::0.0604) (0.0608::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0414::0.0414) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0332::0.0332) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[5\]/S (0.0042::0.0042) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0249::0.0249) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0189::0.0189) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0188::0.0188) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0567::0.0567) (0.0547::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0024::0.0024) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0405::0.0405) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0343::0.0343) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0569::0.0569) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0879::0.0879) (0.0913::0.0913)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0389::0.0389) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0493::0.0493) (0.0499::0.0499)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0270::0.0270) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0736::0.0736) (0.0704::0.0704)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0410::0.0410) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0380::0.0380) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0572::0.0572) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0295::0.0295) (0.0302::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0386::0.0386) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0132::0.0132) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[22\]/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.1013::0.1012) (0.0977::0.0977)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0294::0.0294) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0355::0.0355) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0773::0.0773) (0.0780::0.0780)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0417::0.0417) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0381::0.0381) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0711::0.0711) (0.0699::0.0699)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0138::0.0138) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0405::0.0405) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0101::0.0101) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0156::0.0156) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0700::0.0700) (0.0713::0.0713)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0278::0.0278) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0250::0.0250) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0741::0.0741) (0.0757::0.0757)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0458::0.0458) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0240::0.0240) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0125::0.0125) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0449::0.0449) (0.0461::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0734::0.0734) (0.0719::0.0719)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0404::0.0404) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0522::0.0522) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0773::0.0773) (0.0760::0.0760)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0646::0.0646) (0.0646::0.0646)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0639::0.0639) (0.0652::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0176::0.0176) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0473::0.0473) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0510::0.0510) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/S1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0231::0.0231) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0241::0.0241) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0468::0.0468) (0.0446::0.0446)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0657::0.0657) (0.0641::0.0641)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0225::0.0225) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0351::0.0351) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0327::0.0327) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0471::0.0471) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0209::0.0209) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0218::0.0218) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0157::0.0157) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0351::0.0351) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0275::0.0275) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0251::0.0251) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0125::0.0125) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0247::0.0247) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0063::0.0063) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0547::0.0547) (0.0561::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0623::0.0623) (0.0629::0.0629)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0443::0.0443) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0244::0.0244) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0223::0.0223) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0448::0.0448) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0083::0.0083) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0135::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0358::0.0358) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0150::0.0150) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0391::0.0391) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0413::0.0413) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0489::0.0489) (0.0470::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0267::0.0267) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0217::0.0217) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0680::0.0680) (0.0658::0.0658)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0106::0.0106) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0617::0.0617) (0.0593::0.0593)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0399::0.0399) (0.0409::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0765::0.0765) (0.0741::0.0741)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0316::0.0316) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0204::0.0204) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0597::0.0597) (0.0576::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0238::0.0238) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0988::0.0988) (0.0957::0.0957)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0331::0.0331) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0247::0.0247) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0625::0.0625) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0193::0.0193) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0246::0.0246) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0469::0.0469) (0.0479::0.0479)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0534::0.0534) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0144::0.0144) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0452::0.0452) (0.0468::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0558::0.0558) (0.0570::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0329::0.0329) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0708::0.0708) (0.0692::0.0692)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[25\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0337::0.0337) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0165::0.0165) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0459::0.0459) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0397::0.0397) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0197::0.0197) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0235::0.0235) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0071::0.0071) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0240::0.0240) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0541::0.0541) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0578::0.0578) (0.0586::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0225::0.0225) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0351::0.0351) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0247::0.0247) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0312::0.0312) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0201::0.0201) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0288::0.0288) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0227::0.0227) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0235::0.0235) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0477::0.0477) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0658::0.0658) (0.0654::0.0654)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0086::0.0086) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0558::0.0558) (0.0539::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0635::0.0635) (0.0619::0.0619)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0276::0.0276) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0104::0.0104) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0153::0.0153) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0460::0.0460) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0226::0.0226) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0159::0.0159) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0206::0.0206) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0407::0.0407) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0519::0.0519) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0447::0.0447) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0368::0.0368) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0475::0.0475) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0523::0.0523) (0.0535::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0468::0.0468) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0401::0.0401) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0057::0.0057) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0240::0.0240) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0194::0.0194) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0765::0.0765) (0.0767::0.0767)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0422::0.0422) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0223::0.0223) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0596::0.0596) (0.0609::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0625::0.0625) (0.0637::0.0637)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0306::0.0306) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0390::0.0390) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0446::0.0446) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0489::0.0489) (0.0504::0.0504)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0102::0.0102) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0323::0.0323) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0325::0.0325) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0306::0.0306) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0105::0.0105) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0737::0.0737) (0.0727::0.0727)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0475::0.0475) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0313::0.0313) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0165::0.0165) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0644::0.0644) (0.0657::0.0657)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0035::0.0035) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0318::0.0318) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0229::0.0229) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0544::0.0544) (0.0524::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0287::0.0286) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0218::0.0218) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0377::0.0377)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0624::0.0624) (0.0638::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0044::0.0044) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0248::0.0248) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0313::0.0313) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0521::0.0521) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0277::0.0277) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0202::0.0202) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0145::0.0145) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0231::0.0231) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0570::0.0570) (0.0548::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0117::0.0117) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0493::0.0493) (0.0504::0.0504)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0337::0.0337) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0273::0.0273) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0134::0.0134) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0068::0.0068) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0545::0.0545) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0388::0.0388) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0252::0.0252) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0549::0.0549) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0592::0.0592) (0.0605::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0249::0.0249) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0131::0.0131) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0080::0.0080) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0203::0.0203) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0255::0.0255) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0168::0.0168) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0915::0.0915) (0.0889::0.0889)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0363::0.0363) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0318::0.0318) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0344::0.0344) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0114::0.0114) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0018::0.0018) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0243::0.0243) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0454::0.0454) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0245::0.0245) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0028::0.0028) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0249::0.0249) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0405::0.0405) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0506::0.0506) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0349::0.0349) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0087::0.0087) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0528::0.0528) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0751::0.0751) (0.0760::0.0760)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0284::0.0284) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0332::0.0332) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0201::0.0201) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0313::0.0313) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0443::0.0443) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0343::0.0343) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0275::0.0275) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0487::0.0487) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0315::0.0315) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0459::0.0459) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0141::0.0141) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0279::0.0279) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0507::0.0507) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0321::0.0321) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0174::0.0174) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0210::0.0210) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0462::0.0462) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0147::0.0147) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0821::0.0821) (0.0796::0.0796)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0178::0.0178) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0235::0.0235) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0513::0.0513) (0.0517::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0276::0.0276) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0478::0.0478) (0.0486::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0515::0.0515) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0680::0.0680) (0.0689::0.0689)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0399::0.0399) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0245::0.0245) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0930::0.0930) (0.0909::0.0909)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0613::0.0613) (0.0604::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0317::0.0317) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0332::0.0332) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0031::0.0031) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0282::0.0282) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0921::0.0921) (0.0894::0.0894)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0138::0.0138) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0398::0.0398) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0723::0.0723) (0.0744::0.0744)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0053::0.0053) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0159::0.0159) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0509::0.0509) (0.0516::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0104::0.0104) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0539::0.0539) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0453::0.0453) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0450::0.0450) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0474::0.0474) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0333::0.0333) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0204::0.0204) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0347::0.0347) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/C_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0296::0.0296) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0402::0.0402) (0.0413::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0279::0.0279) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0043::0.0043) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0379::0.0379) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0825::0.0825) (0.0814::0.0814)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/A (0.0189::0.0189) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0209::0.0209) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0256::0.0256) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0382::0.0382) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0288::0.0288) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0201::0.0201) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0278::0.0278) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0167::0.0167) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0375::0.0375) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[11\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0596::0.0596) (0.0615::0.0615)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0404::0.0404) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0503::0.0503) (0.0508::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0869::0.0869) (0.0846::0.0846)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0146::0.0146) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0218::0.0218) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0495::0.0495) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0317::0.0317) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0316::0.0316) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0288::0.0288) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0515::0.0515) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0583::0.0583) (0.0574::0.0574)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0548::0.0548) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0296::0.0296) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0282::0.0282) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0288::0.0288) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0136::0.0136) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0172::0.0172) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0297::0.0297) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0131::0.0131) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0153::0.0153) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0064::0.0064) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0249::0.0249) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0272::0.0272) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0660::0.0660) (0.0642::0.0642)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0598::0.0598) (0.0578::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0442::0.0442) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0114::0.0114) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0290::0.0290) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0029::0.0029) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0096::0.0096) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0061::0.0061) (0.0064::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0276::0.0276) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0772::0.0772) (0.0760::0.0760)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0339::0.0339) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0379::0.0379) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0256::0.0256) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0243::0.0243) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0105::0.0105) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0588::0.0588) (0.0563::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0187::0.0187) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0507::0.0507) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0239::0.0239) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0271::0.0271) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0564::0.0564) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0240::0.0240) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.1078::0.1078) (0.1042::0.1042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0183::0.0183) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0477::0.0477) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0089::0.0089) (0.0090::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0387::0.0387) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0489::0.0489) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0219::0.0219) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0068::0.0068) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0424::0.0424) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0459::0.0459) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0204::0.0204) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0240::0.0240) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0232::0.0232) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0430::0.0430) (0.0434::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0429::0.0429) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0433::0.0433) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0302::0.0302) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0096::0.0096) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0501::0.0501) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0711::0.0711) (0.0696::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0258::0.0258) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0499::0.0499) (0.0513::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0159::0.0159) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0080::0.0080) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0431::0.0431) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0557::0.0557) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0466::0.0466) (0.0475::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0316::0.0316) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0321::0.0321) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0548::0.0548) (0.0552::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0031::0.0031) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0124::0.0124) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0228::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0096::0.0096) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0099::0.0099) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0103::0.0103) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0099::0.0099) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0382::0.0382) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0310::0.0310) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0497::0.0497) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0542::0.0542) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0599::0.0599) (0.0592::0.0592)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0381::0.0381) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0621::0.0621) (0.0626::0.0626)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0390::0.0390) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0093::0.0093) (0.0108::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0410::0.0410) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0302::0.0302) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0666::0.0666) (0.0681::0.0680)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0561::0.0561) (0.0569::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0540::0.0540) (0.0550::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[8\]/DIODE (0.0029::0.0029) (0.0029::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0359::0.0359) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0548::0.0548) (0.0558::0.0558)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0531::0.0531) (0.0539::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0506::0.0506) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0406::0.0406) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0570::0.0570) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0239::0.0239) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0460::0.0460) (0.0471::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0234::0.0234) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0532::0.0532) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0223::0.0223) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0440::0.0440) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0315::0.0315) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0133::0.0133) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0184::0.0184) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0095::0.0095) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0341::0.0341) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0310::0.0311) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0379::0.0379) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0431::0.0431) (0.0436::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0315::0.0315) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0573::0.0573) (0.0587::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[26\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0156::0.0156) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0335::0.0335) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0537::0.0537)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0693::0.0693) (0.0663::0.0663)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0037::0.0037) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0378::0.0378) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0562::0.0562) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0186::0.0186) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0515::0.0515) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0128::0.0129) (0.0116::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0418::0.0418) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0522::0.0522) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0630::0.0630) (0.0620::0.0620)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0646::0.0646) (0.0646::0.0646)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0068::0.0068) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0458::0.0458) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0249::0.0249) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0396::0.0396) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0205::0.0205) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0225::0.0225) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0221::0.0221) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0265::0.0265) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0395::0.0395) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0389::0.0389) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0874::0.0874) (0.0865::0.0865)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0227::0.0227) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0741::0.0741) (0.0730::0.0730)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0238::0.0238) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0500::0.0500) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0336::0.0336) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0254::0.0254) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0635::0.0635) (0.0627::0.0627)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0409::0.0409) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0084::0.0084) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0364::0.0364) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0247::0.0247) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0291::0.0291) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[29\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0448::0.0448) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0308::0.0308) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0342::0.0342) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0149::0.0149) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0378::0.0378) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0287::0.0287) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0483::0.0483) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0308::0.0308) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0278::0.0278) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0322::0.0322) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0259::0.0259) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0194::0.0194) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0315::0.0315) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0352::0.0352) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0382::0.0382) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0085::0.0085) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.1471::0.1471) (0.1420::0.1420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0241::0.0241) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.1026::0.1026) (0.0995::0.0995)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0227::0.0227) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0532::0.0532) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0028::0.0028) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0821::0.0821) (0.0795::0.0795)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0233::0.0233) (0.0243::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0441::0.0441) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.1020::0.1020) (0.0984::0.0984)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0407::0.0407) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0235::0.0235) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0547::0.0547) (0.0558::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0211::0.0211) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0448::0.0448) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0536::0.0536) (0.0544::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0341::0.0341) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0496::0.0496) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0423::0.0423) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0347::0.0347) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0565::0.0565) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0165::0.0165) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0054::0.0054) (0.0069::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0265::0.0265) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0301::0.0301) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0344::0.0344) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0111::0.0111) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0429::0.0429) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0278::0.0278) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A0 (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A3 (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0073::0.0073) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0148::0.0148) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0278::0.0278) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0232::0.0232) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0535::0.0535) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0378::0.0378) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0483::0.0483) (0.0467::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0169::0.0169) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0194::0.0194) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0452::0.0452) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0639::0.0639) (0.0645::0.0645)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0589::0.0589) (0.0605::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0431::0.0431) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0439::0.0439) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0469::0.0469) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0480::0.0480) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0070::0.0070) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0726::0.0726) (0.0699::0.0699)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0121::0.0121) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0340::0.0340) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0481::0.0481) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0179::0.0179) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0042::0.0042) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0201::0.0201)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0344::0.0344) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0327::0.0327) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0404::0.0404) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0200::0.0200) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0441::0.0441) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0206::0.0206) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0150::0.0150) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0115::0.0115) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0343::0.0343) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0310::0.0310) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0161::0.0161) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0259::0.0259) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0210::0.0210) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0452::0.0452) (0.0465::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0138::0.0138) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0574::0.0574) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0449::0.0449) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0612::0.0612) (0.0591::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0510::0.0510) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0317::0.0317) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0544::0.0544) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0474::0.0474) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0531::0.0531) (0.0543::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0110::0.0110) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0371::0.0371) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0133::0.0133) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0737::0.0737) (0.0710::0.0710)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0356::0.0356) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0572::0.0572) (0.0552::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0657::0.0657) (0.0675::0.0675)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0247::0.0247) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0298::0.0298) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0274::0.0274) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0140::0.0140) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0397::0.0397) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0650::0.0650) (0.0637::0.0637)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0183::0.0183) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0356::0.0356) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0523::0.0523) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0385::0.0385) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0418::0.0418) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.1008::0.1008) (0.0979::0.0979)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1112::0.1112) (0.1076::0.1077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0846::0.0846) (0.0831::0.0831)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[11\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0240::0.0240) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0548::0.0548) (0.0564::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0356::0.0356) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0393::0.0393) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0401::0.0401) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0749::0.0749) (0.0730::0.0730)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0468::0.0468) (0.0479::0.0479)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0510::0.0510) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0410::0.0410) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0295::0.0295) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0287::0.0287) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0279::0.0279) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0309::0.0309) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0258::0.0258) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0104::0.0104) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0291::0.0291) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0404::0.0404) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0159::0.0159) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0470::0.0470) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0156::0.0156) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0412::0.0412) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0387::0.0387) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0242::0.0242) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0574::0.0574) (0.0587::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0210::0.0210) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0609::0.0609) (0.0602::0.0602)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0358::0.0358) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0338::0.0338) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0523::0.0523) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0737::0.0737) (0.0745::0.0745)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0064::0.0064) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0520::0.0520) (0.0500::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0596::0.0596) (0.0577::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/X Do0MUX\.M\[0\]\.MUX\[5\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0237::0.0237) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0105::0.0105) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0111::0.0111) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0359::0.0359) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0566::0.0566) (0.0579::0.0579)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0570::0.0570) (0.0582::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0318::0.0318) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0246::0.0246) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0364::0.0364) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0607::0.0607) (0.0588::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0217::0.0217) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0286::0.0286) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0195::0.0195) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0391::0.0391) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0529::0.0529) (0.0509::0.0509)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0489::0.0489) (0.0498::0.0498)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0194::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0299::0.0299) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0609::0.0609) (0.0610::0.0610)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0336::0.0336) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0191::0.0191) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/X Do0MUX\.M\[1\]\.MUX\[5\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0214::0.0214) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0194::0.0194) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0709::0.0709) (0.0682::0.0682)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/S0 (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0568::0.0568) (0.0574::0.0574)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0490::0.0490) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0362::0.0362) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0363::0.0363) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0212::0.0212) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0605::0.0605) (0.0607::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0304::0.0304) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0302::0.0302) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0520::0.0520) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0357::0.0357) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0190::0.0190) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0304::0.0304) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0223::0.0223) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0221::0.0221) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0529::0.0529) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0825::0.0825) (0.0808::0.0808)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0251::0.0251) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0379::0.0379) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0573::0.0573) (0.0567::0.0567)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0707::0.0707) (0.0716::0.0716)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0430::0.0430) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0133::0.0133) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0583::0.0583) (0.0561::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0047::0.0047) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0316::0.0316) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0545::0.0545) (0.0524::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0041::0.0041)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0208::0.0208) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0262::0.0262) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0541::0.0541) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0250::0.0250) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0365::0.0365) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0442::0.0442) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0111::0.0111) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0235::0.0235) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0212::0.0212) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0668::0.0668) (0.0652::0.0652)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0402::0.0402) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0183::0.0183) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0402::0.0402) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0542::0.0542) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0767::0.0767) (0.0750::0.0750)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0245::0.0245) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0140::0.0140) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0431::0.0431) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0581::0.0581) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0490::0.0490) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0570::0.0570) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0357::0.0357) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0586::0.0586) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0474::0.0474) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0512::0.0512) (0.0525::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0643::0.0643) (0.0632::0.0632)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0644::0.0644) (0.0657::0.0657)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0661::0.0661) (0.0639::0.0639)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0054::0.0054) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/A (0.0108::0.0108) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0227::0.0227) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0867::0.0867) (0.0846::0.0846)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0379::0.0379) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0340::0.0340) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0219::0.0219) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0359::0.0359) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0312::0.0312) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0263::0.0263) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0101::0.0101) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0429::0.0429) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0295::0.0295) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0724::0.0724) (0.0732::0.0732)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0137::0.0137) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0098::0.0098) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0216::0.0216) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0382::0.0382) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0587::0.0587) (0.0601::0.0601)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0756::0.0756) (0.0743::0.0743)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0176::0.0176) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0491::0.0491) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0191::0.0191) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0034::0.0034) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0088::0.0088)) (INTERCONNECT DEC0\.AND0/X BANK128\[0\]\.RAM128\.EN0BUF\.cell/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0280::0.0280) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0430::0.0430) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0269::0.0269) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[12\]/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0038::0.0038) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0360::0.0360) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0267::0.0267) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0477::0.0477) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0263::0.0263) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0294::0.0294) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0366::0.0366) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0244::0.0244) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0236::0.0236) (0.0240::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0563::0.0563) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0537::0.0537) (0.0541::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0395::0.0395) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0372::0.0372) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0764::0.0764) (0.0750::0.0751)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0494::0.0494) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/X Do0MUX\.M\[0\]\.MUX\[5\]/A1 (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0216::0.0216) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0237::0.0237) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/S0 (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0589::0.0589) (0.0573::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0042::0.0042) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.1157::0.1156) (0.1111::0.1111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0352::0.0352) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0365::0.0365) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0494::0.0494) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0501::0.0501) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0264::0.0264) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0474::0.0474) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0306::0.0306) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0587::0.0587) (0.0601::0.0601)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0337::0.0337) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0124::0.0124) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0310::0.0310) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0238::0.0238) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/X Do0MUX\.M\[1\]\.MUX\[5\]/A1 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0491::0.0491) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0317::0.0317) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/S1 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0260::0.0260) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0548::0.0548) (0.0558::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0329::0.0329) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0351::0.0351) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0206::0.0206) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0390::0.0390) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0204::0.0204) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0377::0.0377) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0159::0.0159) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0231::0.0231) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0386::0.0386) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0107::0.0107) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0345::0.0345) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0466::0.0466) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0842::0.0842) (0.0823::0.0823)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0240::0.0240) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0547::0.0547) (0.0550::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0912::0.0912) (0.0885::0.0885)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0797::0.0797) (0.0817::0.0816)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0081::0.0081) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0422::0.0422) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0328::0.0328) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0555::0.0555) (0.0535::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0662::0.0662) (0.0644::0.0644)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0034::0.0034) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2863::0.2863) (0.2760::0.2760)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0820)) (SETUP (negedge GATE) (posedge CLK) (0.0815::0.0819)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3701::0.3701) (0.3291::0.3291)) (IOPATH D Q (0.3633::0.3640) (0.2625::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3592::0.3595) (0.2629::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1719::0.1719) (0.2082::0.2082)) (IOPATH B X (0.1505::0.1505) (0.1933::0.1933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2285::0.2285) (0.2103::0.2103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2599::2.2599) (0.8229::0.8229)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2816::2.2816) (0.0178::0.0178) (0.8588::0.8588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4265::0.4265) (0.3617::0.3617)) (IOPATH D Q (0.4169::0.4176) (0.2907::0.2934)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3622::0.3623) (0.2638::0.2638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6126::2.6126) (0.9494::0.9495)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.6322::2.6322) (0.0182::0.0182) (0.9825::0.9825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1744::0.1744) (0.2103::0.2104)) (IOPATH B X (0.1484::0.1484) (0.1881::0.1881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2950::0.2950) (0.2806::0.2806)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3513::0.3519) (0.2519::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1804::0.1804) (0.2265::0.2267)) (IOPATH B X (0.1410::0.1410) (0.1780::0.1780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3735::0.3735) (0.3312::0.3312)) (IOPATH D Q (0.3724::0.3724) (0.2690::0.2716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3517::0.3523) (0.2527::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3498::0.3498) (0.2524::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3739::2.3739) (0.8472::0.8472)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.3918::2.3918) (0.0182::0.0182) (0.8784::0.8784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7902::1.7902) (0.6721::0.6721)) (IOPATH TE_B Z () () (0.1023::0.1023) (1.7942::1.7942) (0.0261::0.0261) (0.6987::0.6987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.2624::2.2624) (0.8265::0.8265)) (IOPATH TE_B Z () () (0.1002::0.1002) (2.2573::2.2576) (0.0272::0.0272) (0.8474::0.8476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9702::1.9702) (0.7301::0.7301)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9915::1.9915) (0.0172::0.0172) (0.7731::0.7731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3577::0.3577) (0.2595::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0469::2.0469) (0.7560::0.7560)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.0411::2.0414) (0.0269::0.0269) (0.7650::0.7652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0855::0.0855) (0.0679::0.0679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1987::0.1987) (0.1876::0.1876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2915::0.2915) (0.2788::0.2788)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0810::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0904::2.0904) (0.7633::0.7634)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.1160::2.1160) (0.0151::0.0151) (0.8074::0.8074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3525::0.3525) (0.2509::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2904::0.2904) (0.2782::0.2782)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3755::0.3756) (0.2741::0.2741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1486::0.1486) (0.1689::0.1689)) (IOPATH B X (0.1436::0.1436) (0.1818::0.1818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3581::0.3581) (0.2566::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3506::0.3506) (0.2515::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1146::2.1146) (0.7681::0.7682)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1302::2.1302) (0.0190::0.0190) (0.7992::0.7992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0793::0.0793) (0.0642::0.0642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9386::1.9386) (0.7206::0.7206)) (IOPATH TE_B Z () () (0.1006::0.1006) (1.9339::1.9339) (0.0269::0.0269) (0.7307::0.7308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3940::0.3940) (0.3436::0.3436)) (IOPATH D Q (0.3850::0.3850) (0.2731::0.2732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3216::0.3216)) (IOPATH D Q (0.3592::0.3627) (0.2635::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0048::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3545::0.3561) (0.2587::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2891::0.2891) (0.2775::0.2775)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3860::0.3861) (0.2872::0.2872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8593::1.8593) (0.7058::0.7059)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8850::1.8850) (0.0185::0.0185) (0.7464::0.7464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2427::0.2427) (0.2157::0.2157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3605::0.3605) (0.2674::0.2674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3520::0.3528) (0.2532::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3493::0.3493) (0.2520::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3561::0.3566) (0.2570::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9887::1.9887) (0.7446::0.7446)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0214::2.0214) (0.0169::0.0169) (0.7929::0.7929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3576::0.3576) (0.2549::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2537::0.2558) (0.2296::0.2341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3639::0.3639) (0.2677::0.2677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1053::0.1053) (0.0839::0.0839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9629::1.9629) (0.7364::0.7365)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9927::1.9927) (0.0184::0.0184) (0.7809::0.7809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3713::2.3713) (0.8728::0.8728)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.3966::2.3966) (0.0166::0.0166) (0.9117::0.9117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1871::0.1871) (0.2341::0.2342)) (IOPATH B X (0.1458::0.1458) (0.1817::0.1817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2978::0.2978) (0.2821::0.2821)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0795)) (SETUP (negedge GATE) (posedge CLK) (0.0800::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3703::2.3703) (0.8721::0.8722)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.3915::2.3915) (0.0179::0.0179) (0.9068::0.9068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3604::0.3620) (0.2672::0.2722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1943)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0060)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0049::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6832::1.6832) (0.6446::0.6446)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7208::1.7208) (0.0168::0.0168) (0.6967::0.6967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3293::0.3294) (0.2334::0.2334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3586::0.3593) (0.2601::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6637::1.6637) (0.6411::0.6411)) (IOPATH TE_B Z () () (0.1184::0.1184) (1.7078::1.7078) (0.0147::0.0147) (0.7019::0.7019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2966::0.2966) (0.2815::0.2815)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1203::2.1203) (0.7901::0.7901)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.1354::2.1354) (0.0178::0.0178) (0.8203::0.8203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6606::1.6607) (0.6361::0.6361)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6892::1.6892) (0.0185::0.0185) (0.6793::0.6793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3463::0.3463) (0.2482::0.2482)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7679::1.7679) (0.6751::0.6751)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8059::1.8059) (0.0172::0.0172) (0.7275::0.7275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3558::0.3566) (0.2593::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3514::0.3514) (0.2557::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6892::1.6892) (0.6372::0.6372)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7191::1.7191) (0.0168::0.0168) (0.6813::0.6813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3545::0.3556) (0.2583::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2968::0.2968) (0.2815::0.2815)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9483::1.9483) (0.7159::0.7159)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9806::1.9806) (0.0176::0.0176) (0.7628::0.7628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2556::0.2556) (0.2158::0.2158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2840::0.2840) (0.2749::0.2749)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3571::0.3587) (0.2604::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5608::2.5608) (0.9322::0.9323)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.5821::2.5821) (0.0182::0.0182) (0.9663::0.9663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2374::0.2374) (0.2113::0.2113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0936::0.0936) (0.0735::0.0735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1891::0.1891) (0.2321::0.2322)) (IOPATH B X (0.1562::0.1562) (0.1942::0.1942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7175::1.7175) (0.6585::0.6586)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7581::1.7581) (0.0170::0.0170) (0.7146::0.7146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3508::0.3517) (0.2545::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3489::0.3489) (0.2504::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3556::0.3556) (0.2579::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3988::0.3989) (0.2967::0.2967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0213::2.0214) (0.7552::0.7552)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0519::2.0519) (0.0169::0.0169) (0.8011::0.8011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2538::0.2538) (0.2150::0.2165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3466::0.3466) (0.2474::0.2474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3985::2.3985) (0.8839::0.8840)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.4201::2.4201) (0.0176::0.0176) (0.9193::0.9193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.3217::2.3217) (0.8459::0.8459)) (IOPATH TE_B Z () () (0.1004::0.1004) (2.3023::2.3023) (0.0271::0.0271) (0.8445::0.8445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8294::1.8294) (0.6838::0.6839)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8598::1.8598) (0.0183::0.0183) (0.7288::0.7288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3515::0.3515) (0.2531::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3497::0.3497) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3292::0.3293) (0.2367::0.2367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6901::1.6901) (0.6486::0.6487)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7279::1.7279) (0.0165::0.0165) (0.7017::0.7017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0775::0.0775) (0.0629::0.0629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3585::0.3597) (0.2608::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8117::1.8117) (0.6857::0.6857)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8343::1.8343) (0.0173::0.0173) (0.7221::0.7221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9261::1.9262) (0.7091::0.7092)) (IOPATH TE_B Z () () (0.1181::0.1181) (1.9543::1.9543) (0.0150::0.0150) (0.7542::0.7542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7636::1.7636) (0.6636::0.6637)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.7996::1.7996) (0.0154::0.0154) (0.7225::0.7225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7833::1.7833) (0.6780::0.6780)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.8150::1.8150) (0.0161::0.0161) (0.7238::0.7238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4843::2.4843) (0.8845::0.8845)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5091::2.5091) (0.0171::0.0171) (0.9229::0.9229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2172::2.2172) (0.8205::0.8205)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.2357::2.2357) (0.0169::0.0169) (0.8552::0.8552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3811::0.3811) (0.3358::0.3358)) (IOPATH D Q (0.3721::0.3721) (0.2637::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3812::0.3813) (0.2825::0.2825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2069::0.2069) (0.1922::0.1922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3892::0.3892) (0.3408::0.3408)) (IOPATH D Q (0.3810::0.3810) (0.2697::0.2713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3478::0.3478) (0.2488::0.2488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0877::2.0877) (0.7604::0.7604)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1095::2.1095) (0.0175::0.0175) (0.7963::0.7963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3546::0.3546) (0.2591::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0020::2.0020) (0.7487::0.7488)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.0396::2.0396) (0.0160::0.0160) (0.8005::0.8005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2508::0.2508) (0.2289::0.2289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2915::0.2915) (0.2788::0.2788)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1747::2.1747) (0.7855::0.7855)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1904::2.1904) (0.0191::0.0191) (0.8143::0.8143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3538::0.3549) (0.2566::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0178::2.0178) (0.7447::0.7448)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0397::2.0397) (0.0163::0.0163) (0.7818::0.7818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1333::2.1333) (0.7751::0.7751)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1544::2.1544) (0.0176::0.0176) (0.8096::0.8096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0873::0.0873) (0.0685::0.0685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3938::0.3938) (0.3435::0.3435)) (IOPATH D Q (0.3857::0.3864) (0.2749::0.2776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3536::0.3541) (0.2543::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3789::0.3790) (0.2840::0.2840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3550::0.3557) (0.2604::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0516::2.0516) (0.7663::0.7663)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0840::2.0840) (0.0177::0.0177) (0.8135::0.8135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9949::1.9949) (0.7345::0.7345)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0216::2.0216) (0.0178::0.0178) (0.7772::0.7772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3534::0.3534) (0.2538::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3611::0.3660) (0.2672::0.2828)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1989)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0159)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5990::2.5990) (0.9209::0.9209)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.6214::2.6214) (0.0184::0.0184) (0.9562::0.9562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3592::0.3598) (0.2638::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3470::0.3470) (0.2483::0.2487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3675::0.3711) (0.2707::0.2813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0021::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0000::2.0000) (0.7389::0.7389)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0166::2.0166) (0.0187::0.0187) (0.7701::0.7701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7446::2.7446) (0.9823::0.9824)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.7643::2.7643) (0.0176::0.0176) (1.0173::1.0173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3496::0.3496) (0.2863::0.2883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1588::0.1588) (0.1810::0.1811)) (IOPATH B X (0.1431::0.1431) (0.1800::0.1800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0849::0.0849) (0.0676::0.0676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3571::0.3571) (0.2601::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3717::0.3717) (0.3301::0.3301)) (IOPATH D Q (0.3651::0.3661) (0.2640::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3498::0.3498) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2563::0.2563) (0.2395::0.2395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3665::0.3666) (0.2743::0.2743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4897::2.4897) (0.9120::0.9121)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5077::2.5077) (0.0181::0.0181) (0.9431::0.9431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3276::2.3276) (0.8578::0.8579)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.3573::2.3573) (0.0171::0.0171) (0.9038::0.9038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3629::0.3659) (0.2650::0.2738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3488::0.3488) (0.2503::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0814::0.0814) (0.0656::0.0656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2970::0.2970) (0.2010::0.2010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3530::0.3537) (0.2560::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6359::1.6360) (0.6321::0.6322)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6738::1.6738) (0.0175::0.0175) (0.6861::0.6861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1883::0.1883) (0.2400::0.2401)) (IOPATH B X (0.1500::0.1500) (0.1896::0.1896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3698::0.3698) (0.3290::0.3290)) (IOPATH D Q (0.3638::0.3638) (0.2611::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2929::0.2929) (0.2795::0.2795)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0916::0.0916) (0.0721::0.0721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0740::0.0740) (0.0604::0.0604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8602::1.8602) (0.7039::0.7039)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8881::1.8881) (0.0183::0.0183) (0.7473::0.7473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3655::0.3690) (0.2681::0.2783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2821::0.2821) (0.2460::0.2460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1887::0.1887) (0.2352::0.2353)) (IOPATH B X (0.1484::0.1484) (0.1841::0.1841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0917::0.0917) (0.0725::0.0725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3541::0.3541) (0.2541::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8694::1.8694) (0.7059::0.7059)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.9000::1.9000) (0.0162::0.0162) (0.7510::0.7510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3230::0.3230) (0.2357::0.2357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3702::0.3702) (0.3292::0.3292)) (IOPATH D Q (0.3715::0.3753) (0.2724::0.2834)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3048::0.3048) (0.2858::0.2858)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2891::2.2891) (0.8325::0.8325)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.3204::2.3204) (0.0174::0.0174) (0.8774::0.8774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0996::0.0996) (0.0792::0.0792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3522::0.3522) (0.2528::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1802::0.1802) (0.2180::0.2180)) (IOPATH B X (0.1440::0.1440) (0.1793::0.1793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3551::0.3551) (0.2544::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2925::0.2925) (0.2793::0.2793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2886::0.2886) (0.2772::0.2772)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0815::0.0818)) (SETUP (negedge GATE) (posedge CLK) (0.0817::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1854::0.1854) (0.2358::0.2358)) (IOPATH B X (0.1490::0.1490) (0.1893::0.1893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6914::1.6914) (0.6396::0.6397)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7217::1.7217) (0.0181::0.0181) (0.6863::0.6863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7272::1.7272) (0.6610::0.6610)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7593::1.7593) (0.0170::0.0170) (0.7085::0.7085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3581::0.3581) (0.2636::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2559::0.2571) (0.2310::0.2336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3592::0.3605) (0.2638::0.2680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0109::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9520::1.9520) (0.7336::0.7336)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9855::1.9855) (0.0171::0.0171) (0.7815::0.7815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3662::0.3663) (0.2689::0.2689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0685::0.0685) (0.0538::0.0538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3248::0.3248)) (IOPATH D Q (0.3607::0.3608) (0.2628::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0496::2.0496) (0.7513::0.7513)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0697::2.0697) (0.0175::0.0175) (0.7854::0.7854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3511::0.3511) (0.2531::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7070::2.7070) (0.9685::0.9686)) (IOPATH TE_B Z () () (0.1205::0.1205) (2.7438::2.7438) (0.0131::0.0131) (1.0229::1.0229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2874::0.2874) (0.2766::0.2766)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8877::1.8877) (0.7046::0.7046)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9134::1.9134) (0.0177::0.0177) (0.7539::0.7539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3149::0.3149) (0.2911::0.2911)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0812::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5332::2.5332) (0.9250::0.9251)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.5588::2.5588) (0.0168::0.0168) (0.9688::0.9688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3566::0.3566) (0.2562::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7199::2.7200) (0.9621::0.9622)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.7385::2.7385) (0.0176::0.0176) (0.9967::0.9967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9795::1.9795) (0.7447::0.7447)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0066::2.0066) (0.0170::0.0170) (0.7878::0.7878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5509::2.5509) (0.9332::0.9333)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.5696::2.5696) (0.0183::0.0183) (0.9657::0.9657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3581::0.3597) (0.2609::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2937::0.2937) (0.2799::0.2799)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0842::0.0842) (0.0682::0.0682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3568::0.3568) (0.2550::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1811::0.1811) (0.2280::0.2280)) (IOPATH B X (0.1475::0.1475) (0.1876::0.1876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0152::2.0152) (0.7444::0.7444)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0485::2.0485) (0.0179::0.0179) (0.7993::0.7993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0933::0.0933) (0.0728::0.0728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3619::0.3630) (0.2679::0.2715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1936)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3684::0.3684) (0.3282::0.3282)) (IOPATH D Q (0.3602::0.3605) (0.2592::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7073::1.7073) (0.6529::0.6529)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7443::1.7443) (0.0163::0.0163) (0.7055::0.7055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2893::2.2893) (0.8244::0.8244)) (IOPATH TE_B Z () () (0.1136::0.1136) (2.3088::2.3088) (0.0193::0.0193) (0.8569::0.8569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2231::0.2231) (0.2046::0.2046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3390::0.3391) (0.2784::0.2800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1835::0.1835) (0.2302::0.2302)) (IOPATH B X (0.1542::0.1542) (0.1959::0.1959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3807::0.3803) (0.2794::0.2794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9257::1.9257) (0.7245::0.7245)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9526::1.9526) (0.0157::0.0157) (0.7670::0.7670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1072::2.1072) (0.7604::0.7605)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.1219::2.1219) (0.0189::0.0189) (0.7891::0.7891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3468::0.3470) (0.2494::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1973::0.1973) (0.2496::0.2497)) (IOPATH B X (0.1559::0.1559) (0.1940::0.1940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8422::1.8422) (0.6882::0.6883)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8732::1.8732) (0.0173::0.0173) (0.7342::0.7342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9302::1.9302) (0.7118::0.7118)) (IOPATH TE_B Z () () (0.1132::0.1132) (1.9469::1.9469) (0.0196::0.0196) (0.7424::0.7424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2883::0.2883) (0.2771::0.2771)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0914::0.0914) (0.0710::0.0710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3505::0.3511) (0.2543::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3737::0.3737) (0.3314::0.3314)) (IOPATH D Q (0.3646::0.3646) (0.2605::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3261::0.3261)) (IOPATH D Q (0.3584::0.3584) (0.2568::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1604::0.1604) (0.1825::0.1825)) (IOPATH B X (0.1525::0.1525) (0.1928::0.1928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3687::0.3687) (0.3283::0.3283)) (IOPATH D Q (0.3634::0.3648) (0.2635::0.2679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.8214::0.8215) (0.5646::0.5646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3549::0.3559) (0.2559::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3603::0.3609) (0.2628::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1765::0.1765) (0.2156::0.2157)) (IOPATH B X (0.1495::0.1495) (0.1903::0.1903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3521::0.3521) (0.2537::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1181::2.1181) (0.7707::0.7708)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1434::2.1434) (0.0186::0.0186) (0.8099::0.8099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7150::1.7150) (0.6448::0.6448)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.7499::1.7499) (0.0155::0.0155) (0.6959::0.6959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1509::0.1509) (0.1674::0.1674)) (IOPATH B X (0.1601::0.1601) (0.2007::0.2007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3125::0.3125) (0.3031::0.3031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3725::2.3725) (0.8732::0.8732)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3919::2.3919) (0.0176::0.0176) (0.9056::0.9056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4038::0.4038) (0.3496::0.3496)) (IOPATH D Q (0.3966::0.3966) (0.2803::0.2818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0187::2.0187) (0.7453::0.7454)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0456::2.0456) (0.0177::0.0177) (0.7883::0.7883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3706::0.3706) (0.3295::0.3295)) (IOPATH D Q (0.3624::0.3637) (0.2606::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3489::0.3492) (0.2503::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5962::0.5962) (0.4497::0.4497)) (IOPATH D Q (0.5871::0.5871) (0.3775::0.3785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3533::0.3550) (0.2570::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3700::0.3700) (0.3291::0.3291)) (IOPATH D Q (0.3612::0.3620) (0.2594::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3665::0.3687) (0.2731::0.2800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1976)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0110)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3574::0.3574) (0.2602::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3602::0.3642) (0.2633::0.2747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7770::1.7771) (0.6748::0.6748)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7985::1.7985) (0.0184::0.0184) (0.7102::0.7102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0450::2.0450) (0.7491::0.7491)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0685::2.0685) (0.0186::0.0186) (0.7864::0.7864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2930::0.2930) (0.2796::0.2796)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6079::1.6079) (0.6201::0.6201)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.6419::1.6419) (0.0181::0.0181) (0.6689::0.6689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3489::0.3489) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3520::0.3529) (0.2556::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3626::0.3626) (0.2682::0.2682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3971::0.3971) (0.3456::0.3456)) (IOPATH D Q (0.3873::0.3873) (0.2739::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0823::0.0823) (0.0666::0.0666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2150::0.2150) (0.1881::0.1881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8951::1.8951) (0.7169::0.7169)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.9261::1.9261) (0.0164::0.0164) (0.7642::0.7642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6088::2.6088) (0.9374::0.9375)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.6367::2.6367) (0.0168::0.0168) (0.9821::0.9821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2190::0.2190) (0.4836::0.4836)) (IOPATH A1 X (0.2340::0.2340) (0.5001::0.5001)) (IOPATH A2 X (0.2265::0.2265) (0.4852::0.4852)) (IOPATH A3 X (0.2187::0.2187) (0.4722::0.4722)) (IOPATH (posedge S0) X (0.2680::0.2680) (0.5864::0.5864)) (IOPATH (negedge S0) X (0.3713::0.3713) (0.4862::0.4862)) (IOPATH (posedge S1) X (0.1832::0.1832) (0.3085::0.3085)) (IOPATH (negedge S1) X (0.2405::0.2405) (0.2561::0.2561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3498::0.3498) (0.2490::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3609::0.3618) (0.2635::0.2662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3542::0.3542) (0.2533::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3009::0.3008) (0.1987::0.1987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3596::0.3628) (0.2640::0.2735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0058::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3556::0.3608) (0.2598::0.2751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0026::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3958::2.3958) (0.8819::0.8820)) (IOPATH TE_B Z () () (0.1136::0.1136) (2.4154::2.4154) (0.0194::0.0194) (0.9143::0.9143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6876::1.6876) (0.6386::0.6386)) (IOPATH TE_B Z () () (0.1002::0.1002) (1.6878::1.6878) (0.0270::0.0270) (0.6604::0.6604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3613::0.3650) (0.2673::0.2784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1969)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3722::0.3722) (0.3304::0.3304)) (IOPATH D Q (0.3688::0.3688) (0.2679::0.2679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8060::1.8061) (0.6848::0.6848)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8289::1.8289) (0.0170::0.0170) (0.7234::0.7234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6531::1.6531) (0.6374::0.6375)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6810::1.6810) (0.0180::0.0180) (0.6812::0.6812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3583::0.3601) (0.2613::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2937::0.2937) (0.1933::0.1933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3639::0.3640) (0.2712::0.2712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3473::0.3473) (0.2472::0.2472)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9811::1.9811) (0.7261::0.7261)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0127::2.0127) (0.0172::0.0172) (0.7728::0.7728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2257::0.2257) (0.4905::0.4905)) (IOPATH A1 X (0.2360::0.2360) (0.5038::0.5038)) (IOPATH A2 X (0.2310::0.2310) (0.4904::0.4904)) (IOPATH A3 X (0.2276::0.2276) (0.4801::0.4801)) (IOPATH (posedge S0) X (0.2732::0.2732) (0.5921::0.5921)) (IOPATH (negedge S0) X (0.3763::0.3763) (0.4919::0.4919)) (IOPATH (posedge S1) X (0.1883::0.1883) (0.3141::0.3141)) (IOPATH (negedge S1) X (0.2456::0.2456) (0.2614::0.2614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3890::0.3890) (0.3406::0.3406)) (IOPATH D Q (0.3799::0.3799) (0.2688::0.2694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3575::0.3590) (0.2609::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3225::0.3225)) (IOPATH D Q (0.3529::0.3529) (0.2532::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0728::0.0728) (0.0588::0.0588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3744::0.3744) (0.3317::0.3317)) (IOPATH D Q (0.3676::0.3676) (0.2629::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0507::2.0508) (0.7660::0.7660)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0762::2.0762) (0.0184::0.0184) (0.8066::0.8066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3353::0.3354) (0.2756::0.2772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3503::0.3513) (0.2544::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9182::1.9182) (0.7124::0.7124)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9326::1.9326) (0.0188::0.0188) (0.7493::0.7493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1862::2.1862) (0.8096::0.8097)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2050::2.2050) (0.0175::0.0175) (0.8419::0.8419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3348::0.3349) (0.2420::0.2420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3585::0.3591) (0.2597::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7994::1.7994) (0.6850::0.6850)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8300::1.8300) (0.0178::0.0178) (0.7302::0.7302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2509::0.2509) (0.5185::0.5185)) (IOPATH A1 X (0.2615::0.2615) (0.5316::0.5316)) (IOPATH A2 X (0.2569::0.2569) (0.5181::0.5181)) (IOPATH A3 X (0.2483::0.2483) (0.5043::0.5043)) (IOPATH (posedge S0) X (0.2976::0.2976) (0.6189::0.6189)) (IOPATH (negedge S0) X (0.3996::0.3996) (0.5183::0.5183)) (IOPATH (posedge S1) X (0.2120::0.2120) (0.3399::0.3399)) (IOPATH (negedge S1) X (0.2694::0.2694) (0.2861::0.2861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1325::2.1325) (0.7737::0.7737)) (IOPATH TE_B Z () () (0.1132::0.1132) (2.1517::2.1517) (0.0197::0.0197) (0.8068::0.8068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0448::2.0448) (0.7630::0.7630)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0698::2.0698) (0.0191::0.0191) (0.8016::0.8016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3564::0.3570) (0.2561::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7626::1.7626) (0.6705::0.6705)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7867::1.7867) (0.0172::0.0172) (0.7085::0.7085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8179::1.8179) (0.6876::0.6876)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8384::1.8384) (0.0185::0.0185) (0.7223::0.7223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9996::1.9996) (0.7517::0.7517)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0283::2.0283) (0.0189::0.0189) (0.7947::0.7947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0789::0.0789) (0.0644::0.0644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3728::0.3728) (0.3308::0.3308)) (IOPATH D Q (0.3635::0.3635) (0.2600::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3489::0.3489) (0.2514::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9581::1.9581) (0.7368::0.7369)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9901::1.9901) (0.0177::0.0177) (0.7842::0.7842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3585::0.3593) (0.2643::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0096::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3089::0.3089) (0.2879::0.2879)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9826::1.9826) (0.7357::0.7358)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9976::1.9976) (0.0171::0.0171) (0.7740::0.7740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5467::2.5467) (0.8998::0.8998)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.5640::2.5640) (0.0183::0.0183) (0.9306::0.9306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0179::2.0179) (0.7541::0.7541)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0523::2.0523) (0.0175::0.0175) (0.8030::0.8030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9529::1.9529) (0.7361::0.7361)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9813::1.9813) (0.0173::0.0173) (0.7813::0.7813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2962::0.2962) (0.2812::0.2812)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5166::2.5166) (0.8985::0.8985)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.5517::2.5517) (0.0146::0.0146) (0.9478::0.9478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2522::0.2522) (0.2677::0.2684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3614::0.3618) (0.2667::0.2681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0103::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3558::0.3558) (0.2628::0.2628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3554::0.3554) (0.2539::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2799::0.2799) (0.5473::0.5473)) (IOPATH A1 X (0.2911::0.2911) (0.5606::0.5606)) (IOPATH A2 X (0.2845::0.2845) (0.5454::0.5454)) (IOPATH A3 X (0.2755::0.2755) (0.5311::0.5311)) (IOPATH (posedge S0) X (0.3269::0.3269) (0.6473::0.6473)) (IOPATH (negedge S0) X (0.4280::0.4280) (0.5463::0.5463)) (IOPATH (posedge S1) X (0.2406::0.2406) (0.3675::0.3675)) (IOPATH (negedge S1) X (0.2981::0.2981) (0.3129::0.3129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4819::2.4819) (0.8803::0.8804)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.5073::2.5073) (0.0178::0.0178) (0.9195::0.9195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3008::2.3008) (0.8504::0.8505)) (IOPATH TE_B Z () () (0.1189::0.1189) (2.3255::2.3255) (0.0145::0.0145) (0.8992::0.8992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7106::1.7106) (0.6409::0.6409)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7438::1.7438) (0.0169::0.0169) (0.6899::0.6899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0989::0.0989) (0.0781::0.0781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2884::0.2884) (0.2771::0.2771)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0808::0.0818)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3533::0.3533) (0.2537::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3099::2.3099) (0.8380::0.8380)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.3325::2.3325) (0.0172::0.0172) (0.8736::0.8736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2251::0.2251) (0.2119::0.2123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3481::0.3490) (0.2505::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3202::0.3202)) (IOPATH D Q (0.3565::0.3576) (0.2615::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3580::0.3580) (0.2626::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6864::1.6864) (0.6446::0.6447)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7128::1.7128) (0.0176::0.0176) (0.6859::0.6859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8908::1.8908) (0.7012::0.7012)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9159::1.9159) (0.0187::0.0187) (0.7404::0.7404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3110::0.3110) (0.2082::0.2082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0969::0.0969) (0.0763::0.0763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9239::1.9239) (0.7097::0.7098)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9490::1.9490) (0.0179::0.0179) (0.7491::0.7491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2789::0.2789) (0.2721::0.2721)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3739::0.3739) (0.3314::0.3314)) (IOPATH D Q (0.3770::0.3823) (0.2765::0.2923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3342::0.3343) (0.2750::0.2766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0917::0.0917) (0.0716::0.0716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3240::0.3241) (0.2341::0.2341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3578::0.3580) (0.2202::0.2680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0911::2.0911) (0.7533::0.7533)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.1145::2.1145) (0.0166::0.0166) (0.7902::0.7902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0148::2.0148) (0.7555::0.7556)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0456::2.0456) (0.0183::0.0183) (0.8008::0.8008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1872::0.1872) (0.2359::0.2359)) (IOPATH B X (0.1469::0.1469) (0.1840::0.1840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4123::0.4123) (0.3541::0.3541)) (IOPATH D Q (0.4059::0.4059) (0.2856::0.2877)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2969::0.2969) (0.5637::0.5637)) (IOPATH A1 X (0.3113::0.3113) (0.5791::0.5791)) (IOPATH A2 X (0.3061::0.3061) (0.5646::0.5646)) (IOPATH A3 X (0.2999::0.2999) (0.5518::0.5518)) (IOPATH (posedge S0) X (0.3485::0.3485) (0.6666::0.6666)) (IOPATH (negedge S0) X (0.4491::0.4491) (0.5653::0.5653)) (IOPATH (posedge S1) X (0.2618::0.2618) (0.3861::0.3861)) (IOPATH (negedge S1) X (0.3193::0.3193) (0.3313::0.3313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6589::2.6589) (0.9452::0.9452)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.6823::2.6823) (0.0175::0.0175) (0.9831::0.9831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3538::0.3553) (0.2569::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3967::0.3967) (0.3453::0.3453)) (IOPATH D Q (0.3868::0.3868) (0.2739::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1129::2.1129) (0.7882::0.7883)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.1484::2.1484) (0.0157::0.0157) (0.8410::0.8410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3717::0.3717) (0.3301::0.3301)) (IOPATH D Q (0.3636::0.3636) (0.2596::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2765::0.2765) (0.2710::0.2710)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3213::0.3213)) (IOPATH D Q (0.3559::0.3559) (0.2600::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3344::0.3344) (0.3170::0.3170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3598::0.3599) (0.2693::0.2693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3537::0.3553) (0.2569::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3603::0.3638) (0.2641::0.2742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3560::0.3568) (0.2575::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3525::0.3525) (0.2566::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0194)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0044::2.0044) (0.7502::0.7503)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0312::2.0312) (0.0184::0.0184) (0.7919::0.7919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8766::1.8766) (0.7092::0.7093)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8913::1.8913) (0.0185::0.0185) (0.7387::0.7387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3860::0.3860) (0.3388::0.3388)) (IOPATH D Q (0.3792::0.3802) (0.2723::0.2754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2842::0.2842) (0.2749::0.2749)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0811::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3164::0.3164) (0.5813::0.5813)) (IOPATH A1 X (0.3295::0.3295) (0.5957::0.5957)) (IOPATH A2 X (0.3238::0.3238) (0.5808::0.5808)) (IOPATH A3 X (0.3161::0.3161) (0.5669::0.5669)) (IOPATH (posedge S0) X (0.3673::0.3673) (0.6835::0.6835)) (IOPATH (negedge S0) X (0.4675::0.4675) (0.5819::0.5819)) (IOPATH (posedge S1) X (0.2804::0.2804) (0.4025::0.4025)) (IOPATH (negedge S1) X (0.3380::0.3380) (0.3475::0.3475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3540::0.3540) (0.2525::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0866::0.0866) (0.0680::0.0680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3469::0.3469) (0.2477::0.2477)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0028::2.0029) (0.7508::0.7509)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0260::2.0260) (0.0165::0.0165) (0.7884::0.7884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3547::0.3547) (0.2569::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0225)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2637::0.2637) (0.2328::0.2328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3341::0.3341) (0.2415::0.2415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1867::0.1867) (0.2362::0.2362)) (IOPATH B X (0.1531::0.1531) (0.1942::0.1942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2872::0.2872) (0.2766::0.2766)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3497::0.3502) (0.2526::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4062::0.4062) (0.3509::0.3509)) (IOPATH D Q (0.3988::0.3988) (0.2813::0.2829)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3466::0.3466) (0.2472::0.2490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3520::0.3525) (0.2529::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5432::2.5432) (0.9171::0.9171)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.5610::2.5610) (0.0156::0.0156) (0.9609::0.9609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3087::0.3087) (0.5744::0.5744)) (IOPATH A1 X (0.3246::0.3246) (0.5907::0.5907)) (IOPATH A2 X (0.3156::0.3156) (0.5736::0.5736)) (IOPATH A3 X (0.3075::0.3075) (0.5596::0.5596)) (IOPATH (posedge S0) X (0.3598::0.3598) (0.6768::0.6768)) (IOPATH (negedge S0) X (0.4602::0.4602) (0.5754::0.5754)) (IOPATH (posedge S1) X (0.2730::0.2730) (0.3960::0.3960)) (IOPATH (negedge S1) X (0.3306::0.3306) (0.3411::0.3411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3492::0.3498) (0.2522::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3398::2.3398) (0.8616::0.8617)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.3627::2.3627) (0.0152::0.0152) (0.9094::0.9094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3812::0.3813) (0.2847::0.2847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3406::0.3407) (0.2420::0.2420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0100::2.0100) (0.7350::0.7350)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0442::2.0442) (0.0175::0.0175) (0.7839::0.7839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1264::2.1264) (0.7747::0.7748)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1566::2.1566) (0.0174::0.0174) (0.8207::0.8207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3791::0.3791) (0.3346::0.3346)) (IOPATH D Q (0.3861::0.3884) (0.2856::0.2924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1974)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0002::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4002::2.4002) (0.8824::0.8825)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.4240::2.4240) (0.0146::0.0146) (0.9308::0.9308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3591::0.3628) (0.2652::0.2760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1953)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0012::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6356::1.6356) (0.6317::0.6317)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6688::1.6688) (0.0167::0.0167) (0.6809::0.6809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5508::2.5508) (0.9321::0.9321)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.5720::2.5720) (0.0156::0.0156) (0.9797::0.9797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1787::0.1787) (0.2231::0.2232)) (IOPATH B X (0.1596::0.1596) (0.2068::0.2068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2983::0.2983) (0.2823::0.2823)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2406::2.2406) (0.8305::0.8305)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.2561::2.2561) (0.0174::0.0174) (0.8620::0.8620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8552::1.8552) (0.6925::0.6925)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.8927::1.8927) (0.0161::0.0161) (0.7518::0.7518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3168::0.3168) (0.2083::0.2083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3458::0.3458) (0.2461::0.2461)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1875::0.1875) (0.2381::0.2381)) (IOPATH B X (0.1438::0.1438) (0.1804::0.1804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6808::1.6808) (0.6435::0.6435)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7078::1.7078) (0.0176::0.0176) (0.6851::0.6851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8493::1.8493) (0.7019::0.7019)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.8616::1.8616) (0.0191::0.0191) (0.7292::0.7292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3342::0.3342) (0.5978::0.5978)) (IOPATH A1 X (0.3494::0.3494) (0.6137::0.6137)) (IOPATH A2 X (0.3486::0.3486) (0.6018::0.6018)) (IOPATH A3 X (0.3372::0.3372) (0.5852::0.5852)) (IOPATH (posedge S0) X (0.3874::0.3874) (0.7013::0.7013)) (IOPATH (negedge S0) X (0.4871::0.4871) (0.5996::0.5996)) (IOPATH (posedge S1) X (0.3000::0.3000) (0.4199::0.4199)) (IOPATH (negedge S1) X (0.3577::0.3577) (0.3646::0.3646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3560::0.3574) (0.2601::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6920::1.6921) (0.6500::0.6501)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7191::1.7191) (0.0185::0.0185) (0.6920::0.6920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3617::0.3652) (0.2658::0.2765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1931)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0037::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3517::0.3517) (0.2516::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8750::1.8750) (0.7103::0.7103)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8959::1.8959) (0.0182::0.0182) (0.7470::0.7470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3522::0.3535) (0.2570::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1410::2.1410) (0.7965::0.7965)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.1801::2.1801) (0.0161::0.0161) (0.8499::0.8499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7316::1.7316) (0.6488::0.6488)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7643::1.7643) (0.0181::0.0181) (0.6958::0.6958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2906::2.2906) (0.8469::0.8470)) (IOPATH TE_B Z () () (0.1220::0.1220) (2.3169::2.3169) (0.0116::0.0116) (0.9006::0.9006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2546::2.2546) (0.8231::0.8231)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2738::2.2738) (0.0179::0.0179) (0.8646::0.8646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7912::1.7912) (0.6811::0.6811)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8251::1.8251) (0.0168::0.0168) (0.7306::0.7306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1038::2.1038) (0.7859::0.7859)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.1395::2.1395) (0.0157::0.0157) (0.8387::0.8387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1871::0.1871) (0.2376::0.2376)) (IOPATH B X (0.1502::0.1502) (0.1897::0.1897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0775::0.0775) (0.0634::0.0634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9903::1.9904) (0.7454::0.7454)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0169::2.0169) (0.0185::0.0185) (0.7885::0.7885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3752::2.3752) (0.8763::0.8764)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.3824::2.3824) (0.0188::0.0188) (0.9020::0.9020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1802::0.1802) (0.2254::0.2254)) (IOPATH B X (0.1442::0.1442) (0.1823::0.1823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3611::0.3639) (0.2649::0.2733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0070::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3500::0.3509) (0.2543::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1835)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3231::2.3231) (0.8581::0.8582)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3458::2.3458) (0.0176::0.0176) (0.8949::0.8949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3532::0.3549) (0.2578::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9422::1.9422) (0.7306::0.7306)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9666::1.9666) (0.0184::0.0184) (0.7710::0.7710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8334::1.8334) (0.6961::0.6961)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8482::1.8482) (0.0185::0.0185) (0.7257::0.7257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0568::2.0568) (0.7695::0.7695)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0741::2.0741) (0.0189::0.0189) (0.8007::0.8007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3599::0.3599) (0.2939::0.2954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8009::1.8010) (0.6861::0.6861)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8183::1.8183) (0.0173::0.0173) (0.7187::0.7187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9071::1.9071) (0.7176::0.7177)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9323::1.9323) (0.0186::0.0186) (0.7572::0.7572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9228::1.9228) (0.7237::0.7238)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9538::1.9538) (0.0157::0.0157) (0.7692::0.7692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3557::0.3564) (0.2569::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9549::1.9549) (0.7332::0.7333)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.9844::1.9844) (0.0164::0.0164) (0.7777::0.7777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9193::1.9193) (0.7210::0.7210)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9514::1.9514) (0.0176::0.0176) (0.7672::0.7672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2831::0.2831) (0.2744::0.2744)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4231::0.4232) (0.3171::0.3171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0508::2.0508) (0.7660::0.7661)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0754::2.0754) (0.0165::0.0165) (0.8044::0.8044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5469::2.5469) (0.9303::0.9303)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.5689::2.5689) (0.0179::0.0179) (0.9649::0.9649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3557::0.3573) (0.2587::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3462::0.3463) (0.2484::0.2490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0306::2.0306) (0.7430::0.7431)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0544::2.0544) (0.0168::0.0168) (0.7816::0.7816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0958::0.0958) (0.0753::0.0753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1002::0.1002) (0.0787::0.0787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7097::1.7097) (0.6558::0.6559)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7413::1.7413) (0.0168::0.0168) (0.7026::0.7026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3501::0.3501) (0.2508::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3515::0.3515) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0790::0.0790) (0.0646::0.0646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3510::0.3510) (0.2534::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3111::2.3111) (0.8523::0.8523)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.3364::2.3364) (0.0174::0.0174) (0.8909::0.8909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3557::0.3557) (0.2547::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8375::1.8375) (0.6969::0.6970)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8561::1.8561) (0.0187::0.0187) (0.7295::0.7295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0836::2.0836) (0.7584::0.7584)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1120::2.1120) (0.0176::0.0176) (0.8021::0.8021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9010::1.9011) (0.7019::0.7019)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9220::1.9220) (0.0185::0.0185) (0.7395::0.7395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3497::0.3497) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6340::0.6340) (0.4690::0.4690)) (IOPATH D Q (0.6271::0.6271) (0.3996::0.4016)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3958::0.3958) (0.3448::0.3448)) (IOPATH D Q (0.3853::0.3853) (0.2725::0.2725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2672::0.2672) (0.2379::0.2379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7608::1.7608) (0.6726::0.6727)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7903::1.7903) (0.0172::0.0172) (0.7164::0.7164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3569::0.3577) (0.2573::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3246::0.3246)) (IOPATH D Q (0.3555::0.3555) (0.2545::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3613::0.3653) (0.2668::0.2788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1961)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0110)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0944::0.0944) (0.0736::0.0736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3245::0.3245) (0.2251::0.2251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3864::0.3864) (0.2846::0.2846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0978::0.0978) (0.0765::0.0765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3510::0.3523) (0.2550::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3607::0.3650) (0.2658::0.2789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0111)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3571::0.3578) (0.2561::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3573::0.3573) (0.2563::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2305::0.2305) (0.2190::0.2190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2962::0.2962) (0.2813::0.2813)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0791::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3908::0.3908) (0.3417::0.3417)) (IOPATH D Q (0.3816::0.3816) (0.2695::0.2711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3538::0.3539) (0.2588::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9494::1.9494) (0.7328::0.7328)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9704::1.9704) (0.0176::0.0176) (0.7678::0.7678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3473::0.3473) (0.2485::0.2487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0965::2.0965) (0.7829::0.7830)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.1277::2.1277) (0.0179::0.0179) (0.8282::0.8282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7747::1.7747) (0.6648::0.6650)) (IOPATH TE_B Z () () (0.1238::0.1238) (1.7981::1.7981) (0.0099::0.0099) (0.7187::0.7187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6070::1.6070) (0.6196::0.6197)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6406::1.6406) (0.0168::0.0168) (0.6676::0.6676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3529::0.3529) (0.2552::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3484::0.3484) (0.2489::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1890::0.1890) (0.2445::0.2445)) (IOPATH B X (0.1412::0.1412) (0.1786::0.1786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3556::0.3562) (0.2565::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7689::1.7689) (0.6750::0.6750)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8021::1.8021) (0.0172::0.0172) (0.7235::0.7235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3522::0.3529) (0.2557::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3490::2.3491) (0.8650::0.8650)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.3720::2.3720) (0.0175::0.0175) (0.9019::0.9019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2922::0.2922) (0.2792::0.2792)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1805::0.1805) (0.2234::0.2235)) (IOPATH B X (0.1458::0.1458) (0.1838::0.1838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3546::0.3546) (0.2594::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0175)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3493::0.3493) (0.2520::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3788::0.3788) (0.3344::0.3344)) (IOPATH D Q (0.3727::0.3732) (0.2687::0.2703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3902::0.3902) (0.3414::0.3414)) (IOPATH D Q (0.3828::0.3834) (0.2738::0.2758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7747::1.7747) (0.6763::0.6764)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7937::1.7937) (0.0173::0.0173) (0.7100::0.7100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2768::0.2768) (0.2710::0.2710)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0817::0.0819)) (SETUP (negedge GATE) (posedge CLK) (0.0818::0.0821)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3680::0.3680) (0.2669::0.2669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6886::1.6886) (0.6348::0.6348)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7177::1.7177) (0.0182::0.0182) (0.6784::0.6784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3841::0.3842) (0.2837::0.2837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7982::1.7982) (0.6681::0.6681)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8228::1.8228) (0.0184::0.0184) (0.7076::0.7076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1247::2.1247) (0.7914::0.7915)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1547::2.1547) (0.0164::0.0164) (0.8361::0.8361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9465::1.9465) (0.7322::0.7322)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9784::1.9784) (0.0176::0.0176) (0.7782::0.7782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3623::0.3655) (0.2668::0.2770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0034::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9347::1.9347) (0.7313::0.7313)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9499::1.9499) (0.0183::0.0183) (0.7685::0.7685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0865::0.0865) (0.0685::0.0685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5020::2.5020) (0.9167::0.9168)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.5210::2.5210) (0.0179::0.0179) (0.9496::0.9496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3617::2.3618) (0.8815::0.8818)) (IOPATH TE_B Z () () (0.1400::0.1400) (2.3873::2.3873) (-0.0100::-0.0100) (0.9209::0.9209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3983::2.3983) (0.8818::0.8818)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.4215::2.4215) (0.0163::0.0163) (0.9203::0.9203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3625::2.3627) (0.8999::0.9002)) (IOPATH TE_B Z () () (0.1443::0.1443) (2.4089::2.4089) (-0.0213::-0.0213) (0.9454::0.9454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3476::0.3476) (0.2490::0.2492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1878::0.1878) (0.2414::0.2414)) (IOPATH B X (0.1431::0.1431) (0.1814::0.1814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6282::1.6282) (0.6284::0.6284)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6597::1.6597) (0.0168::0.0168) (0.6751::0.6751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3542::0.3547) (0.2556::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3480::0.3489) (0.2508::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3735::0.3735) (0.3312::0.3312)) (IOPATH D Q (0.3657::0.3657) (0.2627::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2801::0.2801) (0.2729::0.2729)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0818)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6710::1.6710) (0.6399::0.6399)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7001::1.7001) (0.0186::0.0186) (0.6833::0.6833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6861::1.6861) (0.6445::0.6445)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7218::1.7218) (0.0168::0.0168) (0.6951::0.6951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3630::0.3632) (0.2656::0.2656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0739::0.0739) (0.0602::0.0602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3542::0.3542) (0.2585::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0185)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6444::1.6444) (0.6215::0.6215)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6759::1.6759) (0.0182::0.0182) (0.6679::0.6679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7827::1.7828) (0.6694::0.6694)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8122::1.8122) (0.0174::0.0174) (0.7207::0.7207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7726::1.7726) (0.6759::0.6759)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8012::1.8012) (0.0173::0.0173) (0.7193::0.7193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0199::2.0199) (0.7550::0.7550)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0463::2.0463) (0.0186::0.0186) (0.7952::0.7952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0693::2.0693) (0.7718::0.7718)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0986::2.0986) (0.0173::0.0173) (0.8159::0.8159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8397::1.8397) (0.6977::0.6977)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.8674::1.8674) (0.0165::0.0165) (0.7402::0.7402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8811::1.8811) (0.7023::0.7023)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9103::1.9103) (0.0169::0.0169) (0.7547::0.7547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2902::0.2902) (0.2781::0.2781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2998::0.2998) (0.2067::0.2067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0975::0.0975) (0.0764::0.0764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5044::2.5044) (0.9034::0.9034)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.5237::2.5237) (0.0189::0.0189) (0.9364::0.9364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3533::0.3541) (0.2543::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3535::0.3535) (0.2563::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2709::0.2709) (0.2469::0.2469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1752::0.1752) (0.2126::0.2127)) (IOPATH B X (0.1437::0.1437) (0.1815::0.1815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2980::0.2980) (0.2822::0.2822)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1048::2.1048) (0.7681::0.7681)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.1389::2.1389) (0.0152::0.0152) (0.8198::0.8198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6457::1.6458) (0.6325::0.6326)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.6739::1.6739) (0.0178::0.0178) (0.6762::0.6762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2482::0.2482) (0.2329::0.2329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0024::2.0024) (0.7407::0.7407)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0348::2.0348) (0.0178::0.0178) (0.7953::0.7953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0941::0.0941) (0.0743::0.0743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3581::0.3590) (0.2605::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6370::1.6370) (0.6305::0.6305)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.6638::1.6638) (0.0179::0.0179) (0.6723::0.6723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3660::0.3675) (0.2711::0.2763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1942)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7659::1.7659) (0.6731::0.6731)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7884::1.7884) (0.0166::0.0166) (0.7104::0.7104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3282::0.3282)) (IOPATH D Q (0.3607::0.3615) (0.2600::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0039::2.0039) (0.7301::0.7301)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0281::2.0281) (0.0171::0.0171) (0.7697::0.7697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3519::0.3538) (0.2568::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3867::0.3867) (0.3392::0.3392)) (IOPATH D Q (0.3797::0.3797) (0.2700::0.2719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2675::0.2675) (0.2361::0.2361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3262::0.3262)) (IOPATH D Q (0.3573::0.3582) (0.2574::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1638::0.1638) (0.1886::0.1887)) (IOPATH B X (0.1542::0.1542) (0.1981::0.1981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0761::0.0761) (0.0623::0.0623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3467::0.3472) (0.2498::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1626::0.1626) (0.1878::0.1878)) (IOPATH B X (0.1543::0.1543) (0.1989::0.1989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0528::2.0528) (0.7440::0.7440)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0739::2.0739) (0.0192::0.0192) (0.7785::0.7785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3585::0.3585) (0.2587::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0922::0.0922) (0.0718::0.0718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0942::0.0942) (0.0736::0.0736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3668::0.3668) (0.2728::0.2728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3578::0.3585) (0.2607::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3477::0.3477) (0.2505::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3527::0.3544) (0.2574::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0982::0.0982) (0.0777::0.0777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3959::0.3959) (0.3448::0.3448)) (IOPATH D Q (0.3866::0.3875) (0.2739::0.2772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0642::0.0642) (0.0503::0.0503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1308::2.1308) (0.7929::0.7929)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1483::2.1483) (0.0181::0.0181) (0.8240::0.8240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3484::0.3484) (0.2501::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3495::0.3495) (0.2501::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6399::2.6402) (0.9972::0.9976)) (IOPATH TE_B Z () () (0.1443::0.1443) (2.6773::2.6773) (-0.0212::-0.0212) (1.0325::1.0325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6926::1.6926) (0.6500::0.6501)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7223::1.7223) (0.0182::0.0182) (0.6953::0.6953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3477::0.3477) (0.2489::0.2489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0991::0.0991) (0.0780::0.0780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3692::0.3692) (0.3286::0.3286)) (IOPATH D Q (0.3620::0.3620) (0.2591::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2129::0.2129) (0.1998::0.1998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7265::1.7265) (0.6605::0.6606)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7557::1.7557) (0.0173::0.0173) (0.7044::0.7044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3508::0.3508) (0.2516::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3628::0.3631) (0.2661::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0998::0.0998) (0.0789::0.0789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9282::1.9282) (0.7097::0.7097)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.9607::1.9607) (0.0160::0.0160) (0.7573::0.7573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4902::2.4902) (0.9018::0.9019)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.4986::2.4986) (0.0146::0.0146) (0.9425::0.9425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0539::2.0539) (0.7504::0.7505)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0821::2.0821) (0.0167::0.0167) (0.7959::0.7959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3690::0.3690) (0.3285::0.3285)) (IOPATH D Q (0.3603::0.3603) (0.2582::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3261::0.3261)) (IOPATH D Q (0.3589::0.3589) (0.2582::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6930::1.6930) (0.6475::0.6476)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7225::1.7225) (0.0175::0.0175) (0.6923::0.6923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3516::0.3516) (0.2506::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3493::0.3505) (0.2535::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3277::0.3277)) (IOPATH D Q (0.3669::0.3696) (0.2688::0.2767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1901)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0083::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3609::0.3609) (0.2632::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1896)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1839::0.1839) (0.2354::0.2354)) (IOPATH B X (0.1471::0.1471) (0.1878::0.1878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8518::1.8518) (0.7024::0.7024)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8816::1.8816) (0.0179::0.0179) (0.7468::0.7468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3624::0.3624) (0.2658::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3545::0.3555) (0.2600::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9594::1.9595) (0.7386::0.7387)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9901::1.9901) (0.0171::0.0171) (0.7839::0.7839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9496::1.9496) (0.7348::0.7349)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9734::1.9734) (0.0181::0.0181) (0.7732::0.7732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3691::0.3691) (0.3285::0.3285)) (IOPATH D Q (0.3719::0.3755) (0.2736::0.2843)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0021::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3703::0.3703) (0.3293::0.3293)) (IOPATH D Q (0.3624::0.3633) (0.2609::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9937::1.9937) (0.7297::0.7297)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0248::2.0248) (0.0177::0.0177) (0.7753::0.7753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3275::0.3275)) (IOPATH D Q (0.3639::0.3639) (0.2649::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3483::0.3491) (0.2498::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0923::0.0923) (0.0716::0.0716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3510::0.3518) (0.2539::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2534::2.2534) (0.8131::0.8132)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.2724::2.2724) (0.0193::0.0193) (0.8461::0.8461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3916::2.3917) (0.8822::0.8822)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.4242::2.4242) (0.0166::0.0166) (0.9310::0.9310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3555::0.3555) (0.2590::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6688::1.6689) (0.6308::0.6309)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.6983::1.6983) (0.0179::0.0179) (0.6756::0.6756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7288::1.7288) (0.6619::0.6619)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7623::1.7623) (0.0160::0.0160) (0.7108::0.7108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2878::0.2878) (0.2768::0.2768)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7080::1.7080) (0.6541::0.6541)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7343::1.7343) (0.0176::0.0176) (0.6975::0.6975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0722::2.0722) (0.7561::0.7561)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1025::2.1025) (0.0183::0.0183) (0.8009::0.8009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3557::0.3557) (0.2550::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3529::0.3534) (0.2560::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9843::1.9843) (0.7450::0.7450)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0023::2.0023) (0.0180::0.0180) (0.7767::0.7767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3531::0.3531) (0.2544::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7666::1.7666) (0.6728::0.6728)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7944::1.7944) (0.0175::0.0175) (0.7158::0.7158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3087::0.3087) (0.2113::0.2113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9149::1.9149) (0.7040::0.7040)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9366::1.9366) (0.0177::0.0177) (0.7396::0.7396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3608::0.3608) (0.2615::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1859::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3521::0.3536) (0.2569::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1751::0.1751) (0.1719::0.1719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2445::0.2445) (0.2267::0.2267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3318::0.3318) (0.2254::0.2254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2815::0.2815) (0.2735::0.2735)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1001::2.1001) (0.7851::0.7851)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1377::2.1377) (0.0163::0.0163) (0.8373::0.8373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2845::0.2845) (0.2751::0.2751)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3604::0.3625) (0.2643::0.2708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1909)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0087::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0981::2.0981) (0.7828::0.7829)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1367::2.1367) (0.0169::0.0169) (0.8359::0.8359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3183::0.3183) (0.2927::0.2927)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3530::0.3530) (0.2512::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3390::2.3390) (0.8264::0.8265)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.3586::2.3586) (0.0192::0.0192) (0.8592::0.8592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3505::0.3505) (0.2529::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3672::0.3672) (0.3274::0.3274)) (IOPATH D Q (0.3590::0.3597) (0.2585::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3702::0.3702) (0.3292::0.3292)) (IOPATH D Q (0.3705::0.3742) (0.2711::0.2822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1922)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0835::0.0835) (0.0660::0.0660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8278::1.8279) (0.6909::0.6910)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8510::1.8510) (0.0182::0.0182) (0.7282::0.7282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9363::1.9364) (0.7100::0.7101)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.9540::1.9540) (0.0192::0.0192) (0.7415::0.7415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3239::0.3239)) (IOPATH D Q (0.3688::0.3702) (0.2740::0.2785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1961)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0077)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0032::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1803::2.1803) (0.7890::0.7890)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.2074::2.2074) (0.0181::0.0181) (0.8309::0.8309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2935::0.2935) (0.2798::0.2798)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3521::0.3521) (0.2559::0.2559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7589::1.7589) (0.6719::0.6719)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7939::1.7939) (0.0172::0.0172) (0.7225::0.7225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3810::0.3811) (0.2775::0.2775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3530::0.3531) (0.2575::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0698::0.0698) (0.0557::0.0557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6886::1.6886) (0.6389::0.6389)) (IOPATH TE_B Z () () (0.1002::0.1002) (1.6888::1.6888) (0.0270::0.0270) (0.6606::0.6606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3218::0.3218)) (IOPATH D Q (0.3542::0.3551) (0.2576::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0793::0.0793) (0.0642::0.0642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3485::0.3485) (0.2503::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.3909::2.3909) (0.8685::0.8685)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.3694::2.3694) (0.0270::0.0270) (0.8650::0.8583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0952::0.0952) (0.0743::0.0743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3577::0.3584) (0.2612::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2896::0.2896) (0.2778::0.2778)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8392::1.8392) (0.6956::0.6956)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.8571::1.8571) (0.0189::0.0189) (0.7277::0.7277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3912::0.3912) (0.3420::0.3420)) (IOPATH D Q (0.3830::0.3830) (0.2727::0.2727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0962::0.0962) (0.0758::0.0758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7555::1.7555) (0.6598::0.6599)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7931::1.7931) (0.0158::0.0158) (0.7189::0.7189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3708::0.3708) (0.3296::0.3296)) (IOPATH D Q (0.3630::0.3630) (0.2590::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7461::1.7461) (0.6706::0.6708)) (IOPATH TE_B Z () () (0.1245::0.1245) (1.7695::1.7695) (0.0092::0.0092) (0.7247::0.7247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3264::0.3264)) (IOPATH D Q (0.3574::0.3577) (0.2574::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3580::0.3591) (0.2607::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1049::0.1049) (0.0835::0.0835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6709::1.6709) (0.6399::0.6400)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7029::1.7029) (0.0179::0.0179) (0.6862::0.6862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6988::1.6988) (0.6514::0.6514)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7264::1.7264) (0.0176::0.0176) (0.6955::0.6955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3603::0.3634) (0.2654::0.2744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0048::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1846::0.1846) (0.2339::0.2339)) (IOPATH B X (0.1407::0.1407) (0.1770::0.1770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3620::0.3620) (0.2625::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1869::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0829::0.0829) (0.0664::0.0664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3172::0.3172) (0.2228::0.2228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1884::0.1884) (0.2298::0.2298)) (IOPATH B X (0.1499::0.1499) (0.1847::0.1847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8628::1.8628) (0.7064::0.7064)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.8924::1.8924) (0.0161::0.0161) (0.7540::0.7540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3510::0.3510) (0.2503::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3086::0.3086) (0.2878::0.2878)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0813::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0815::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3540::0.3540) (0.2528::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3521::0.3521) (0.2521::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3533::0.3533) (0.2546::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2433::0.2433) (0.2223::0.2223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3531::0.3531) (0.2529::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2179::0.2179) (0.1966::0.1966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3551::0.3551) (0.2544::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3546::0.3546) (0.2543::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0905::0.0905) (0.0705::0.0705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7291::1.7291) (0.6620::0.6621)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7613::1.7613) (0.0181::0.0181) (0.7087::0.7087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1802::0.1802) (0.2264::0.2265)) (IOPATH B X (0.1426::0.1426) (0.1807::0.1807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2469::2.2469) (0.8108::0.8108)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.2646::2.2646) (0.0192::0.0192) (0.8424::0.8424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3634::0.3635) (0.2669::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3402::2.3403) (0.8437::0.8437)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.3582::2.3582) (0.0191::0.0191) (0.8745::0.8745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0921::0.0921) (0.0721::0.0721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3534::0.3541) (0.2542::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6641::1.6641) (0.6406::0.6406)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6956::1.6956) (0.0176::0.0176) (0.6872::0.6872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3470::0.3470) (0.2481::0.2493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3671::0.3671) (0.3273::0.3273)) (IOPATH D Q (0.3621::0.3621) (0.2613::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2067::0.2067) (0.1844::0.1844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7687::1.7688) (0.6638::0.6638)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7946::1.7946) (0.0174::0.0174) (0.7037::0.7037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2987::0.2987) (0.2825::0.2825)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0214::2.0214) (0.7566::0.7566)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0510::2.0510) (0.0180::0.0180) (0.8002::0.8002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3599::0.3644) (0.2648::0.2782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1125::2.1125) (0.7680::0.7680)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1475::2.1475) (0.0174::0.0174) (0.8168::0.8168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3557::0.3568) (0.2580::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9696::1.9696) (0.7411::0.7412)) (IOPATH TE_B Z () () (0.1222::0.1222) (1.9971::1.9971) (0.0113::0.0113) (0.7974::0.7974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2192::0.2192) (0.1970::0.1970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9597::1.9597) (0.7361::0.7361)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9891::1.9891) (0.0174::0.0174) (0.7803::0.7803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3665::0.3665) (0.2662::0.2662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1898::0.1898) (0.2348::0.2348)) (IOPATH B X (0.1498::0.1498) (0.1851::0.1851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6894::1.6894) (0.6453::0.6453)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7285::1.7285) (0.0163::0.0163) (0.6994::0.6994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2833::0.2833) (0.2458::0.2458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6770::1.6771) (0.6438::0.6439)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7069::1.7069) (0.0176::0.0176) (0.6893::0.6893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2912::0.2912) (0.2786::0.2786)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0820::0.0821)) (SETUP (negedge GATE) (posedge CLK) (0.0819::0.0822)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3579::0.3579) (0.2614::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1892::0.1892) (0.2423::0.2424)) (IOPATH B X (0.1413::0.1413) (0.1773::0.1773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3487::0.3487) (0.2509::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1263::2.1263) (0.7756::0.7756)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1501::2.1501) (0.0172::0.0172) (0.8142::0.8142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1350::2.1350) (0.7816::0.7817)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1572::2.1572) (0.0175::0.0175) (0.8172::0.8172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2275::0.2275) (0.2024::0.2024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0152::2.0152) (0.7382::0.7383)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0410::2.0410) (0.0171::0.0171) (0.7782::0.7782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7701::1.7701) (0.6754::0.6755)) (IOPATH TE_B Z () () (0.1179::0.1179) (1.7924::1.7924) (0.0152::0.0152) (0.7150::0.7150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8606::1.8606) (0.6907::0.6908)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8982::1.8982) (0.0158::0.0158) (0.7430::0.7430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3570::0.3570) (0.2601::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0088::2.0088) (0.7352::0.7353)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0395::2.0395) (0.0178::0.0178) (0.7831::0.7831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2642::0.2642) (0.2279::0.2279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3495::0.3495) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5056::2.5056) (0.9046::0.9047)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.5203::2.5203) (0.0188::0.0188) (0.9331::0.9331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6131::0.6131) (0.4584::0.4584)) (IOPATH D Q (0.6055::0.6055) (0.3885::0.3894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1083::2.1083) (0.7858::0.7858)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1421::2.1421) (0.0174::0.0174) (0.8343::0.8343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2750::0.2750) (0.2701::0.2701)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3557::0.3566) (0.2578::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3505::0.3505) (0.2544::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6452::1.6452) (0.6334::0.6334)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6824::1.6824) (0.0167::0.0167) (0.6851::0.6851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1792::2.1792) (0.8121::0.8121)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.2073::2.2073) (0.0162::0.0162) (0.8588::0.8588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3081::2.3081) (0.8324::0.8324)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.3353::2.3353) (0.0153::0.0153) (0.8783::0.8783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9727::1.9727) (0.7417::0.7417)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9967::1.9967) (0.0181::0.0181) (0.7796::0.7796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3532::0.3546) (0.2559::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3031::0.3031) (0.2849::0.2849)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3483::0.3483) (0.2504::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3607::0.3607) (0.2586::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3408::0.3408) (0.2785::0.2785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0152::2.0152) (0.7544::0.7545)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0395::2.0395) (0.0182::0.0182) (0.7936::0.7936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2106::2.2106) (0.8052::0.8052)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.2339::2.2339) (0.0165::0.0165) (0.8420::0.8420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3524::0.3531) (0.2539::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3655::0.3676) (0.2686::0.2750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1922)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0072::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6674::1.6674) (0.6404::0.6404)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6979::1.6979) (0.0174::0.0174) (0.6869::0.6869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3572::0.3578) (0.2571::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3517::0.3517) (0.2509::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3553::0.3581) (0.2611::0.2699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3495::0.3495) (0.2508::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0926::0.0926) (0.0730::0.0730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3988::0.3988) (0.3466::0.3466)) (IOPATH D Q (0.3903::0.3909) (0.2773::0.2792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3523::0.3523) (0.2524::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3585::0.3598) (0.2603::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9555::1.9555) (0.7354::0.7354)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9869::1.9869) (0.0174::0.0174) (0.7807::0.7807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3655::0.3669) (0.2695::0.2738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1927)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3542::0.3553) (0.2584::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5364::2.5364) (0.9299::0.9299)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.5698::2.5698) (0.0178::0.0178) (0.9774::0.9774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7084::1.7084) (0.6561::0.6561)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7380::1.7380) (0.0178::0.0178) (0.7015::0.7015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3540::0.3540) (0.2576::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0202)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3023::0.3023) (0.2844::0.2844)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3492::0.3492) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7918::1.7918) (0.6803::0.6803)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.8230::1.8230) (0.0161::0.0161) (0.7283::0.7283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7937::1.7937) (0.6731::0.6732)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8210::1.8210) (0.0173::0.0173) (0.7176::0.7176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3256::0.3256)) (IOPATH D Q (0.3638::0.3647) (0.2661::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3510::0.3510) (0.2518::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3519::0.3519) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9198::1.9198) (0.7099::0.7100)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9434::1.9434) (0.0171::0.0171) (0.7488::0.7488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3135::2.3135) (0.8514::0.8516)) (IOPATH TE_B Z () () (0.1277::0.1277) (2.3299::2.3300) (0.0064::0.0064) (0.8986::0.8986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8954::1.8954) (0.7150::0.7150)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9292::1.9292) (0.0182::0.0182) (0.7630::0.7630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3162::0.3162) (0.2918::0.2918)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3038::0.3038) (0.2852::0.2852)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0794)) (SETUP (negedge GATE) (posedge CLK) (0.0800::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5300::2.5300) (0.9027::0.9027)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.5453::2.5453) (0.0188::0.0188) (0.9315::0.9315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3259::0.3259)) (IOPATH D Q (0.3588::0.3594) (0.2601::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0948::2.0948) (0.7795::0.7795)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1305::2.1305) (0.0173::0.0173) (0.8293::0.8293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0617::2.0617) (0.7716::0.7716)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0932::2.0932) (0.0167::0.0167) (0.8201::0.8201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3662::0.3663) (0.2982::0.2997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2253::2.2253) (0.8259::0.8259)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.2522::2.2522) (0.0162::0.0162) (0.8721::0.8721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7566::1.7567) (0.6690::0.6690)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7916::1.7916) (0.0167::0.0167) (0.7193::0.7193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3706::0.3706) (0.3295::0.3295)) (IOPATH D Q (0.3638::0.3639) (0.2627::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6623::1.6623) (0.6384::0.6385)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6889::1.6889) (0.0185::0.0185) (0.6809::0.6809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3625::0.3660) (0.2656::0.2758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3178::2.3179) (0.8406::0.8406)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.3407::2.3407) (0.0166::0.0166) (0.8786::0.8786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3748::0.3748) (0.3320::0.3320)) (IOPATH D Q (0.3659::0.3661) (0.2619::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3063::2.3063) (0.8516::0.8516)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3226::2.3226) (0.0178::0.0178) (0.8892::0.8892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1061::0.1061) (0.0833::0.0833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3273::0.3273)) (IOPATH D Q (0.3611::0.3611) (0.2594::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1840::2.1840) (0.7920::0.7921)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.2191::2.2191) (0.0153::0.0153) (0.8418::0.8418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1826::2.1827) (0.8081::0.8082)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2108::2.2108) (0.0185::0.0185) (0.8500::0.8500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3587::0.3621) (0.2633::0.2733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2943::0.2943) (0.2802::0.2802)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0814::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2918::0.2918) (0.3355::0.3355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2281::0.2281) (0.2099::0.2099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8541::1.8541) (0.7017::0.7018)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8861::1.8861) (0.0157::0.0157) (0.7511::0.7511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0974::2.0974) (0.7705::0.7705)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1228::2.1228) (0.0182::0.0182) (0.8103::0.8103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9401::1.9401) (0.7145::0.7145)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9693::1.9693) (0.0171::0.0171) (0.7580::0.7580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8716::1.8716) (0.6949::0.6949)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8905::1.8905) (0.0180::0.0180) (0.7286::0.7286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9994::1.9994) (0.7353::0.7353)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0339::2.0339) (0.0166::0.0166) (0.7854::0.7854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3501::0.3501) (0.2525::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3522::0.3532) (0.2543::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3197::0.3197)) (IOPATH D Q (0.3527::0.3527) (0.2569::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2562::2.2562) (0.8150::0.8150)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2726::2.2726) (0.0185::0.0185) (0.8457::0.8457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8233::1.8233) (0.6930::0.6930)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8581::1.8581) (0.0175::0.0175) (0.7424::0.7424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3722::0.3722) (0.3304::0.3304)) (IOPATH D Q (0.3634::0.3642) (0.2607::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7276::1.7276) (0.6604::0.6604)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7593::1.7593) (0.0177::0.0177) (0.7078::0.7077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3689::0.3689) (0.3284::0.3284)) (IOPATH D Q (0.3619::0.3627) (0.2613::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3032::0.3032) (0.2849::0.2849)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2945::2.2945) (0.8174::0.8175)) (IOPATH TE_B Z () () (0.1184::0.1184) (2.3233::2.3233) (0.0149::0.0149) (0.8610::0.8610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9792::1.9793) (0.7452::0.7452)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0054::2.0054) (0.0181::0.0181) (0.7865::0.7865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3241::0.3241)) (IOPATH D Q (0.3626::0.3650) (0.2661::0.2735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0079::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7259::1.7259) (0.6603::0.6604)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7580::1.7580) (0.0179::0.0179) (0.7070::0.7070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3683::2.3683) (0.8389::0.8390)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.3949::2.3949) (0.0188::0.0188) (0.8793::0.8793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3589::0.3589) (0.2642::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2271::0.2272) (0.1956::0.1978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9026::1.9027) (0.7178::0.7178)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9388::1.9388) (0.0168::0.0168) (0.7681::0.7681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2943::2.2944) (0.8337::0.8337)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.3149::2.3149) (0.0184::0.0184) (0.8674::0.8674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9715::1.9715) (0.7395::0.7396)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9896::1.9896) (0.0190::0.0190) (0.7715::0.7715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3491::0.3491) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3573::0.3573) (0.2609::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0179)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3481::0.3481) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3283::0.3283)) (IOPATH D Q (0.3722::0.3758) (0.2742::0.2850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1953)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0012::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9134::1.9134) (0.7197::0.7198)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9407::1.9407) (0.0178::0.0178) (0.7613::0.7613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9259::1.9260) (0.7265::0.7265)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9508::1.9508) (0.0178::0.0178) (0.7653::0.7653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1428::0.1428) (0.1613::0.1613)) (IOPATH B X (0.1573::0.1573) (0.2032::0.2032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0034::2.0034) (0.7388::0.7389)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0351::2.0351) (0.0163::0.0163) (0.7848::0.7848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1147::2.1147) (0.7696::0.7696)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1366::2.1366) (0.0172::0.0172) (0.8054::0.8054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3511::0.3511) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3546::0.3553) (0.2590::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1654::0.1654) (0.1860::0.1861)) (IOPATH B X (0.1664::0.1664) (0.2096::0.2096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3310::0.3310) (0.2306::0.2306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0384::2.0384) (0.7467::0.7468)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0567::2.0567) (0.0183::0.0183) (0.7793::0.7793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1583::0.1583) (0.1813::0.1813)) (IOPATH B X (0.1450::0.1450) (0.1835::0.1835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3530::0.3530) (0.2527::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0797::0.0797) (0.0643::0.0643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3537::0.3547) (0.2541::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3519::0.3519) (0.2517::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3526::0.3535) (0.2542::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3197::0.3197)) (IOPATH D Q (0.3510::0.3510) (0.2551::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0208)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4246::0.4247) (0.3133::0.3133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7919::2.7919) (1.0753::1.0756)) (IOPATH TE_B Z () () (0.1545::0.1545) (2.8661::2.8661) (-0.0483::-0.0483) (1.0900::1.0900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7091::1.7091) (0.6554::0.6554)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7406::1.7406) (0.0180::0.0180) (0.7023::0.7023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0979::0.0979) (0.0769::0.0769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3338::2.3338) (0.8322::0.8323)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.3565::2.3565) (0.0166::0.0166) (0.8701::0.8701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3542::0.3551) (0.2549::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3762::0.3762) (0.3329::0.3329)) (IOPATH D Q (0.3696::0.3696) (0.2640::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1816::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6639::1.6639) (0.6412::0.6413)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6934::1.6934) (0.0174::0.0174) (0.6871::0.6871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3190::0.3190) (0.2193::0.2193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1123::2.1123) (0.7715::0.7715)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1380::2.1380) (0.0184::0.0184) (0.8120::0.8120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3502::0.3502) (0.2516::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3711::0.3711) (0.3297::0.3297)) (IOPATH D Q (0.3620::0.3620) (0.2577::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3538::0.3549) (0.2574::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3718::0.3718) (0.3302::0.3302)) (IOPATH D Q (0.3672::0.3688) (0.2663::0.2712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0768::0.0768) (0.0627::0.0627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9897::1.9897) (0.7357::0.7358)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0192::2.0192) (0.0171::0.0171) (0.7793::0.7793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0640::2.0640) (0.7687::0.7687)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0928::2.0928) (0.0192::0.0192) (0.8120::0.8120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.2619::2.2619) (0.8263::0.8263)) (IOPATH TE_B Z () () (0.0996::0.0996) (2.2543::2.2543) (0.0275::0.0275) (0.8445::0.8445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3511::0.3511) (0.2515::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3495::0.3495) (0.2516::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3571::0.3571) (0.2557::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7188::1.7188) (0.6582::0.6583)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7526::1.7526) (0.0172::0.0172) (0.7074::0.7074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0699::0.0699) (0.0566::0.0566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6953::1.6953) (0.6494::0.6495)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.7265::1.7265) (0.0161::0.0161) (0.6956::0.6956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7148::1.7148) (0.6567::0.6567)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7473::1.7473) (0.0179::0.0179) (0.7036::0.7036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0848::2.0848) (0.7648::0.7648)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1027::2.1027) (0.0177::0.0177) (0.7973::0.7973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0926::0.0926) (0.0722::0.0722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6170::1.6170) (0.6251::0.6251)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6461::1.6461) (0.0175::0.0175) (0.6705::0.6705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1786::0.1786) (0.2222::0.2223)) (IOPATH B X (0.1409::0.1409) (0.1779::0.1779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2638::0.2638) (0.2347::0.2347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7737::1.7737) (0.6763::0.6763)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8051::1.8051) (0.0173::0.0173) (0.7233::0.7233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3566::0.3575) (0.2615::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3886::2.3886) (0.8643::0.8643)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.4094::2.4094) (0.0184::0.0184) (0.8979::0.8979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3613::0.3660) (0.2674::0.2822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1986)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0152)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8109::1.8109) (0.6771::0.6772)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8323::1.8323) (0.0177::0.0177) (0.7127::0.7127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3518::0.3518) (0.2519::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8416::1.8416) (0.6995::0.6996)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8673::1.8673) (0.0163::0.0163) (0.7402::0.7402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8119::1.8119) (0.6881::0.6881)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.8317::1.8317) (0.0165::0.0165) (0.7264::0.7264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3693::0.3693) (0.3287::0.3287)) (IOPATH D Q (0.3609::0.3609) (0.2591::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3041::0.3041) (0.2854::0.2854)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0920::0.0920) (0.0718::0.0718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7824::1.7824) (0.6802::0.6803)) (IOPATH TE_B Z () () (0.1291::0.1291) (1.8289::1.8289) (0.0050::0.0050) (0.7487::0.7487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0614::2.0614) (0.7566::0.7567)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0915::2.0915) (0.0163::0.0163) (0.8015::0.8015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3872::0.3872) (0.3395::0.3395)) (IOPATH D Q (0.3903::0.3956) (0.2846::0.3003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3565::0.3565) (0.2590::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0105::2.0105) (0.7384::0.7386)) (IOPATH TE_B Z () () (0.1254::0.1254) (2.0348::2.0348) (0.0084::0.0084) (0.7844::0.7844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7137::1.7137) (0.6471::0.6471)) (IOPATH TE_B Z () () (0.1047::0.1047) (1.7184::1.7184) (0.0250::0.0250) (0.6655::0.6655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3561::0.3570) (0.2581::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4921::2.4921) (0.8973::0.8973)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5159::2.5159) (0.0171::0.0171) (0.9340::0.9340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1707::2.1708) (0.8059::0.8059)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.2048::2.2047) (0.0164::0.0164) (0.8559::0.8559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3257::0.3257)) (IOPATH D Q (0.3577::0.3581) (0.2587::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9581::1.9581) (0.7270::0.7270)) (IOPATH TE_B Z () () (0.1002::0.1002) (1.9533::1.9533) (0.0271::0.0271) (0.7372::0.7372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3559::0.3586) (0.2615::0.2694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0037)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0072::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3680::2.3680) (0.8695::0.8695)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3896::2.3896) (0.0181::0.0181) (0.9040::0.9040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2164::2.2164) (0.8082::0.8083)) (IOPATH TE_B Z () () (0.1349::0.1349) (2.2776::2.2776) (-0.0002::-0.0002) (0.8845::0.8845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3048::2.3048) (0.8482::0.8482)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.3224::2.3224) (0.0188::0.0188) (0.8790::0.8790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6342::1.6342) (0.6203::0.6203)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6639::1.6639) (0.0168::0.0168) (0.6711::0.6711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3544::0.3596) (0.2591::0.2742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0082)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0027::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0861::0.0861) (0.0684::0.0684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2915::0.2915) (0.2788::0.2788)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2952::2.2952) (0.8448::0.8448)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.3201::2.3201) (0.0167::0.0167) (0.8834::0.8834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6869::1.6869) (0.6482::0.6482)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7240::1.7240) (0.0160::0.0160) (0.7003::0.7003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6368::1.6368) (0.6296::0.6296)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.6649::1.6649) (0.0185::0.0185) (0.6734::0.6734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6551::1.6551) (0.6229::0.6229)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.6920::1.6920) (0.0165::0.0165) (0.6742::0.6742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0950::0.0950) (0.0743::0.0743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3521::0.3521) (0.2544::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2978::0.2978) (0.2821::0.2821)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0810::0.0819)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0061::2.0061) (0.7334::0.7335)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0265::2.0265) (0.0191::0.0191) (0.7675::0.7675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3671::0.3671) (0.3274::0.3274)) (IOPATH D Q (0.3583::0.3583) (0.2569::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3271::0.3271)) (IOPATH D Q (0.3580::0.3582) (0.2572::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1394::2.1394) (0.7819::0.7819)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1638::2.1638) (0.0174::0.0174) (0.8208::0.8208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1902::2.1902) (0.8029::0.8029)) (IOPATH TE_B Z () () (0.0998::0.0998) (2.1828::2.1828) (0.0273::0.0273) (0.8118::0.8118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3548::0.3549) (0.2538::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0165::2.0165) (0.7415::0.7415)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0414::2.0414) (0.0179::0.0179) (0.7804::0.7804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0704::2.0704) (0.7729::0.7729)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0917::2.0917) (0.0170::0.0170) (0.8097::0.8097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8181::1.8181) (0.6876::0.6877)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8467::1.8467) (0.0186::0.0186) (0.7309::0.7309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1013::0.1013) (0.0794::0.0794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9895::1.9896) (0.7250::0.7250)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0192::2.0192) (0.0167::0.0167) (0.7723::0.7723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3550::0.3550) (0.2583::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1711::0.1711) (0.1939::0.1939)) (IOPATH B X (0.1721::0.1721) (0.2193::0.2193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7343::2.7343) (0.9674::0.9674)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.7507::2.7507) (0.0188::0.0188) (0.9974::0.9974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6821::1.6821) (0.6454::0.6455)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7150::1.7150) (0.0181::0.0181) (0.6926::0.6926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2790::0.2790) (0.2722::0.2722)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0820::0.0832)) (SETUP (negedge GATE) (posedge CLK) (0.0822::0.0827)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2967::0.2967) (0.2815::0.2815)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3606::0.3625) (0.2630::0.2688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3471::0.3475) (0.2497::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3625::0.3625) (0.2652::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1869::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0164)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2604::0.2604) (0.2204::0.2226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0861::2.0861) (0.7793::0.7794)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1179::2.1179) (0.0170::0.0170) (0.8262::0.8262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3615::0.3645) (0.2649::0.2740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1103::2.1103) (0.7693::0.7694)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.1232::2.1232) (0.0156::0.0156) (0.8044::0.8044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1069::2.1070) (0.7728::0.7729)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1283::2.1283) (0.0177::0.0177) (0.8091::0.8091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3727::0.3727) (0.3307::0.3307)) (IOPATH D Q (0.3648::0.3654) (0.2625::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6353::1.6353) (0.6314::0.6314)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6651::1.6651) (0.0175::0.0175) (0.6772::0.6772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3486::0.3494) (0.2501::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3534::0.3550) (0.2574::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3519::0.3527) (0.2531::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3578::0.3597) (0.2624::0.2682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1896)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0101::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3529::0.3529) (0.2527::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3456::0.3456) (0.2473::0.2473)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3482::0.3482) (0.2495::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2935::0.2935) (0.2798::0.2798)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3572::0.3600) (0.2629::0.2712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0054)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0055::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3083::2.3083) (0.8416::0.8416)) (IOPATH TE_B Z () () (0.1349::0.1349) (2.3729::2.3729) (-0.0002::-0.0002) (0.9296::0.9297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1832::2.1833) (0.8082::0.8083)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.2084::2.2084) (0.0158::0.0158) (0.8474::0.8474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3582::0.3612) (0.2632::0.2720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2900::2.2900) (0.8254::0.8255)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.3134::2.3134) (0.0172::0.0172) (0.8625::0.8625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3749::0.3749) (0.3321::0.3321)) (IOPATH D Q (0.3697::0.3711) (0.2673::0.2718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1777::0.1777) (0.2189::0.2189)) (IOPATH B X (0.1433::0.1433) (0.1807::0.1807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6032::1.6032) (0.6100::0.6101)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.6321::1.6321) (0.0165::0.0165) (0.6571::0.6571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9479::1.9479) (0.7331::0.7331)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9705::1.9705) (0.0178::0.0178) (0.7701::0.7701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3490::0.3490) (0.2503::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0458::2.0458) (0.7643::0.7643)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0760::2.0760) (0.0172::0.0172) (0.8089::0.8089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9573::1.9573) (0.7371::0.7371)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9825::1.9825) (0.0179::0.0179) (0.7763::0.7763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3672::0.3672) (0.3274::0.3274)) (IOPATH D Q (0.3636::0.3636) (0.2623::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3695::0.3695) (0.3288::0.3288)) (IOPATH D Q (0.3612::0.3612) (0.2578::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2323::0.2323) (0.2165::0.2176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6227::2.6229) (0.9965::0.9968)) (IOPATH TE_B Z () () (0.1444::0.1444) (2.6785::2.6785) (-0.0217::-0.0217) (1.0501::1.0501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3516::0.3516) (0.2516::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2984::0.2984) (0.2824::0.2824)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3529::0.3541) (0.2543::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0168::2.0169) (0.7384::0.7384)) (IOPATH TE_B Z () () (0.1195::0.1195) (2.0571::2.0571) (0.0138::0.0138) (0.7959::0.7959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6575::1.6575) (0.6377::0.6377)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6881::1.6881) (0.0182::0.0182) (0.6835::0.6835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3559::0.3570) (0.2588::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1843)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4176::0.4176) (0.3569::0.3569)) (IOPATH D Q (0.4082::0.4091) (0.2860::0.2891)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2807::2.2807) (0.8135::0.8135)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3033::2.3033) (0.0176::0.0176) (0.8496::0.8496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2505::0.2505) (0.2485::0.2485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3520::0.3520) (0.2526::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3496::0.3496) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3504::0.3504) (0.2507::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3824::0.3824) (0.3366::0.3366)) (IOPATH D Q (0.3728::0.3728) (0.2640::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8474::1.8474) (0.6984::0.6985)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.8841::1.8841) (0.0154::0.0154) (0.7527::0.7527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3607::0.3607) (0.2584::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3090::0.3090) (0.2879::0.2879)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0808::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0106::2.0106) (0.7552::0.7553)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0385::2.0385) (0.0168::0.0168) (0.7972::0.7972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3488::0.3488) (0.2488::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3500::0.3506) (0.2515::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0630::2.0630) (0.7723::0.7723)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0928::2.0928) (0.0167::0.0167) (0.8178::0.8178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3587::0.3608) (0.2612::0.2672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0434::2.0434) (0.7468::0.7469)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.0621::2.0621) (0.0155::0.0155) (0.7843::0.7843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3602::0.3602) (0.2648::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9928::1.9928) (0.7329::0.7329)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0196::2.0196) (0.0183::0.0183) (0.7752::0.7752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4258::2.4258) (0.8922::0.8922)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.4459::2.4459) (0.0177::0.0177) (0.9266::0.9266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1266::2.1266) (0.7914::0.7914)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1445::2.1445) (0.0170::0.0170) (0.8246::0.8246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3599::0.3614) (0.2645::0.2689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0100::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1223::2.1223) (0.7727::0.7727)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1430::2.1430) (0.0177::0.0177) (0.8084::0.8084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7155::1.7155) (0.6552::0.6552)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.7548::1.7548) (0.0161::0.0161) (0.7094::0.7094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6611::1.6611) (0.6280::0.6281)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6858::1.6858) (0.0182::0.0182) (0.6698::0.6698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3225::0.3225)) (IOPATH D Q (0.3525::0.3525) (0.2527::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1762::0.1762) (0.2173::0.2173)) (IOPATH B X (0.1424::0.1424) (0.1803::0.1803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4008::0.4008) (0.3478::0.3478)) (IOPATH D Q (0.3918::0.3924) (0.2776::0.2799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1932::2.1932) (0.8138::0.8138)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2171::2.2171) (0.0177::0.0177) (0.8520::0.8520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7873::1.7873) (0.6782::0.6782)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8219::1.8219) (0.0174::0.0174) (0.7271::0.7271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2187::0.2187) (0.1900::0.1900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3697::2.3697) (0.8702::0.8702)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.3885::2.3885) (0.0188::0.0188) (0.9019::0.9019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0162::2.0162) (0.7532::0.7533)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0549::2.0549) (0.0171::0.0171) (0.8065::0.8065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2876::0.2876) (0.2768::0.2768)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3518::0.3523) (0.2518::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9894::1.9894) (0.7470::0.7470)) (IOPATH TE_B Z () () (0.1150::0.1151) (2.0229::2.0229) (0.0179::0.0179) (0.7950::0.7950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3697::0.3749) (0.2732::0.2924)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2007)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0196)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3597::0.3604) (0.2627::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7806::1.7806) (0.6764::0.6765)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8073::1.8073) (0.0180::0.0179) (0.7191::0.7191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3745::0.3745) (0.3620::0.3620)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2519::0.2541)) (SETUP (negedge D) (posedge CLK) (0.3367::0.3439)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3640::0.3640) (0.2657::0.2659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1892::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1827::0.1827) (0.2057::0.2057)) (IOPATH B X (0.1678::0.1678) (0.2069::0.2069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3540::0.3544) (0.2546::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2949::0.2949) (0.2550::0.2550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3601::0.3608) (0.2613::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1761::0.1761) (0.2122::0.2123)) (IOPATH B X (0.1464::0.1464) (0.1846::0.1846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2892::0.2892) (0.2776::0.2776)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3451::0.3452) (0.2457::0.2458)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3489::0.3489) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3589::0.3604) (0.2609::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3795::2.3795) (0.8542::0.8542)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.4080::2.4080) (0.0163::0.0163) (0.8967::0.8967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2204::0.2204) (0.1931::0.1931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3546::0.3554) (0.2557::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3595::0.3610) (0.2622::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3755::0.3755) (0.3626::0.3626)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2521::0.2543)) (SETUP (negedge D) (posedge CLK) (0.3374::0.3430)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9650::1.9650) (0.7219::0.7219)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9882::1.9882) (0.0179::0.0179) (0.7587::0.7587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0664::2.0664) (0.7711::0.7711)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0954::2.0954) (0.0172::0.0172) (0.8149::0.8149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0858::2.0858) (0.7670::0.7670)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1109::2.1109) (0.0190::0.0190) (0.8061::0.8061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3533::0.3542) (0.2553::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2821::0.2821) (0.2739::0.2739)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3552::0.3559) (0.2564::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3519::0.3525) (0.2551::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3610::0.3643) (0.2659::0.2761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1935)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0033::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1434::0.1434) (0.1607::0.1607)) (IOPATH B X (0.1565::0.1565) (0.1998::0.1998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3539::0.3539) (0.2593::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2260::0.2260) (0.1982::0.1982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3718::0.3718) (0.3603::0.3603)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2477::0.2494)) (SETUP (negedge D) (posedge CLK) (0.3308::0.3361)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3211::0.3211)) (IOPATH D Q (0.3503::0.3509) (0.2529::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2903::0.2903) (0.2781::0.2781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3470::0.3470) (0.2480::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3477::0.3486) (0.2508::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2146::0.2146) (0.1979::0.1979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9900::1.9900) (0.7473::0.7474)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0228::2.0228) (0.0167::0.0167) (0.7947::0.7947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3677::0.3677) (0.3277::0.3277)) (IOPATH D Q (0.3637::0.3637) (0.2647::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1841::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3674::2.3674) (0.8686::0.8686)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3902::2.3902) (0.0176::0.0176) (0.9047::0.9047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9141::1.9141) (0.7225::0.7226)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.9473::1.9473) (0.0159::0.0159) (0.7736::0.7736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3584::0.3601) (0.2628::0.2679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0107::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2943::0.2943) (0.2802::0.2802)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6797::1.6798) (0.6335::0.6335)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7105::1.7105) (0.0182::0.0182) (0.6786::0.6786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6928::1.6928) (0.6377::0.6377)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7268::1.7268) (0.0173::0.0173) (0.6863::0.6863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3470::0.3480) (0.2499::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3747::0.3747) (0.3621::0.3621)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2443::0.2461)) (SETUP (negedge D) (posedge CLK) (0.3260::0.3319)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1019::2.1019) (0.7592::0.7592)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1235::2.1235) (0.0190::0.0190) (0.7945::0.7945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6668::1.6668) (0.6421::0.6421)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7024::1.7024) (0.0167::0.0167) (0.6931::0.6931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3510::0.3512) (0.2546::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2368::0.2368) (0.2161::0.2161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8006::1.8006) (0.6861::0.6861)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8368::1.8368) (0.0177::0.0177) (0.7372::0.7372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7727::1.7727) (0.6778::0.6778)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8033::1.8033) (0.0174::0.0174) (0.7247::0.7247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3611::0.3616) (0.2656::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6910::1.6910) (0.6456::0.6457)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7173::1.7173) (0.0183::0.0183) (0.6865::0.6865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3519::0.3529) (0.2562::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9459::1.9459) (0.7146::0.7146)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9801::1.9801) (0.0182::0.0182) (0.7629::0.7629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5635::2.5635) (0.9185::0.9185)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.5792::2.5792) (0.0170::0.0170) (0.9506::0.9506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3722::0.3722) (0.3606::0.3606)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2511::0.2533)) (SETUP (negedge D) (posedge CLK) (0.3357::0.3427)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2857::0.2857) (0.2757::0.2757)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3711::0.3711) (0.3298::0.3298)) (IOPATH D Q (0.3628::0.3639) (0.2609::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1675::0.1675) (0.1924::0.1925)) (IOPATH B X (0.1466::0.1466) (0.1846::0.1846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7121::1.7121) (0.6534::0.6534)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7419::1.7419) (0.0185::0.0185) (0.6978::0.6978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3962::0.3962) (0.3450::0.3450)) (IOPATH D Q (0.3894::0.3904) (0.2785::0.2816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3499::0.3505) (0.2520::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3571::0.3571) (0.2631::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2717::2.2717) (0.8374::0.8375)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.3004::2.3004) (0.0163::0.0163) (0.8801::0.8801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0157::2.0158) (0.7413::0.7414)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0521::2.0521) (0.0174::0.0174) (0.7918::0.7918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1799::0.1799) (0.2262::0.2262)) (IOPATH B X (0.1469::0.1469) (0.1869::0.1869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3532::0.3532) (0.2547::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3946::2.3946) (0.8803::0.8804)) (IOPATH TE_B Z () () (0.1133::0.1133) (2.4102::2.4102) (0.0196::0.0196) (0.9088::0.9088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3523::0.3523) (0.2552::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0225)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9139::1.9139) (0.7026::0.7027)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9371::1.9371) (0.0179::0.0179) (0.7395::0.7395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6849::1.6849) (0.6437::0.6437)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7195::1.7195) (0.0177::0.0177) (0.6927::0.6927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3793::0.3794) (0.2842::0.2842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8120::1.8120) (0.6757::0.6757)) (IOPATH TE_B Z () () (0.1184::0.1184) (1.8402::1.8402) (0.0148::0.0148) (0.7193::0.7193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9243::1.9243) (0.7105::0.7105)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9488::1.9488) (0.0190::0.0190) (0.7494::0.7494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4128::0.4128) (0.3544::0.3544)) (IOPATH D Q (0.4043::0.4043) (0.2848::0.2848)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7705::1.7706) (0.6738::0.6738)) (IOPATH TE_B Z () () (0.1187::0.1187) (1.8015::1.8015) (0.0145::0.0145) (0.7245::0.7245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7856::1.7856) (0.6785::0.6785)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8091::1.8091) (0.0183::0.0183) (0.7177::0.7177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3710::0.3710) (0.3596::0.3596)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2523::0.2542)) (SETUP (negedge D) (posedge CLK) (0.3372::0.3450)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1132::2.1132) (0.7881::0.7882)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1324::2.1324) (0.0163::0.0163) (0.8231::0.8231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3548::0.3554) (0.2558::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3980::0.3980) (0.3461::0.3461)) (IOPATH D Q (0.3907::0.3907) (0.2765::0.2783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2163::2.2163) (0.8224::0.8225)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2327::2.2327) (0.0185::0.0185) (0.8523::0.8523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1607::0.1607) (0.1468::0.1483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3729::0.3729) (0.3308::0.3308)) (IOPATH D Q (0.3658::0.3671) (0.2639::0.2681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1519::0.1519) (0.1734::0.1734)) (IOPATH B X (0.1404::0.1404) (0.1776::0.1776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0950::2.0950) (0.7807::0.7807)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1126::2.1126) (0.0181::0.0181) (0.8124::0.8124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3513::0.3513) (0.2504::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9985::1.9985) (0.7349::0.7349)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0371::2.0371) (0.0169::0.0169) (0.7877::0.7877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3277::0.3277)) (IOPATH D Q (0.3597::0.3597) (0.2575::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3630::0.3652) (0.2706::0.2774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1974)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0002::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0195::2.0195) (0.7559::0.7559)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0461::2.0461) (0.0159::0.0159) (0.7972::0.7972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3544::0.3544) (0.2539::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3013::0.3014) (0.2508::0.2528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.3774::2.3774) (0.8641::0.8641)) (IOPATH TE_B Z () () (0.1004::0.1004) (2.3714::2.3717) (0.0271::0.0271) (0.8850::0.8853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3736::0.3736) (0.3614::0.3614)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2504::0.2527)) (SETUP (negedge D) (posedge CLK) (0.3349::0.3428)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3489::0.3489) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3559::0.3559) (0.2616::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8155::1.8155) (0.6804::0.6804)) (IOPATH TE_B Z () () (0.1025::0.1025) (1.8110::1.8111) (0.0260::0.0260) (0.6876::0.6876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0450::2.0450) (0.7494::0.7494)) (IOPATH TE_B Z () () (0.1148::0.1149) (2.0770::2.0770) (0.0181::0.0181) (0.7955::0.7955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2281::0.2281) (0.2125::0.2125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3716::0.3717) (0.2779::0.2779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3673::0.3683) (0.2697::0.2727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0112::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3603::0.3632) (0.2650::0.2734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0060::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1627::0.1627) (0.1880::0.1880)) (IOPATH B X (0.1452::0.1452) (0.1854::0.1854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2876::0.2876) (0.3293::0.3293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0099::2.0099) (0.7545::0.7545)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0196::2.0196) (0.0181::0.0181) (0.7818::0.7818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3801::0.3802) (0.2808::0.2808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1563::0.1563) (0.1793::0.1793)) (IOPATH B X (0.1703::0.1703) (0.2322::0.2322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3476::0.3476) (0.2485::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6705::1.6705) (0.6330::0.6330)) (IOPATH TE_B Z () () (0.1001::0.1001) (1.6721::1.6721) (0.0270::0.0270) (0.6562::0.6562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3589::0.3599) (0.2602::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3515::0.3515) (0.2504::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4264::0.4264) (0.3616::0.3616)) (IOPATH D Q (0.4176::0.4176) (0.2912::0.2912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2811::0.2811) (0.2513::0.2513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4792::2.4792) (0.8881::0.8881)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.4985::2.4985) (0.0189::0.0189) (0.9201::0.9201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3723::0.3723) (0.3606::0.3606)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2549::0.2574)) (SETUP (negedge D) (posedge CLK) (0.3409::0.3482)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3405::2.3405) (0.8634::0.8635)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.3630::2.3630) (0.0159::0.0159) (0.9099::0.9099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3527::0.3535) (0.2545::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6291::1.6291) (0.6180::0.6180)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.6581::1.6581) (0.0180::0.0180) (0.6625::0.6625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3252::0.3252)) (IOPATH D Q (0.3533::0.3542) (0.2524::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3519::0.3526) (0.2545::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3746::0.3747) (0.2839::0.2839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8578::1.8578) (0.7026::0.7026)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.8973::1.8973) (0.0161::0.0161) (0.7569::0.7569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3525::0.3541) (0.2569::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9025::1.9025) (0.7011::0.7011)) (IOPATH TE_B Z () () (0.1183::0.1183) (1.9317::1.9317) (0.0149::0.0149) (0.7452::0.7452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3568::0.3584) (0.2602::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9719::1.9720) (0.7296::0.7297)) (IOPATH TE_B Z () () (0.1187::0.1187) (1.9997::1.9997) (0.0146::0.0146) (0.7789::0.7789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3589::0.3602) (0.2636::0.2679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0109::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8757::1.8757) (0.7095::0.7096)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8961::1.8961) (0.0183::0.0183) (0.7471::0.7471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9519::1.9519) (0.7250::0.7250)) (IOPATH TE_B Z () () (0.1022::0.1022) (1.9477::1.9478) (0.0262::0.0262) (0.7333::0.7333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1399::2.1399) (0.7854::0.7855)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.1774::2.1774) (0.0158::0.0158) (0.8465::0.8465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0593::2.0593) (0.7721::0.7721)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.0954::2.0954) (0.0156::0.0156) (0.8257::0.8257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3269::0.3269)) (IOPATH D Q (0.3595::0.3601) (0.2600::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3584::0.3597) (0.2595::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2596::2.2596) (0.8365::0.8365)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2741::2.2741) (0.0185::0.0185) (0.8652::0.8652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2977::2.2977) (0.8477::0.8478)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.3306::2.3306) (0.0158::0.0158) (0.8974::0.8974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7254::1.7254) (0.6509::0.6509)) (IOPATH TE_B Z () () (0.1023::0.1023) (1.7306::1.7306) (0.0261::0.0261) (0.6783::0.6783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.2685::2.2685) (0.8285::0.8285)) (IOPATH TE_B Z () () (0.1002::0.1002) (2.2625::2.2628) (0.0272::0.0272) (0.8485::0.8487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7863::1.7864) (0.6675::0.6675)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8176::1.8176) (0.0174::0.0174) (0.7139::0.7139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2853::0.2853) (0.2755::0.2755)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6888::1.6888) (0.6453::0.6453)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7187::1.7187) (0.0179::0.0179) (0.6900::0.6900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3603::0.3624) (0.2643::0.2701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0099::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1908::0.1908) (0.1829::0.1829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9840::1.9840) (0.7323::0.7324)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0216::2.0216) (0.0169::0.0169) (0.7846::0.7846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7277::1.7277) (0.6610::0.6610)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.7661::1.7661) (0.0156::0.0156) (0.7154::0.7154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9506::1.9506) (0.7320::0.7320)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9769::1.9769) (0.0188::0.0188) (0.7724::0.7724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3589::0.3590) (0.2686::0.2686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0493::2.0494) (0.7494::0.7494)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0732::2.0732) (0.0163::0.0163) (0.7878::0.7878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3536::0.3544) (0.2548::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2859::0.2859) (0.2758::0.2758)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0796)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3495::0.3495) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9497::1.9497) (0.7243::0.7243)) (IOPATH TE_B Z () () (0.1006::0.1006) (1.9353::1.9354) (0.0269::0.0269) (0.7172::0.7173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3466::0.3466) (0.2477::0.2477)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7054::2.7054) (0.9564::0.9565)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.7229::2.7229) (0.0168::0.0168) (0.9986::0.9986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8852::1.8852) (0.7112::0.7112)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9147::1.9147) (0.0170::0.0170) (0.7555::0.7555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3428::0.3428) (0.2805::0.2821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9266::1.9266) (0.7279::0.7279)) (IOPATH TE_B Z () () (0.1168::0.1169) (1.9655::1.9655) (0.0162::0.0162) (0.7821::0.7821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3504::0.3504) (0.2515::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3463::0.3463) (0.2487::0.2487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2872::0.2872) (0.2765::0.2765)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3560::0.3565) (0.2596::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6738::2.6739) (0.9390::0.9390)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.6939::2.6939) (0.0179::0.0179) (0.9749::0.9749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9778::1.9778) (0.7441::0.7441)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0120::2.0120) (0.0167::0.0167) (0.7934::0.7934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5483::2.5483) (0.9317::0.9317)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.5695::2.5695) (0.0174::0.0174) (0.9656::0.9656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3588::0.3588) (0.2634::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1883::0.1883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3568::0.3570) (0.2610::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3617::0.3647) (0.2652::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7047::1.7047) (0.6427::0.6428)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.7355::1.7355) (0.0169::0.0169) (0.6891::0.6891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2528::0.2528) (0.2312::0.2325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2985::2.2986) (0.8478::0.8478)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3245::2.3245) (0.0162::0.0162) (0.8873::0.8873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0736::2.0736) (0.7724::0.7724)) (IOPATH TE_B Z () () (0.1133::0.1133) (2.0870::2.0870) (0.0195::0.0195) (0.8001::0.8001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3920::2.3921) (0.8608::0.8609)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.4104::2.4104) (0.0189::0.0189) (0.8923::0.8923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9220::1.9221) (0.7224::0.7225)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9492::1.9492) (0.0176::0.0176) (0.7635::0.7635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3504::0.3510) (0.2549::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1837)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3544::0.3555) (0.2585::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1165::2.1165) (0.7693::0.7694)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.1304::2.1304) (0.0185::0.0185) (0.7990::0.7990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2874::0.2874) (0.2766::0.2766)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3626::0.3651) (0.2673::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1936)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0049::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9388::1.9388) (0.7311::0.7311)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9615::1.9615) (0.0173::0.0173) (0.7682::0.7682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3609::0.3629) (0.2628::0.2685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3504::0.3504) (0.2503::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1192::0.1192) (0.0976::0.0976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3498::0.3504) (0.2517::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3557::0.3557) (0.2589::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0200)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1225::2.1225) (0.7775::0.7775)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.1433::2.1433) (0.0189::0.0189) (0.8118::0.8118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7181::1.7181) (0.6569::0.6569)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7520::1.7520) (0.0165::0.0165) (0.7066::0.7066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3561::0.3595) (0.2604::0.2702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0079::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4034::0.4034) (0.3494::0.3494)) (IOPATH D Q (0.3938::0.3945) (0.2784::0.2811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3549::0.3557) (0.2569::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3576::0.3582) (0.2563::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3532::0.3532) (0.2539::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0143::2.0143) (0.7424::0.7424)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.0400::2.0400) (0.0190::0.0190) (0.7823::0.7823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3475::0.3481) (0.2509::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3546::0.3546) (0.2572::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3831::0.3831) (0.3370::0.3370)) (IOPATH D Q (0.3740::0.3746) (0.2668::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9442::1.9442) (0.7160::0.7160)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9635::1.9635) (0.0184::0.0184) (0.7497::0.7497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3801::0.3801) (0.3352::0.3352)) (IOPATH D Q (0.3743::0.3743) (0.2683::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8272::1.8272) (0.6828::0.6829)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8486::1.8486) (0.0178::0.0178) (0.7184::0.7184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3545::0.3545) (0.2573::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0950::2.0950) (0.7815::0.7815)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.1380::2.1380) (0.0156::0.0156) (0.8388::0.8388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0972::0.0972) (0.0768::0.0768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0840::2.0841) (0.7607::0.7607)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1059::2.1059) (0.0179::0.0179) (0.7968::0.7968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0434::2.0434) (0.7466::0.7467)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0694::2.0694) (0.0178::0.0178) (0.7870::0.7870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6067::1.6068) (0.6188::0.6188)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.6370::1.6370) (0.0179::0.0179) (0.6639::0.6639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3230::0.3230)) (IOPATH D Q (0.3510::0.3510) (0.2499::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1783::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3502::0.3502) (0.2512::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3565::0.3565) (0.2557::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4238::0.4238) (0.3603::0.3603)) (IOPATH D Q (0.4147::0.4147) (0.2895::0.2895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7797::1.7797) (0.6790::0.6791)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.8068::1.8068) (0.0156::0.0156) (0.7282::0.7282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8955::1.8956) (0.7171::0.7172)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.9262::1.9262) (0.0155::0.0155) (0.7642::0.7642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3519::0.3534) (0.2568::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3029::0.3029) (0.2848::0.2848)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1568::0.1568) (0.1600::0.1600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6085::2.6085) (0.9508::0.9509)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.6362::2.6362) (0.0181::0.0181) (0.9924::0.9924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3483::0.3490) (0.2506::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3515::0.3515) (0.2536::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0986::0.0986) (0.0775::0.0775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3889::0.3889) (0.3406::0.3406)) (IOPATH D Q (0.3802::0.3802) (0.2687::0.2708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3593::0.3593) (0.2639::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3252::0.3252) (0.2184::0.2184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3969::2.3970) (0.8831::0.8831)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.4235::2.4235) (0.0162::0.0162) (0.9229::0.9229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3645::0.3660) (0.2700::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1942)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6705::1.6705) (0.6324::0.6324)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7027::1.7027) (0.0170::0.0170) (0.6858::0.6858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3512::0.3519) (0.2550::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1829::0.1829) (0.2333::0.2334)) (IOPATH B X (0.1487::0.1487) (0.1897::0.1897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1078::2.1078) (0.7720::0.7720)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.1266::2.1266) (0.0185::0.0185) (0.8044::0.8044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6456::1.6456) (0.6193::0.6194)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6735::1.6735) (0.0168::0.0168) (0.6634::0.6634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8021::1.8021) (0.6748::0.6748)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8293::1.8293) (0.0170::0.0170) (0.7166::0.7166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1865::0.1865) (0.2376::0.2377)) (IOPATH B X (0.1438::0.1438) (0.1812::0.1812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0933::0.0933) (0.0732::0.0732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2208::0.2208) (0.1951::0.1951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2005::0.2005) (0.1754::0.1769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3501::0.3501) (0.2511::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3546::0.3555) (0.2585::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0577::2.0577) (0.7715::0.7715)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.0875::2.0875) (0.0157::0.0157) (0.8174::0.8174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3526::0.3526) (0.2566::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0461::2.0461) (0.7519::0.7519)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0782::2.0782) (0.0173::0.0173) (0.7991::0.7991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2601::0.2601) (0.2421::0.2421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3508::0.3517) (0.2532::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3565::0.3576) (0.2596::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9082::1.9082) (0.7197::0.7198)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9392::1.9392) (0.0184::0.0184) (0.7653::0.7653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6454::1.6455) (0.6320::0.6321)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6745::1.6745) (0.0173::0.0173) (0.6768::0.6768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3253::0.3253)) (IOPATH D Q (0.3612::0.3629) (0.2633::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1528::0.1528) (0.1744::0.1744)) (IOPATH B X (0.1665::0.1665) (0.2201::0.2201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1800::2.1800) (0.7900::0.7901)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.2036::2.2036) (0.0167::0.0167) (0.8271::0.8271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3592::0.3601) (0.2603::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7985::1.7985) (0.6839::0.6839)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8251::1.8251) (0.0185::0.0185) (0.7251::0.7251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3705::0.3705) (0.3294::0.3294)) (IOPATH D Q (0.3615::0.3615) (0.2587::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1512::2.1512) (0.7819::0.7819)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1640::2.1640) (0.0166::0.0166) (0.8177::0.8177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1626::0.1626) (0.1867::0.1867)) (IOPATH B X (0.1444::0.1444) (0.1822::0.1822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2521::2.2521) (0.8196::0.8196)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.2789::2.2789) (0.0160::0.0160) (0.8606::0.8606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3561::0.3561) (0.2583::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0733::0.0733) (0.0595::0.0595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3622::0.3622) (0.2680::0.2680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1309::2.1309) (0.7772::0.7772)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.1692::2.1692) (0.0168::0.0168) (0.8302::0.8302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7655::1.7655) (0.6640::0.6640)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7836::1.7836) (0.0176::0.0176) (0.6981::0.6981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8173::1.8173) (0.6871::0.6872)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8403::1.8403) (0.0179::0.0179) (0.7243::0.7243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3473::0.3473) (0.2480::0.2480)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1772::0.1772)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9727::1.9727) (0.7420::0.7421)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0066::2.0066) (0.0164::0.0164) (0.7914::0.7914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3539::0.3539) (0.2551::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3266::0.3266)) (IOPATH D Q (0.3570::0.3570) (0.2557::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5118::2.5118) (0.8935::0.8935)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.5345::2.5345) (0.0177::0.0177) (0.9300::0.9300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1708::0.1708) (0.2028::0.2028)) (IOPATH B X (0.1700::0.1700) (0.2293::0.2293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3571::0.3577) (0.2621::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3836::0.3836) (0.2845::0.2845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3986::0.3987) (0.2980::0.2980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3458::0.3458) (0.2475::0.2475)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2915::2.2915) (0.8471::0.8472)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.3221::2.3221) (0.0158::0.0158) (0.8955::0.8955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3502::0.3502) (0.2498::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2394::0.2395) (0.2045::0.2060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2138::0.2138) (0.1881::0.1881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1828::0.1828) (0.2252::0.2253)) (IOPATH B X (0.1497::0.1497) (0.1879::0.1879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4858::2.4858) (0.8953::0.8953)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.5033::2.5033) (0.0179::0.0179) (0.9270::0.9270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3005::2.3005) (0.8239::0.8240)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.3228::2.3228) (0.0171::0.0171) (0.8599::0.8599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3579::0.3603) (0.2630::0.2700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0083::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6912::1.6912) (0.6485::0.6485)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7189::1.7189) (0.0170::0.0170) (0.6923::0.6923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3605::0.3605) (0.2632::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0766::2.0766) (0.7588::0.7589)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0982::2.0982) (0.0184::0.0184) (0.7943::0.7943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8891::1.8891) (0.6988::0.6988)) (IOPATH TE_B Z () () (0.1134::0.1134) (1.9137::1.9137) (0.0194::0.0194) (0.7372::0.7372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9237::1.9237) (0.7078::0.7078)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9451::1.9451) (0.0174::0.0174) (0.7445::0.7445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1510::0.1510) (0.1724::0.1724)) (IOPATH B X (0.1467::0.1467) (0.1872::0.1872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3207::0.3207) (0.2190::0.2190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1298::2.1298) (0.7804::0.7804)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1476::2.1476) (0.0178::0.0178) (0.8137::0.8137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3683::0.3684) (0.2746::0.2746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0983::2.0983) (0.7602::0.7603)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1256::2.1256) (0.0170::0.0170) (0.8031::0.8031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2568::0.2568) (0.2283::0.2296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0173::2.0173) (0.7572::0.7572)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0475::2.0475) (0.0186::0.0186) (0.8027::0.8027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4034::0.4034) (0.3493::0.3493)) (IOPATH D Q (0.3952::0.3960) (0.2807::0.2834)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1557::0.1557) (0.1776::0.1776)) (IOPATH B X (0.1519::0.1519) (0.1935::0.1935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3671::0.3671) (0.3273::0.3273)) (IOPATH D Q (0.3585::0.3591) (0.2577::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3582::0.3590) (0.2626::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3517::0.3517) (0.2526::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6633::2.6633) (0.9539::0.9540)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.6895::2.6895) (0.0179::0.0179) (0.9938::0.9938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3671::0.3671) (0.3273::0.3273)) (IOPATH D Q (0.3726::0.3775) (0.2753::0.2907)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1988)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0157)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1684::0.1684) (0.1983::0.1983)) (IOPATH B X (0.1502::0.1502) (0.1928::0.1928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3516::0.3516) (0.2515::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3698::0.3698) (0.3290::0.3290)) (IOPATH D Q (0.3726::0.3760) (0.2740::0.2840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1944)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0081)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0028::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3564::0.3564) (0.2599::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1835::0.1835)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3580::0.3580) (0.2606::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8714::1.8714) (0.6952::0.6952)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8988::1.8988) (0.0175::0.0175) (0.7373::0.7373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3835::0.3835) (0.3373::0.3373)) (IOPATH D Q (0.3752::0.3752) (0.2672::0.2672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3504::0.3513) (0.2541::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3743::0.3743) (0.3317::0.3317)) (IOPATH D Q (0.3649::0.3649) (0.2609::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0011::2.0011) (0.7485::0.7486)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0217::2.0217) (0.0176::0.0176) (0.7837::0.7837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8468::1.8468) (0.6987::0.6987)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8771::1.8771) (0.0184::0.0184) (0.7439::0.7439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3608::0.3638) (0.2636::0.2724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1673::0.1673) (0.1924::0.1924)) (IOPATH B X (0.1595::0.1595) (0.2049::0.2049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3792::0.3792) (0.2807::0.2807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2041::2.2041) (0.7941::0.7942)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.2219::2.2219) (0.0191::0.0191) (0.8265::0.8265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3665::0.3666) (0.2730::0.2730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6931::1.6931) (0.6484::0.6485)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7221::1.7221) (0.0183::0.0183) (0.6921::0.6921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3535::0.3536) (0.2639::0.2639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3528::0.3533) (0.2559::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8501::1.8501) (0.6899::0.6899)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8841::1.8841) (0.0167::0.0167) (0.7407::0.7407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3604::0.3604) (0.2589::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3629::0.3663) (0.2663::0.2765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2471::0.2471) (0.2190::0.2190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3498::0.3498) (0.2515::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4010::2.4010) (0.8843::0.8843)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.4222::2.4222) (0.0158::0.0158) (0.9289::0.9289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3580::0.3616) (0.2633::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1932)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3531::0.3537) (0.2539::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2922::0.2922) (0.2791::0.2791)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3129::0.3129) (0.2698::0.2698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3913::0.3913) (0.3420::0.3420)) (IOPATH D Q (0.3822::0.3822) (0.2716::0.2716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1152::2.1152) (0.7709::0.7710)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1367::2.1367) (0.0173::0.0173) (0.8062::0.8062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2227::2.2227) (0.8014::0.8014)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.2462::2.2462) (0.0165::0.0165) (0.8388::0.8388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6848::1.6849) (0.6460::0.6460)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7123::1.7123) (0.0170::0.0170) (0.6897::0.6897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9294::1.9295) (0.7104::0.7104)) (IOPATH TE_B Z () () (0.1134::0.1134) (1.9517::1.9517) (0.0194::0.0194) (0.7474::0.7474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2783::0.2783) (0.2450::0.2450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3858::0.3859) (0.2927::0.2927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3581::0.3581) (0.2636::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3490::0.3490) (0.2501::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8457::1.8457) (0.6894::0.6895)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8691::1.8691) (0.0177::0.0177) (0.7290::0.7290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2179::0.2179) (0.1734::0.1734)) (IOPATH A Y (0.2885::0.2885) (0.0682::0.0682)) (IOPATH B Y (0.2681::0.2681) (0.0692::0.0692)) (IOPATH C Y (0.2320::0.2320) (0.0655::0.0655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9897::1.9898) (0.7325::0.7326)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0107::2.0107) (0.0190::0.0190) (0.7671::0.7671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2434::0.2434) (0.2440::0.2440)) (IOPATH D X (0.2432::0.2432) (0.2492::0.2492)) (IOPATH A_N X (0.3059::0.3059) (0.2468::0.2468)) (IOPATH B_N X (0.3125::0.3125) (0.2604::0.2604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2372::0.2372) (0.2391::0.2391)) (IOPATH D X (0.2370::0.2370) (0.2444::0.2444)) (IOPATH A_N X (0.2997::0.2997) (0.2424::0.2424)) (IOPATH B_N X (0.3064::0.3064) (0.2557::0.2557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2356::0.2356) (0.2267::0.2267)) (IOPATH C X (0.2382::0.2382) (0.2406::0.2406)) (IOPATH D X (0.2408::0.2408) (0.2550::0.2550)) (IOPATH A_N X (0.2899::0.2899) (0.2441::0.2441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2335::0.2335) (0.2362::0.2362)) (IOPATH D X (0.2335::0.2335) (0.2419::0.2419)) (IOPATH A_N X (0.2969::0.2969) (0.2401::0.2401)) (IOPATH B_N X (0.3028::0.3028) (0.2533::0.2533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2309::0.2309) (0.2237::0.2237)) (IOPATH C X (0.2335::0.2335) (0.2367::0.2367)) (IOPATH D X (0.2362::0.2362) (0.2516::0.2516)) (IOPATH A_N X (0.2858::0.2858) (0.2411::0.2411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3583::0.3596) (0.2632::0.2675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0109::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1344::2.1344) (0.7754::0.7754)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1661::2.1661) (0.0165::0.0165) (0.8220::0.8220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2381::0.2381) (0.2288::0.2288)) (IOPATH C X (0.2406::0.2406) (0.2421::0.2421)) (IOPATH D X (0.2433::0.2433) (0.2571::0.2571)) (IOPATH A_N X (0.2930::0.2930) (0.2462::0.2462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8716::1.8716) (0.7088::0.7088)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8952::1.8952) (0.0179::0.0179) (0.7463::0.7463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1161::2.1161) (0.7654::0.7654)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1438::2.1438) (0.0170::0.0170) (0.8084::0.8084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2175::0.2175) (0.1935::0.1935)) (IOPATH B X (0.2257::0.2257) (0.2207::0.2207)) (IOPATH C X (0.2277::0.2277) (0.2361::0.2361)) (IOPATH D X (0.2287::0.2287) (0.2429::0.2429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2581::0.2581) (0.2203::0.2203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3483::0.3483) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2832::2.2832) (0.8288::0.8289)) (IOPATH TE_B Z () () (0.1385::0.1385) (2.3657::2.3657) (-0.0060::-0.0060) (0.9177::0.9177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2812::0.2812) (0.2733::0.2733)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2572::2.2572) (0.8349::0.8349)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2799::2.2799) (0.0175::0.0175) (0.8712::0.8712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7405::1.7405) (0.6650::0.6651)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7702::1.7702) (0.0182::0.0182) (0.7106::0.7106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2120::0.2121) (0.1842::0.1858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5280::2.5280) (0.9025::0.9025)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.5473::2.5473) (0.0194::0.0194) (0.9350::0.9350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3518::0.3518) (0.2528::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0978::2.0978) (0.7822::0.7823)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1319::2.1319) (0.0173::0.0173) (0.8308::0.8308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1666::0.1666) (0.1940::0.1940)) (IOPATH B X (0.1523::0.1523) (0.1958::0.1958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3656::2.3656) (0.8718::0.8718)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.3871::2.3871) (0.0172::0.0172) (0.9070::0.9070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3589::0.3604) (0.2614::0.2659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8224::1.8224) (0.6757::0.6757)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8511::1.8511) (0.0175::0.0175) (0.7186::0.7186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3602::0.3612) (0.2667::0.2701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1936)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0068::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9366::1.9366) (0.7147::0.7148)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9728::1.9728) (0.0170::0.0170) (0.7670::0.7670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7945::1.7946) (0.6806::0.6806)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8228::1.8228) (0.0176::0.0176) (0.7232::0.7232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9191::1.9192) (0.7127::0.7127)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9448::1.9448) (0.0172::0.0172) (0.7523::0.7523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3517::0.3527) (0.2528::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6348::1.6348) (0.6213::0.6213)) (IOPATH TE_B Z () () (0.1002::0.1002) (1.6330::1.6330) (0.0270::0.0270) (0.6329::0.6329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0514::2.0514) (0.7657::0.7657)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0723::2.0723) (0.0177::0.0177) (0.8010::0.8010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3448::0.3448) (0.2465::0.2465)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3809::0.3810) (0.2880::0.2880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3195::0.3195)) (IOPATH D Q (0.3468::0.3468) (0.2487::0.2487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3241::0.3241)) (IOPATH D Q (0.3562::0.3568) (0.2583::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3241::0.3241)) (IOPATH D Q (0.3573::0.3585) (0.2593::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1842)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5457::2.5457) (0.9281::0.9281)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.5649::2.5649) (0.0188::0.0188) (0.9604::0.9604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3551::0.3551) (0.2547::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2108::2.2108) (0.8036::0.8036)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.2315::2.2315) (0.0191::0.0191) (0.8377::0.8377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3480::0.3490) (0.2511::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7580::1.7580) (0.6716::0.6716)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.7869::1.7869) (0.0189::0.0189) (0.7154::0.7154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3085::2.3085) (0.8493::0.8493)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.3271::2.3271) (0.0183::0.0183) (0.8808::0.8808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3597::0.3604) (0.2624::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3933::0.3933) (0.3432::0.3432)) (IOPATH D Q (0.3859::0.3859) (0.2740::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9917::1.9917) (0.7376::0.7377)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0252::2.0252) (0.0183::0.0183) (0.7945::0.7945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2098::0.2098) (0.1813::0.1813)) (IOPATH A Y (0.2684::0.2684) (0.0637::0.0637)) (IOPATH B Y (0.2464::0.2464) (0.0635::0.0635)) (IOPATH C Y (0.2116::0.2116) (0.0610::0.0610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9020::1.9020) (0.7078::0.7079)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9312::1.9312) (0.0177::0.0177) (0.7525::0.7525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3261::0.3261)) (IOPATH D Q (0.3572::0.3584) (0.2572::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2292::0.2292) (0.2328::0.2328)) (IOPATH D X (0.2376::0.2376) (0.2518::0.2518)) (IOPATH A_N X (0.2911::0.2911) (0.2367::0.2367)) (IOPATH B_N X (0.2958::0.2958) (0.2490::0.2490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3515::0.3515) (0.2488::0.2488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2333::0.2333) (0.2344::0.2344)) (IOPATH D X (0.2431::0.2431) (0.2556::0.2556)) (IOPATH A_N X (0.2966::0.2966) (0.2405::0.2405)) (IOPATH B_N X (0.3036::0.3036) (0.2539::0.2539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3565::0.3568) (0.2556::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2312::0.2312) (0.2336::0.2336)) (IOPATH D X (0.2398::0.2398) (0.2535::0.2535)) (IOPATH A_N X (0.2942::0.2942) (0.2385::0.2385)) (IOPATH B_N X (0.2980::0.2980) (0.2506::0.2506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2272::0.2272) (0.2195::0.2195)) (IOPATH C X (0.2321::0.2321) (0.2354::0.2354)) (IOPATH D X (0.2431::0.2431) (0.2636::0.2636)) (IOPATH A_N X (0.2830::0.2830) (0.2395::0.2395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3843::0.3843) (0.3377::0.3377)) (IOPATH D Q (0.3752::0.3752) (0.2656::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2288::0.2288) (0.2216::0.2216)) (IOPATH C X (0.2315::0.2315) (0.2343::0.2343)) (IOPATH D X (0.2429::0.2429) (0.2634::0.2634)) (IOPATH A_N X (0.2813::0.2813) (0.2384::0.2384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2246::0.2246) (0.2176::0.2176)) (IOPATH C X (0.2291::0.2291) (0.2326::0.2326)) (IOPATH D X (0.2405::0.2405) (0.2618::0.2618)) (IOPATH A_N X (0.2813::0.2813) (0.2379::0.2379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2198::0.2198) (0.1944::0.1944)) (IOPATH B X (0.2263::0.2263) (0.2197::0.2197)) (IOPATH C X (0.2304::0.2304) (0.2369::0.2369)) (IOPATH D X (0.2401::0.2401) (0.2582::0.2582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3699::0.3699) (0.3290::0.3290)) (IOPATH D Q (0.3612::0.3619) (0.2594::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3515::0.3531) (0.2559::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7631::1.7632) (0.6736::0.6737)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7859::1.7859) (0.0184::0.0184) (0.7118::0.7118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3611::0.3651) (0.2639::0.2754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3678::0.3701) (0.2741::0.2810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1976)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0110)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3545::0.3549) (0.2588::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3506::0.3513) (0.2519::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1797::0.1797) (0.2268::0.2269)) (IOPATH B X (0.1375::0.1375) (0.1738::0.1738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3500::0.3500) (0.2517::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3688::0.3688) (0.3284::0.3284)) (IOPATH D Q (0.3630::0.3639) (0.2631::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2642::0.2642) (0.2931::0.2931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3617::0.3617) (0.2658::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9463::1.9463) (0.7298::0.7298)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9654::1.9654) (0.0176::0.0176) (0.7625::0.7625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3569::0.3593) (0.2624::0.2694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7056::1.7056) (0.6445::0.6445)) (IOPATH TE_B Z () () (0.1005::0.1005) (1.7087::1.7087) (0.0269::0.0269) (0.6695::0.6695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0518::2.0518) (0.7679::0.7679)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0839::2.0839) (0.0165::0.0165) (0.8149::0.8149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4869::2.4869) (0.8933::0.8933)) (IOPATH TE_B Z () () (0.1385::0.1385) (2.5905::2.5905) (-0.0060::-0.0060) (0.9908::0.9908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0945::2.0945) (0.7794::0.7795)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1283::2.1283) (0.0166::0.0166) (0.8286::0.8286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3597::0.3598) (0.2675::0.2675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7786::1.7786) (0.6807::0.6808)) (IOPATH TE_B Z () () (0.1265::0.1265) (1.8123::1.8123) (0.0074::0.0074) (0.7421::0.7421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3239::0.3239)) (IOPATH D Q (0.3520::0.3525) (0.2519::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6060::1.6060) (0.6185::0.6185)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.6358::1.6358) (0.0178::0.0178) (0.6626::0.6626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3531::0.3531) (0.2526::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2286::0.2286) (0.2120::0.2120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1719::0.1719) (0.2013::0.2014)) (IOPATH B X (0.1474::0.1474) (0.1856::0.1856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1915::0.1915) (0.2405::0.2406)) (IOPATH B X (0.1556::0.1556) (0.1950::0.1950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3568::0.3599) (0.2621::0.2715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0059::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3478::2.3478) (0.8644::0.8644)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.3650::2.3650) (0.0187::0.0187) (0.8945::0.8945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3562::0.3615) (0.2603::0.2755)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0026::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7704::1.7704) (0.6644::0.6644)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7975::1.7975) (0.0176::0.0176) (0.7063::0.7063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3576::0.3576) (0.2604::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3609::0.3645) (0.2669::0.2781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1969)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3764::0.3765) (0.2812::0.2812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4057::0.4058) (0.3043::0.3043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2641::0.2641) (0.2329::0.2329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1225::2.1226) (0.7901::0.7902)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1472::2.1472) (0.0192::0.0192) (0.8283::0.8283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9507::1.9507) (0.7357::0.7357)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9787::1.9787) (0.0191::0.0191) (0.7786::0.7786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4960::2.4960) (0.9107::0.9107)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.5153::2.5153) (0.0187::0.0187) (0.9432::0.9432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3052::2.3052) (0.8522::0.8523)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.3234::2.3234) (0.0158::0.0158) (0.8969::0.8969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3544::0.3544) (0.2521::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0724::0.0724) (0.0576::0.0576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7057::1.7057) (0.6536::0.6537)) (IOPATH TE_B Z () () (0.1219::0.1219) (1.7386::1.7386) (0.0115::0.0115) (0.7099::0.7099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2790::2.2790) (0.8300::0.8301)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.2976::2.2976) (0.0156::0.0156) (0.8735::0.8735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3564::0.3564) (0.2543::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6220::1.6220) (0.6139::0.6139)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6508::1.6508) (0.0175::0.0175) (0.6578::0.6578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3530::0.3544) (0.2578::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3542::0.3542) (0.2541::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3710::0.3710) (0.3297::0.3297)) (IOPATH D Q (0.3643::0.3643) (0.2608::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1378::2.1378) (0.7933::0.7933)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1554::2.1554) (0.0183::0.0183) (0.8244::0.8244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3116::0.3116) (0.2893::0.2893)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1850::0.1850) (0.2307::0.2308)) (IOPATH B X (0.1525::0.1525) (0.1923::0.1923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3145::0.3145) (0.2110::0.2110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6519::1.6519) (0.6365::0.6366)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.6837::1.6837) (0.0166::0.0166) (0.6839::0.6839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7497::1.7497) (0.6690::0.6690)) (IOPATH TE_B Z () () (0.1172::0.1172) (1.7924::1.7924) (0.0158::0.0158) (0.7266::0.7266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3497::0.3506) (0.2539::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1835)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8994::1.8994) (0.7186::0.7186)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9300::1.9300) (0.0177::0.0177) (0.7640::0.7640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1972::0.1972) (0.1655::0.1655)) (IOPATH A Y (0.2680::0.2680) (0.0621::0.0621)) (IOPATH B Y (0.2490::0.2490) (0.0639::0.0639)) (IOPATH C Y (0.2148::0.2148) (0.0618::0.0618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7746::1.7746) (0.6772::0.6772)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8045::1.8045) (0.0174::0.0174) (0.7227::0.7227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2373::0.2373) (0.2369::0.2369)) (IOPATH D X (0.2380::0.2380) (0.2429::0.2429)) (IOPATH A_N X (0.3023::0.3023) (0.2446::0.2446)) (IOPATH B_N X (0.3063::0.3063) (0.2567::0.2567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0200::2.0201) (0.7466::0.7466)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0457::2.0457) (0.0174::0.0174) (0.7943::0.7943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0650::2.0650) (0.7596::0.7596)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0971::2.0971) (0.0180::0.0180) (0.8059::0.8059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2268::0.2268) (0.2297::0.2297)) (IOPATH D X (0.2265::0.2265) (0.2344::0.2344)) (IOPATH A_N X (0.2908::0.2908) (0.2365::0.2365)) (IOPATH B_N X (0.2934::0.2934) (0.2474::0.2474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2249::0.2249) (0.2177::0.2177)) (IOPATH C X (0.2271::0.2271) (0.2299::0.2299)) (IOPATH D X (0.2308::0.2308) (0.2451::0.2451)) (IOPATH A_N X (0.2814::0.2814) (0.2383::0.2383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3583::0.3584) (0.2595::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8695::1.8695) (0.7089::0.7089)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8937::1.8937) (0.0185::0.0185) (0.7477::0.7477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3577::0.3581) (0.2571::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2312::0.2312) (0.2338::0.2338)) (IOPATH D X (0.2292::0.2292) (0.2363::0.2363)) (IOPATH A_N X (0.2900::0.2900) (0.2361::0.2361)) (IOPATH B_N X (0.2974::0.2974) (0.2502::0.2502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2543::0.2543) (0.2377::0.2377)) (IOPATH C X (0.2609::0.2609) (0.2552::0.2552)) (IOPATH D X (0.2616::0.2616) (0.2671::0.2671)) (IOPATH A_N X (0.3101::0.3101) (0.2580::0.2580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2278::0.2278) (0.2198::0.2198)) (IOPATH C X (0.2329::0.2329) (0.2355::0.2355)) (IOPATH D X (0.2337::0.2337) (0.2472::0.2472)) (IOPATH A_N X (0.2808::0.2808) (0.2381::0.2381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2121::0.2121) (0.1884::0.1884)) (IOPATH B X (0.2225::0.2225) (0.2169::0.2169)) (IOPATH C X (0.2271::0.2271) (0.2349::0.2349)) (IOPATH D X (0.2261::0.2261) (0.2384::0.2384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8436::1.8436) (0.7006::0.7006)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8670::1.8670) (0.0179::0.0179) (0.7399::0.7399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8774::1.8774) (0.7072::0.7073)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9111::1.9111) (0.0176::0.0176) (0.7555::0.7555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3549::0.3549) (0.2533::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2828::0.2828) (0.2743::0.2743)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3567::0.3567) (0.2558::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4013::0.4014) (0.3027::0.3027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4967::2.4968) (0.8902::0.8902)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5201::2.5201) (0.0171::0.0171) (0.9281::0.9281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3543::0.3543) (0.2553::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3302::0.3302) (0.2720::0.2736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3619::0.3624) (0.2667::0.2685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1096::2.1096) (0.7855::0.7856)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1387::2.1387) (0.0171::0.0171) (0.8307::0.8308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3688::0.3689) (0.2737::0.2737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1413::0.1413) (0.1573::0.1573)) (IOPATH B X (0.1641::0.1641) (0.2109::0.2109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6445::1.6445) (0.6325::0.6325)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6834::1.6834) (0.0173::0.0173) (0.6861::0.6861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1562::0.1562) (0.1794::0.1794)) (IOPATH B X (0.1399::0.1399) (0.1771::0.1771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3661::0.3666) (0.2700::0.2717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0099::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3512::0.3512) (0.2510::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0050::2.0050) (0.7502::0.7502)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0321::2.0321) (0.0181::0.0181) (0.7927::0.7927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9111::1.9111) (0.7204::0.7204)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9260::1.9260) (0.0176::0.0176) (0.7508::0.7508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3547::0.3547) (0.2548::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9731::1.9731) (0.7417::0.7418)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9967::1.9967) (0.0185::0.0185) (0.7795::0.7795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7660::1.7660) (0.6725::0.6726)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7873::1.7873) (0.0158::0.0158) (0.7091::0.7091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6355::1.6355) (0.6289::0.6290)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6684::1.6684) (0.0170::0.0170) (0.6769::0.6769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3512::0.3521) (0.2526::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3658::0.3658) (0.2616::0.2616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3572::0.3590) (0.2620::0.2674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3634::0.3634) (0.2663::0.2663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3818::0.3818) (0.2859::0.2859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0197::2.0197) (0.7570::0.7570)) (IOPATH TE_B Z () () (0.1198::0.1198) (2.0524::2.0524) (0.0135::0.0135) (0.8072::0.8072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2083::2.2084) (0.8013::0.8013)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2335::2.2335) (0.0177::0.0177) (0.8399::0.8399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0529::2.0529) (0.7412::0.7412)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0781::2.0781) (0.0169::0.0169) (0.7815::0.7815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3622::0.3675) (0.2668::0.2826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4025::0.4025) (0.3488::0.3488)) (IOPATH D Q (0.3961::0.3961) (0.2803::0.2826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3551::0.3551) (0.3190::0.3190)) (IOPATH D Q (0.3453::0.3453) (0.2474::0.2474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1783::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3885::0.3886) (0.2853::0.2853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3496::0.3510) (0.2540::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2727::0.2727) (0.2363::0.2363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3538::0.3538) (0.2533::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3518::0.3533) (0.2555::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3552::0.3587) (0.2606::0.2707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2587::0.2609) (0.2326::0.2371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3493::0.3497) (0.2528::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1687::0.1687) (0.1972::0.1972)) (IOPATH B X (0.1530::0.1530) (0.1961::0.1961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5479::2.5479) (0.9303::0.9304)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.5668::2.5668) (0.0157::0.0157) (0.9742::0.9742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4325::0.4325) (0.3649::0.3649)) (IOPATH D Q (0.4257::0.4267) (0.2984::0.3014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3245::0.3245) (0.2211::0.2211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3548::0.3548) (0.2549::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3514::0.3514) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6930::1.6930) (0.6505::0.6505)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7248::1.7248) (0.0166::0.0166) (0.6979::0.6979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3512::0.3512) (0.2545::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2786::0.2786) (0.2451::0.2451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7273::1.7273) (0.6610::0.6610)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7590::1.7590) (0.0173::0.0173) (0.7077::0.7077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9210::1.9210) (0.7217::0.7217)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9472::1.9472) (0.0174::0.0174) (0.7624::0.7624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3567::0.3585) (0.2617::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0107::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9309::1.9309) (0.7107::0.7108)) (IOPATH TE_B Z () () (0.1182::0.1182) (1.9671::1.9671) (0.0150::0.0150) (0.7628::0.7628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2952::0.2952) (0.2553::0.2553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8975::1.8975) (0.7169::0.7169)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9312::1.9312) (0.0176::0.0176) (0.7652::0.7652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6268::0.6268) (0.4661::0.4661)) (IOPATH D Q (0.6196::0.6196) (0.3966::0.3982)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4915::2.4915) (0.9145::0.9146)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.5185::2.5185) (0.0092::0.0092) (0.9732::0.9732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3246::0.3246)) (IOPATH D Q (0.3542::0.3548) (0.2544::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3472::0.3472) (0.2476::0.2496)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5369::2.5369) (0.9262::0.9262)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5634::2.5634) (0.0171::0.0171) (0.9660::0.9660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0559::2.0559) (0.7670::0.7671)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0894::2.0894) (0.0163::0.0163) (0.8160::0.8160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3521::0.3526) (0.2542::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3704::0.3725) (0.2757::0.2825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1973)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0002::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3539::0.3546) (0.2537::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1784::0.1784) (0.2227::0.2227)) (IOPATH B X (0.1394::0.1394) (0.1761::0.1761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7565::1.7565) (0.6695::0.6696)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7949::1.7949) (0.0173::0.0173) (0.7228::0.7228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6920::1.6920) (0.6470::0.6470)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7282::1.7282) (0.0180::0.0180) (0.6982::0.6982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1841::0.1841) (0.2321::0.2322)) (IOPATH B X (0.1410::0.1410) (0.1768::0.1768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3223::0.3223) (0.2298::0.2298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8454::1.8454) (0.6876::0.6876)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8825::1.8825) (0.0167::0.0167) (0.7393::0.7393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3644::0.3680) (0.2689::0.2797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1953)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0012::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1938::0.1938) (0.2426::0.2426)) (IOPATH B X (0.1473::0.1473) (0.1813::0.1813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8057::1.8057) (0.6854::0.6854)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8258::1.8258) (0.0158::0.0158) (0.7213::0.7213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9542::1.9542) (0.7332::0.7332)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.9911::1.9911) (0.0159::0.0159) (0.7848::0.7848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3471::0.3471) (0.2468::0.2468)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1770::0.1770)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9501::1.9502) (0.7351::0.7352)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9757::1.9757) (0.0180::0.0180) (0.7756::0.7756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3574::0.3587) (0.2610::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0690::0.0690) (0.0552::0.0552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9963::1.9963) (0.7331::0.7332)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0301::2.0301) (0.0178::0.0178) (0.7813::0.7813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0429::2.0429) (0.7530::0.7530)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0758::2.0758) (0.0169::0.0169) (0.8004::0.8004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3624::0.3624) (0.2628::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3587::0.3624) (0.2638::0.2748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2744::0.2744) (0.2305::0.2320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3502::0.3502) (0.2505::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2413::0.2424) (0.2265::0.2288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3632::0.3644) (0.2647::0.2688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2551::2.2551) (0.8140::0.8141)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.2818::2.2818) (0.0170::0.0170) (0.8549::0.8549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8200::1.8200) (0.6790::0.6790)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.8544::1.8544) (0.0153::0.0153) (0.7296::0.7296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3877::2.3878) (0.8786::0.8787)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.4181::2.4181) (0.0178::0.0178) (0.9246::0.9246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3536::0.3537) (0.2608::0.2608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1705::0.1705) (0.1988::0.1988)) (IOPATH B X (0.1516::0.1516) (0.1926::0.1926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7060::1.7060) (0.6382::0.6382)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7359::1.7359) (0.0175::0.0175) (0.6828::0.6828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1634::0.1634) (0.1870::0.1870)) (IOPATH B X (0.1481::0.1481) (0.1869::0.1869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7302::1.7302) (0.6631::0.6631)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7676::1.7676) (0.0167::0.0167) (0.7163::0.7163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7014::1.7014) (0.6495::0.6495)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7342::1.7342) (0.0179::0.0179) (0.6972::0.6972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9001::1.9001) (0.7043::0.7044)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.9361::1.9361) (0.0162::0.0162) (0.7559::0.7559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0993::0.0993) (0.0778::0.0778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0698::2.0698) (0.7540::0.7540)) (IOPATH TE_B Z () () (0.1186::0.1186) (2.1128::2.1128) (0.0147::0.0146) (0.8124::0.8124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3518::0.3518) (0.2527::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1991::0.1991) (0.1752::0.1752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7563::1.7563) (0.6679::0.6679)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7895::1.7895) (0.0177::0.0177) (0.7153::0.7153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9896::1.9896) (0.7484::0.7484)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0030::2.0030) (0.0184::0.0184) (0.7775::0.7775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3660::0.3678) (0.2683::0.2737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1903)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0098::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7660::1.7660) (0.6733::0.6733)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7932::1.7932) (0.0172::0.0172) (0.7147::0.7147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1959::0.1959) (0.1692::0.1708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3233::0.3233) (0.2223::0.2223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0951::0.0951) (0.0749::0.0749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3573::0.3591) (0.2607::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3527::0.3535) (0.2548::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1015::2.1016) (0.7858::0.7859)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1352::2.1352) (0.0171::0.0171) (0.8347::0.8347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1725::0.1725) (0.2085::0.2086)) (IOPATH B X (0.1428::0.1428) (0.1809::0.1809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3543::2.3543) (0.8466::0.8466)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.3793::2.3793) (0.0171::0.0171) (0.8849::0.8849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3539::0.3541) (0.2537::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3532::0.3532) (0.2541::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1741::0.1741) (0.2100::0.2100)) (IOPATH B X (0.1454::0.1454) (0.1839::0.1839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3662::0.3663) (0.2982::0.3007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3517::0.3517) (0.2519::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3523::0.3523) (0.2529::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3642::0.3642) (0.2717::0.2717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8282::1.8282) (0.6835::0.6835)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8545::1.8545) (0.0170::0.0170) (0.7244::0.7244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3551::0.3551) (0.2561::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1825::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3324::0.3324) (0.2196::0.2196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8102::1.8102) (0.6890::0.6890)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8240::1.8240) (0.0187::0.0187) (0.7180::0.7180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9433::1.9434) (0.7160::0.7160)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9614::1.9614) (0.0176::0.0176) (0.7490::0.7490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3556::0.3561) (0.2597::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7240::2.7240) (0.9907::0.9908)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.7630::2.7630) (0.0092::0.0092) (1.0546::1.0546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2834::0.2834) (0.2745::0.2745)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1860::0.1860) (0.1659::0.1659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4007::0.4007) (0.3478::0.3478)) (IOPATH D Q (0.3902::0.3902) (0.2756::0.2756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1498::0.1498) (0.1697::0.1697)) (IOPATH B X (0.1530::0.1530) (0.1953::0.1953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3506::0.3506) (0.2515::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4058::0.4058) (0.3506::0.3506)) (IOPATH D Q (0.3988::0.3988) (0.2813::0.2833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1067::0.1067) (0.0851::0.0851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7594::1.7595) (0.6723::0.6723)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7855::1.7855) (0.0184::0.0184) (0.7140::0.7140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6981::1.6981) (0.6356::0.6356)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7351::1.7351) (0.0180::0.0180) (0.6872::0.6872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3530::0.3539) (0.2546::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3310::0.3310) (0.2273::0.2273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3604::0.3640) (0.2662::0.2768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1956)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0098)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0011::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3515::0.3515) (0.2529::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3883::0.3884) (0.2871::0.2871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1778::0.1778) (0.1591::0.1591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3502::0.3513) (0.2545::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2784::0.2784) (0.2515::0.2515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3620::0.3630) (0.2638::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3518::0.3519) (0.2524::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4091::0.4091) (0.3524::0.3524)) (IOPATH D Q (0.3999::0.3999) (0.2801::0.2818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3556::0.3556) (0.2553::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8418::1.8418) (0.6985::0.6985)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8600::1.8600) (0.0183::0.0183) (0.7308::0.7308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0691::0.0691) (0.0557::0.0557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3772::0.3773) (0.2738::0.2738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0686::2.0686) (0.7735::0.7736)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1005::2.1005) (0.0169::0.0169) (0.8203::0.8203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6730::1.6730) (0.6418::0.6419)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7036::1.7035) (0.0184::0.0184) (0.6869::0.6869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3564::0.3575) (0.2593::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3514::0.3514) (0.2513::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7246::1.7246) (0.6507::0.6508)) (IOPATH TE_B Z () () (0.1205::0.1205) (1.7569::1.7569) (0.0128::0.0128) (0.7041::0.7041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7757::1.7757) (0.6766::0.6767)) (IOPATH TE_B Z () () (0.1179::0.1179) (1.7987::1.7987) (0.0152::0.0152) (0.7213::0.7213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6959::1.6959) (0.6491::0.6491)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7265::1.7265) (0.0179::0.0179) (0.6956::0.6956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7750::1.7750) (0.6764::0.6765)) (IOPATH TE_B Z () () (0.1181::0.1181) (1.8118::1.8118) (0.0150::0.0150) (0.7301::0.7301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1787::0.1787) (0.2081::0.2082)) (IOPATH B X (0.1588::0.1588) (0.1987::0.1987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3513::0.3513) (0.2539::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2387::0.2399) (0.2222::0.2248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1817::0.1817) (0.1614::0.1614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3225::0.3225)) (IOPATH D Q (0.3523::0.3530) (0.2542::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3789::0.3789) (0.2832::0.2832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3525::0.3533) (0.2560::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8358::1.8358) (0.6943::0.6943)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8631::1.8631) (0.0172::0.0172) (0.7356::0.7356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8673::1.8673) (0.7075::0.7076)) (IOPATH TE_B Z () () (0.1192::0.1192) (1.9004::1.9004) (0.0140::0.0140) (0.7622::0.7622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3585::0.3585) (0.2584::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3519::0.3521) (0.2552::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0821::0.0821) (0.0656::0.0656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3926::0.3926) (0.3428::0.3428)) (IOPATH D Q (0.3851::0.3855) (0.2753::0.2764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6383::1.6383) (0.6174::0.6174)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.6765::1.6765) (0.0157::0.0157) (0.6700::0.6700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3597::0.3630) (0.2650::0.2751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1934)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0034::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7291::1.7291) (0.6611::0.6611)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.7655::1.7655) (0.0169::0.0169) (0.7129::0.7129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2189::2.2189) (0.8125::0.8126)) (IOPATH TE_B Z () () (0.1185::0.1185) (2.2352::2.2352) (0.0148::0.0148) (0.8553::0.8553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2504::2.2504) (0.8160::0.8160)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.2739::2.2739) (0.0171::0.0171) (0.8536::0.8536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3903::0.3903) (0.2880::0.2880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3503::0.3509) (0.2517::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6877::1.6877) (0.6483::0.6483)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7195::1.7195) (0.0170::0.0170) (0.6955::0.6955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0829::0.0829) (0.0667::0.0667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2962::0.2962) (0.2812::0.2812)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3511::0.3511) (0.2531::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3232::0.3232)) (IOPATH D Q (0.3529::0.3535) (0.2542::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3514::0.3520) (0.2536::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6617::1.6617) (0.6281::0.6281)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.6914::1.6914) (0.0183::0.0183) (0.6747::0.6747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7712::1.7712) (0.6733::0.6733)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7998::1.7998) (0.0168::0.0168) (0.7161::0.7161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0146::2.0146) (0.7379::0.7379)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0499::2.0499) (0.0163::0.0163) (0.7876::0.7876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3640::0.3662) (0.2713::0.2779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1973)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0004::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3507::0.3507) (0.2516::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4274::0.4275) (0.3168::0.3168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0969::0.0969) (0.0764::0.0764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7069::1.7069) (0.6412::0.6412)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7360::1.7360) (0.0184::0.0184) (0.6847::0.6847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6948::1.6948) (0.6507::0.6508)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7225::1.7225) (0.0183::0.0183) (0.6936::0.6936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2859::0.2859) (0.2758::0.2758)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6797::1.6797) (0.6467::0.6467)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7148::1.7148) (0.0163::0.0163) (0.6975::0.6975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3542::0.3542) (0.2568::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1355::2.1355) (0.7807::0.7807)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1582::2.1582) (0.0175::0.0175) (0.8174::0.8174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6829::1.6829) (0.6462::0.6462)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7169::1.7169) (0.0171::0.0171) (0.6947::0.6947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2563::0.2564) (0.2163::0.2189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0731::0.0731) (0.0588::0.0588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2959::0.2959) (0.2811::0.2811)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1399::2.1399) (0.7782::0.7783)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.1520::2.1520) (0.0151::0.0151) (0.8159::0.8159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0247::2.0247) (0.7578::0.7579)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0568::2.0568) (0.0165::0.0165) (0.8062::0.8062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7555::1.7555) (0.6534::0.6534)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7794::1.7794) (0.0164::0.0164) (0.6915::0.6915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9240::1.9240) (0.7235::0.7235)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.9411::1.9411) (0.0192::0.0192) (0.7546::0.7546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8605::1.8605) (0.6916::0.6916)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8865::1.8865) (0.0187::0.0187) (0.7315::0.7315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3543::0.3551) (0.2556::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3552::0.3552) (0.2547::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3209::0.3209)) (IOPATH D Q (0.3544::0.3562) (0.2585::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3600::0.3608) (0.2592::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3569::0.3575) (0.2569::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3837::2.3837) (0.8443::0.8444)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.4045::2.4045) (0.0177::0.0177) (0.8796::0.8796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1698::2.1698) (0.8068::0.8068)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.2081::2.2081) (0.0160::0.0160) (0.8596::0.8596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3749::0.3750) (0.2822::0.2822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3568::0.3568) (0.2575::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2048::0.2048) (0.1803::0.1803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2569::2.2569) (0.8061::0.8061)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.2756::2.2756) (0.0182::0.0182) (0.8382::0.8382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3521::0.3527) (0.2568::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9659::1.9659) (0.7234::0.7234)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9862::1.9862) (0.0186::0.0186) (0.7579::0.7579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3213::0.3213)) (IOPATH D Q (0.3499::0.3499) (0.2520::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1924::2.1924) (0.8138::0.8138)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.2158::2.2158) (0.0186::0.0186) (0.8519::0.8519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3195::0.3195)) (IOPATH D Q (0.3474::0.3480) (0.2503::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0105::2.0105) (0.7426::0.7426)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0333::2.0333) (0.0184::0.0184) (0.7793::0.7793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0156::2.0156) (0.7433::0.7434)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0332::2.0332) (0.0188::0.0188) (0.7752::0.7752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3628::0.3645) (0.2644::0.2697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2064::0.2064) (0.1927::0.1927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4025::0.4025) (0.3488::0.3488)) (IOPATH D Q (0.3932::0.3940) (0.2779::0.2810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2075::2.2075) (0.7986::0.7987)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2249::2.2249) (0.0185::0.0185) (0.8293::0.8293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6956::1.6956) (0.6496::0.6496)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7276::1.7276) (0.0166::0.0166) (0.6977::0.6977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3508::0.3508) (0.2519::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3473::0.3473) (0.2485::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3211::0.3211) (0.2111::0.2111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6676::1.6677) (0.6418::0.6418)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7031::1.7031) (0.0176::0.0176) (0.6923::0.6923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3519::0.3519) (0.2529::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3519::0.3519) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2379::0.2379) (0.2218::0.2218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1834::0.1834) (0.1766::0.1766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1853::0.1853) (0.2378::0.2378)) (IOPATH B X (0.1640::0.1640) (0.2134::0.2134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3206::0.3207) (0.2293::0.2293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3679::0.3699) (0.2721::0.2788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1945)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0038::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3996::0.3996) (0.3471::0.3471)) (IOPATH D Q (0.3923::0.3923) (0.2775::0.2795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3561::0.3573) (0.2595::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3479::0.3479) (0.2497::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3603::0.3610) (0.2644::0.2666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9609::1.9609) (0.7383::0.7384)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9882::1.9882) (0.0175::0.0175) (0.7820::0.7820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1824::0.1824) (0.2306::0.2307)) (IOPATH B X (0.1437::0.1437) (0.1817::0.1817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3612::0.3630) (0.2643::0.2702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0107::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7686::1.7686) (0.6758::0.6758)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7949::1.7949) (0.0183::0.0183) (0.7177::0.7178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2535::0.2535) (0.2285::0.2285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7105::1.7105) (0.6572::0.6572)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7428::1.7428) (0.0172::0.0172) (0.7064::0.7064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3482::0.3482) (0.2500::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3522::0.3522) (0.2524::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7949::1.7949) (0.6835::0.6836)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8255::1.8255) (0.0181::0.0181) (0.7296::0.7296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1693::0.1693) (0.1939::0.1940)) (IOPATH B X (0.1679::0.1679) (0.2163::0.2163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3593::0.3593) (0.2581::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1781::0.1781) (0.2164::0.2165)) (IOPATH B X (0.1433::0.1433) (0.1798::0.1798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6551::1.6551) (0.6354::0.6355)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6851::1.6851) (0.0182::0.0182) (0.6803::0.6803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3487::0.3487) (0.2485::0.2494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5988::1.5988) (0.6095::0.6095)) (IOPATH TE_B Z () () (0.1002::0.1002) (1.6030::1.6030) (0.0270::0.0270) (0.6350::0.6350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1831::0.1831) (0.2342::0.2342)) (IOPATH B X (0.1387::0.1387) (0.1753::0.1753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2950::0.2950) (0.1958::0.1958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3570::0.3582) (0.2589::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3197::0.3197)) (IOPATH D Q (0.3554::0.3579) (0.2608::0.2682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0087::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1968::0.1968) (0.1707::0.1707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3581::0.3581) (0.2616::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8485::1.8485) (0.7009::0.7009)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8810::1.8810) (0.0164::0.0164) (0.7497::0.7497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2247::0.2247) (0.1919::0.1936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9199::1.9199) (0.7092::0.7092)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.9446::1.9446) (0.0160::0.0160) (0.7495::0.7495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1812::0.1812) (0.2260::0.2261)) (IOPATH B X (0.1462::0.1462) (0.1848::0.1848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8998::1.8998) (0.6980::0.6980)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.9260::1.9260) (0.0156::0.0156) (0.7389::0.7389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2800::0.2800) (0.2728::0.2728)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8999::1.8999) (0.7173::0.7173)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9294::1.9294) (0.0182::0.0181) (0.7632::0.7632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1234::2.1234) (0.7882::0.7882)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1581::2.1581) (0.0174::0.0174) (0.8374::0.8374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5242::2.5242) (0.8985::0.8986)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.5419::2.5419) (0.0185::0.0185) (0.9291::0.9291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3582::0.3617) (0.2642::0.2748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0022::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3693::0.3694) (0.2738::0.2738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3553::0.3562) (0.2563::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2222::2.2222) (0.8262::0.8262)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.2563::2.2563) (0.0161::0.0161) (0.8765::0.8765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6559::1.6559) (0.6250::0.6250)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.6847::1.6847) (0.0175::0.0175) (0.6685::0.6685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3577::0.3577) (0.2605::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3646::0.3646) (0.2652::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1796::0.1796) (0.2268::0.2269)) (IOPATH B X (0.1400::0.1400) (0.1775::0.1775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3543::0.3549) (0.2562::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1298::2.1298) (0.7938::0.7938)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1532::2.1532) (0.0177::0.0177) (0.8307::0.8307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1684::2.1684) (0.7714::0.7715)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1873::2.1873) (0.0182::0.0182) (0.8039::0.8039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1821::0.1821) (0.2291::0.2291)) (IOPATH B X (0.1500::0.1500) (0.1906::0.1906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1808::2.1808) (0.7978::0.7979)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1978::2.1978) (0.0192::0.0192) (0.8278::0.8278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0738::0.0738) (0.0601::0.0601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9464::1.9464) (0.7309::0.7309)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9665::1.9665) (0.0185::0.0185) (0.7653::0.7653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8704::1.8704) (0.6943::0.6944)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8961::1.8961) (0.0174::0.0174) (0.7345::0.7345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.2204::2.2204) (0.8127::0.8127)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.1999::2.1999) (0.0270::0.0270) (0.7974::0.7974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9501::1.9501) (0.7164::0.7165)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9805::1.9805) (0.0170::0.0170) (0.7608::0.7608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7810::1.7810) (0.6786::0.6787)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8153::1.8153) (0.0176::0.0176) (0.7275::0.7275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0985::2.0986) (0.7810::0.7810)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1215::2.1215) (0.0184::0.0184) (0.8176::0.8176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3511::0.3511) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9458::1.9459) (0.7309::0.7309)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9679::1.9679) (0.0183::0.0183) (0.7673::0.7673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0008::2.0008) (0.7403::0.7403)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0368::2.0368) (0.0170::0.0170) (0.7988::0.7988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3523::0.3523) (0.2538::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3499::0.3503) (0.2538::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3599::0.3600) (0.2638::0.2638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2136::2.2137) (0.8072::0.8072)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2296::2.2296) (0.0185::0.0185) (0.8370::0.8370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1566::0.1566) (0.1796::0.1796)) (IOPATH B X (0.1495::0.1495) (0.1912::0.1912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3274::0.3274)) (IOPATH D Q (0.3594::0.3600) (0.2592::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2598::2.2598) (0.8244::0.8245)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.2808::2.2808) (0.0174::0.0174) (0.8675::0.8675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1765::0.1765) (0.2157::0.2157)) (IOPATH B X (0.1408::0.1408) (0.1772::0.1772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8207::1.8207) (0.6906::0.6907)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8563::1.8563) (0.0174::0.0174) (0.7405::0.7405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9786::1.9787) (0.7449::0.7449)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0103::2.0103) (0.0174::0.0174) (0.7916::0.7916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3575::0.3575) (0.2592::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1859::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3572::0.3591) (0.2621::0.2680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2679::0.2679) (0.2661::0.2661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7270::1.7270) (0.6610::0.6611)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.7658::1.7658) (0.0156::0.0156) (0.7150::0.7150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3440::0.3440) (0.2814::0.2839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3901::2.3901) (0.8782::0.8783)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.4039::2.4039) (0.0194::0.0194) (0.9057::0.9057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1431::0.1431) (0.1615::0.1615)) (IOPATH B X (0.1669::0.1669) (0.2204::0.2204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9677::1.9677) (0.7232::0.7233)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9904::1.9904) (0.0174::0.0174) (0.7615::0.7615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3516::0.3523) (0.2534::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3510::0.3510) (0.2498::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0750::0.0750) (0.0612::0.0612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3534::0.3534) (0.2546::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9167::1.9167) (0.7218::0.7219)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.9418::1.9418) (0.0163::0.0163) (0.7624::0.7624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3250::0.3250)) (IOPATH D Q (0.3641::0.3677) (0.2669::0.2780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3606::0.3635) (0.2668::0.2754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1960)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0091)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0018::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1175::2.1175) (0.7766::0.7767)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1374::2.1374) (0.0182::0.0182) (0.8097::0.8097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2081::0.2081) (0.1946::0.1946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3723::0.3733) (0.2764::0.2796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0044::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0725::0.0725) (0.0591::0.0591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7692::1.7693) (0.6738::0.6738)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8031::1.8031) (0.0167::0.0167) (0.7228::0.7228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2054::0.2054) (0.1911::0.1911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3545::0.3545) (0.2529::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1837::0.1837) (0.2348::0.2349)) (IOPATH B X (0.1395::0.1395) (0.1763::0.1763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3566::0.3574) (0.2592::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3581::0.3590) (0.2610::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0157::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3975::0.3975) (0.3458::0.3458)) (IOPATH D Q (0.3904::0.3904) (0.2769::0.2771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7290::2.7290) (0.9754::0.9755)) (IOPATH TE_B Z () () (0.1371::0.1371) (2.7919::2.7919) (-0.0023::-0.0023) (1.0537::1.0537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3515::0.3515) (0.2525::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3162::0.3162) (0.2076::0.2076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3540::0.3544) (0.2586::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3972::0.3972) (0.3456::0.3456)) (IOPATH D Q (0.3890::0.3890) (0.2762::0.2762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3549::0.3549) (0.2537::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6571::1.6571) (0.6357::0.6358)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6927::1.6927) (0.0172::0.0172) (0.6861::0.6861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0729::0.0729) (0.0586::0.0586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3546::0.3558) (0.2584::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3733::0.3733) (0.3311::0.3311)) (IOPATH D Q (0.3650::0.3655) (0.2622::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1133::2.1133) (0.7749::0.7749)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1284::2.1284) (0.0192::0.0192) (0.8039::0.8039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3238::0.3239) (0.2314::0.2314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2952::0.2952) (0.2807::0.2807)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3252::0.3252)) (IOPATH D Q (0.3654::0.3684) (0.2689::0.2780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0048::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2438::0.2438) (0.2151::0.2151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3170::0.3170) (0.2216::0.2216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9845::1.9845) (0.7265::0.7265)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0068::2.0068) (0.0183::0.0183) (0.7630::0.7630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1356::2.1356) (0.7759::0.7759)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1684::2.1684) (0.0170::0.0170) (0.8249::0.8249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3572::0.3572) (0.2594::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1865::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0664::2.0664) (0.7616::0.7616)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0987::2.0987) (0.0168::0.0168) (0.8099::0.8099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6791::1.6791) (0.6460::0.6460)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7115::1.7115) (0.0173::0.0173) (0.6941::0.6941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3496::0.3496) (0.2520::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7211::1.7211) (0.6599::0.6599)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7530::1.7530) (0.0172::0.0172) (0.7078::0.7078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3509::0.3509) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3809::0.3809) (0.3357::0.3357)) (IOPATH D Q (0.3731::0.3731) (0.2656::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7154::1.7154) (0.6569::0.6570)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.7550::1.7550) (0.0156::0.0156) (0.7114::0.7114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0813::2.0813) (0.7595::0.7595)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.1060::2.1060) (0.0161::0.0161) (0.7993::0.7993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6981::1.6981) (0.6526::0.6526)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7287::1.7287) (0.0173::0.0173) (0.6980::0.6980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6160::1.6160) (0.6241::0.6241)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6479::1.6479) (0.0172::0.0172) (0.6723::0.6723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2b_2") (INSTANCE DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH B X (0.1140::0.1140) (0.1643::0.1643)) (IOPATH A_N X (0.2096::0.2096) (0.2088::0.2088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3466::0.3466) (0.2829::0.2829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3513::0.3513) (0.2520::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_2") (INSTANCE DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH A X (0.1329::0.1329) (0.1736::0.1736)) (IOPATH B X (0.1129::0.1129) (0.1630::0.1630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5224::0.5224) (0.4120::0.4120)) (IOPATH D Q (0.5133::0.5133) (0.3399::0.3409)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1923::0.1923) (0.2489::0.2489)) (IOPATH B X (0.1490::0.1490) (0.1892::0.1892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3874::0.3875) (0.3144::0.3160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3852::2.3852) (0.8548::0.8548)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.3987::2.3987) (0.0191::0.0191) (0.8830::0.8830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8118::1.8119) (0.6778::0.6778)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8373::1.8373) (0.0173::0.0173) (0.7179::0.7179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3502::0.3504) (0.2520::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3475::0.3475) (0.2485::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2875::0.2875) (0.2496::0.2496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0573::2.0573) (0.7496::0.7496)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0841::2.0841) (0.0166::0.0166) (0.7907::0.7907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3547::0.3547) (0.2561::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3852::0.3853) (0.2847::0.2847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7823::1.7823) (0.6692::0.6693)) (IOPATH TE_B Z () () (0.1264::0.1264) (1.8189::1.8189) (0.0075::0.0075) (0.7328::0.7328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3573::0.3585) (0.2607::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2875::0.2875) (0.2766::0.2766)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3636::0.3681) (0.2673::0.2808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4982::2.4983) (0.9141::0.9141)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.5222::2.5222) (0.0166::0.0166) (0.9513::0.9513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1694::2.1694) (0.8058::0.8059)) (IOPATH TE_B Z () () (0.1186::0.1186) (2.2104::2.2104) (0.0147::0.0147) (0.8619::0.8619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3535::0.3545) (0.2564::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7103::1.7104) (0.6567::0.6567)) (IOPATH TE_B Z () () (0.1186::0.1186) (1.7482::1.7482) (0.0146::0.0146) (0.7105::0.7105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6399::1.6399) (0.6322::0.6323)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6702::1.6702) (0.0170::0.0170) (0.6780::0.6780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3068::2.3068) (0.8376::0.8376)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.3242::2.3242) (0.0183::0.0183) (0.8703::0.8703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2976::2.2976) (0.8373::0.8373)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.3177::2.3177) (0.0170::0.0170) (0.8809::0.8809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0881::2.0881) (0.7605::0.7605)) (IOPATH TE_B Z () () (0.1131::0.1131) (2.1021::2.1021) (0.0197::0.0197) (0.7887::0.7887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3730::0.3730) (0.3309::0.3309)) (IOPATH D Q (0.3693::0.3693) (0.2679::0.2679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3531::0.3531) (0.2520::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2337::0.2337) (0.2032::0.2032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1331::2.1332) (0.7735::0.7736)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1554::2.1554) (0.0180::0.0180) (0.8097::0.8097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3583::0.3583) (0.2575::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3275::0.3275)) (IOPATH D Q (0.3693::0.3693) (0.2691::0.2713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0169::2.0169) (0.7386::0.7387)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0500::2.0500) (0.0164::0.0164) (0.7872::0.7872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8082::1.8082) (0.6875::0.6875)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8320::1.8320) (0.0176::0.0176) (0.7258::0.7258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0811::0.0811) (0.0664::0.0664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9933::1.9933) (0.7369::0.7370)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0278::2.0278) (0.0165::0.0165) (0.7859::0.7859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8215::1.8215) (0.6907::0.6908)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8473::1.8473) (0.0176::0.0176) (0.7316::0.7316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0820::0.0820) (0.0658::0.0658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7286::2.7286) (0.9620::0.9621)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.7541::2.7541) (0.0162::0.0162) (1.0012::1.0012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3135::0.3135) (0.2182::0.2182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3555::0.3555) (0.2587::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3546::0.3546) (0.2543::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3958::0.3958) (0.3448::0.3448)) (IOPATH D Q (0.3881::0.3881) (0.2749::0.2758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2486::0.2486) (0.2261::0.2261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1902::0.1902) (0.2381::0.2381)) (IOPATH B X (0.1527::0.1527) (0.1904::0.1904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0854::0.0854) (0.0685::0.0685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6830::1.6831) (0.6464::0.6464)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7193::1.7193) (0.0181::0.0181) (0.6971::0.6971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3725::0.3725) (0.3306::0.3306)) (IOPATH D Q (0.3661::0.3675) (0.2644::0.2688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3525::0.3525) (0.2557::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0797::2.0797) (0.7736::0.7737)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1072::2.1072) (0.0180::0.0180) (0.8149::0.8149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3487::0.3494) (0.2506::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0944::0.0944) (0.0742::0.0742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3515::0.3515) (0.2525::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2833::0.2833) (0.3182::0.3182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7918::1.7918) (0.6815::0.6815)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8272::1.8272) (0.0172::0.0172) (0.7314::0.7314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3490::0.3490) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1031::2.1031) (0.7682::0.7682)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.1331::2.1331) (0.0152::0.0152) (0.8124::0.8124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6344::1.6344) (0.6312::0.6312)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6684::1.6684) (0.0172::0.0172) (0.6806::0.6806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3557::0.3564) (0.2562::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3609::0.3616) (0.2655::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0822::0.0822) (0.0663::0.0663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1863::0.1863) (0.2358::0.2359)) (IOPATH B X (0.1492::0.1492) (0.1879::0.1879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3518::0.3518) (0.2564::0.2564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3511::0.3511) (0.2506::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3579::0.3607) (0.2629::0.2717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3814::0.3814) (0.3360::0.3360)) (IOPATH D Q (0.3729::0.3734) (0.2667::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3746::0.3748) (0.2777::0.2777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3895::0.3895) (0.3409::0.3409)) (IOPATH D Q (0.3808::0.3808) (0.2695::0.2704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3253::0.3253)) (IOPATH D Q (0.3569::0.3569) (0.2555::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3239::0.3239)) (IOPATH D Q (0.3540::0.3540) (0.2529::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3538::0.3551) (0.2570::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3602::0.3617) (0.2659::0.2706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0071::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3528::0.3538) (0.2574::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0915::0.0915) (0.0714::0.0714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1837::2.1838) (0.8094::0.8094)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.2045::2.2045) (0.0188::0.0188) (0.8434::0.8434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3033::2.3034) (0.8392::0.8392)) (IOPATH TE_B Z () () (0.1393::0.1393) (2.3990::2.3990) (-0.0082::-0.0082) (0.9349::0.9349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1594::0.1594) (0.1816::0.1817)) (IOPATH B X (0.1427::0.1427) (0.1793::0.1793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3520::0.3520) (0.2560::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3922::0.3922) (0.3426::0.3426)) (IOPATH D Q (0.3871::0.3888) (0.2784::0.2834)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6019::1.6019) (0.6193::0.6194)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.6365::1.6365) (0.0156::0.0156) (0.6692::0.6692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3196::0.3196) (0.2123::0.2123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3527::0.3528) (0.2888::0.2904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1040::0.1040) (0.0831::0.0831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3514::0.3514) (0.2526::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1842::0.1842) (0.2357::0.2357)) (IOPATH B X (0.1379::0.1379) (0.1740::0.1740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0548::2.0549) (0.7668::0.7669)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0762::2.0762) (0.0179::0.0179) (0.8026::0.8026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0472::2.0472) (0.7655::0.7656)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0738::2.0738) (0.0186::0.0186) (0.8067::0.8067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3485::0.3485) (0.2501::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3704::0.3704) (0.3293::0.3293)) (IOPATH D Q (0.3647::0.3647) (0.2625::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1825::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2879::0.2879) (0.2769::0.2769)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7970::2.7971) (1.0524::1.0528)) (IOPATH TE_B Z () () (0.1424::0.1424) (2.8388::2.8388) (-0.0164::-0.0164) (1.0982::1.0982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3504::0.3504) (0.2513::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8864::1.8864) (0.7129::0.7130)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.9212::1.9212) (0.0165::0.0165) (0.7623::0.7623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5964::2.5965) (0.9472::0.9475)) (IOPATH TE_B Z () () (0.1415::0.1415) (2.6377::2.6377) (-0.0138::-0.0138) (0.9973::0.9973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0182::2.0182) (0.7431::0.7432)) (IOPATH TE_B Z () () (0.1193::0.1193) (2.0580::2.0580) (0.0140::0.0140) (0.7994::0.7994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6158::1.6159) (0.6248::0.6249)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6435::1.6435) (0.0179::0.0179) (0.6679::0.6679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7312::2.7312) (0.9924::0.9925)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.7577::2.7577) (0.0162::0.0162) (1.0323::1.0323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3692::0.3692) (0.3286::0.3286)) (IOPATH D Q (0.3612::0.3617) (0.2603::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7047::1.7047) (0.6505::0.6505)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7408::1.7408) (0.0181::0.0181) (0.7011::0.7011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3501::0.3505) (0.2540::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2992::0.2992) (0.2828::0.2828)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0808::0.0819)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4065::0.4065) (0.3510::0.3510)) (IOPATH D Q (0.3995::0.3995) (0.2817::0.2837)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2916::2.2917) (0.8234::0.8234)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.3048::2.3048) (0.0184::0.0184) (0.8530::0.8530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1023::0.1023) (0.0809::0.0809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6580::1.6580) (0.6381::0.6381)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.6905::1.6905) (0.0188::0.0188) (0.6859::0.6859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1840::0.1840) (0.2353::0.2353)) (IOPATH B X (0.1461::0.1461) (0.1860::0.1860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3534::0.3544) (0.2549::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3594::0.3629) (0.2635::0.2736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3504::0.3511) (0.2537::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0688::2.0688) (0.7632::0.7632)) (IOPATH TE_B Z () () (0.1002::0.1002) (2.0682::2.0682) (0.0271::0.0271) (0.7874::0.7874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3946::0.3946) (0.3440::0.3440)) (IOPATH D Q (0.3856::0.3858) (0.2739::0.2745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8488::1.8488) (0.7015::0.7016)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8757::1.8757) (0.0179::0.0179) (0.7443::0.7443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1795::0.1795) (0.2251::0.2252)) (IOPATH B X (0.1487::0.1487) (0.1899::0.1899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3560::0.3560) (0.2561::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0070::2.0070) (0.7509::0.7509)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0362::2.0362) (0.0186::0.0186) (0.7946::0.7946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3584::0.3609) (0.2632::0.2704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0079::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2879::0.2879) (0.2769::0.2769)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3241::0.3241)) (IOPATH D Q (0.3686::0.3737) (0.2724::0.2911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2005)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0191)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9875::1.9875) (0.7286::0.7287)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.0104::2.0104) (0.0193::0.0193) (0.7657::0.7657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3703::0.3703) (0.3022::0.3042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7158::1.7158) (0.6473::0.6474)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7508::1.7508) (0.0163::0.0163) (0.6983::0.6983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1227::2.1227) (0.7749::0.7749)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.1510::2.1510) (0.0152::0.0152) (0.8180::0.8180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0433::2.0433) (0.7639::0.7640)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0659::2.0659) (0.0165::0.0165) (0.8004::0.8004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3602::0.3602) (0.2595::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7371::1.7371) (0.6623::0.6623)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7734::1.7734) (0.0166::0.0166) (0.7137::0.7137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.2798::2.2798) (0.8322::0.8322)) (IOPATH TE_B Z () () (0.0996::0.0996) (2.2717::2.2718) (0.0275::0.0275) (0.8500::0.8500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3566::0.3566) (0.2598::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3560::0.3568) (0.2560::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0817::0.0817) (0.0667::0.0667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3541::0.3554) (0.2585::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1904::2.1904) (0.8115::0.8115)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.2117::2.2117) (0.0185::0.0185) (0.8463::0.8463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3689::2.3689) (0.8691::0.8691)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.3941::2.3941) (0.0166::0.0166) (0.9076::0.9076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0171::2.0171) (0.7545::0.7546)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0510::2.0510) (0.0170::0.0170) (0.8025::0.8025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3229::0.3229) (0.3570::0.3570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3581::0.3607) (0.2629::0.2707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9911::1.9911) (0.7490::0.7490)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0240::2.0240) (0.0176::0.0176) (0.7962::0.7962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7807::1.7807) (0.6783::0.6783)) (IOPATH TE_B Z () () (0.1131::0.1131) (1.8027::1.8027) (0.0196::0.0196) (0.7146::0.7146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3607::0.3607) (0.2648::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3505::0.3505) (0.2527::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3542::0.3542) (0.2588::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0179)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0696::0.0696) (0.0557::0.0557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3607::0.3643) (0.2663::0.2771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1953)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0012::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3496::0.3496) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3557::0.3567) (0.2598::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0887::0.0887) (0.0696::0.0696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3506::0.3506) (0.2511::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1891::0.1891) (0.2444::0.2445)) (IOPATH B X (0.1497::0.1497) (0.1915::0.1915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0709::0.0709) (0.0570::0.0570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9643::1.9643) (0.7206::0.7206)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9851::1.9851) (0.0175::0.0175) (0.7556::0.7556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8718::1.8718) (0.6988::0.6988)) (IOPATH TE_B Z () () (0.1002::0.1002) (1.8686::1.8686) (0.0271::0.0271) (0.7182::0.7183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3270::0.3270)) (IOPATH D Q (0.3587::0.3587) (0.2565::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0661::2.0661) (0.7715::0.7716)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0938::2.0938) (0.0186::0.0186) (0.8133::0.8133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3748::0.3748) (0.3320::0.3320)) (IOPATH D Q (0.3657::0.3669) (0.2619::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6888::2.6889) (0.9948::0.9951)) (IOPATH TE_B Z () () (0.1415::0.1415) (2.7301::2.7301) (-0.0138::-0.0138) (1.0446::1.0446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3473::0.3480) (0.2505::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6438::1.6438) (0.6242::0.6242)) (IOPATH TE_B Z () () (0.1047::0.1047) (1.6482::1.6482) (0.0250::0.0250) (0.6410::0.6410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3536::0.3536) (0.2569::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0208)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1963::0.1963) (0.1644::0.1644)) (IOPATH A Y (0.2687::0.2687) (0.0622::0.0622)) (IOPATH B Y (0.2478::0.2478) (0.0624::0.0624)) (IOPATH C Y (0.2121::0.2121) (0.0598::0.0598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1262::2.1262) (0.7820::0.7820)) (IOPATH TE_B Z () () (0.0998::0.0998) (2.1194::2.1194) (0.0273::0.0273) (0.7908::0.7908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3489::0.3489) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2259::0.2259) (0.2279::0.2279)) (IOPATH D X (0.2267::0.2267) (0.2339::0.2339)) (IOPATH A_N X (0.2873::0.2873) (0.2345::0.2345)) (IOPATH B_N X (0.2945::0.2945) (0.2482::0.2482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2300::0.2300) (0.2315::0.2315)) (IOPATH D X (0.2299::0.2299) (0.2362::0.2362)) (IOPATH A_N X (0.2906::0.2906) (0.2367::0.2367)) (IOPATH B_N X (0.2965::0.2965) (0.2497::0.2497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0941::0.0941) (0.0735::0.0735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2310::0.2310) (0.2315::0.2315)) (IOPATH D X (0.2315::0.2315) (0.2373::0.2373)) (IOPATH A_N X (0.2932::0.2932) (0.2382::0.2382)) (IOPATH B_N X (0.2980::0.2980) (0.2507::0.2507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2266::0.2266) (0.2187::0.2187)) (IOPATH C X (0.2297::0.2297) (0.2311::0.2311)) (IOPATH D X (0.2330::0.2330) (0.2461::0.2461)) (IOPATH A_N X (0.2798::0.2798) (0.2374::0.2374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2182::0.2182) (0.2122::0.2122)) (IOPATH C X (0.2228::0.2228) (0.2269::0.2269)) (IOPATH D X (0.2257::0.2257) (0.2407::0.2407)) (IOPATH A_N X (0.2726::0.2726) (0.2325::0.2325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2219::0.2219) (0.2148::0.2148)) (IOPATH C X (0.2261::0.2261) (0.2285::0.2285)) (IOPATH D X (0.2294::0.2294) (0.2433::0.2433)) (IOPATH A_N X (0.2774::0.2774) (0.2357::0.2357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2119::0.2119) (0.1883::0.1883)) (IOPATH B X (0.2198::0.2198) (0.2143::0.2143)) (IOPATH C X (0.2235::0.2235) (0.2302::0.2302)) (IOPATH D X (0.2250::0.2250) (0.2369::0.2369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1919::0.1919) (0.2465::0.2466)) (IOPATH B X (0.1473::0.1473) (0.1858::0.1858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6853::1.6854) (0.6469::0.6469)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.7201::1.7201) (0.0188::0.0188) (0.6960::0.6960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1821::0.1821) (0.2246::0.2247)) (IOPATH B X (0.1463::0.1463) (0.1835::0.1835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4004::0.4004) (0.3475::0.3475)) (IOPATH D Q (0.3937::0.3937) (0.2786::0.2809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3479::0.3489) (0.2505::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0704::0.0704) (0.0566::0.0566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3595::0.3595) (0.2581::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3248::0.3248)) (IOPATH D Q (0.3655::0.3698) (0.2686::0.2814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1945)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0013::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9908::1.9909) (0.7479::0.7479)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0239::2.0239) (0.0175::0.0175) (0.7958::0.7958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1829::0.1829) (0.2262::0.2263)) (IOPATH B X (0.1487::0.1487) (0.1865::0.1865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3558::0.3569) (0.2588::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3553::0.3569) (0.2585::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0525::2.0525) (0.7679::0.7680)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0865::2.0865) (0.0170::0.0170) (0.8175::0.8175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3716::2.3716) (0.8722::0.8723)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.3912::2.3912) (0.0170::0.0170) (0.9059::0.9059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6806::1.6807) (0.6353::0.6353)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7151::1.7150) (0.0176::0.0176) (0.6906::0.6906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9126::1.9127) (0.7210::0.7210)) (IOPATH TE_B Z () () (0.1149::0.1150) (1.9396::1.9396) (0.0179::0.0179) (0.7656::0.7656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0687::0.0687) (0.0550::0.0550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0959::0.0959) (0.0758::0.0758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1900::0.1900) (0.2431::0.2432)) (IOPATH B X (0.1416::0.1416) (0.1775::0.1775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6952::1.6952) (0.6371::0.6372)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7268::1.7268) (0.0171::0.0171) (0.6849::0.6849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3561::0.3561) (0.2551::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3863::0.3865) (0.2919::0.2918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1197::2.1197) (0.7907::0.7908)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1409::2.1409) (0.0180::0.0180) (0.8261::0.8261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1764::2.1764) (0.7829::0.7830)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1961::2.1961) (0.0166::0.0166) (0.8185::0.8185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4153::2.4153) (0.8506::0.8506)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.4388::2.4388) (0.0175::0.0175) (0.8873::0.8873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1863::0.1863) (0.2309::0.2309)) (IOPATH B X (0.1483::0.1483) (0.1848::0.1848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3493::0.3495) (0.2519::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7979::1.7979) (0.6829::0.6829)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8250::1.8250) (0.0187::0.0187) (0.7249::0.7249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8217::1.8218) (0.6922::0.6922)) (IOPATH TE_B Z () () (0.1131::0.1131) (1.8445::1.8445) (0.0196::0.0196) (0.7289::0.7289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1058::0.1058) (0.0844::0.0844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0002::2.0002) (0.7520::0.7521)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0335::2.0335) (0.0177::0.0177) (0.8000::0.8000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6911::1.6912) (0.6371::0.6372)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7138::1.7138) (0.0172::0.0172) (0.6750::0.6750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7421::2.7421) (0.9924::0.9924)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.7570::2.7570) (0.0193::0.0193) (1.0199::1.0199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3537::0.3537) (0.2896::0.2917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9548::1.9548) (0.7257::0.7257)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.9813::1.9813) (0.0193::0.0193) (0.7749::0.7749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3488::0.3488) (0.2494::0.2494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3313::0.3313) (0.2277::0.2277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5644::2.5644) (0.9357::0.9358)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.5853::2.5853) (0.0182::0.0182) (0.9699::0.9699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3482::0.3482) (0.2495::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6801::1.6801) (0.6432::0.6432)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7142::1.7142) (0.0178::0.0178) (0.6916::0.6916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3549::0.3549) (0.2551::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2869::2.2869) (0.8283::0.8283)) (IOPATH TE_B Z () () (0.1205::0.1205) (2.3238::2.3238) (0.0130::0.0130) (0.8849::0.8849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3601::0.3645) (0.2654::0.2785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0111)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7140::1.7140) (0.6550::0.6550)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7491::1.7491) (0.0171::0.0171) (0.7053::0.7053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3571::0.3571) (0.2594::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3521::0.3531) (0.2553::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1746::0.1746) (0.2120::0.2121)) (IOPATH B X (0.1398::0.1398) (0.1763::0.1763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3492::0.3501) (0.2528::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2758::2.2758) (0.8411::0.8412)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.2964::2.2964) (0.0180::0.0180) (0.8761::0.8761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3493::0.3493) (0.2499::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0232::2.0233) (0.7578::0.7579)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.0555::2.0555) (0.0161::0.0161) (0.8050::0.8050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6267::1.6267) (0.6272::0.6272)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.6654::1.6654) (0.0156::0.0156) (0.6810::0.6810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3145::2.3145) (0.8521::0.8521)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.3364::2.3364) (0.0175::0.0175) (0.8878::0.8878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3549::0.3585) (0.2594::0.2699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1909)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0069::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3582::0.3612) (0.2618::0.2706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6927::1.6928) (0.6504::0.6504)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7228::1.7228) (0.0172::0.0172) (0.6964::0.6964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9169::1.9169) (0.7045::0.7045)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9377::1.9377) (0.0175::0.0175) (0.7396::0.7396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8139::1.8139) (0.6760::0.6760)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8322::1.8322) (0.0168::0.0168) (0.7107::0.7107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9194::1.9194) (0.7052::0.7052)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9417::1.9417) (0.0182::0.0182) (0.7415::0.7415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3544::0.3544) (0.2560::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3510::0.3510) (0.2537::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1097::2.1097) (0.7857::0.7858)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1307::2.1307) (0.0176::0.0176) (0.8211::0.8211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3538::0.3546) (0.2543::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3468::0.3468) (0.2489::0.2489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3458::0.3458) (0.2501::0.2501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3493::0.3493) (0.2500::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3517::0.3517) (0.2563::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1635::0.1635) (0.1884::0.1884)) (IOPATH B X (0.1497::0.1497) (0.1911::0.1911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2543::0.2543) (0.2224::0.2237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7273::1.7273) (0.6611::0.6611)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7639::1.7639) (0.0168::0.0168) (0.7122::0.7122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3990::0.3991) (0.2963::0.2963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0015::2.0015) (0.7394::0.7394)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0320::2.0320) (0.0177::0.0177) (0.7843::0.7843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0815::2.0815) (0.7550::0.7550)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0978::2.0978) (0.0189::0.0189) (0.7847::0.7847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0219::2.0219) (0.7571::0.7572)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0365::2.0365) (0.0186::0.0186) (0.7871::0.7871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3585::0.3590) (0.2590::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0041::2.0041) (0.7401::0.7401)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.0419::2.0419) (0.0156::0.0156) (0.7941::0.7941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3282::0.3282)) (IOPATH D Q (0.3597::0.3602) (0.2584::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3360::0.3360) (0.3142::0.3142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3234::0.3234)) (IOPATH D Q (0.3602::0.3602) (0.2636::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1868::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0165)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0058::2.0058) (0.7526::0.7526)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0217::2.0217) (0.0183::0.0183) (0.7840::0.7840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3482::0.3482) (0.2511::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3595::0.3627) (0.2635::0.2727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1680::0.1680) (0.1666::0.1666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3902::0.3902) (0.3414::0.3414)) (IOPATH D Q (0.3823::0.3828) (0.2731::0.2753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0899::0.0899) (0.0715::0.0715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3202::2.3202) (0.8526::0.8526)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.3407::2.3407) (0.0175::0.0175) (0.8863::0.8863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3640::0.3661) (0.2713::0.2778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1973)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0004::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3565::0.3581) (0.2596::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4908::2.4908) (0.9131::0.9131)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.5139::2.5139) (0.0173::0.0173) (0.9497::0.9497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3507::0.3514) (0.2515::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3607::0.3626) (0.2644::0.2703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1896)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0101::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3547::0.3556) (0.2551::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5346::2.5347) (0.9263::0.9263)) (IOPATH TE_B Z () () (0.1222::0.1222) (2.5761::2.5761) (0.0115::0.0115) (0.9870::0.9870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2920::0.2920) (0.2556::0.2556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1831::0.1840) (0.1401::0.1428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3240::2.3240) (0.8407::0.8407)) (IOPATH TE_B Z () () (0.1194::0.1194) (2.3603::2.3603) (0.0140::0.0140) (0.8949::0.8949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0729::0.0729) (0.0588::0.0588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3009::0.3009) (0.2837::0.2837)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0819::0.0820)) (SETUP (negedge GATE) (posedge CLK) (0.0818::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6540::1.6541) (0.6343::0.6344)) (IOPATH TE_B Z () () (0.1133::0.1133) (1.6830::1.6830) (0.0194::0.0194) (0.6780::0.6780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3542::0.3542) (0.2536::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8431::1.8432) (0.6965::0.6965)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.8756::1.8756) (0.0160::0.0160) (0.7439::0.7439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6294::1.6294) (0.6264::0.6264)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6643::1.6643) (0.0176::0.0176) (0.6761::0.6761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3266::0.3266)) (IOPATH D Q (0.3583::0.3583) (0.2565::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2345::2.2345) (0.8264::0.8265)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.2581::2.2581) (0.0171::0.0171) (0.8638::0.8638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0968::0.0968) (0.0758::0.0758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3629::0.3656) (0.2668::0.2750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0053)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0056::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9028::1.9028) (0.7009::0.7009)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9257::1.9257) (0.0168::0.0168) (0.7381::0.7381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8492::1.8492) (0.6818::0.6818)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8800::1.8800) (0.0169::0.0169) (0.7280::0.7280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6883::1.6883) (0.6466::0.6466)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7275::1.7275) (0.0165::0.0165) (0.7005::0.7005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3555::0.3570) (0.2581::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8727::1.8728) (0.7090::0.7090)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8933::1.8933) (0.0182::0.0182) (0.7442::0.7442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2877::0.2877) (0.2768::0.2768)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0696::0.0696) (0.0558::0.0558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3695::0.3695) (0.3288::0.3288)) (IOPATH D Q (0.3625::0.3625) (0.2596::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1421::2.1421) (0.7966::0.7966)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1732::2.1732) (0.0181::0.0181) (0.8425::0.8425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2241::0.2241) (0.1953::0.1953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2595::2.2595) (0.8362::0.8363)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.2831::2.2831) (0.0161::0.0161) (0.8746::0.8746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1753::0.1753) (0.1578::0.1578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3521::0.3522) (0.2601::0.2601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3572::0.3572) (0.2552::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3558::0.3558) (0.2569::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7896::1.7896) (0.6790::0.6791)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8232::1.8232) (0.0172::0.0172) (0.7283::0.7283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0750::0.0750) (0.0613::0.0613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4354::2.4354) (0.8728::0.8728)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.4468::2.4468) (0.0191::0.0191) (0.8990::0.8990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3481::0.3494) (0.2510::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3524::2.3524) (0.8448::0.8448)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.3751::2.3751) (0.0171::0.0171) (0.8815::0.8815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6670::1.6670) (0.6309::0.6309)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6999::1.6999) (0.0173::0.0173) (0.6793::0.6793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9826::1.9826) (0.7289::0.7289)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0128::2.0128) (0.0177::0.0177) (0.7737::0.7737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2938::0.2938) (0.2800::0.2800)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2714::0.2714) (0.2448::0.2448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3928::0.3928) (0.3430::0.3430)) (IOPATH D Q (0.3835::0.3843) (0.2721::0.2750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0510::2.0511) (0.7527::0.7528)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0744::2.0744) (0.0163::0.0163) (0.7906::0.7906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9427::1.9427) (0.7315::0.7316)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.9808::1.9808) (0.0156::0.0156) (0.7857::0.7857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3265::0.3265)) (IOPATH D Q (0.3567::0.3567) (0.2556::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3488::0.3488) (0.2503::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0989::0.0989) (0.0775::0.0775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9274::1.9274) (0.7276::0.7277)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9493::1.9493) (0.0173::0.0173) (0.7647::0.7647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3547::0.3547) (0.2537::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3734::0.3734) (0.3312::0.3312)) (IOPATH D Q (0.3639::0.3639) (0.2585::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9570::1.9570) (0.7365::0.7365)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9849::1.9849) (0.0173::0.0173) (0.7785::0.7785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8883::1.8883) (0.7136::0.7137)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9192::1.9192) (0.0177::0.0177) (0.7601::0.7601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3868::0.3868) (0.3393::0.3393)) (IOPATH D Q (0.3795::0.3795) (0.2698::0.2714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9256::1.9257) (0.7271::0.7272)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9554::1.9554) (0.0184::0.0184) (0.7717::0.7717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3551::0.3558) (0.2550::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1838::0.1838) (0.1639::0.1639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3508::0.3508) (0.2501::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2327::0.2327) (0.2021::0.2021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0917::0.0917) (0.0717::0.0717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3273::0.3273)) (IOPATH D Q (0.3628::0.3648) (0.2641::0.2701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7075::2.7075) (0.9477::0.9477)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.7271::2.7271) (0.0185::0.0185) (0.9811::0.9811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5507::2.5507) (0.9332::0.9332)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.5705::2.5705) (0.0180::0.0180) (0.9667::0.9667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0360::2.0360) (0.7617::0.7617)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0553::2.0553) (0.0187::0.0187) (0.7945::0.7945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3645::0.3645) (0.2678::0.2678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2728::0.2753) (0.1993::0.2027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7064::1.7065) (0.6532::0.6532)) (IOPATH TE_B Z () () (0.1184::0.1184) (1.7547::1.7547) (0.0148::0.0148) (0.7163::0.7163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0768::2.0768) (0.7753::0.7753)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0927::2.0927) (0.0178::0.0178) (0.8061::0.8061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0745::0.0745) (0.0607::0.0607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3569::0.3588) (0.2624::0.2679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1909)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0090::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3996::2.3996) (0.8709::0.8709)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.4200::2.4200) (0.0172::0.0172) (0.9148::0.9148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3477::0.3477) (0.2494::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1228::2.1228) (0.7898::0.7899)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.1403::2.1403) (0.0185::0.0185) (0.8219::0.8219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8360::1.8360) (0.6953::0.6953)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8563::1.8563) (0.0179::0.0179) (0.7296::0.7296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3611::0.3654) (0.2667::0.2795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3627::0.3680) (0.2683::0.2876)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2007)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0196)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3547::0.3553) (0.2538::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1723::0.1723) (0.1542::0.1543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9336::1.9336) (0.7258::0.7259)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9505::1.9505) (0.0189::0.0189) (0.7565::0.7565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7605::1.7606) (0.6697::0.6697)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7849::1.7849) (0.0167::0.0167) (0.7105::0.7105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0967::0.0967) (0.0761::0.0761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3536::0.3536) (0.2550::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1825::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1289::2.1289) (0.7921::0.7921)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1516::2.1516) (0.0171::0.0171) (0.8297::0.8297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7177::1.7177) (0.6572::0.6573)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7491::1.7491) (0.0164::0.0164) (0.7037::0.7037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2144::2.2144) (0.8104::0.8104)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2343::2.2343) (0.0178::0.0178) (0.8535::0.8535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3525::0.3531) (0.2536::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3596::0.3596) (0.2622::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3497::0.3503) (0.2541::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3495::0.3495) (0.2508::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2540::0.2540) (0.2243::0.2243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1019::0.1019) (0.0810::0.0810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9451::1.9452) (0.7202::0.7203)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.9615::1.9615) (0.0192::0.0192) (0.7502::0.7502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3505::0.3505) (0.2533::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3694::0.3694) (0.3288::0.3288)) (IOPATH D Q (0.3650::0.3666) (0.2649::0.2698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3742::0.3742) (0.3316::0.3316)) (IOPATH D Q (0.3663::0.3672) (0.2633::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0964::2.0964) (0.7826::0.7827)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.1314::2.1314) (0.0168::0.0168) (0.8320::0.8320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3835::0.3836) (0.2850::0.2850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2709::0.2709) (0.2378::0.2378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0904::2.0904) (0.7780::0.7780)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1101::2.1101) (0.0180::0.0180) (0.8128::0.8128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3482::0.3490) (0.2517::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3571::0.3585) (0.2606::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3474::0.3474) (0.2508::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3522::0.3530) (0.2544::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6119::1.6119) (0.6240::0.6241)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6537::1.6537) (0.0168::0.0168) (0.6811::0.6811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3624::0.3656) (0.2669::0.2770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0034::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3711::0.3711) (0.3298::0.3298)) (IOPATH D Q (0.3644::0.3650) (0.2634::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3586::0.3586) (0.2626::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7750::1.7750) (0.6680::0.6681)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.7973::1.7973) (0.0162::0.0162) (0.7113::0.7113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1834::0.1834) (0.2329::0.2330)) (IOPATH B X (0.1445::0.1445) (0.1825::0.1825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1916::0.1916) (0.2319::0.2319)) (IOPATH B X (0.1520::0.1520) (0.1859::0.1859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3507::0.3513) (0.2531::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1259::2.1259) (0.7918::0.7918)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1506::2.1506) (0.0174::0.0174) (0.8318::0.8318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9499::1.9499) (0.7347::0.7348)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9789::1.9789) (0.0184::0.0184) (0.7788::0.7788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1846::0.1846) (0.2360::0.2361)) (IOPATH B X (0.1479::0.1479) (0.1886::0.1886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6129::2.6129) (0.9401::0.9402)) (IOPATH TE_B Z () () (0.1205::0.1205) (2.6494::2.6494) (0.0130::0.0130) (0.9947::0.9947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3497::0.3497) (0.2500::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.5072::2.5072) (0.9065::0.9065)) (IOPATH TE_B Z () () (0.1004::0.1004) (2.5009::2.5011) (0.0272::0.0272) (0.9282::0.9285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3485::0.3494) (0.2514::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3280::0.3280)) (IOPATH D Q (0.3637::0.3637) (0.2642::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0200)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4997::2.4997) (0.9145::0.9146)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.5199::2.5199) (0.0180::0.0180) (0.9484::0.9484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1130::2.1130) (0.7776::0.7776)) (IOPATH TE_B Z () () (0.1002::0.1002) (2.1083::2.1085) (0.0271::0.0271) (0.7976::0.7978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3987::2.3987) (0.8835::0.8835)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.4178::2.4178) (0.0182::0.0182) (0.9165::0.9165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6296::1.6296) (0.6288::0.6288)) (IOPATH TE_B Z () () (0.1184::0.1184) (1.6738::1.6738) (0.0147::0.0147) (0.6895::0.6895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3711::0.3711) (0.3298::0.3298)) (IOPATH D Q (0.3706::0.3718) (0.2709::0.2747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2624::0.2624) (0.2354::0.2354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6725::1.6725) (0.6334::0.6335)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7092::1.7092) (0.0163::0.0163) (0.6924::0.6924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1155::2.1155) (0.7890::0.7890)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.1333::2.1333) (0.0185::0.0185) (0.8212::0.8212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3497::0.3507) (0.2518::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1817::0.1817) (0.2275::0.2276)) (IOPATH B X (0.1438::0.1438) (0.1814::0.1814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3969::0.3969) (0.3454::0.3454)) (IOPATH D Q (0.3892::0.3892) (0.2756::0.2767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0814::0.0814) (0.0662::0.0662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6521::1.6521) (0.6365::0.6365)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.6860::1.6860) (0.0160::0.0160) (0.6863::0.6863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7648::1.7648) (0.6638::0.6638)) (IOPATH TE_B Z () () (0.1025::0.1025) (1.7618::1.7619) (0.0260::0.0260) (0.6711::0.6712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2805::0.2805) (0.3256::0.3256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3570::0.3579) (0.2588::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3637::0.3649) (0.2704::0.2744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1959)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0037::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2208::0.2208) (0.2056::0.2056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0446::2.0447) (0.7484::0.7485)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0751::2.0751) (0.0190::0.0190) (0.7931::0.7931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3357::0.3357) (0.3013::0.3013)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0475::2.0475) (0.7543::0.7544)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0757::2.0757) (0.0180::0.0180) (0.7976::0.7976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3576::0.3600) (0.2631::0.2700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1927)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8275::1.8275) (0.6939::0.6939)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8591::1.8591) (0.0164::0.0164) (0.7403::0.7403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5096::2.5096) (0.9192::0.9192)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.5324::2.5324) (0.0172::0.0172) (0.9555::0.9555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1048::0.1048) (0.0834::0.0834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9109::1.9110) (0.7217::0.7217)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9357::1.9357) (0.0183::0.0183) (0.7618::0.7618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3542::0.3543) (0.2578::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1845::0.1845) (0.2309::0.2310)) (IOPATH B X (0.1491::0.1491) (0.1874::0.1874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1873::2.1873) (0.8098::0.8099)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2082::2.2082) (0.0177::0.0177) (0.8453::0.8453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3593::0.3593) (0.2579::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6437::1.6437) (0.6306::0.6306)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6784::1.6784) (0.0172::0.0172) (0.6807::0.6807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1928::0.1928) (0.2449::0.2449)) (IOPATH B X (0.1458::0.1458) (0.1817::0.1817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0070::2.0070) (0.7530::0.7531)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0360::2.0360) (0.0183::0.0183) (0.7970::0.7970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2956::0.2956) (0.2809::0.2809)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3550::0.3561) (0.2558::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3515::0.3522) (0.2532::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3767::0.3767) (0.3332::0.3332)) (IOPATH D Q (0.3684::0.3684) (0.2622::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3594::0.3594) (0.2647::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2528::2.2528) (0.8306::0.8306)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.2765::2.2765) (0.0163::0.0163) (0.8678::0.8678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1380::2.1380) (0.7954::0.7955)) (IOPATH TE_B Z () () (0.1185::0.1185) (2.1765::2.1765) (0.0148::0.0148) (0.8489::0.8489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0904::0.0904) (0.0714::0.0714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3002::0.3002) (0.2833::0.2833)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7630::1.7630) (0.6583::0.6583)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7835::1.7835) (0.0157::0.0157) (0.6952::0.6952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8418::1.8418) (0.6890::0.6890)) (IOPATH TE_B Z () () (0.1022::0.1022) (1.8349::1.8349) (0.0262::0.0262) (0.6925::0.6926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3737::0.3738) (0.2749::0.2749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3551::0.3551) (0.2560::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3519::0.3519) (0.2521::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9751::1.9752) (0.7438::0.7438)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0016::2.0016) (0.0179::0.0179) (0.7862::0.7862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5197::2.5198) (0.9060::0.9060)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5429::2.5429) (0.0182::0.0182) (0.9423::0.9423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4080::0.4080) (0.3518::0.3518)) (IOPATH D Q (0.3995::0.3995) (0.2822::0.2822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3924::0.3948) (0.2869::0.2907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3534::0.3539) (0.2548::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1085::0.1085) (0.0877::0.0877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4837::2.4837) (0.8958::0.8958)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.5073::2.5073) (0.0177::0.0177) (0.9324::0.9324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.3180::2.3180) (0.8447::0.8447)) (IOPATH TE_B Z () () (0.1001::0.1001) (2.3082::2.3082) (0.0273::0.0273) (0.8499::0.8499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3542::0.3556) (0.2563::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3579::0.3579) (0.2592::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2170::2.2170) (0.8025::0.8025)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.2318::2.2318) (0.0191::0.0191) (0.8307::0.8307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0924::0.0924) (0.0720::0.0720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8919::1.8919) (0.7030::0.7031)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9176::1.9176) (0.0173::0.0173) (0.7430::0.7430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1249::2.1249) (0.7746::0.7746)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1429::2.1429) (0.0188::0.0188) (0.8068::0.8068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1988::0.1988) (0.1903::0.1903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3546::0.3547) (0.2600::0.2600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1316::2.1316) (0.7837::0.7837)) (IOPATH TE_B Z () () (0.1002::0.1002) (2.1263::2.1265) (0.0271::0.0271) (0.8033::0.8035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3524::0.3524) (0.2525::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2326::0.2326) (0.4975::0.4975)) (IOPATH A1 X (0.2464::0.2464) (0.5130::0.5130)) (IOPATH A2 X (0.2381::0.2381) (0.4973::0.4973)) (IOPATH A3 X (0.2306::0.2306) (0.4844::0.4844)) (IOPATH (posedge S0) X (0.2804::0.2804) (0.5991::0.5991)) (IOPATH (negedge S0) X (0.3830::0.3830) (0.4992::0.4992)) (IOPATH (posedge S1) X (0.1940::0.1940) (0.3202::0.3202)) (IOPATH (negedge S1) X (0.2514::0.2514) (0.2673::0.2673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3698::0.3698) (0.3290::0.3290)) (IOPATH D Q (0.3610::0.3610) (0.2588::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8379::1.8379) (0.6877::0.6877)) (IOPATH TE_B Z () () (0.1006::0.1006) (1.8287::1.8288) (0.0269::0.0269) (0.6892::0.6893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0060::2.0060) (0.7339::0.7339)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0336::2.0336) (0.0184::0.0184) (0.7760::0.7760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3575::0.3594) (0.2617::0.2677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0107::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3632::0.3657) (0.2669::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0065::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3585::0.3585) (0.2630::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6668::2.6669) (0.9679::0.9679)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.6942::2.6942) (0.0169::0.0169) (1.0098::1.0098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6871::1.6871) (0.6451::0.6451)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7236::1.7236) (0.0160::0.0160) (0.6963::0.6963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0906::0.0906) (0.0715::0.0715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3250::0.3250) (0.2236::0.2236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3616::0.3627) (0.2657::0.2696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1903)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0103::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4707::0.4708) (0.3461::0.3461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3544::0.3554) (0.2571::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2201::0.2201) (0.4835::0.4835)) (IOPATH A1 X (0.2305::0.2305) (0.4969::0.4969)) (IOPATH A2 X (0.2268::0.2268) (0.4845::0.4845)) (IOPATH A3 X (0.2190::0.2190) (0.4715::0.4715)) (IOPATH (posedge S0) X (0.2681::0.2681) (0.5855::0.5855)) (IOPATH (negedge S0) X (0.3712::0.3712) (0.4858::0.4858)) (IOPATH (posedge S1) X (0.1819::0.1819) (0.3072::0.3072)) (IOPATH (negedge S1) X (0.2393::0.2393) (0.2548::0.2548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3600::0.3646) (0.2649::0.2783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3479::0.3479) (0.2479::0.2490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2559::0.2570) (0.2352::0.2376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0914::0.0914) (0.0716::0.0716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5881::0.5881) (0.4461::0.4461)) (IOPATH D Q (0.5794::0.5794) (0.3756::0.3756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8505::1.8505) (0.7021::0.7022)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8757::1.8757) (0.0183::0.0183) (0.7426::0.7426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3528::0.3539) (0.2559::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3556::0.3556) (0.2558::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3262::0.3262)) (IOPATH D Q (0.3576::0.3584) (0.2579::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3945::0.3945) (0.2920::0.2920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0716::0.0716) (0.0577::0.0577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6872::1.6872) (0.6339::0.6339)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7216::1.7216) (0.0183::0.0183) (0.6828::0.6828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8501::1.8501) (0.7006::0.7006)) (IOPATH TE_B Z () () (0.1184::0.1184) (1.8895::1.8895) (0.0148::0.0148) (0.7548::0.7548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3573::0.3573) (0.2603::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2148::0.2148) (0.4779::0.4779)) (IOPATH A1 X (0.2252::0.2252) (0.4914::0.4914)) (IOPATH A2 X (0.2212::0.2212) (0.4788::0.4788)) (IOPATH A3 X (0.2137::0.2137) (0.4662::0.4662)) (IOPATH (posedge S0) X (0.2642::0.2642) (0.5810::0.5810)) (IOPATH (negedge S0) X (0.3676::0.3676) (0.4814::0.4814)) (IOPATH (posedge S1) X (0.1782::0.1782) (0.3028::0.3028)) (IOPATH (negedge S1) X (0.2356::0.2356) (0.2506::0.2506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1846::0.1846) (0.2333::0.2333)) (IOPATH B X (0.1424::0.1424) (0.1785::0.1785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3571::0.3584) (0.2604::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3494::0.3501) (0.2524::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3239::0.3239)) (IOPATH D Q (0.3552::0.3560) (0.2568::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4108::2.4108) (0.8862::0.8863)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.4360::2.4360) (0.0091::0.0091) (0.9432::0.9432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3889::0.3889) (0.3406::0.3406)) (IOPATH D Q (0.3888::0.3901) (0.2824::0.2866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1182::2.1182) (0.7756::0.7756)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1432::2.1432) (0.0164::0.0164) (0.8150::0.8150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3909::0.3909) (0.3418::0.3418)) (IOPATH D Q (0.3839::0.3845) (0.2748::0.2770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3557::0.3563) (0.2554::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2224::0.2224) (0.4838::0.4838)) (IOPATH A1 X (0.2271::0.2271) (0.4933::0.4933)) (IOPATH A2 X (0.2216::0.2216) (0.4798::0.4798)) (IOPATH A3 X (0.2157::0.2157) (0.4681::0.4681)) (IOPATH (posedge S0) X (0.2650::0.2650) (0.5822::0.5822)) (IOPATH (negedge S0) X (0.3683::0.3683) (0.4825::0.4825)) (IOPATH (posedge S1) X (0.1790::0.1790) (0.3040::0.3040)) (IOPATH (negedge S1) X (0.2364::0.2364) (0.2517::0.2517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6781::1.6781) (0.6344::0.6345)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7101::1.7101) (0.0176::0.0176) (0.6873::0.6873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9336::1.9336) (0.7156::0.7156)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9573::1.9573) (0.0173::0.0173) (0.7544::0.7544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0814::0.0814) (0.0655::0.0655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3640::0.3677) (0.2668::0.2776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1915)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9794::1.9795) (0.7299::0.7300)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9983::1.9983) (0.0187::0.0187) (0.7629::0.7629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3632::0.3633) (0.2684::0.2684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1440::2.1441) (0.7984::0.7984)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1752::2.1752) (0.0172::0.0172) (0.8448::0.8448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8472::1.8472) (0.6975::0.6976)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8763::1.8763) (0.0183::0.0183) (0.7406::0.7406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3472::0.3472) (0.2501::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0227::2.0227) (0.7481::0.7481)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.0148::2.0148) (0.0269::0.0269) (0.7518::0.7518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2642::2.2642) (0.8227::0.8227)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.2989::2.2989) (0.0160::0.0160) (0.8715::0.8715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7363::1.7363) (0.6622::0.6622)) (IOPATH TE_B Z () () (0.1151::0.1152) (1.7711::1.7711) (0.0177::0.0177) (0.7114::0.7114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8953::1.8954) (0.7144::0.7145)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9263::1.9263) (0.0182::0.0182) (0.7599::0.7599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3272::0.3272)) (IOPATH D Q (0.3574::0.3574) (0.2552::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6545::2.6546) (0.9440::0.9440)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.6799::2.6799) (0.0169::0.0169) (0.9849::0.9849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0978::2.0978) (0.7705::0.7706)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1244::2.1244) (0.0179::0.0179) (0.8141::0.8141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0667::0.0667) (0.0533::0.0533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3498::0.3498) (0.2511::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2185::0.2185) (0.4824::0.4824)) (IOPATH A1 X (0.2290::0.2290) (0.4959::0.4959)) (IOPATH A2 X (0.2258::0.2258) (0.4838::0.4838)) (IOPATH A3 X (0.2176::0.2176) (0.4707::0.4707)) (IOPATH (posedge S0) X (0.2680::0.2680) (0.5855::0.5855)) (IOPATH (negedge S0) X (0.3712::0.3712) (0.4858::0.4858)) (IOPATH (posedge S1) X (0.1819::0.1819) (0.3072::0.3072)) (IOPATH (negedge S1) X (0.2393::0.2393) (0.2548::0.2548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5184::2.5184) (0.8892::0.8893)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.5443::2.5443) (0.0175::0.0175) (0.9288::0.9288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0919::2.0919) (0.7678::0.7678)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1272::2.1272) (0.0173::0.0173) (0.8170::0.8170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1577::0.1577) (0.1614::0.1614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1105::0.1105) (0.0890::0.0890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3601::0.3608) (0.2625::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1898::0.1898) (0.1687::0.1687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3352::0.3353) (0.2341::0.2342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3517::0.3517) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3642::2.3642) (0.8698::0.8699)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.3777::2.3777) (0.0189::0.0189) (0.8969::0.8969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3653::0.3653) (0.2677::0.2677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1882::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0151)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2100::0.2100) (0.1809::0.1809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1366::2.1366) (0.7943::0.7943)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1685::2.1685) (0.0174::0.0174) (0.8406::0.8406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8230::1.8230) (0.6756::0.6756)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8482::1.8482) (0.0184::0.0184) (0.7153::0.7153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9442::1.9442) (0.7337::0.7337)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9695::1.9695) (0.0176::0.0176) (0.7742::0.7742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3630::0.3634) (0.2652::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0157::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0981::0.0981) (0.0772::0.0772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3931::0.3931) (0.3431::0.3431)) (IOPATH D Q (0.3860::0.3860) (0.2739::0.2754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3545::0.3552) (0.2577::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9179::1.9179) (0.7093::0.7093)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9415::1.9415) (0.0174::0.0174) (0.7470::0.7470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0773::0.0773) (0.0631::0.0631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3543::0.3553) (0.2584::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0439::2.0439) (0.7463::0.7463)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0621::2.0621) (0.0176::0.0176) (0.7789::0.7789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3255::0.3255)) (IOPATH D Q (0.3599::0.3606) (0.2616::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1843)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3558::0.3558) (0.2541::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3547::0.3554) (0.2551::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2151::0.2151) (0.4761::0.4761)) (IOPATH A1 X (0.2253::0.2253) (0.4894::0.4894)) (IOPATH A2 X (0.2177::0.2177) (0.4746::0.4746)) (IOPATH A3 X (0.2104::0.2104) (0.4620::0.4620)) (IOPATH (posedge S0) X (0.2611::0.2611) (0.5770::0.5770)) (IOPATH (negedge S0) X (0.3647::0.3647) (0.4774::0.4774)) (IOPATH (posedge S1) X (0.1753::0.1753) (0.2990::0.2990)) (IOPATH (negedge S1) X (0.2326::0.2326) (0.2471::0.2471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2734::0.2734) (0.2415::0.2415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7518::1.7518) (0.6574::0.6574)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7825::1.7825) (0.0184::0.0184) (0.7029::0.7029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1911::0.1911) (0.1693::0.1693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3537::0.3569) (0.2588::0.2680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0084::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3576::0.3576) (0.2595::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2146::2.2146) (0.8092::0.8092)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.2350::2.2350) (0.0194::0.0194) (0.8436::0.8436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2909::0.2909) (0.2785::0.2785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0995::0.0995) (0.0788::0.0788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1687::0.1687) (0.1880::0.1880)) (IOPATH B X (0.1649::0.1649) (0.2049::0.2049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3048::2.3049) (0.8330::0.8331)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.3208::2.3208) (0.0192::0.0192) (0.8622::0.8622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2613::0.2613) (0.2404::0.2404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3501::0.3504) (0.2536::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9860::1.9860) (0.7279::0.7279)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0085::2.0085) (0.0188::0.0188) (0.7652::0.7652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3492::0.3492) (0.2511::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3489::0.3493) (0.2503::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3484::0.3492) (0.2516::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3746::0.3746) (0.3319::0.3319)) (IOPATH D Q (0.3734::0.3734) (0.2696::0.2723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3564::0.3570) (0.2560::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7588::1.7588) (0.6697::0.6697)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7815::1.7815) (0.0185::0.0185) (0.7072::0.7072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0979::0.0979) (0.0772::0.0772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3534::0.3534) (0.2549::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1825::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1813::0.1813) (0.1611::0.1612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3547::0.3548) (0.2618::0.2618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2226::0.2226) (0.4863::0.4863)) (IOPATH A1 X (0.2313::0.2313) (0.4985::0.4985)) (IOPATH A2 X (0.2266::0.2266) (0.4854::0.4854)) (IOPATH A3 X (0.2205::0.2205) (0.4736::0.4736)) (IOPATH (posedge S0) X (0.2704::0.2704) (0.5881::0.5881)) (IOPATH (negedge S0) X (0.3734::0.3734) (0.4883::0.4883)) (IOPATH (posedge S1) X (0.1842::0.1842) (0.3097::0.3097)) (IOPATH (negedge S1) X (0.2416::0.2416) (0.2571::0.2571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3591::0.3615) (0.2637::0.2709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0080::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3501::0.3502) (0.2493::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3553::0.3553) (0.2548::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3571::0.3604) (0.2623::0.2719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0058::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3509::0.3509) (0.2515::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3073::0.3073) (0.2691::0.2691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2279::0.2279) (0.4893::0.4893)) (IOPATH A1 X (0.2311::0.2311) (0.4977::0.4977)) (IOPATH A2 X (0.2253::0.2253) (0.4840::0.4840)) (IOPATH A3 X (0.2186::0.2186) (0.4717::0.4717)) (IOPATH (posedge S0) X (0.2689::0.2689) (0.5865::0.5865)) (IOPATH (negedge S0) X (0.3721::0.3721) (0.4868::0.4868)) (IOPATH (posedge S1) X (0.1828::0.1828) (0.3081::0.3081)) (IOPATH (negedge S1) X (0.2402::0.2402) (0.2557::0.2557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0541::2.0542) (0.7699::0.7699)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0852::2.0852) (0.0172::0.0172) (0.8163::0.8163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4929::2.4929) (0.8918::0.8919)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.5188::2.5188) (0.0161::0.0161) (0.9362::0.9362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7772::1.7772) (0.6705::0.6706)) (IOPATH TE_B Z () () (0.1251::0.1251) (1.8053::1.8053) (0.0087::0.0087) (0.7284::0.7284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0989::0.0989) (0.0774::0.0774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3874::0.3874) (0.3397::0.3397)) (IOPATH D Q (0.3786::0.3794) (0.2699::0.2730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3549::0.3565) (0.2590::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7144::2.7144) (0.9655::0.9656)) (IOPATH TE_B Z () () (0.1220::0.1220) (2.7458::2.7458) (0.0117::0.0117) (1.0192::1.0192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3531::0.3531) (0.2524::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3892::0.3892) (0.2871::0.2871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3478::0.3478) (0.2481::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2904::0.2904) (0.2782::0.2782)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2542::2.2542) (0.8324::0.8324)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.2698::2.2698) (0.0189::0.0189) (0.8609::0.8609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2238::0.2238) (0.2279::0.2279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3569::0.3569) (0.2622::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3494::2.3494) (0.8655::0.8655)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.3661::2.3661) (0.0188::0.0188) (0.8956::0.8956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1786::0.1786) (0.2223::0.2223)) (IOPATH B X (0.1440::0.1440) (0.1826::0.1826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7691::1.7691) (0.6622::0.6622)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7963::1.7963) (0.0176::0.0176) (0.7041::0.7041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1253::2.1253) (0.7931::0.7931)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.1577::2.1577) (0.0158::0.0158) (0.8393::0.8393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3021::0.3021) (0.2843::0.2843)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0811::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9461::1.9461) (0.7306::0.7306)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9775::1.9775) (0.0182::0.0182) (0.7771::0.7771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3592::0.3595) (0.2605::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1829)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4852::2.4853) (0.8857::0.8857)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.5105::2.5105) (0.0158::0.0158) (0.9245::0.9245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3462::0.3462) (0.2480::0.2480)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3488::2.3488) (0.8707::0.8709)) (IOPATH TE_B Z () () (0.1383::0.1383) (2.3779::2.3779) (-0.0054::-0.0054) (0.9208::0.9208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3545::0.3551) (0.2585::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1385::2.1386) (0.7943::0.7943)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.1678::2.1678) (0.0189::0.0189) (0.8378::0.8378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6235::1.6235) (0.6164::0.6165)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6544::1.6544) (0.0183::0.0183) (0.6626::0.6626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6900::1.6900) (0.6393::0.6393)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7211::1.7211) (0.0180::0.0180) (0.6918::0.6918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6682::1.6683) (0.6271::0.6271)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7042::1.7042) (0.0180::0.0180) (0.6774::0.6774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3501::0.3509) (0.2527::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3536::0.3536) (0.2573::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3541::0.3552) (0.2580::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3568::0.3586) (0.2602::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1259::2.1259) (0.7796::0.7796)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1509::2.1509) (0.0191::0.0191) (0.8182::0.8182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1376::2.1376) (0.7932::0.7932)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1538::2.1538) (0.0192::0.0192) (0.8228::0.8228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7489::1.7489) (0.6658::0.6659)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7714::1.7714) (0.0177::0.0177) (0.7047::0.7047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2047::0.2048) (0.1788::0.1803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3881::0.3882) (0.2929::0.2929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2990::0.2990) (0.2827::0.2827)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8935::1.8935) (0.7039::0.7039)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9212::1.9212) (0.0180::0.0180) (0.7467::0.7467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0240::2.0241) (0.7580::0.7581)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0396::2.0396) (0.0181::0.0181) (0.7884::0.7884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3549::0.3558) (0.2573::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3497::0.3504) (0.2513::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3282::0.3282)) (IOPATH D Q (0.3624::0.3624) (0.2625::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8697::1.8697) (0.7090::0.7090)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8923::1.8923) (0.0185::0.0185) (0.7463::0.7463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3543::0.3543) (0.2541::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0154::2.0154) (0.7563::0.7564)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0495::2.0495) (0.0177::0.0177) (0.8050::0.8050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8824::1.8824) (0.7120::0.7121)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9123::1.9123) (0.0175::0.0175) (0.7570::0.7570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0601::2.0601) (0.7705::0.7705)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0933::2.0933) (0.0173::0.0173) (0.8182::0.8182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6598::2.6598) (0.9447::0.9448)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.6756::2.6756) (0.0183::0.0183) (0.9744::0.9744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3262::0.3262)) (IOPATH D Q (0.3545::0.3545) (0.2531::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1772::0.1772)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3525::0.3525) (0.2540::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5071::2.5071) (0.9160::0.9160)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.5314::2.5314) (0.0161::0.0161) (0.9543::0.9543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1101::2.1101) (0.7675::0.7676)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1293::2.1293) (0.0175::0.0175) (0.8089::0.8089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4178::2.4178) (0.8751::0.8751)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.4435::2.4435) (0.0177::0.0177) (0.9144::0.9144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7206::1.7206) (0.6454::0.6454)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7571::1.7571) (0.0169::0.0169) (0.6964::0.6964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1704::0.1704) (0.1936::0.1936)) (IOPATH B X (0.1570::0.1570) (0.1966::0.1966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3558::0.3558) (0.2549::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1866::2.1866) (0.8148::0.8148)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.2123::2.2123) (0.0155::0.0155) (0.8640::0.8640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0714::0.0714) (0.0571::0.0571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6461::1.6461) (0.6339::0.6340)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.6763::1.6763) (0.0177::0.0177) (0.6789::0.6789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3582::0.3592) (0.2629::0.2659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0137::2.0137) (0.7394::0.7395)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.0349::2.0349) (0.0161::0.0161) (0.7839::0.7839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2501::0.2501) (0.2195::0.2195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3899::0.3899) (0.3411::0.3411)) (IOPATH D Q (0.3808::0.3808) (0.2690::0.2700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2891::2.2891) (0.8151::0.8151)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.3105::2.3105) (0.0179::0.0179) (0.8506::0.8506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2228::0.2228) (0.2048::0.2048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3465::0.3465) (0.2480::0.2480)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0974::0.0974) (0.0762::0.0762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3779::0.3779) (0.3339::0.3339)) (IOPATH D Q (0.3713::0.3713) (0.2654::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1816::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9067::1.9067) (0.7178::0.7179)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9251::1.9251) (0.0190::0.0190) (0.7498::0.7498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9698::1.9698) (0.7379::0.7379)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9840::1.9840) (0.0191::0.0191) (0.7661::0.7661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6352::1.6352) (0.6294::0.6294)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6639::1.6639) (0.0185::0.0185) (0.6724::0.6724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3254::0.3255) (0.2319::0.2319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3560::0.3589) (0.2616::0.2701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0069::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3211::0.3211) (0.2179::0.2179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3538::0.3538) (0.2585::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1745::0.1745) (0.1743::0.1743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0924::0.0924) (0.0723::0.0723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0113::2.0113) (0.7517::0.7518)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0424::2.0424) (0.0167::0.0167) (0.7968::0.7968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2168::2.2168) (0.8206::0.8206)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2349::2.2349) (0.0179::0.0179) (0.8532::0.8532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0808::0.0808) (0.0656::0.0656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3580::0.3593) (0.2625::0.2665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3567::0.3567) (0.2561::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2369::0.2369) (0.2046::0.2046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3527::0.3530) (0.2537::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3651::0.3692) (0.2700::0.2824)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1978)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1423::0.1423) (0.1605::0.1605)) (IOPATH B X (0.1531::0.1531) (0.1964::0.1964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3472::0.3473) (0.2485::0.2489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0760::0.0760) (0.0588::0.0588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3716::0.3716) (0.3301::0.3301)) (IOPATH D Q (0.3670::0.3670) (0.2669::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1835::0.1835)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3535::0.3545) (0.2563::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6364::2.6367) (1.0069::1.0072)) (IOPATH TE_B Z () () (0.1400::0.1400) (2.6496::2.6496) (-0.0100::-0.0100) (1.0340::1.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3865::0.3865) (0.3391::0.3391)) (IOPATH D Q (0.3782::0.3782) (0.2691::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3460::0.3460) (0.2484::0.2484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3625::0.3655) (0.2648::0.2736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0975::0.0975) (0.0763::0.0763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3926::0.3927) (0.2916::0.2916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8044::1.8044) (0.6868::0.6868)) (IOPATH TE_B Z () () (0.1181::0.1181) (1.8337::1.8337) (0.0150::0.0150) (0.7380::0.7380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6937::1.6937) (0.6480::0.6481)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7224::1.7224) (0.0167::0.0167) (0.6950::0.6950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0925::0.0925) (0.0739::0.0739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1775::0.1775) (0.2187::0.2188)) (IOPATH B X (0.1459::0.1459) (0.1854::0.1854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9225::1.9225) (0.7239::0.7239)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9405::1.9405) (0.0180::0.0180) (0.7559::0.7559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7307::1.7307) (0.6634::0.6634)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7598::1.7598) (0.0167::0.0167) (0.7086::0.7086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0940::0.0940) (0.0734::0.0734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1829::0.1829) (0.2332::0.2333)) (IOPATH B X (0.1495::0.1495) (0.1911::0.1911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2918::2.2918) (0.8495::0.8496)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.3129::2.3129) (0.0151::0.0151) (0.8966::0.8966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3707::0.3707) (0.3295::0.3295)) (IOPATH D Q (0.3648::0.3648) (0.2617::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8974::1.8974) (0.7163::0.7164)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9279::1.9279) (0.0175::0.0175) (0.7618::0.7618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3279::0.3279) (0.2236::0.2236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2868::0.2868) (0.2763::0.2763)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4779::2.4779) (0.9095::0.9096)) (IOPATH TE_B Z () () (0.1246::0.1246) (2.5168::2.5168) (0.0092::0.0092) (0.9715::0.9715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5412::2.5412) (0.9293::0.9294)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.5640::2.5640) (0.0161::0.0161) (0.9667::0.9667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0930::2.0930) (0.7630::0.7630)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1231::2.1231) (0.0175::0.0175) (0.8089::0.8089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3601::0.3635) (0.2643::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3202::0.3202)) (IOPATH D Q (0.3543::0.3558) (0.2589::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2017::0.2017) (0.1925::0.1925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3534::0.3534) (0.2538::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0541::2.0541) (0.7560::0.7560)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.0921::2.0921) (0.0152::0.0152) (0.8097::0.8097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6718::1.6718) (0.6432::0.6432)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7069::1.7069) (0.0167::0.0167) (0.6936::0.6936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7578::1.7578) (0.6713::0.6713)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7887::1.7887) (0.0177::0.0177) (0.7165::0.7165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3663::0.3700) (0.2691::0.2800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2457::2.2457) (0.8223::0.8225)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.2522::2.2522) (0.0155::0.0155) (0.8623::0.8623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6937::1.6937) (0.6476::0.6476)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7221::1.7221) (0.0174::0.0174) (0.6919::0.6919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9395::1.9395) (0.7282::0.7282)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.9744::1.9744) (0.0161::0.0161) (0.7788::0.7788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1817::2.1817) (0.8071::0.8072)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.2030::2.2030) (0.0188::0.0188) (0.8418::0.8418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3671::0.3671) (0.3274::0.3274)) (IOPATH D Q (0.3581::0.3581) (0.2570::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8493::1.8494) (0.6992::0.6992)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8813::1.8813) (0.0177::0.0177) (0.7462::0.7462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3489::0.3495) (0.2510::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6614::1.6614) (0.6299::0.6299)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6877::1.6877) (0.0185::0.0185) (0.6777::0.6777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8046::1.8046) (0.6860::0.6861)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8264::1.8264) (0.0173::0.0173) (0.7222::0.7222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9593::1.9593) (0.7368::0.7368)) (IOPATH TE_B Z () () (0.1172::0.1172) (1.9904::1.9904) (0.0159::0.0159) (0.7841::0.7841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3819::0.3820) (0.2852::0.2852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5972::1.5972) (0.6068::0.6068)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.6238::1.6238) (0.0178::0.0178) (0.6485::0.6485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8799::1.8799) (0.7127::0.7127)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9038::1.9038) (0.0184::0.0184) (0.7517::0.7517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3511::0.3511) (0.2514::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3586::0.3586) (0.2639::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0030::2.0030) (0.7510::0.7510)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0342::2.0342) (0.0179::0.0179) (0.7963::0.7963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2901::0.2901) (0.2781::0.2781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9481::1.9481) (0.7337::0.7337)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9743::1.9743) (0.0182::0.0182) (0.7741::0.7741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6842::1.6842) (0.6375::0.6375)) (IOPATH TE_B Z () () (0.1005::0.1005) (1.6805::1.6805) (0.0269::0.0269) (0.6452::0.6452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2923::0.2923) (0.2624::0.2624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[0\]\.RAM128\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.6335::0.6335) (0.3156::0.3156)) (IOPATH A Y (0.7174::0.7174) (0.2672::0.2672)) (IOPATH B Y (0.7194::0.7194) (0.2671::0.2671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.5291::0.5291) (0.5213::0.5213)) (IOPATH C X (0.4537::0.4537) (0.4260::0.4260)) (IOPATH A_N X (0.5861::0.5861) (0.4101::0.4101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2621::2.2621) (0.8350::0.8350)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2841::2.2841) (0.0179::0.0179) (0.8710::0.8710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3266::0.3266)) (IOPATH D Q (0.3660::0.3673) (0.2685::0.2728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0109::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8151::1.8151) (0.6753::0.6754)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8505::1.8505) (0.0173::0.0173) (0.7251::0.7251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.6356::0.6356) (0.5882::0.5882)) (IOPATH C X (0.5553::0.5553) (0.4803::0.4803)) (IOPATH A_N X (0.6813::0.6813) (0.4624::0.4624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2603::0.2603) (0.2743::0.2750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[0\]\.RAM128\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.6185::0.6185) (0.5389::0.5389)) (IOPATH B X (0.6032::0.6032) (0.5594::0.5594)) (IOPATH C X (0.5264::0.5264) (0.4644::0.4644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7270::1.7271) (0.6594::0.6594)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7567::1.7567) (0.0169::0.0169) (0.7050::0.7050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2531::0.2531) (0.2272::0.2272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3483::0.3483) (0.2513::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3797::2.3797) (0.8540::0.8541)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.4041::2.4041) (0.0176::0.0176) (0.8917::0.8917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8974::1.8974) (0.6999::0.6999)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.9329::1.9329) (0.0162::0.0162) (0.7506::0.7506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7591::1.7591) (0.6701::0.6701)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7872::1.7872) (0.0182::0.0182) (0.7131::0.7131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3496::0.3503) (0.2515::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9700::1.9700) (0.7268::0.7269)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9926::1.9926) (0.0187::0.0187) (0.7647::0.7647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2769::0.2769) (0.2711::0.2711)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0811::0.0827)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0825)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9718::1.9718) (0.7191::0.7191)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9912::1.9912) (0.0179::0.0179) (0.7528::0.7528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8368::1.8368) (0.6983::0.6983)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8647::1.8647) (0.0171::0.0171) (0.7414::0.7414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7678::1.7678) (0.6741::0.6742)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7933::1.7933) (0.0185::0.0185) (0.7148::0.7148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2306::0.2306) (0.2138::0.2138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9166::1.9166) (0.7228::0.7228)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.9469::1.9469) (0.0164::0.0164) (0.7678::0.7678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3719::0.3720) (0.2759::0.2759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1090::2.1091) (0.7632::0.7632)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1342::2.1342) (0.0168::0.0168) (0.8025::0.8025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0036::2.0036) (0.7393::0.7393)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0310::2.0310) (0.0172::0.0172) (0.7808::0.7808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3074::0.3075) (0.2539::0.2565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3571::0.3582) (0.2566::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3847::0.3847) (0.2880::0.2879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0377::2.0377) (0.7479::0.7479)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0655::2.0655) (0.0164::0.0164) (0.7896::0.7896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3489::0.3489) (0.2495::0.2495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3502::0.3508) (0.2541::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2823::0.2823) (0.2739::0.2739)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1729::0.1729) (0.2100::0.2101)) (IOPATH B X (0.1524::0.1524) (0.1961::0.1961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1705::0.1705) (0.1523::0.1536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3765::0.3765) (0.3331::0.3331)) (IOPATH D Q (0.3696::0.3696) (0.2637::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3942::0.3943) (0.3197::0.3218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3486::0.3495) (0.2515::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3574::0.3581) (0.2609::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8105::1.8106) (0.6892::0.6892)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8257::1.8257) (0.0185::0.0185) (0.7198::0.7198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3182::0.3182) (0.2182::0.2182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7260::2.7261) (0.9898::0.9899)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.7584::2.7584) (0.0093::0.0093) (1.0495::1.0495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9349::1.9349) (0.7079::0.7079)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.9490::1.9490) (0.0193::0.0193) (0.7357::0.7357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4176::0.4176) (0.3569::0.3569)) (IOPATH D Q (0.4103::0.4103) (0.2877::0.2885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3488::0.3495) (0.2503::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3606::0.3622) (0.2622::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3516::0.3529) (0.2534::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3706::0.3706) (0.3295::0.3295)) (IOPATH D Q (0.3619::0.3626) (0.2598::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7571::1.7571) (0.6714::0.6714)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7906::1.7906) (0.0181::0.0181) (0.7192::0.7192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3975::0.3975) (0.3458::0.3458)) (IOPATH D Q (0.3885::0.3885) (0.2737::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7015::1.7015) (0.6383::0.6383)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7316::1.7316) (0.0174::0.0174) (0.6835::0.6835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3684::0.3707) (0.2745::0.2813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1976)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0109)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3570::0.3582) (0.2605::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3676::0.3676) (0.2743::0.2743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3541::0.3581) (0.2591::0.2705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2881::0.2881) (0.2770::0.2770)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0795)) (SETUP (negedge GATE) (posedge CLK) (0.0800::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3511::0.3518) (0.2523::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1165::2.1165) (0.7719::0.7720)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.1517::2.1517) (0.0159::0.0159) (0.8215::0.8215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3650::0.3650) (0.2682::0.2682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0134)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3503::0.3511) (0.2544::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8426::1.8426) (0.6983::0.6983)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8597::1.8597) (0.0173::0.0173) (0.7304::0.7304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0863::0.0863) (0.0685::0.0685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3483::0.3483) (0.2506::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3587::0.3587) (0.2637::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0683::2.0683) (0.7728::0.7728)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0975::2.0975) (0.0177::0.0177) (0.8172::0.8172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3608::0.3638) (0.2652::0.2738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1919)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3774::0.3774) (0.2775::0.2775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7520::1.7520) (0.6741::0.6743)) (IOPATH TE_B Z () () (0.1256::0.1256) (1.7723::1.7723) (0.0082::0.0082) (0.7265::0.7265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3474::0.3474) (0.2480::0.2480)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3589::0.3589) (0.2580::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6974::1.6974) (0.6512::0.6512)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7308::1.7308) (0.0160::0.0160) (0.7001::0.7001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0932::0.0932) (0.0730::0.0730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7743::1.7743) (0.6775::0.6775)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8099::1.8099) (0.0163::0.0163) (0.7282::0.7282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2917::0.2917) (0.2789::0.2789)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3711::0.3711) (0.3298::0.3298)) (IOPATH D Q (0.3609::0.3615) (0.2578::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8418::1.8419) (0.6988::0.6988)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8655::1.8655) (0.0186::0.0186) (0.7383::0.7383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3580::0.3580) (0.2560::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8164::1.8164) (0.6903::0.6903)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8419::1.8419) (0.0184::0.0184) (0.7304::0.7304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3495::0.3510) (0.2519::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3611::0.3663) (0.2637::0.2789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0026::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0531::2.0531) (0.7458::0.7459)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0796::2.0796) (0.0172::0.0172) (0.7867::0.7867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7768::1.7768) (0.6784::0.6785)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7931::1.7931) (0.0182::0.0182) (0.7162::0.7162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0962::0.0962) (0.0751::0.0751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3702::0.3702) (0.3292::0.3292)) (IOPATH D Q (0.3668::0.3668) (0.2666::0.2666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5031::2.5032) (0.9182::0.9182)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.5280::2.5280) (0.0164::0.0164) (0.9575::0.9575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2244::2.2244) (0.8242::0.8243)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.2351::2.2351) (0.0158::0.0158) (0.8640::0.8640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7274::1.7274) (0.6599::0.6599)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.7556::1.7556) (0.0191::0.0191) (0.7027::0.7027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3597::2.3597) (0.8477::0.8477)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.3859::2.3859) (0.0173::0.0173) (0.8872::0.8872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1658::0.1658) (0.1910::0.1911)) (IOPATH B X (0.1422::0.1422) (0.1797::0.1797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6350::1.6350) (0.6279::0.6280)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.6638::1.6638) (0.0186::0.0186) (0.6712::0.6712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3376::0.3376) (0.2313::0.2313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6892::1.6892) (0.6494::0.6495)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7225::1.7225) (0.0160::0.0160) (0.6987::0.6987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3605::0.3617) (0.2630::0.2666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3527::0.3527) (0.2530::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6645::1.6645) (0.6399::0.6399)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6904::1.6904) (0.0183::0.0183) (0.6817::0.6817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1819::0.1819) (0.2273::0.2274)) (IOPATH B X (0.1446::0.1446) (0.1822::0.1822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0222::2.0222) (0.7567::0.7568)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0498::2.0498) (0.0179::0.0179) (0.7989::0.7989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3697::0.3697) (0.3289::0.3289)) (IOPATH D Q (0.3630::0.3630) (0.2600::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2951::0.2951) (0.2807::0.2807)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3612::0.3618) (0.2615::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0947::0.0947) (0.0742::0.0742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7142::1.7142) (0.6556::0.6556)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7438::1.7438) (0.0181::0.0181) (0.7011::0.7011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7421::2.7421) (0.9935::0.9935)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.7672::2.7672) (0.0181::0.0181) (1.0311::1.0311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3474::0.3480) (0.2499::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6936::1.6936) (0.6497::0.6498)) (IOPATH TE_B Z () () (0.1179::0.1179) (1.7331::1.7331) (0.0152::0.0152) (0.7044::0.7044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3471::0.3471) (0.2479::0.2486)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6835::1.6835) (0.6473::0.6474)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7124::1.7124) (0.0172::0.0172) (0.6949::0.6949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1525::0.1525) (0.1738::0.1738)) (IOPATH B X (0.1518::0.1518) (0.1944::0.1944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3600::0.3613) (0.2654::0.2697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0082::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6856::1.6856) (0.6480::0.6481)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7167::1.7167) (0.0173::0.0173) (0.6945::0.6945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1302::2.1302) (0.7743::0.7743)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.1507::2.1507) (0.0189::0.0189) (0.8082::0.8082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2897::0.2897) (0.2778::0.2778)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0211::2.0211) (0.7468::0.7468)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0515::2.0515) (0.0174::0.0174) (0.7927::0.7927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3278::0.3278)) (IOPATH D Q (0.3623::0.3635) (0.2628::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0787::0.0787) (0.0642::0.0642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7627::1.7627) (0.6711::0.6711)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7832::1.7832) (0.0172::0.0172) (0.7055::0.7055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2769::0.2769) (0.2711::0.2711)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0820)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0819)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9229::1.9229) (0.7143::0.7143)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9402::1.9402) (0.0189::0.0189) (0.7459::0.7459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3405::0.3405) (0.2436::0.2436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3508::0.3508) (0.2507::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3197::0.3197)) (IOPATH D Q (0.3475::0.3475) (0.2498::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3618::0.3636) (0.2651::0.2706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4242::0.4242) (0.3604::0.3604)) (IOPATH D Q (0.4190::0.4207) (0.2962::0.3012)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3479::0.3489) (0.2504::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1683::0.1683) (0.1923::0.1923)) (IOPATH B X (0.1458::0.1458) (0.1822::0.1822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3590::0.3590) (0.2634::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3525::0.3525) (0.2521::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2924::0.2924) (0.2793::0.2793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1572::0.1572) (0.1800::0.1799)) (IOPATH B X (0.1574::0.1574) (0.2027::0.2027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3607::0.3660) (0.2658::0.2815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3929::2.3929) (0.8523::0.8524)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.4136::2.4136) (0.0157::0.0157) (0.8907::0.8907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2443::0.2468) (0.2305::0.2354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9725::1.9726) (0.7288::0.7289)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9928::1.9928) (0.0170::0.0170) (0.7660::0.7660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4126::0.4126) (0.3542::0.3542)) (IOPATH D Q (0.4062::0.4062) (0.2857::0.2880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3524::0.3524) (0.2522::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3560::0.3560) (0.2552::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3699::0.3699) (0.3290::0.3290)) (IOPATH D Q (0.3601::0.3601) (0.2577::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0777::0.0777) (0.0633::0.0633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3768::0.3768) (0.3066::0.3088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0145::2.0145) (0.7390::0.7391)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0337::2.0337) (0.0177::0.0177) (0.7731::0.7731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3553::0.3568) (0.2580::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3051::0.3051) (0.1967::0.1967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3551::0.3586) (0.2605::0.2706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0771::0.0771) (0.0621::0.0621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3189::2.3189) (0.8578::0.8579)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.3318::2.3318) (0.0159::0.0159) (0.8988::0.8988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3515::0.3515) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6035::1.6035) (0.6209::0.6210)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6313::1.6313) (0.0183::0.0183) (0.6639::0.6639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3622::0.3622) (0.2600::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3483::0.3483) (0.2487::0.2487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3691::0.3691) (0.3286::0.3286)) (IOPATH D Q (0.3691::0.3691) (0.2701::0.2701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1882::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0151)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3498::0.3498) (0.2535::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0225)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2966::0.2966) (0.2815::0.2815)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3651::0.3674) (0.2668::0.2737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9553::1.9553) (0.7338::0.7338)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9798::1.9798) (0.0188::0.0188) (0.7731::0.7731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0991::0.0991) (0.0778::0.0778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3764::0.3765) (0.2814::0.2814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3575::0.3593) (0.2623::0.2675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0107::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4071::0.4071) (0.3514::0.3514)) (IOPATH D Q (0.3998::0.3998) (0.2818::0.2834)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7661::1.7661) (0.6729::0.6729)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.8034::1.8034) (0.0153::0.0153) (0.7262::0.7262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7042::1.7042) (0.6528::0.6529)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7354::1.7354) (0.0178::0.0178) (0.6987::0.6987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3484::0.3488) (0.2504::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3499::0.3499) (0.2495::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6538::1.6538) (0.6347::0.6347)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6884::1.6884) (0.0170::0.0170) (0.6836::0.6836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3275::0.3275)) (IOPATH D Q (0.3590::0.3590) (0.2563::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0880::0.0880) (0.0694::0.0694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2834::0.2834) (0.2746::0.2746)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0796)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8445::1.8445) (0.6971::0.6971)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8748::1.8748) (0.0173::0.0173) (0.7432::0.7432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3259::0.3259)) (IOPATH D Q (0.3720::0.3743) (0.2769::0.2837)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1974)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0002::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3566::0.3573) (0.2557::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3730::0.3731) (0.2779::0.2779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0082::2.0082) (0.7511::0.7512)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0367::2.0367) (0.0169::0.0169) (0.7951::0.7951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9183::1.9183) (0.7086::0.7086)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9430::1.9430) (0.0171::0.0171) (0.7480::0.7480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9090::1.9091) (0.7047::0.7048)) (IOPATH TE_B Z () () (0.1179::0.1179) (1.9297::1.9297) (0.0152::0.0152) (0.7435::0.7435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2320::0.2320) (0.2122::0.2122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8968::1.8968) (0.7163::0.7163)) (IOPATH TE_B Z () () (0.1151::0.1152) (1.9334::1.9334) (0.0178::0.0178) (0.7674::0.7674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1301::2.1301) (0.7954::0.7955)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1609::2.1609) (0.0171::0.0171) (0.8406::0.8406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2830::0.2830) (0.2744::0.2744)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3495::0.3495) (0.2485::0.2486)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1770::0.1770)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2790::0.2790) (0.2722::0.2722)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0913::0.0913) (0.0714::0.0714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2224::2.2224) (0.8261::0.8262)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.2592::2.2592) (0.0158::0.0158) (0.8795::0.8795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2737::0.2737) (0.2470::0.2470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3564::0.3578) (0.2603::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6614::1.6614) (0.6382::0.6383)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6933::1.6933) (0.0174::0.0174) (0.6855::0.6855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3536::0.3536) (0.2567::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3662::0.3700) (0.2690::0.2800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1227::2.1227) (0.7768::0.7768)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1427::2.1427) (0.0191::0.0191) (0.8100::0.8100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1792::2.1792) (0.7874::0.7874)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1997::2.1997) (0.0180::0.0180) (0.8214::0.8214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3626::0.3638) (0.2642::0.2681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4063::0.4063) (0.3509::0.3509)) (IOPATH D Q (0.3975::0.3975) (0.2805::0.2805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9468::1.9468) (0.7319::0.7319)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9733::1.9733) (0.0170::0.0170) (0.7724::0.7724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0382::2.0383) (0.7442::0.7442)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0586::2.0586) (0.0178::0.0178) (0.7790::0.7790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3497::0.3509) (0.2538::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0992::2.0992) (0.7817::0.7818)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1314::2.1314) (0.0182::0.0182) (0.8279::0.8279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2909::0.2909) (0.2417::0.2443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7820::1.7820) (0.6796::0.6797)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.8080::1.8080) (0.0190::0.0190) (0.7201::0.7201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3688::0.3688) (0.3284::0.3284)) (IOPATH D Q (0.3600::0.3600) (0.2583::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3043::0.3043) (0.2045::0.2045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2295::0.2295) (0.2173::0.2186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3657::0.3677) (0.2680::0.2740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0093::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3602::0.3618) (0.2628::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3273::0.3273) (0.2699::0.2715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8217::1.8217) (0.6914::0.6914)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8589::1.8589) (0.0164::0.0164) (0.7432::0.7432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0209::2.0209) (0.7580::0.7581)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0603::2.0603) (0.0169::0.0169) (0.8116::0.8116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0961::0.0961) (0.0755::0.0755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3682::0.3682) (0.3280::0.3280)) (IOPATH D Q (0.3607::0.3614) (0.2603::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9763::1.9763) (0.7428::0.7429)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0095::2.0095) (0.0171::0.0171) (0.7908::0.7908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3507::0.3513) (0.2533::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3497::0.3497) (0.2516::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3843::2.3843) (0.8628::0.8628)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.4017::2.4017) (0.0191::0.0191) (0.8932::0.8932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3544::0.3545) (0.2540::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3671::0.3671) (0.3273::0.3273)) (IOPATH D Q (0.3576::0.3576) (0.2567::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9714::1.9714) (0.7395::0.7395)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9934::1.9934) (0.0187::0.0187) (0.7754::0.7754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9173::1.9173) (0.7239::0.7240)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9513::1.9513) (0.0173::0.0173) (0.7724::0.7724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1186::2.1186) (0.7752::0.7752)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1324::2.1324) (0.0191::0.0191) (0.8031::0.8031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3547::0.3552) (0.2591::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3478::0.3478) (0.2492::0.2492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7665::1.7665) (0.6708::0.6709)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7977::1.7977) (0.0177::0.0177) (0.7170::0.7170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3326::0.3326) (0.2403::0.2403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3468::0.3468) (0.2487::0.2487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1491::0.1491) (0.1692::0.1692)) (IOPATH B X (0.1529::0.1529) (0.1962::0.1962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3677::0.3677) (0.3277::0.3277)) (IOPATH D Q (0.3715::0.3757) (0.2739::0.2865)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1962)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3818::0.3818) (0.3363::0.3363)) (IOPATH D Q (0.3713::0.3713) (0.2642::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3581::0.3594) (0.2600::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7334::2.7334) (0.9808::0.9809)) (IOPATH TE_B Z () () (0.1277::0.1277) (2.7678::2.7682) (0.0065::0.0065) (1.0430::1.0432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3538::0.3538) (0.2545::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3546::0.3551) (0.2586::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4155::0.4155) (0.3558::0.3558)) (IOPATH D Q (0.4063::0.4063) (0.2836::0.2851)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3561::0.3561) (0.2545::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3304::0.3305) (0.2363::0.2363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6824::1.6825) (0.6349::0.6350)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7138::1.7138) (0.0174::0.0174) (0.6818::0.6818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3500::0.3500) (0.2513::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6612::1.6612) (0.6396::0.6396)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6894::1.6894) (0.0185::0.0185) (0.6830::0.6830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3741::0.3741) (0.3316::0.3316)) (IOPATH D Q (0.3706::0.3719) (0.2686::0.2724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1108::2.1108) (0.7707::0.7707)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.1268::2.1268) (0.0193::0.0193) (0.8004::0.8004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1819::0.1819) (0.2325::0.2326)) (IOPATH B X (0.1480::0.1480) (0.1895::0.1895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2230::0.2230) (0.2051::0.2051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1860::0.1860) (0.2372::0.2373)) (IOPATH B X (0.1569::0.1569) (0.2016::0.2016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2855::0.2855) (0.2757::0.2757)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3507::0.3507) (0.2536::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2985::0.2984) (0.1975::0.1975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9871::1.9871) (0.7285::0.7286)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0176::2.0176) (0.0182::0.0182) (0.7737::0.7737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3696::0.3696) (0.3288::0.3288)) (IOPATH D Q (0.3617::0.3621) (0.2605::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6771::1.6771) (0.6447::0.6447)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7135::1.7135) (0.0163::0.0163) (0.6962::0.6962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1386::2.1386) (0.7936::0.7936)) (IOPATH TE_B Z () () (0.1165::0.1166) (2.1772::2.1772) (0.0166::0.0166) (0.8473::0.8473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3506::0.3512) (0.2546::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3195::0.3195)) (IOPATH D Q (0.3480::0.3480) (0.2511::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4055::0.4055) (0.3505::0.3505)) (IOPATH D Q (0.3980::0.3986) (0.2829::0.2850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3203::0.3203) (0.2938::0.2938)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0829::0.0832)) (SETUP (negedge GATE) (posedge CLK) (0.0826::0.0827)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1360::2.1360) (0.7963::0.7963)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1665::2.1665) (0.0171::0.0171) (0.8425::0.8425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3497::0.3502) (0.2537::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7149::1.7149) (0.6560::0.6561)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7467::1.7467) (0.0173::0.0173) (0.7028::0.7028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0807::2.0807) (0.7590::0.7591)) (IOPATH TE_B Z () () (0.1184::0.1184) (2.1096::2.1096) (0.0149::0.0149) (0.8029::0.8029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3625::0.3657) (0.2670::0.2770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3287::0.3287) (0.2211::0.2211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2652::2.2652) (0.8186::0.8186)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.2831::2.2831) (0.0191::0.0191) (0.8495::0.8495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2825::0.2825) (0.2740::0.2740)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1534::0.1534) (0.1747::0.1747)) (IOPATH B X (0.1519::0.1519) (0.1947::0.1947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3509::0.3516) (0.2531::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3894::2.3894) (0.8655::0.8655)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.4172::2.4172) (0.0188::0.0188) (0.9066::0.9066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1627::0.1627) (0.1870::0.1870)) (IOPATH B X (0.1521::0.1521) (0.1941::0.1941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3248::0.3248)) (IOPATH D Q (0.3544::0.3550) (0.2545::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8159::1.8159) (0.6800::0.6801)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8363::1.8363) (0.0174::0.0174) (0.7168::0.7168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3499::0.3502) (0.2526::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3273::0.3273)) (IOPATH D Q (0.3592::0.3592) (0.2587::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1277::2.1277) (0.7927::0.7928)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1606::2.1606) (0.0174::0.0174) (0.8403::0.8403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3640::0.3640) (0.2652::0.2685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1905::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2919::0.2919) (0.2790::0.2790)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0582::2.0582) (0.7534::0.7534)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0862::2.0862) (0.0179::0.0179) (0.7951::0.7951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3491::0.3498) (0.2516::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7843::1.7843) (0.6681::0.6682)) (IOPATH TE_B Z () () (0.1225::0.1225) (1.8070::1.8070) (0.0110::0.0110) (0.7207::0.7207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3615::0.3616) (0.2953::0.2968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2411::0.2411) (0.2223::0.2235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1794::0.1794) (0.1740::0.1740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4892::2.4893) (0.8919::0.8919)) (IOPATH TE_B Z () () (0.1133::0.1133) (2.5047::2.5047) (0.0196::0.0196) (0.9197::0.9197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1707::2.1707) (0.8073::0.8073)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2037::2.2037) (0.0177::0.0177) (0.8550::0.8550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3692::0.3714) (0.2749::0.2816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1974)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0004::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4170::0.4171) (0.3129::0.3129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2969::0.2969) (0.2816::0.2816)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7199::1.7199) (0.6603::0.6603)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7391::1.7391) (0.0173::0.0173) (0.7011::0.7011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6398::1.6398) (0.6325::0.6325)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.6745::1.6745) (0.0170::0.0170) (0.6824::0.6824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8287::1.8287) (0.6951::0.6952)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8559::1.8559) (0.0183::0.0183) (0.7370::0.7370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3502::0.3502) (0.2513::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3053::2.3053) (0.8488::0.8489)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3281::2.3281) (0.0181::0.0181) (0.8850::0.8850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1892::0.1892) (0.2302::0.2302)) (IOPATH B X (0.1614::0.1614) (0.2011::0.2011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0908::2.0909) (0.7668::0.7668)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1194::2.1194) (0.0178::0.0178) (0.8098::0.8098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3486::0.3486) (0.2500::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3546::0.3546) (0.2570::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3596::0.3607) (0.2624::0.2665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2779::0.2779) (0.2716::0.2716)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0828::0.0841)) (SETUP (negedge GATE) (posedge CLK) (0.0827::0.0835)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3469::0.3469) (0.2494::0.2494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0127::2.0127) (0.7368::0.7369)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0376::2.0376) (0.0171::0.0171) (0.7763::0.7763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1370::2.1371) (0.7774::0.7775)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.1635::2.1635) (0.0155::0.0155) (0.8184::0.8184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3420::0.3421) (0.2486::0.2486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8007::1.8007) (0.6706::0.6706)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8275::1.8275) (0.0179::0.0179) (0.7118::0.7118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3535::0.3549) (0.2562::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9959::1.9959) (0.7478::0.7478)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0257::2.0257) (0.0191::0.0191) (0.7918::0.7918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0533::2.0534) (0.7667::0.7667)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0824::2.0824) (0.0183::0.0183) (0.8118::0.8118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6153::2.6153) (0.9527::0.9527)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.6312::2.6312) (0.0188::0.0188) (0.9817::0.9817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6815::1.6815) (0.6366::0.6366)) (IOPATH TE_B Z () () (0.1002::0.1002) (1.6810::1.6811) (0.0270::0.0270) (0.6577::0.6577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1544::0.1544) (0.1768::0.1768)) (IOPATH B X (0.1424::0.1424) (0.1803::0.1803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7298::2.7298) (0.9657::0.9657)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.7534::2.7534) (0.0173::0.0173) (1.0019::1.0019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7227::1.7227) (0.6564::0.6564)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7586::1.7586) (0.0167::0.0167) (0.7073::0.7073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3505::0.3513) (0.2530::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3525::0.3543) (0.2572::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6843::1.6844) (0.6466::0.6466)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7120::1.7120) (0.0171::0.0171) (0.6896::0.6896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3596::0.3597) (0.2633::0.2633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3528::0.3528) (0.2530::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1693::0.1693) (0.1992::0.1992)) (IOPATH B X (0.1482::0.1482) (0.1891::0.1891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3515::0.3520) (0.2532::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4809::2.4809) (0.8894::0.8895)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.5026::2.5026) (0.0178::0.0178) (0.9244::0.9244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3601::0.3601) (0.2599::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0812::2.0812) (0.7752::0.7752)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1108::2.1108) (0.0174::0.0174) (0.8185::0.8185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7919::1.7919) (0.6813::0.6814)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.8316::1.8316) (0.0153::0.0153) (0.7359::0.7359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3522::0.3527) (0.2536::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3675::0.3675) (0.3276::0.3276)) (IOPATH D Q (0.3589::0.3589) (0.2583::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3608::0.3626) (0.2630::0.2684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2987::0.2987) (0.2826::0.2826)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3536::0.3536) (0.2545::0.2545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3700::0.3700) (0.2733::0.2733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6333::1.6334) (0.6304::0.6305)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6675::1.6675) (0.0165::0.0165) (0.6797::0.6797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1723::0.1723) (0.1671::0.1671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3911::0.3911) (0.3419::0.3419)) (IOPATH D Q (0.3818::0.3826) (0.2710::0.2742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9200::1.9200) (0.7153::0.7153)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9316::1.9316) (0.0174::0.0174) (0.7482::0.7482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3466::0.3466) (0.2488::0.2488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2465::0.2465) (0.2212::0.2212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3469::0.3469) (0.2481::0.2481)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2894::0.2894) (0.2777::0.2777)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0819::0.0821)) (SETUP (negedge GATE) (posedge CLK) (0.0819::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3204::0.3204)) (IOPATH D Q (0.3481::0.3481) (0.2503::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3502::0.3502) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3937::0.3937) (0.3435::0.3435)) (IOPATH D Q (0.3864::0.3864) (0.2739::0.2759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9861::1.9861) (0.7366::0.7368)) (IOPATH TE_B Z () () (0.1225::0.1225) (2.0106::2.0106) (0.0111::0.0111) (0.7906::0.7906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2455::0.2455) (0.2200::0.2200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2255::0.2255) (0.2177::0.2177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3523::0.3527) (0.2568::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3269::0.3269)) (IOPATH D Q (0.3708::0.3719) (0.2742::0.2777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1936)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3592::2.3592) (0.8471::0.8471)) (IOPATH TE_B Z () () (0.1134::0.1134) (2.3735::2.3735) (0.0196::0.0196) (0.8744::0.8744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3642::0.3655) (0.2671::0.2710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3200::0.3200)) (IOPATH D Q (0.3557::0.3576) (0.2605::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0107::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2935::2.2935) (0.8450::0.8450)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.3292::2.3292) (0.0165::0.0165) (0.8958::0.8958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3250::0.3250)) (IOPATH D Q (0.3676::0.3720) (0.2712::0.2842)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3565::0.3565) (0.2556::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6582::1.6582) (0.6375::0.6375)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.6948::1.6948) (0.0170::0.0170) (0.6885::0.6885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7903::1.7903) (0.6812::0.6812)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.8264::1.8264) (0.0161::0.0161) (0.7319::0.7319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1775::2.1775) (0.7915::0.7915)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2020::2.2020) (0.0176::0.0176) (0.8294::0.8294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8575::1.8575) (0.7067::0.7067)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8804::1.8804) (0.0174::0.0174) (0.7475::0.7475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6954::1.6954) (0.6513::0.6513)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7234::1.7234) (0.0183::0.0183) (0.6951::0.6951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1749::0.1749) (0.1691::0.1691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2419::0.2419) (0.2152::0.2152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3472::0.3472) (0.2493::0.2493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3544::0.3551) (0.2571::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5994::1.5994) (0.6173::0.6173)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.6303::1.6303) (0.0185::0.0185) (0.6627::0.6627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0530::2.0530) (0.7650::0.7651)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.0802::2.0802) (0.0155::0.0155) (0.8066::0.8066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3529::0.3529) (0.2531::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3516::0.3516) (0.2505::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1675::0.1675) (0.1671::0.1671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3550::0.3561) (0.2574::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3274::0.3274)) (IOPATH D Q (0.3645::0.3666) (0.2657::0.2722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7758::2.7758) (1.0629::1.0639)) (IOPATH TE_B Z () () (0.1545::0.1545) (2.8485::2.8485) (-0.0483::-0.0483) (1.0775::1.0775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8817::1.8817) (0.7082::0.7083)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9123::1.9123) (0.0191::0.0191) (0.7528::0.7528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7248::2.7248) (0.9861::0.9861)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.7484::2.7484) (0.0173::0.0173) (1.0222::1.0222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3581::0.3608) (0.2627::0.2708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0080::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3815::0.3815) (0.2822::0.2822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9782::1.9782) (0.7438::0.7438)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0124::2.0124) (0.0166::0.0166) (0.7937::0.7937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1715::0.1715) (0.1666::0.1666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0254::2.0254) (0.7465::0.7465)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.0544::2.0544) (0.0152::0.0152) (0.7958::0.7958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3689::2.3690) (0.8410::0.8410)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.3963::2.3963) (0.0166::0.0166) (0.8816::0.8816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2961::0.2961) (0.2812::0.2812)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2365::0.2365) (0.2112::0.2112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6077::1.6077) (0.6097::0.6098)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.6413::1.6413) (0.0180::0.0180) (0.6579::0.6579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2812::2.2812) (0.8455::0.8456)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2965::2.2965) (0.0178::0.0178) (0.8827::0.8827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7082::1.7082) (0.6542::0.6542)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7380::1.7380) (0.0170::0.0170) (0.6985::0.6985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7091::1.7091) (0.6539::0.6540)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7387::1.7387) (0.0174::0.0174) (0.6998::0.6998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2808::2.2808) (0.8130::0.8130)) (IOPATH TE_B Z () () (0.1136::0.1136) (2.2962::2.2962) (0.0193::0.0193) (0.8419::0.8419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3548::0.3556) (0.2551::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1680::0.1680) (0.1952::0.1952)) (IOPATH B X (0.1522::0.1522) (0.1946::0.1946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8329::1.8329) (0.6851::0.6851)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.8666::1.8666) (0.0157::0.0157) (0.7353::0.7353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3547::0.3587) (0.2595::0.2709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3543::0.3543) (0.2579::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3620::0.3620) (0.2636::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8466::1.8467) (0.6993::0.6993)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.8818::1.8818) (0.0157::0.0157) (0.7504::0.7504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3571::0.3578) (0.2581::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0107::2.0108) (0.7551::0.7552)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0348::2.0348) (0.0175::0.0175) (0.7933::0.7933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1250::2.1251) (0.7919::0.7920)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1461::2.1461) (0.0169::0.0169) (0.8280::0.8280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3560::0.3585) (0.2615::0.2692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9342::1.9342) (0.7176::0.7176)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9546::1.9546) (0.0188::0.0188) (0.7527::0.7527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3426::0.3427) (0.2442::0.2442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0466::2.0466) (0.7657::0.7657)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0653::2.0653) (0.0181::0.0181) (0.7997::0.7997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2969::0.2969) (0.2816::0.2816)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9906::1.9906) (0.7293::0.7294)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0126::2.0126) (0.0188::0.0188) (0.7664::0.7664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.1775::0.1775) (0.1710::0.1710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3589::0.3589) (0.2571::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1237::2.1237) (0.7879::0.7879)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.1437::2.1437) (0.0184::0.0184) (0.8213::0.8213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7127::1.7127) (0.6446::0.6446)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7482::1.7482) (0.0167::0.0167) (0.6950::0.6950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2923::0.2923) (0.2792::0.2792)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3544::0.3548) (0.2570::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3512::0.3512) (0.2531::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1528::0.1528) (0.1736::0.1736)) (IOPATH B X (0.1447::0.1447) (0.1828::0.1828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3563::0.3563) (0.2584::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1859::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0188::2.0188) (0.7562::0.7562)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0549::2.0549) (0.0168::0.0168) (0.8066::0.8066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3577::0.3583) (0.2580::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3598::0.3621) (0.2639::0.2708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0083::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9462::1.9462) (0.7200::0.7200)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9697::1.9697) (0.0178::0.0178) (0.7581::0.7581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3195::0.3195)) (IOPATH D Q (0.3462::0.3462) (0.2465::0.2474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1714::0.1714) (0.2008::0.2008)) (IOPATH B X (0.1497::0.1497) (0.1894::0.1894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2836::0.2836) (0.2746::0.2746)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3541::0.3541) (0.2883::0.2883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3477::0.3477) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9231::1.9231) (0.7229::0.7229)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9525::1.9525) (0.0175::0.0175) (0.7677::0.7677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0843::2.0843) (0.7636::0.7636)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.1046::2.1046) (0.0183::0.0183) (0.7973::0.7973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3036::0.3036) (0.2852::0.2852)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0796)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3256::0.3256)) (IOPATH D Q (0.3697::0.3711) (0.2731::0.2771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0060::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0445::2.0445) (0.7476::0.7476)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0697::2.0697) (0.0172::0.0172) (0.7868::0.7868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3202::0.3202)) (IOPATH D Q (0.3635::0.3645) (0.2703::0.2736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0044::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3254::0.3254) (0.2324::0.2324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1723::0.1723) (0.1524::0.1524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2867::0.2867) (0.2766::0.2766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6110::1.6110) (0.6231::0.6232)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.6411::1.6411) (0.0183::0.0183) (0.6683::0.6683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3279::0.3279)) (IOPATH D Q (0.3687::0.3687) (0.2710::0.2710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0137)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1654::0.1654) (0.1905::0.1905)) (IOPATH B X (0.1426::0.1426) (0.1797::0.1797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3567::0.3569) (0.2601::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3463::0.3463) (0.2473::0.2481)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3523::0.3531) (0.2562::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6236::2.6236) (0.9344::0.9345)) (IOPATH TE_B Z () () (0.1189::0.1189) (2.6368::2.6368) (0.0145::0.0145) (0.9658::0.9658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2977::0.2977) (0.2820::0.2820)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3565::0.3565) (0.2559::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3894::0.3894) (0.3409::0.3409)) (IOPATH D Q (0.3822::0.3822) (0.2720::0.2722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3591::0.3598) (0.2622::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0920::0.0920) (0.0717::0.0717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6866::1.6866) (0.6472::0.6472)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7112::1.7112) (0.0183::0.0183) (0.6868::0.6868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4159::0.4159) (0.3560::0.3560)) (IOPATH D Q (0.4077::0.4077) (0.2865::0.2865)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3840::2.3840) (0.8547::0.8547)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.4009::2.4009) (0.0193::0.0193) (0.8843::0.8843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3272::0.3272)) (IOPATH D Q (0.3586::0.3589) (0.2582::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3577::0.3577) (0.2557::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3477::0.3477) (0.2503::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1702::0.1702) (0.2001::0.2001)) (IOPATH B X (0.1664::0.1664) (0.2175::0.2175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3500::0.3500) (0.2508::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1011::2.1011) (0.7619::0.7620)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1242::2.1242) (0.0169::0.0169) (0.7992::0.7992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1862::0.1862) (0.2367::0.2368)) (IOPATH B X (0.1493::0.1493) (0.1891::0.1891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3615::0.3627) (0.2631::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3401::0.3401) (0.2429::0.2429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0606::2.0606) (0.7553::0.7553)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0836::2.0836) (0.0175::0.0175) (0.7928::0.7928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2945::0.2945) (0.2803::0.2803)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1607::0.1607) (0.1813::0.1813)) (IOPATH B X (0.1591::0.1591) (0.2008::0.2008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3595::0.3626) (0.2648::0.2738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0048::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9262::1.9262) (0.7087::0.7088)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9513::1.9513) (0.0188::0.0188) (0.7478::0.7478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9873::1.9873) (0.7450::0.7450)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0157::2.0157) (0.0184::0.0184) (0.7873::0.7873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3583::0.3583) (0.2599::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1868::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3701::2.3701) (0.8705::0.8706)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.3932::2.3932) (0.0172::0.0172) (0.9080::0.9080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9132::1.9132) (0.7231::0.7232)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.9458::1.9458) (0.0163::0.0163) (0.7722::0.7722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0465::2.0466) (0.7532::0.7532)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0782::2.0782) (0.0179::0.0179) (0.7997::0.7997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3070::0.3070) (0.2868::0.2868)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3473::0.3473) (0.2488::0.2488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1760::2.1760) (0.7860::0.7860)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1963::2.1963) (0.0181::0.0181) (0.8202::0.8202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4199::0.4199) (0.3582::0.3582)) (IOPATH D Q (0.4120::0.4120) (0.2880::0.2893)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3595::0.3595) (0.2590::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6957::1.6957) (0.6488::0.6489)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7286::1.7286) (0.0180::0.0180) (0.6961::0.6961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8006::1.8006) (0.6850::0.6850)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8322::1.8322) (0.0172::0.0172) (0.7324::0.7324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2540::0.2540) (0.2311::0.2311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7774::1.7774) (0.6782::0.6783)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7924::1.7924) (0.0165::0.0165) (0.7144::0.7144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3984::0.3984) (0.3463::0.3463)) (IOPATH D Q (0.3893::0.3893) (0.2742::0.2751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8248::1.8248) (0.6942::0.6943)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8492::1.8492) (0.0173::0.0173) (0.7338::0.7338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2974::0.2974) (0.2819::0.2819)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9974::1.9974) (0.7499::0.7500)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0259::2.0259) (0.0184::0.0184) (0.7922::0.7922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7338::2.7338) (0.9682::0.9682)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.7553::2.7553) (0.0182::0.0182) (1.0031::1.0031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9333::1.9334) (0.7156::0.7156)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9660::1.9660) (0.0175::0.0175) (0.7623::0.7623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9964::1.9964) (0.7363::0.7364)) (IOPATH TE_B Z () () (0.1254::0.1254) (2.0192::2.0192) (0.0084::0.0084) (0.7848::0.7848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3495::0.3495) (0.2499::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3224::0.3224) (0.2193::0.2193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3561::0.3564) (0.2599::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2841::0.2841) (0.2482::0.2482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5202::2.5202) (0.9072::0.9073)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5413::2.5413) (0.0181::0.0181) (0.9413::0.9413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3270::0.3270)) (IOPATH D Q (0.3616::0.3616) (0.2610::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5001::2.5001) (0.9157::0.9157)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.5286::2.5286) (0.0162::0.0162) (0.9576::0.9576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2966::2.2966) (0.8335::0.8336)) (IOPATH TE_B Z () () (0.1460::0.1460) (2.4451::2.4451) (-0.0259::-0.0259) (0.9622::0.9622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3551::0.3561) (0.2575::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6735::1.6735) (0.6435::0.6435)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7102::1.7102) (0.0160::0.0160) (0.6953::0.6953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3587::0.3633) (0.2640::0.2774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6244::1.6244) (0.6249::0.6249)) (IOPATH TE_B Z () () (0.1154::0.1155) (1.6581::1.6581) (0.0174::0.0174) (0.6734::0.6734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3580::0.3580) (0.2606::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1576::0.1576) (0.1804::0.1804)) (IOPATH B X (0.1420::0.1420) (0.1790::0.1790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2826::0.2826) (0.2493::0.2493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3098::2.3098) (0.8364::0.8365)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.3318::2.3318) (0.0174::0.0174) (0.8719::0.8719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3170::0.3170) (0.2216::0.2216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6899::1.6900) (0.6487::0.6487)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7286::1.7286) (0.0167::0.0167) (0.7024::0.7024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9947::1.9947) (0.7390::0.7390)) (IOPATH TE_B Z () () (0.1015::0.1015) (1.9943::1.9943) (0.0265::0.0265) (0.7627::0.7627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3943::0.3943) (0.3438::0.3438)) (IOPATH D Q (0.3876::0.3876) (0.2754::0.2766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9254::1.9255) (0.7097::0.7097)) (IOPATH TE_B Z () () (0.1188::0.1188) (1.9610::1.9610) (0.0144::0.0144) (0.7616::0.7616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3511::0.3511) (0.2506::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3664::0.3664) (0.2670::0.2693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1903::0.1903)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0128::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1085::2.1085) (0.7847::0.7847)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1288::2.1288) (0.0180::0.0180) (0.8191::0.8191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3565::0.3582) (0.2601::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3513::0.3526) (0.2537::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6595::2.6595) (0.9493::0.9493)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.6872::2.6872) (0.0168::0.0168) (0.9899::0.9899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3476::0.3477) (0.2530::0.2530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3475::0.3476) (0.2561::0.2561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7253::1.7253) (0.6588::0.6588)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7562::1.7562) (0.0185::0.0185) (0.7042::0.7042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0928::2.0928) (0.7705::0.7705)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1156::2.1156) (0.0180::0.0180) (0.8154::0.8154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3567::0.3567) (0.2599::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3568::0.3568) (0.2560::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3539::0.3544) (0.2554::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3566::0.3566) (0.2586::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3241::0.3241)) (IOPATH D Q (0.3534::0.3541) (0.2538::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1893::0.1893) (0.2336::0.2337)) (IOPATH B X (0.1497::0.1497) (0.1851::0.1851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0066::2.0066) (0.7532::0.7532)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0238::2.0238) (0.0169::0.0169) (0.7862::0.7862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3515::0.3515) (0.2500::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3466::0.3466) (0.2493::0.2493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3491::0.3491) (0.2506::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3248::2.3248) (0.8568::0.8568)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3482::2.3482) (0.0178::0.0178) (0.8944::0.8944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9407::1.9407) (0.7213::0.7213)) (IOPATH TE_B Z () () (0.1001::0.1001) (1.9356::1.9356) (0.0271::0.0271) (0.7304::0.7304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3573::0.3595) (0.2630::0.2696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1923)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0070::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3597::0.3627) (0.2645::0.2732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0054)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0055::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1036::0.1036) (0.0843::0.0843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3878::0.3879) (0.2920::0.2920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5253::2.5253) (0.9093::0.9094)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.5521::2.5521) (0.0177::0.0177) (0.9509::0.9509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3708::0.3708) (0.3296::0.3296)) (IOPATH D Q (0.3707::0.3737) (0.2715::0.2803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3316::0.3316) (0.2994::0.2994)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3515::0.3515) (0.2508::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6013::0.6013) (0.4527::0.4527)) (IOPATH D Q (0.5929::0.5934) (0.3834::0.3853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3385::0.3385) (0.3695::0.3695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3977::0.3977) (0.3459::0.3459)) (IOPATH D Q (0.3890::0.3890) (0.2745::0.2754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4684::2.4686) (0.9215::0.9218)) (IOPATH TE_B Z () () (0.1460::0.1460) (2.5402::2.5402) (-0.0260::-0.0260) (0.9860::0.9860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3695::0.3695) (0.3288::0.3288)) (IOPATH D Q (0.3612::0.3612) (0.2578::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3232::0.3232)) (IOPATH D Q (0.3556::0.3569) (0.2582::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0548::2.0548) (0.7586::0.7586)) (IOPATH TE_B Z () () (0.1009::0.1009) (2.0502::2.0502) (0.0268::0.0268) (0.7693::0.7693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3540::0.3540) (0.2536::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1808::0.1808) (0.2241::0.2242)) (IOPATH B X (0.1398::0.1398) (0.1751::0.1751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3573::0.3582) (0.2605::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1183::2.1183) (0.7758::0.7759)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1406::2.1406) (0.0171::0.0171) (0.8125::0.8125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1817::0.1817) (0.2303::0.2304)) (IOPATH B X (0.1466::0.1466) (0.1869::0.1869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6835::1.6836) (0.6461::0.6462)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7220::1.7220) (0.0167::0.0167) (0.6998::0.6998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2248::2.2248) (0.8034::0.8035)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.2423::2.2423) (0.0188::0.0188) (0.8346::0.8346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2847::0.2847) (0.2752::0.2752)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3528::0.3528) (0.2534::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3202::0.3202)) (IOPATH D Q (0.3522::0.3522) (0.2564::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0202)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6915::1.6915) (0.6495::0.6495)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7247::1.7247) (0.0177::0.0177) (0.6977::0.6977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9953::1.9953) (0.7482::0.7482)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0212::2.0212) (0.0179::0.0179) (0.7878::0.7878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1861::0.1861) (0.2369::0.2369)) (IOPATH B X (0.1531::0.1531) (0.1953::0.1953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3773::0.3773) (0.3335::0.3335)) (IOPATH D Q (0.3722::0.3738) (0.2693::0.2742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1376::2.1376) (0.7927::0.7927)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1717::2.1717) (0.0166::0.0166) (0.8409::0.8409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8702::1.8702) (0.7070::0.7070)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9019::1.9019) (0.0175::0.0175) (0.7531::0.7531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3266::0.3266)) (IOPATH D Q (0.3578::0.3578) (0.2565::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2605::2.2605) (0.8372::0.8372)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.2814::2.2814) (0.0163::0.0163) (0.8728::0.8728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3587::0.3587) (0.2586::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1825::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7941::1.7941) (0.6827::0.6828)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8236::1.8236) (0.0167::0.0167) (0.7289::0.7289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3043::0.3043) (0.2855::0.2855)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0823::0.0837)) (SETUP (negedge GATE) (posedge CLK) (0.0825::0.0831)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3197::0.3197)) (IOPATH D Q (0.3483::0.3493) (0.2515::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3144::0.3144) (0.2602::0.2622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1704::0.1704) (0.1986::0.1987)) (IOPATH B X (0.1510::0.1510) (0.1918::0.1918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4389::2.4389) (0.8928::0.8929)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.4617::2.4617) (0.0182::0.0182) (0.9296::0.9296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3535::2.3535) (0.8455::0.8455)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.3712::2.3712) (0.0186::0.0186) (0.8768::0.8768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6814::1.6814) (0.6366::0.6366)) (IOPATH TE_B Z () () (0.1047::0.1047) (1.6868::1.6868) (0.0250::0.0250) (0.6560::0.6560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9913::1.9913) (0.7492::0.7492)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0268::2.0268) (0.0174::0.0174) (0.7992::0.7992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6687::1.6687) (0.6402::0.6403)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6998::1.6998) (0.0182::0.0182) (0.6862::0.6862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1606::0.1606) (0.1846::0.1846)) (IOPATH B X (0.1484::0.1484) (0.1894::0.1894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3058::0.3058) (0.2863::0.2863)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3539::0.3545) (0.2567::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3986::0.3986) (0.3464::0.3464)) (IOPATH D Q (0.3915::0.3915) (0.2771::0.2788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2741::0.2741) (0.2420::0.2420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9468::1.9468) (0.7353::0.7353)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9737::1.9737) (0.0188::0.0188) (0.7785::0.7785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0579::2.0579) (0.7587::0.7587)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0792::2.0792) (0.0159::0.0159) (0.7971::0.7971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3914::0.3914) (0.3421::0.3421)) (IOPATH D Q (0.3824::0.3829) (0.2719::0.2740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3197::0.3197)) (IOPATH D Q (0.3559::0.3593) (0.2610::0.2712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3280::0.3280)) (IOPATH D Q (0.3602::0.3612) (0.2596::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3544::0.3544) (0.2548::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9194::1.9194) (0.7127::0.7127)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9498::1.9498) (0.0180::0.0180) (0.7574::0.7574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3584::0.3588) (0.2592::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8841::1.8841) (0.7020::0.7020)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9138::1.9138) (0.0180::0.0180) (0.7469::0.7469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9232::1.9232) (0.7155::0.7155)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9538::1.9538) (0.0176::0.0176) (0.7697::0.7697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3603::0.3637) (0.2645::0.2744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0515::2.0515) (0.7669::0.7669)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0738::2.0738) (0.0170::0.0170) (0.8028::0.8028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3760::0.3760) (0.3327::0.3327)) (IOPATH D Q (0.3821::0.3872) (0.2810::0.2998)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2005)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0191)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5492::2.5492) (0.9318::0.9318)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.5682::2.5682) (0.0178::0.0178) (0.9643::0.9643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0411::2.0411) (0.7649::0.7650)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0547::2.0547) (0.0181::0.0181) (0.7940::0.7940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3571::0.3603) (0.2623::0.2718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0058::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2902::0.2902) (0.2781::0.2781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7053::1.7053) (0.6442::0.6443)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7364::1.7364) (0.0173::0.0173) (0.6973::0.6973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0870::0.0870) (0.0684::0.0684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1766::0.1766) (0.2116::0.2117)) (IOPATH B X (0.1709::0.1709) (0.2248::0.2248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0750::2.0750) (0.7627::0.7627)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.0912::2.0912) (0.0190::0.0190) (0.7951::0.7950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4028::2.4028) (0.8846::0.8846)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.4276::2.4276) (0.0160::0.0160) (0.9231::0.9231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1755::0.1755) (0.2109::0.2109)) (IOPATH B X (0.1443::0.1443) (0.1815::0.1815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3514::0.3514) (0.2534::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8362::1.8362) (0.6852::0.6852)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8557::1.8557) (0.0174::0.0174) (0.7206::0.7206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3544::0.3544) (0.2583::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3559::0.3571) (0.2597::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7611::1.7611) (0.6714::0.6714)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7848::1.7848) (0.0184::0.0184) (0.7106::0.7106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3599::0.3623) (0.2642::0.2714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0080::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3231::0.3231) (0.2309::0.2309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3560::0.3573) (0.2588::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3538::0.3539) (0.2550::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3597::0.3611) (0.2614::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1484::0.1484) (0.1688::0.1688)) (IOPATH B X (0.1500::0.1500) (0.1920::0.1920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3530::0.3530) (0.2578::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2969::0.2970) (0.2476::0.2497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9413::1.9414) (0.7131::0.7131)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9616::1.9616) (0.0184::0.0184) (0.7469::0.7469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3542::0.3552) (0.2588::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3607::0.3635) (0.2656::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0045::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0489::2.0489) (0.7654::0.7654)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0823::2.0823) (0.0166::0.0166) (0.8132::0.8132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0965::2.0965) (0.7823::0.7823)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.1351::2.1351) (0.0158::0.0158) (0.8359::0.8359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3530::0.3530) (0.2526::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3537::0.3538) (0.2530::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0893::2.0893) (0.7619::0.7619)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.1085::2.1085) (0.0167::0.0167) (0.7996::0.7996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3479::0.3490) (0.2501::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7014::1.7014) (0.6522::0.6522)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7311::1.7311) (0.0167::0.0167) (0.6986::0.6986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6077::1.6077) (0.6204::0.6204)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6414::1.6414) (0.0174::0.0174) (0.6685::0.6685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3487::0.3495) (0.2515::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3564::0.3564) (0.2588::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0208)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7666::1.7666) (0.6732::0.6732)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8010::1.8010) (0.0176::0.0176) (0.7224::0.7224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3385::0.3386) (0.2464::0.2464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3511::0.3511) (0.2519::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1707::0.1707) (0.2023::0.2023)) (IOPATH B X (0.1548::0.1548) (0.1985::0.1985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2777::0.2777) (0.2404::0.2416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3600::0.3617) (0.2626::0.2679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3570::0.3580) (0.2568::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4019::0.4019) (0.3484::0.3484)) (IOPATH D Q (0.3951::0.3951) (0.2795::0.2818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9494::1.9494) (0.7348::0.7348)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9836::1.9836) (0.0177::0.0177) (0.7837::0.7837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1225::2.1225) (0.7897::0.7897)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1487::2.1487) (0.0187::0.0187) (0.8298::0.8298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6065::2.6065) (0.9279::0.9279)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.6332::2.6332) (0.0168::0.0168) (0.9734::0.9734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4983::2.4983) (0.9127::0.9128)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.5164::2.5164) (0.0178::0.0178) (0.9447::0.9447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3457::0.3457) (0.2475::0.2475)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3566::0.3566) (0.2560::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3962::2.3962) (0.8819::0.8820)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.4175::2.4175) (0.0173::0.0173) (0.9161::0.9161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3587::0.3630) (0.2639::0.2764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1945)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0094)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0015::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3545::0.3556) (0.2579::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.2478::0.2478) (0.2444::0.2444)) (IOPATH C X (0.2526::0.2526) (0.2538::0.2539)) (IOPATH A_N X (0.2966::0.2966) (0.2544::0.2544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.3031::0.3031) (0.1829::0.1830)) (IOPATH A Y (0.3168::0.3168) (0.0727::0.0727)) (IOPATH B Y (0.2955::0.2955) (0.0718::0.0718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6213::1.6214) (0.6131::0.6131)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6538::1.6538) (0.0173::0.0173) (0.6606::0.6606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.2056::0.2056) (0.2155::0.2155)) (IOPATH C X (0.2107::0.2107) (0.2257::0.2259)) (IOPATH A_N X (0.2552::0.2552) (0.2274::0.2274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.1673::0.1673) (0.1721::0.1721)) (IOPATH B X (0.1734::0.1734) (0.1933::0.1933)) (IOPATH C X (0.1770::0.1770) (0.2027::0.2029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6899::1.6900) (0.6488::0.6488)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7267::1.7267) (0.0167::0.0167) (0.7004::0.7004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1145::2.1145) (0.7874::0.7875)) (IOPATH TE_B Z () () (0.1133::0.1133) (2.1268::2.1268) (0.0195::0.0195) (0.8144::0.8144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3508::0.3508) (0.2511::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2718::0.2718) (0.2386::0.2386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6487::1.6487) (0.6337::0.6338)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6854::1.6854) (0.0170::0.0170) (0.6856::0.6856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7499::1.7499) (0.6686::0.6687)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7834::1.7834) (0.0175::0.0175) (0.7173::0.7173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3487::0.3487) (0.2502::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3583::0.3589) (0.2616::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1645::0.1645) (0.1654::0.1654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2760::0.2760) (0.2434::0.2434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0501::2.0502) (0.7559::0.7560)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0821::2.0820) (0.0171::0.0171) (0.8032::0.8032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3265::0.3265)) (IOPATH D Q (0.3575::0.3586) (0.2576::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3588::0.3589) (0.2660::0.2660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8831::1.8831) (0.7128::0.7129)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9196::1.9196) (0.0171::0.0171) (0.7647::0.7647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8274::1.8274) (0.6925::0.6926)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8578::1.8578) (0.0174::0.0174) (0.7388::0.7388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5065::2.5065) (0.9165::0.9166)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.5231::2.5231) (0.0190::0.0190) (0.9456::0.9456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3476::0.3476) (0.2502::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2798::0.2798) (0.2726::0.2726)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0823::0.0834)) (SETUP (negedge GATE) (posedge CLK) (0.0824::0.0828)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3541::0.3541) (0.2543::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6410::1.6410) (0.6224::0.6224)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6713::1.6713) (0.0182::0.0182) (0.6734::0.6734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1870::2.1870) (0.8105::0.8105)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2083::2.2083) (0.0177::0.0177) (0.8455::0.8455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3122::2.3122) (0.8354::0.8354)) (IOPATH TE_B Z () () (0.1133::0.1133) (2.3279::2.3279) (0.0196::0.0196) (0.8640::0.8640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0074::2.0074) (0.7533::0.7533)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.0452::2.0452) (0.0162::0.0162) (0.8065::0.8065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3596::0.3643) (0.2650::0.2791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1960)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2939::0.2939) (0.2800::0.2800)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3581::0.3581) (0.2602::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1883::0.1883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3542::0.3542) (0.2533::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2496::2.2496) (0.8168::0.8168)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.2755::2.2755) (0.0162::0.0162) (0.8563::0.8563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3594::0.3616) (0.2610::0.2656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8987::1.8987) (0.6991::0.6992)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9187::1.9187) (0.0184::0.0184) (0.7329::0.7329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3669::0.3669) (0.3272::0.3272)) (IOPATH D Q (0.3598::0.3605) (0.2602::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7629::1.7629) (0.6617::0.6617)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7833::1.7833) (0.0172::0.0172) (0.6973::0.6973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9245::1.9245) (0.7134::0.7135)) (IOPATH TE_B Z () () (0.1187::0.1187) (1.9584::1.9584) (0.0146::0.0146) (0.7654::0.7654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3626::0.3678) (0.2647::0.2799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0026::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0397::2.0398) (0.7506::0.7507)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0590::2.0590) (0.0167::0.0167) (0.7883::0.7883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9682::1.9682) (0.7376::0.7377)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9975::1.9975) (0.0170::0.0170) (0.7817::0.7817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2165::2.2165) (0.8209::0.8209)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2318::2.2318) (0.0185::0.0185) (0.8502::0.8502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3519::0.3519) (0.2543::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5187::2.5187) (0.9001::0.9001)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.5472::2.5472) (0.0157::0.0157) (0.9432::0.9432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2855::0.2855) (0.2756::0.2756)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0814::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0818::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3563::0.3563) (0.2575::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3256::0.3256)) (IOPATH D Q (0.3559::0.3559) (0.2555::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3470::0.3478) (0.2496::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4904::2.4905) (0.9126::0.9126)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.5137::2.5137) (0.0169::0.0169) (0.9494::0.9494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2782::0.2782) (0.2489::0.2489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3531::0.3531) (0.2573::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2884::0.2884) (0.2771::0.2771)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2183::2.2183) (0.8031::0.8031)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2359::2.2359) (0.0185::0.0185) (0.8348::0.8348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1753::0.1753) (0.2100::0.2100)) (IOPATH B X (0.1498::0.1498) (0.1893::0.1893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1269::2.1269) (0.7807::0.7807)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1468::2.1468) (0.0188::0.0188) (0.8142::0.8142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3543::0.3545) (0.2560::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3078::0.3078) (0.2873::0.2873)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3754::0.3755) (0.2801::0.2801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3550::0.3554) (0.2552::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6594::2.6594) (0.9474::0.9475)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.6836::2.6836) (0.0176::0.0176) (0.9848::0.9848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3718::0.3718) (0.3302::0.3302)) (IOPATH D Q (0.3704::0.3704) (0.2703::0.2703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1869::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0164)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3606::0.3636) (0.2642::0.2734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6844::1.6844) (0.6346::0.6346)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7220::1.7220) (0.0170::0.0170) (0.6868::0.6868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2580::0.2580) (0.2319::0.2319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3563::0.3563) (0.2567::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3162::0.3162) (0.2175::0.2175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4017::2.4017) (0.8807::0.8807)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.4243::2.4243) (0.0176::0.0176) (0.9172::0.9172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1856::0.1856) (0.2380::0.2380)) (IOPATH B X (0.1599::0.1599) (0.2069::0.2069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3656::0.3677) (0.2724::0.2790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1974)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0004::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3469::0.3477) (0.2489::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3522::0.3538) (0.2566::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1818::0.1818) (0.2301::0.2302)) (IOPATH B X (0.1412::0.1412) (0.1785::0.1785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3208::0.3208) (0.2940::0.2940)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4658::2.4658) (0.9055::0.9056)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.5013::2.5013) (0.0183::0.0183) (0.9552::0.9552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3554::0.3563) (0.2555::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3591::0.3610) (0.2633::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1896)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0101::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2844::0.2844) (0.2750::0.2750)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8458::1.8458) (0.6982::0.6983)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8805::1.8805) (0.0171::0.0171) (0.7474::0.7474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6905::1.6905) (0.6461::0.6461)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7224::1.7224) (0.0176::0.0176) (0.6923::0.6923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1828::0.1828) (0.2199::0.2200)) (IOPATH B X (0.1476::0.1476) (0.1830::0.1830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3580::0.3592) (0.2614::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1665::0.1665) (0.1917::0.1918)) (IOPATH B X (0.1509::0.1509) (0.1919::0.1919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3486::0.3486) (0.2500::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3456::0.3456) (0.2475::0.2475)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1830::0.1830) (0.2341::0.2341)) (IOPATH B X (0.1465::0.1465) (0.1872::0.1872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8483::1.8483) (0.6985::0.6985)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8777::1.8777) (0.0174::0.0174) (0.7425::0.7425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8015::1.8015) (0.6711::0.6712)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8202::1.8202) (0.0172::0.0172) (0.7056::0.7056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3690::0.3690) (0.3285::0.3285)) (IOPATH D Q (0.3656::0.3672) (0.2662::0.2708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1826::0.1826) (0.2275::0.2275)) (IOPATH B X (0.1462::0.1462) (0.1838::0.1838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2956::0.2956) (0.2809::0.2809)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9215::1.9215) (0.7127::0.7127)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9443::1.9443) (0.0170::0.0170) (0.7534::0.7534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0051::2.0051) (0.7526::0.7527)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.0462::2.0462) (0.0156::0.0156) (0.8088::0.8088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3919::2.3920) (0.8619::0.8619)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.4182::2.4182) (0.0156::0.0156) (0.9041::0.9041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3029::0.3029) (0.2847::0.2847)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3774::0.3774) (0.3336::0.3336)) (IOPATH D Q (0.3704::0.3704) (0.2644::0.2663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3516::0.3516) (0.2589::0.2589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3982::2.3982) (0.8832::0.8833)) (IOPATH TE_B Z () () (0.1195::0.1195) (2.4279::2.4279) (0.0140::0.0140) (0.9349::0.9349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3458::0.3458) (0.2470::0.2470)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3567::0.3567) (0.2575::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2515::0.2532) (0.2306::0.2342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7229::1.7230) (0.6493::0.6493)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7527::1.7527) (0.0179::0.0179) (0.6939::0.6939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3265::0.3265)) (IOPATH D Q (0.3578::0.3578) (0.2556::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1245::2.1245) (0.7918::0.7919)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1473::2.1473) (0.0165::0.0165) (0.8293::0.8293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6999::1.6999) (0.6402::0.6403)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7275::1.7275) (0.0186::0.0186) (0.6827::0.6827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9037::1.9037) (0.7186::0.7186)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9302::1.9302) (0.0188::0.0188) (0.7593::0.7593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9309::1.9310) (0.7136::0.7136)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9551::1.9551) (0.0185::0.0185) (0.7518::0.7518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6776::1.6777) (0.6337::0.6337)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7101::1.7101) (0.0168::0.0168) (0.6804::0.6804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0801::2.0802) (0.7759::0.7759)) (IOPATH TE_B Z () () (0.1147::0.1148) (2.1133::2.1133) (0.0182::0.0182) (0.8243::0.8243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1874::0.1874) (0.2329::0.2330)) (IOPATH B X (0.1554::0.1554) (0.1950::0.1950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9859::1.9859) (0.7441::0.7441)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0011::2.0011) (0.0187::0.0187) (0.7750::0.7750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4144::0.4144) (0.3552::0.3552)) (IOPATH D Q (0.4051::0.4059) (0.2843::0.2874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3232::0.3232)) (IOPATH D Q (0.3519::0.3519) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8519::1.8519) (0.7014::0.7014)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.8857::1.8857) (0.0165::0.0165) (0.7506::0.7506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3477::0.3477) (0.2497::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3474::0.3474) (0.2488::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3480::0.3480) (0.2481::0.2489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2121::0.2121) (0.1844::0.1844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3572::0.3572) (0.2560::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6406::2.6406) (0.9274::0.9275)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.6636::2.6636) (0.0176::0.0176) (0.9641::0.9641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0990::2.0990) (0.7839::0.7840)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1321::2.1321) (0.0177::0.0177) (0.8315::0.8315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.2212::2.2212) (0.8130::0.8130)) (IOPATH TE_B Z () () (0.1002::0.1002) (2.2117::2.2119) (0.0272::0.0272) (0.8176::0.8179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3684::0.3684) (0.3281::0.3281)) (IOPATH D Q (0.3593::0.3600) (0.2579::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3504::0.3504) (0.2498::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3497::0.3497) (0.2499::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0990::2.0990) (0.7819::0.7819)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.1324::2.1324) (0.0159::0.0159) (0.8312::0.8312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3561::0.3582) (0.2594::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1760::0.1760) (0.2150::0.2151)) (IOPATH B X (0.1474::0.1474) (0.1878::0.1878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3649::2.3649) (0.8718::0.8718)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.3821::2.3821) (0.0193::0.0193) (0.9018::0.9018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3665::0.3665) (0.2690::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1371::2.1371) (0.7948::0.7948)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1683::2.1683) (0.0169::0.0169) (0.8404::0.8404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9422::1.9422) (0.7126::0.7126)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9680::1.9680) (0.0176::0.0176) (0.7528::0.7528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3633::0.3646) (0.2669::0.2707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.5065::2.5065) (0.9063::0.9063)) (IOPATH TE_B Z () () (0.1004::0.1004) (2.4977::2.4979) (0.0272::0.0272) (0.9252::0.9255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3854::0.3855) (0.2876::0.2876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1455::0.1455) (0.1632::0.1632)) (IOPATH B X (0.1540::0.1540) (0.1961::0.1961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2889::2.2889) (0.8238::0.8238)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3130::2.3130) (0.0176::0.0176) (0.8614::0.8614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1193::2.1193) (0.7696::0.7697)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1397::2.1397) (0.0190::0.0190) (0.8035::0.8035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8241::1.8241) (0.6761::0.6761)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8499::1.8499) (0.0175::0.0175) (0.7175::0.7175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9440::1.9440) (0.7339::0.7340)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9706::1.9706) (0.0184::0.0184) (0.7753::0.7753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3597::0.3606) (0.2603::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3268::0.3268)) (IOPATH D Q (0.3587::0.3587) (0.2570::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9154::1.9155) (0.7043::0.7043)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9409::1.9409) (0.0170::0.0170) (0.7439::0.7439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3691::0.3691) (0.3286::0.3286)) (IOPATH D Q (0.3729::0.3774) (0.2748::0.2878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9451::1.9451) (0.7219::0.7219)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9675::1.9675) (0.0172::0.0172) (0.7660::0.7660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0489::2.0489) (0.7556::0.7556)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0754::2.0754) (0.0185::0.0185) (0.8040::0.8040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3739::0.3739) (0.3315::0.3315)) (IOPATH D Q (0.3721::0.3721) (0.2693::0.2695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3572::0.3578) (0.2555::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7641::1.7641) (0.6636::0.6636)) (IOPATH TE_B Z () () (0.1026::0.1026) (1.7603::1.7604) (0.0260::0.0260) (0.6712::0.6712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2770::0.2770) (0.2329::0.2349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3256::0.3256)) (IOPATH D Q (0.3708::0.3759) (0.2739::0.2928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2005)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0192)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2843::0.2843) (0.3190::0.3190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3542::0.3542) (0.2554::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2093::2.2093) (0.7999::0.8000)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.2382::2.2382) (0.0170::0.0170) (0.8428::0.8428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7553::1.7554) (0.6688::0.6688)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7857::1.7857) (0.0180::0.0180) (0.7141::0.7141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3471::0.3474) (0.2498::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3516::0.3516) (0.2517::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3568::0.3568) (0.2606::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1893::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1891::0.1891) (0.2388::0.2389)) (IOPATH B X (0.1462::0.1462) (0.1824::0.1824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9881::1.9881) (0.7331::0.7331)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0200::2.0200) (0.0164::0.0164) (0.7798::0.7798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3516::0.3523) (0.2554::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8401::1.8401) (0.6879::0.6879)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8587::1.8587) (0.0178::0.0178) (0.7219::0.7219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3506::0.3506) (0.2516::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3515::0.3515) (0.2539::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3743::0.3743) (0.2750::0.2750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3572::0.3587) (0.2597::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1765::0.1765) (0.2169::0.2169)) (IOPATH B X (0.1441::0.1441) (0.1825::0.1825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2820::0.2820) (0.2738::0.2738)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3517::0.3526) (0.2537::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0940::2.0940) (0.7606::0.7606)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1213::2.1213) (0.0178::0.0178) (0.8017::0.8017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1136::2.1137) (0.7683::0.7683)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1362::2.1362) (0.0184::0.0184) (0.8043::0.8043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6918::1.6918) (0.6463::0.6463)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7208::1.7208) (0.0186::0.0186) (0.6896::0.6896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3534::0.3542) (0.2552::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7728::1.7729) (0.6756::0.6756)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.8061::1.8061) (0.0154::0.0154) (0.7243::0.7243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3546::0.3546) (0.2557::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3596::0.3629) (0.2649::0.2751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1935)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0033::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2935::0.2935) (0.2798::0.2798)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3588::0.3588) (0.2627::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8767::1.8767) (0.7004::0.7004)) (IOPATH TE_B Z () () (0.1022::0.1022) (1.8675::1.8676) (0.0262::0.0262) (0.7001::0.7001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1835::0.1835) (0.2340::0.2341)) (IOPATH B X (0.1432::0.1432) (0.1814::0.1814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8745::1.8745) (0.7117::0.7117)) (IOPATH TE_B Z () () (0.1186::0.1186) (1.9005::1.9005) (0.0146::0.0146) (0.7623::0.7623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2137::0.2137) (0.1991::0.1991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3638::0.3653) (0.2696::0.2741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1941)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4916::2.4916) (0.8992::0.8993)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.5208::2.5208) (0.0183::0.0183) (0.9433::0.9433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0676::0.0676) (0.0535::0.0535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3495::0.3501) (0.2523::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2980::0.2980) (0.2822::0.2822)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3520::0.3530) (0.2538::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3225::0.3225)) (IOPATH D Q (0.3559::0.3559) (0.2588::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1839::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3539::0.3549) (0.2580::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.2225::2.2225) (0.8135::0.8135)) (IOPATH TE_B Z () () (0.1002::0.1002) (2.2169::2.2172) (0.0272::0.0272) (0.8334::0.8337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1815::0.1815) (0.1779::0.1779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2577::2.2577) (0.8363::0.8363)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.2748::2.2748) (0.0192::0.0192) (0.8663::0.8663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3507::2.3507) (0.8667::0.8667)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.3716::2.3716) (0.0172::0.0172) (0.9015::0.9015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3539::0.3547) (0.2528::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0748::0.0748) (0.0607::0.0607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7706::1.7706) (0.6737::0.6738)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7897::1.7897) (0.0170::0.0170) (0.7114::0.7114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2949::2.2949) (0.8338::0.8338)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.3134::2.3134) (0.0191::0.0191) (0.8662::0.8662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6634::1.6634) (0.6388::0.6388)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6989::1.6989) (0.0168::0.0168) (0.6903::0.6903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0857::0.0857) (0.0673::0.0673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7666::1.7666) (0.6580::0.6580)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7953::1.7953) (0.0174::0.0174) (0.7012::0.7012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1936::0.1936) (0.2495::0.2495)) (IOPATH B X (0.1449::0.1449) (0.1824::0.1824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2929::0.2929) (0.2795::0.2795)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0811::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9271::1.9272) (0.7073::0.7073)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9535::1.9535) (0.0170::0.0170) (0.7475::0.7475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3833::0.3833) (0.3372::0.3372)) (IOPATH D Q (0.3757::0.3757) (0.2674::0.2684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7801::1.7801) (0.6688::0.6688)) (IOPATH TE_B Z () () (0.1003::0.1003) (1.7788::1.7788) (0.0270::0.0270) (0.6896::0.6897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3470::0.3480) (0.2499::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1162::2.1162) (0.7720::0.7720)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1415::2.1415) (0.0173::0.0173) (0.8110::0.8110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9457::1.9457) (0.7314::0.7314)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9761::1.9761) (0.0180::0.0180) (0.7757::0.7757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4946::2.4946) (0.8974::0.8974)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.5208::2.5208) (0.0183::0.0183) (0.9377::0.9377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3259::0.3259)) (IOPATH D Q (0.3585::0.3589) (0.2598::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3051::0.3051) (0.2859::0.2859)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1341::2.1341) (0.7780::0.7781)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1691::2.1691) (0.0175::0.0175) (0.8276::0.8276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0912::0.0912) (0.0711::0.0711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3600::0.3605) (0.2648::0.2663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6994::1.6994) (0.6520::0.6520)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7261::1.7261) (0.0166::0.0166) (0.6972::0.6972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3587::0.3601) (0.2598::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6728::1.6729) (0.6403::0.6404)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.7025::1.7025) (0.0189::0.0189) (0.6847::0.6847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2320::0.2320) (0.2135::0.2135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3548::0.3557) (0.2582::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1396::2.1396) (0.7957::0.7957)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1614::2.1614) (0.0175::0.0175) (0.8308::0.8308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7504::1.7504) (0.6692::0.6692)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7767::1.7767) (0.0185::0.0185) (0.7105::0.7105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2859::0.2859) (0.2759::0.2759)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3022::0.3022) (0.2844::0.2844)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1293::2.1293) (0.7748::0.7748)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.1570::2.1570) (0.0154::0.0154) (0.8200::0.8200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8990::1.8990) (0.7174::0.7174)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9330::1.9330) (0.0182::0.0182) (0.7671::0.7671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0735::0.0735) (0.0599::0.0599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3918::0.3918) (0.2920::0.2920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3579::0.3586) (0.2614::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3583::0.3594) (0.2582::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7601::1.7601) (0.6583::0.6583)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.7763::1.7763) (0.0191::0.0191) (0.6934::0.6934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8658::1.8659) (0.7057::0.7058)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8906::1.8906) (0.0174::0.0174) (0.7444::0.7444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3514::0.3521) (0.2531::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0157::2.0157) (0.7545::0.7546)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0416::2.0416) (0.0178::0.0178) (0.7964::0.7964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6677::2.6677) (0.9693::0.9693)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.6942::2.6942) (0.0181::0.0181) (1.0098::1.0098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3496::0.3496) (0.2505::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3578::0.3578) (0.2558::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1836::0.1836) (0.2213::0.2214)) (IOPATH B X (0.1551::0.1551) (0.1936::0.1936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0605::2.0606) (0.7710::0.7710)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0948::2.0948) (0.0178::0.0178) (0.8198::0.8198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1071::2.1071) (0.7853::0.7853)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1404::2.1404) (0.0182::0.0182) (0.8327::0.8327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4143::2.4143) (0.8678::0.8679)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.4413::2.4413) (0.0176::0.0176) (0.9086::0.9086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3476::0.3476) (0.2508::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1151::2.1151) (0.7688::0.7688)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1352::2.1352) (0.0184::0.0184) (0.8033::0.8033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0957::0.0957) (0.0751::0.0751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4917::2.4917) (0.8964::0.8964)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.5144::2.5144) (0.0187::0.0187) (0.9319::0.9319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1925::2.1925) (0.8161::0.8162)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.2086::2.2086) (0.0153::0.0153) (0.8601::0.8601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4016::2.4016) (0.8679::0.8679)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.4200::2.4200) (0.0171::0.0171) (0.9014::0.9014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2981::0.2981) (0.2822::0.2822)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3594::0.3625) (0.2648::0.2738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0048::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3475::0.3482) (0.2507::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2997::2.2998) (0.8297::0.8297)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.3162::2.3162) (0.0189::0.0189) (0.8592::0.8592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9759::1.9759) (0.7439::0.7439)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0016::2.0016) (0.0177::0.0177) (0.7846::0.7846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1527::0.1527) (0.1725::0.1725)) (IOPATH B X (0.1552::0.1552) (0.1970::0.1970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6362::1.6362) (0.6305::0.6306)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.6746::1.6746) (0.0178::0.0178) (0.6834::0.6834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3489::0.3489) (0.2523::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0915::0.0915) (0.0714::0.0714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1908::2.1908) (0.8116::0.8117)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.2124::2.2124) (0.0174::0.0174) (0.8481::0.8481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0167::2.0167) (0.7559::0.7560)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0402::2.0402) (0.0183::0.0183) (0.7945::0.7945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3659::0.3695) (0.2696::0.2803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0021::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3602::0.3621) (0.2622::0.2679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2165::2.2165) (0.8208::0.8208)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2375::2.2375) (0.0175::0.0175) (0.8561::0.8561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3475::0.3475) (0.2488::0.2488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3835::0.3837) (0.2867::0.2866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3807::0.3807) (0.3099::0.3119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5900::2.5900) (0.9071::0.9071)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.6100::2.6100) (0.0194::0.0194) (0.9400::0.9400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2871::0.2871) (0.2764::0.2764)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3559::0.3579) (0.2607::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3549::0.3549) (0.2548::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3576::0.3576) (0.2624::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3657::0.3683) (0.2687::0.2767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0065::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1915::0.1915) (0.2395::0.2396)) (IOPATH B X (0.1560::0.1560) (0.1946::0.1946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1112::2.1112) (0.7770::0.7770)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.1007::2.1007) (0.0269::0.0269) (0.7789::0.7789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3571::0.3581) (0.2626::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0112::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6643::0.6643) (0.4845::0.4845)) (IOPATH D Q (0.6556::0.6556) (0.4139::0.4139)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3472::0.3472) (0.2474::0.2484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2508::0.2537) (0.2338::0.2397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5528::2.5528) (0.9336::0.9337)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.5706::2.5706) (0.0159::0.0159) (0.9783::0.9783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7953::1.7953) (0.6705::0.6706)) (IOPATH TE_B Z () () (0.1219::0.1219) (1.8350::1.8350) (0.0115::0.0115) (0.7298::0.7298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3547::0.3555) (0.2560::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3764::0.3764) (0.2825::0.2825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3573::0.3585) (0.2591::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2163::0.2163) (0.2007::0.2007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3668::0.3668) (0.2714::0.2714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1575::0.1575) (0.1804::0.1804)) (IOPATH B X (0.1518::0.1518) (0.1944::0.1944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0718::0.0718) (0.0583::0.0583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9662::1.9662) (0.7296::0.7296)) (IOPATH TE_B Z () () (0.1008::0.1008) (1.9599::1.9599) (0.0268::0.0268) (0.7357::0.7357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7298::1.7298) (0.6632::0.6632)) (IOPATH TE_B Z () () (0.1172::0.1172) (1.7706::1.7706) (0.0158::0.0158) (0.7197::0.7197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3517::0.3517) (0.2530::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2148::0.2148) (0.1745::0.1745)) (IOPATH A Y (0.2902::0.2902) (0.0721::0.0721)) (IOPATH B Y (0.2701::0.2701) (0.0734::0.0734)) (IOPATH C Y (0.2315::0.2315) (0.0672::0.0672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9230::1.9230) (0.7112::0.7112)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9460::1.9460) (0.0172::0.0172) (0.7512::0.7512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2399::0.2399) (0.2455::0.2455)) (IOPATH D X (0.2350::0.2350) (0.2442::0.2442)) (IOPATH A_N X (0.3025::0.3025) (0.2436::0.2436)) (IOPATH B_N X (0.3124::0.3124) (0.2587::0.2587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2434::0.2434) (0.2482::0.2482)) (IOPATH D X (0.2375::0.2375) (0.2460::0.2460)) (IOPATH A_N X (0.3050::0.3050) (0.2453::0.2453)) (IOPATH B_N X (0.3139::0.3139) (0.2597::0.2597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2436::0.2436) (0.2356::0.2356)) (IOPATH C X (0.2437::0.2437) (0.2485::0.2485)) (IOPATH D X (0.2415::0.2415) (0.2567::0.2567)) (IOPATH A_N X (0.2955::0.2955) (0.2473::0.2473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2670::0.2670) (0.2404::0.2404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3562::0.3562) (0.2555::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2385::0.2385) (0.2427::0.2427)) (IOPATH D X (0.2354::0.2354) (0.2445::0.2445)) (IOPATH A_N X (0.3058::0.3058) (0.2452::0.2452)) (IOPATH B_N X (0.3127::0.3127) (0.2590::0.2590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2340::0.2340) (0.2287::0.2287)) (IOPATH C X (0.2336::0.2336) (0.2397::0.2397)) (IOPATH D X (0.2332::0.2332) (0.2506::0.2506)) (IOPATH A_N X (0.2909::0.2909) (0.2436::0.2436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2850::2.2850) (0.8445::0.8446)) (IOPATH TE_B Z () () (0.1183::0.1183) (2.3058::2.3058) (0.0150::0.0150) (0.8891::0.8891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3537::0.3537) (0.2578::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2404::0.2404) (0.2333::0.2333)) (IOPATH C X (0.2388::0.2388) (0.2433::0.2433)) (IOPATH D X (0.2383::0.2383) (0.2544::0.2544)) (IOPATH A_N X (0.2951::0.2951) (0.2464::0.2464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2292::0.2292) (0.2033::0.2033)) (IOPATH B X (0.2372::0.2372) (0.2320::0.2320)) (IOPATH C X (0.2353::0.2353) (0.2443::0.2443)) (IOPATH D X (0.2329::0.2329) (0.2470::0.2470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3540::0.3547) (0.2559::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8997::1.8998) (0.7177::0.7178)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9278::1.9278) (0.0183::0.0183) (0.7617::0.7617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5330::2.5330) (0.9122::0.9122)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5554::2.5554) (0.0181::0.0181) (0.9473::0.9473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1012::2.1013) (0.7849::0.7849)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1317::2.1317) (0.0182::0.0182) (0.8306::0.8306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2264::2.2264) (0.8094::0.8095)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.2478::2.2478) (0.0153::0.0153) (0.8555::0.8555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7569::1.7569) (0.6687::0.6687)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7840::1.7840) (0.0175::0.0175) (0.7114::0.7114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3503::0.3510) (0.2530::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3656::2.3656) (0.8584::0.8585)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.3880::2.3880) (0.0186::0.0186) (0.9027::0.9027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3637::0.3651) (0.2669::0.2711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3522::0.3522) (0.2540::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1285::2.1285) (0.7914::0.7915)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1513::2.1513) (0.0165::0.0165) (0.8286::0.8286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1861::2.1861) (0.8118::0.8119)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.2076::2.2076) (0.0170::0.0170) (0.8469::0.8469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3465::0.3472) (0.2491::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1754::2.1754) (0.7823::0.7823)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1925::2.1925) (0.0188::0.0188) (0.8124::0.8124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0661::0.0661) (0.0524::0.0524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6627::1.6627) (0.6383::0.6383)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.6999::1.6999) (0.0178::0.0178) (0.6904::0.6904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3934::0.3934) (0.3433::0.3433)) (IOPATH D Q (0.3863::0.3869) (0.2763::0.2785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2855::0.2855) (0.2756::0.2756)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0796)) (SETUP (negedge GATE) (posedge CLK) (0.0801::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3584::0.3599) (0.2617::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8764::1.8764) (0.7095::0.7095)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8994::1.8994) (0.0185::0.0185) (0.7470::0.7470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6001::1.6002) (0.6173::0.6173)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6325::1.6325) (0.0170::0.0170) (0.6649::0.6649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3554::0.3591) (0.2608::0.2716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1915)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1811::0.1811) (0.2263::0.2263)) (IOPATH B X (0.1488::0.1488) (0.1887::0.1887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9600::1.9600) (0.7375::0.7375)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9836::1.9836) (0.0180::0.0180) (0.7748::0.7748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1023::2.1023) (0.7847::0.7847)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.1280::2.1280) (0.0183::0.0183) (0.8245::0.8245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9483::1.9483) (0.7338::0.7338)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9747::1.9747) (0.0180::0.0180) (0.7745::0.7745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0005::2.0005) (0.7393::0.7393)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0351::2.0351) (0.0166::0.0166) (0.7889::0.7889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2579::2.2579) (0.8155::0.8156)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2783::2.2783) (0.0177::0.0177) (0.8512::0.8512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2923::0.2923) (0.2792::0.2792)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2989::0.2989) (0.2827::0.2827)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0819)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8242::1.8242) (0.6934::0.6934)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8534::1.8534) (0.0181::0.0181) (0.7376::0.7376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2874::0.2874) (0.2485::0.2485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7242::1.7242) (0.6578::0.6578)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7533::1.7533) (0.0179::0.0179) (0.7014::0.7014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3490::0.3490) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3464::0.3464) (0.2476::0.2476)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3800::0.3800) (0.2838::0.2838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3909::2.3909) (0.8796::0.8796)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.4070::2.4070) (0.0187::0.0187) (0.9090::0.9090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9041::1.9041) (0.7177::0.7178)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9308::1.9308) (0.0185::0.0185) (0.7598::0.7598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3477::0.3477) (0.2496::0.2496)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2931::0.2931) (0.2796::0.2796)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3538::0.3543) (0.2581::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1623::0.1625) (0.1437::0.1453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2857::0.2857) (0.2757::0.2757)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8370::1.8370) (0.6980::0.6980)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8662::1.8662) (0.0175::0.0175) (0.7429::0.7429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1991::0.1991) (0.1671::0.1671)) (IOPATH A Y (0.2707::0.2707) (0.0638::0.0638)) (IOPATH B Y (0.2511::0.2511) (0.0653::0.0653)) (IOPATH C Y (0.2130::0.2130) (0.0607::0.0607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2355::0.2355) (0.2369::0.2369)) (IOPATH D X (0.2352::0.2352) (0.2414::0.2414)) (IOPATH A_N X (0.2959::0.2959) (0.2402::0.2402)) (IOPATH B_N X (0.3049::0.3049) (0.2550::0.2550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9724::1.9724) (0.7303::0.7304)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9955::1.9955) (0.0175::0.0175) (0.7691::0.7691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2619::0.2619) (0.2550::0.2550)) (IOPATH D X (0.2608::0.2608) (0.2594::0.2594)) (IOPATH A_N X (0.3215::0.3215) (0.2571::0.2571)) (IOPATH B_N X (0.3297::0.3297) (0.2717::0.2717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9858::1.9858) (0.7454::0.7455)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0024::2.0024) (0.0177::0.0177) (0.7767::0.7767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2243::0.2243) (0.2182::0.2182)) (IOPATH C X (0.2265::0.2265) (0.2310::0.2310)) (IOPATH D X (0.2290::0.2290) (0.2446::0.2446)) (IOPATH A_N X (0.2760::0.2760) (0.2348::0.2348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2416::0.2416) (0.2401::0.2401)) (IOPATH D X (0.2425::0.2425) (0.2469::0.2469)) (IOPATH A_N X (0.3052::0.3052) (0.2463::0.2463)) (IOPATH B_N X (0.3121::0.3121) (0.2603::0.2603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2937::0.2937) (0.2799::0.2799)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2467::0.2467) (0.2337::0.2337)) (IOPATH C X (0.2486::0.2486) (0.2456::0.2456)) (IOPATH D X (0.2523::0.2523) (0.2616::0.2616)) (IOPATH A_N X (0.3022::0.3022) (0.2526::0.2526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9195::1.9195) (0.7254::0.7255)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9415::1.9415) (0.0191::0.0191) (0.7623::0.7623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2348::0.2348) (0.2371::0.2371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2468::0.2468) (0.2340::0.2340)) (IOPATH C X (0.2478::0.2478) (0.2450::0.2450)) (IOPATH D X (0.2515::0.2515) (0.2610::0.2610)) (IOPATH A_N X (0.3006::0.3006) (0.2514::0.2514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2111::0.2111) (0.1886::0.1886)) (IOPATH B X (0.2204::0.2204) (0.2165::0.2165)) (IOPATH C X (0.2210::0.2210) (0.2293::0.2293)) (IOPATH D X (0.2229::0.2229) (0.2370::0.2370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2894::0.2895) (0.2420::0.2440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3780::0.3780) (0.3339::0.3339)) (IOPATH D Q (0.3708::0.3708) (0.2647::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3535::0.3543) (0.2570::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3740::0.3740) (0.3315::0.3315)) (IOPATH D Q (0.3710::0.3720) (0.2695::0.2727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1205::2.1206) (0.7790::0.7790)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1460::2.1460) (0.0166::0.0166) (0.8190::0.8190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3599::0.3603) (0.2617::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3468::0.3475) (0.2496::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3691::0.3691) (0.3285::0.3285)) (IOPATH D Q (0.3639::0.3639) (0.2639::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0208)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3540::0.3578) (0.2589::0.2700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2929::0.2929) (0.2795::0.2795)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3831::0.3831) (0.3673::0.3673)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2841::0.2865)) (SETUP (negedge D) (posedge CLK) (0.3822::0.3901)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0088::2.0088) (0.7546::0.7546)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0383::2.0383) (0.0177::0.0177) (0.7993::0.7993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8070::1.8070) (0.6864::0.6865)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8219::1.8219) (0.0185::0.0185) (0.7158::0.7158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1893::0.1893) (0.2445::0.2447)) (IOPATH B X (0.1389::0.1389) (0.1756::0.1756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3574::0.3576) (0.2678::0.2678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3508::0.3516) (0.2541::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1766::0.1766) (0.2180::0.2180)) (IOPATH B X (0.1404::0.1404) (0.1774::0.1774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7277::2.7277) (0.9914::0.9915)) (IOPATH TE_B Z () () (0.1214::0.1214) (2.7541::2.7541) (0.0123::0.0123) (1.0450::1.0450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3490::0.3490) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2505::0.2505) (0.2244::0.2244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3493::0.3504) (0.2522::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2862::0.2862) (0.2760::0.2760)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0819)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3500::0.3507) (0.2525::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3585::0.3585) (0.2600::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1869::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7038::1.7038) (0.6509::0.6509)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7366::1.7366) (0.0167::0.0167) (0.6979::0.6979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3551::0.3557) (0.2550::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3575::0.3575) (0.2578::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3590::0.3615) (0.2637::0.2711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0078::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1156::2.1156) (0.7869::0.7870)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1371::2.1371) (0.0170::0.0170) (0.8221::0.8221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3735::0.3735) (0.3614::0.3614)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2803::0.2833)) (SETUP (negedge D) (posedge CLK) (0.3770::0.3860)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1999::0.1999) (0.2524::0.2525)) (IOPATH B X (0.1526::0.1526) (0.1883::0.1883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2975::0.2975) (0.2819::0.2819)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3692::0.3692) (0.3286::0.3286)) (IOPATH D Q (0.3594::0.3594) (0.2555::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1781::0.1781) (0.2218::0.2219)) (IOPATH B X (0.1424::0.1424) (0.1805::0.1805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3204::0.3204)) (IOPATH D Q (0.3571::0.3571) (0.2597::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1880::0.1880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8417::1.8417) (0.6981::0.6982)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8583::1.8583) (0.0185::0.0185) (0.7290::0.7290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3498::0.3498) (0.2510::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3518::0.3519) (0.2523::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9946::1.9946) (0.7488::0.7488)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0215::2.0215) (0.0180::0.0180) (0.7898::0.7898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1397::2.1397) (0.7960::0.7960)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1764::2.1764) (0.0166::0.0166) (0.8468::0.8468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3563::0.3595) (0.2618::0.2712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0059::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1784::0.1784) (0.2229::0.2229)) (IOPATH B X (0.1468::0.1468) (0.1873::0.1873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0657::2.0657) (0.7709::0.7709)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0989::2.0989) (0.0178::0.0178) (0.8186::0.8186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7321::1.7321) (0.6632::0.6633)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7467::1.7467) (0.0176::0.0176) (0.7012::0.7012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2841::0.2841) (0.2749::0.2749)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0900::0.0903)) (SETUP (negedge GATE) (posedge CLK) (0.0869::0.0872)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3533::0.3549) (0.2578::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3579::0.3579) (0.2564::0.2564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3749::0.3749) (0.3622::0.3622)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2785::0.2823)) (SETUP (negedge D) (posedge CLK) (0.3743::0.3839)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7846::1.7846) (0.6680::0.6680)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8146::1.8146) (0.0179::0.0179) (0.7121::0.7121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6980::1.6980) (0.6523::0.6524)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7372::1.7372) (0.0167::0.0167) (0.7067::0.7067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3611::0.3611) (0.2607::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3010::0.3010) (0.2837::0.2837)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0814::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0817::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7745::1.7745) (0.6773::0.6774)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8046::1.8046) (0.0173::0.0173) (0.7228::0.7228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1930::0.1930) (0.2455::0.2456)) (IOPATH B X (0.1463::0.1463) (0.1823::0.1823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3513::0.3514) (0.2512::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1585::0.1585) (0.1623::0.1623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0669::0.0669) (0.0534::0.0534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3254::0.3254)) (IOPATH D Q (0.3557::0.3557) (0.2536::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3586::0.3586) (0.2640::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1842::0.1842) (0.2293::0.2294)) (IOPATH B X (0.1432::0.1432) (0.1788::0.1788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8169::1.8169) (0.6896::0.6896)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8388::1.8388) (0.0181::0.0181) (0.7270::0.7270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8374::1.8374) (0.6958::0.6958)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8698::1.8698) (0.0177::0.0177) (0.7426::0.7426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7729::1.7729) (0.6766::0.6766)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7976::1.7976) (0.0173::0.0173) (0.7208::0.7208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0546::2.0546) (0.7485::0.7486)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0854::2.0854) (0.0169::0.0169) (0.7932::0.7932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3511::0.3512) (0.2549::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5038::2.5038) (0.9187::0.9187)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.5252::2.5252) (0.0178::0.0178) (0.9546::0.9546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1804::2.1804) (0.7978::0.7979)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.2009::2.2009) (0.0156::0.0156) (0.8420::0.8420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3779::0.3779) (0.3641::0.3641)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2670::0.2695)) (SETUP (negedge D) (posedge CLK) (0.3585::0.3668)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2165::2.2165) (0.8223::0.8224)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.2382::2.2382) (0.0155::0.0155) (0.8674::0.8674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6381::1.6381) (0.6295::0.6295)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.6746::1.6746) (0.0169::0.0169) (0.6822::0.6822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3487::0.3487) (0.2501::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0923::0.0923) (0.0721::0.0721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6356::1.6356) (0.6286::0.6287)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.6678::1.6678) (0.0166::0.0166) (0.6763::0.6763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1818::0.1818) (0.2173::0.2175)) (IOPATH B X (0.1448::0.1448) (0.1789::0.1789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3671::0.3672) (0.2691::0.2691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3483::0.3492) (0.2515::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6667::1.6667) (0.6393::0.6394)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6952::1.6952) (0.0168::0.0168) (0.6865::0.6865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3708::0.3708) (0.3296::0.3296)) (IOPATH D Q (0.3666::0.3678) (0.2664::0.2699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0131::2.0131) (0.7523::0.7524)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0437::2.0437) (0.0179::0.0179) (0.7978::0.7978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0711::0.0711) (0.0569::0.0569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7249::1.7249) (0.6579::0.6580)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7545::1.7545) (0.0174::0.0174) (0.7033::0.7033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0185::2.0185) (0.7449::0.7449)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0432::2.0432) (0.0178::0.0178) (0.7838::0.7838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8108::1.8108) (0.6897::0.6898)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8362::1.8362) (0.0179::0.0179) (0.7302::0.7302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3801::0.3801) (0.3654::0.3654)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2748::0.2778)) (SETUP (negedge D) (posedge CLK) (0.3693::0.3777)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9990::1.9990) (0.7503::0.7503)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0270::2.0270) (0.0182::0.0182) (0.7933::0.7933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3463::0.3463) (0.2484::0.2484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3524::0.3527) (0.2532::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7116::1.7117) (0.6532::0.6533)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7421::1.7421) (0.0182::0.0181) (0.6992::0.6992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3239::0.3239)) (IOPATH D Q (0.3561::0.3561) (0.2583::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7432::2.7432) (0.9939::0.9939)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.7674::2.7674) (0.0185::0.0185) (1.0311::1.0311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0733::0.0733) (0.0599::0.0599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3477::0.3477) (0.2482::0.2482)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1772::0.1772)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3566::0.3566) (0.2566::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6836::1.6836) (0.6462::0.6463)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7180::1.7180) (0.0172::0.0171) (0.6957::0.6957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1635::0.1635) (0.1886::0.1886)) (IOPATH B X (0.1494::0.1494) (0.1903::0.1903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4186::0.4186) (0.3574::0.3574)) (IOPATH D Q (0.4118::0.4118) (0.2885::0.2906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1816::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3109::0.3109) (0.2889::0.2889)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0821)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0821)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3736::0.3736) (0.3614::0.3614)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2641::0.2664)) (SETUP (negedge D) (posedge CLK) (0.3536::0.3618)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1047::0.1047) (0.0837::0.0837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9281::1.9281) (0.7282::0.7282)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9445::1.9445) (0.0186::0.0186) (0.7588::0.7588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3725::0.3725) (0.3306::0.3306)) (IOPATH D Q (0.3625::0.3625) (0.2587::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3501::0.3501) (0.2497::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7530::1.7530) (0.6507::0.6508)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7727::1.7727) (0.0178::0.0178) (0.6845::0.6845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3783::0.3783) (0.3342::0.3342)) (IOPATH D Q (0.3720::0.3720) (0.2657::0.2677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9257::1.9257) (0.7256::0.7257)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9445::1.9445) (0.0183::0.0183) (0.7582::0.7582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3474::0.3474) (0.2488::0.2488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1783::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.5594::0.5594) (0.4029::0.4029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3509::0.3524) (0.2548::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8083::1.8083) (0.6898::0.6898)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8243::1.8243) (0.0177::0.0177) (0.7284::0.7284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3735::0.3735) (0.3312::0.3312)) (IOPATH D Q (0.3734::0.3763) (0.2732::0.2820)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0722::0.0722) (0.0585::0.0585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3527::0.3527) (0.2577::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3812::2.3812) (0.8432::0.8432)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.4082::2.4083) (0.0163::0.0163) (0.8837::0.8837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2866::0.2866) (0.2762::0.2762)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0818::0.0830)) (SETUP (negedge GATE) (posedge CLK) (0.0821::0.0826)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2244::0.2244) (0.1938::0.1958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2978::0.2978) (0.2821::0.2821)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7311::1.7312) (0.6638::0.6638)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7596::1.7596) (0.0173::0.0173) (0.7084::0.7084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3745::0.3745) (0.3620::0.3620)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2677::0.2698)) (SETUP (negedge D) (posedge CLK) (0.3591::0.3662)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3633::0.3639) (0.2662::0.2680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2904::0.2904) (0.2860::0.2860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2845::0.2845) (0.3143::0.3143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3505::0.3510) (0.2522::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3564::0.3564) (0.2559::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3686::0.3733) (0.2724::0.2870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1985)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0149)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3570::0.3570) (0.2553::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2960::2.2960) (0.8316::0.8316)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.3250::2.3250) (0.0156::0.0156) (0.8795::0.8795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3529::0.3529) (0.2569::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0202)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2840::0.2840) (0.2749::0.2749)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3514::0.3514) (0.2521::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.4129::0.4129) (0.3854::0.3854)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2689::0.2714)) (SETUP (negedge D) (posedge CLK) (0.3611::0.3694)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3246::0.3246)) (IOPATH D Q (0.3567::0.3577) (0.2585::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2328::0.2328) (0.2133::0.2133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3724::0.3724) (0.2761::0.2761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3548::0.3600) (0.2593::0.2744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0082)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0027::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2976::0.2976) (0.2820::0.2820)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5994::1.5995) (0.6174::0.6174)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6364::1.6364) (0.0168::0.0168) (0.6690::0.6690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9461::1.9461) (0.7195::0.7195)) (IOPATH TE_B Z () () (0.1182::0.1182) (1.9808::1.9808) (0.0150::0.0150) (0.7709::0.7709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9570::1.9570) (0.7355::0.7356)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9783::1.9783) (0.0183::0.0183) (0.7718::0.7718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3563::0.3592) (0.2605::0.2692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0016)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0093::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8855::1.8855) (0.7118::0.7118)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9148::1.9148) (0.0181::0.0181) (0.7556::0.7556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5485::2.5485) (0.9140::0.9141)) (IOPATH TE_B Z () () (0.1271::0.1271) (2.5789::2.5789) (0.0070::0.0070) (0.9728::0.9728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7725::1.7725) (0.6774::0.6775)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8041::1.8041) (0.0158::0.0158) (0.7271::0.7271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7027::1.7027) (0.6505::0.6505)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7350::1.7350) (0.0170::0.0170) (0.6981::0.6981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3545::0.3545) (0.2548::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2882::0.2882) (0.2771::0.2771)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0220::2.0220) (0.7559::0.7559)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0503::2.0503) (0.0164::0.0164) (0.8011::0.8011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3633::0.3668) (0.2666::0.2768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6993::1.6993) (0.6347::0.6348)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7343::1.7343) (0.0171::0.0171) (0.6845::0.6845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3616::0.3630) (0.2639::0.2683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6674::1.6674) (0.6408::0.6408)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6905::1.6905) (0.0165::0.0165) (0.6857::0.6857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3485::0.3485) (0.2503::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2916::0.2916) (0.2788::0.2788)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0794)) (SETUP (negedge GATE) (posedge CLK) (0.0799::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8471::1.8471) (0.7005::0.7006)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8805::1.8805) (0.0182::0.0182) (0.7493::0.7493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3641::0.3679) (0.2676::0.2786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3276::0.3276) (0.2276::0.2276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8002::1.8002) (0.6727::0.6728)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8202::1.8202) (0.0178::0.0178) (0.7066::0.7066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1358::2.1358) (0.7851::0.7851)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.1239::2.1239) (0.0269::0.0269) (0.7847::0.7847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3822::0.3822) (0.2842::0.2842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0102::2.0102) (0.7548::0.7549)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0349::2.0349) (0.0180::0.0180) (0.7935::0.7935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3526::0.3526) (0.2531::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9129::1.9129) (0.7227::0.7227)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.9351::1.9351) (0.0164::0.0164) (0.7597::0.7597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0850::0.0850) (0.0677::0.0677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3132::0.3132) (0.2902::0.2902)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3481::0.3481) (0.2494::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3479::0.3479) (0.2477::0.2477)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9117::1.9117) (0.7118::0.7118)) (IOPATH TE_B Z () () (0.1025::0.1025) (1.9041::1.9042) (0.0260::0.0260) (0.7145::0.7145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2025::2.2025) (0.8180::0.8180)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2374::2.2374) (0.0178::0.0178) (0.8668::0.8668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2882::0.2882) (0.2770::0.2770)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0810::0.0819)) (SETUP (negedge GATE) (posedge CLK) (0.0815::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3637::0.3637) (0.2676::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7189::1.7189) (0.6579::0.6580)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7471::1.7471) (0.0175::0.0175) (0.7016::0.7016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2150::2.2150) (0.8206::0.8206)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2444::2.2444) (0.0184::0.0184) (0.8640::0.8640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1255::2.1255) (0.7887::0.7888)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1471::2.1471) (0.0181::0.0181) (0.8240::0.8240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1762::2.1762) (0.7825::0.7825)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1994::2.1994) (0.0176::0.0176) (0.8195::0.8195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3652::0.3665) (0.2680::0.2722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0109::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0817::0.0817) (0.0656::0.0656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7894::1.7894) (0.6807::0.6807)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8255::1.8255) (0.0164::0.0164) (0.7311::0.7311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3499::0.3499) (0.2523::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0155::2.0155) (0.7418::0.7418)) (IOPATH TE_B Z () () (0.1186::0.1186) (2.0577::2.0577) (0.0146::0.0146) (0.7996::0.7996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3483::0.3492) (0.2518::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2517::0.2517) (0.2136::0.2152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9480::1.9480) (0.7327::0.7327)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9746::1.9746) (0.0171::0.0171) (0.7738::0.7738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9886::1.9886) (0.7462::0.7462)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0192::2.0192) (0.0187::0.0187) (0.7912::0.7912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3508::0.3516) (0.2524::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0481::2.0481) (0.7655::0.7655)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0640::2.0640) (0.0187::0.0187) (0.7957::0.7957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3637::0.3637) (0.2655::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1862::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0968::2.0968) (0.7676::0.7677)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1202::2.1202) (0.0186::0.0186) (0.8059::0.8059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1868::0.1868) (0.2370::0.2371)) (IOPATH B X (0.1480::0.1480) (0.1867::0.1867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7730::1.7730) (0.6598::0.6598)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8021::1.8021) (0.0185::0.0185) (0.7035::0.7035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2879::0.2879) (0.2769::0.2769)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0812::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0930::0.0930) (0.0727::0.0727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2733::0.2733) (0.2848::0.2857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3514::0.3514) (0.2560::0.2560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0231::2.0232) (0.7594::0.7594)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0561::2.0561) (0.0164::0.0164) (0.8073::0.8073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3234::0.3234)) (IOPATH D Q (0.3537::0.3537) (0.2544::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2331::0.2331) (0.2126::0.2126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3470::0.3473) (0.2495::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3811::2.3811) (0.8555::0.8555)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.4015::2.4015) (0.0185::0.0185) (0.8895::0.8895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3485::0.3495) (0.2513::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3863::0.3863) (0.3390::0.3390)) (IOPATH D Q (0.3756::0.3756) (0.2661::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1775)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8350::1.8350) (0.6811::0.6811)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8618::1.8618) (0.0170::0.0170) (0.7224::0.7224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3532::0.3532) (0.2531::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0844::0.0844) (0.0677::0.0677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3239::0.3239) (0.2102::0.2102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0757::0.0757) (0.0609::0.0609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9704::1.9704) (0.7233::0.7233)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9880::1.9880) (0.0168::0.0168) (0.7590::0.7590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3500::0.3500) (0.2507::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2614::0.2626) (0.2356::0.2380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3566::0.3576) (0.2571::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9152::1.9152) (0.7216::0.7216)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9428::1.9428) (0.0177::0.0177) (0.7635::0.7635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8393::1.8393) (0.6981::0.6981)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8564::1.8564) (0.0188::0.0188) (0.7298::0.7298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3566::0.3580) (0.2589::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1842)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0823::2.0823) (0.7594::0.7594)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1129::2.1129) (0.0184::0.0184) (0.8049::0.8049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6375::2.6375) (0.9607::0.9608)) (IOPATH TE_B Z () () (0.1271::0.1271) (2.6640::2.6640) (0.0070::0.0070) (1.0198::1.0198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0785::0.0785) (0.0642::0.0642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1138::2.1138) (0.7692::0.7693)) (IOPATH TE_B Z () () (0.1134::0.1134) (2.1279::2.1279) (0.0194::0.0194) (0.7969::0.7969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4176::0.4176) (0.3569::0.3569)) (IOPATH D Q (0.4103::0.4103) (0.2877::0.2885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6938::1.6938) (0.6478::0.6478)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7268::1.7268) (0.0170::0.0170) (0.6959::0.6959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0969::0.0969) (0.0757::0.0757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7704::1.7704) (0.6755::0.6755)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8078::1.8078) (0.0163::0.0163) (0.7277::0.7277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3556::0.3560) (0.2550::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6837::1.6838) (0.6450::0.6451)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7214::1.7214) (0.0166::0.0166) (0.6971::0.6971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3540::0.3557) (0.2576::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3791::0.3791) (0.3086::0.3107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3658::0.3659) (0.2722::0.2722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3998::0.3998) (0.3472::0.3472)) (IOPATH D Q (0.3907::0.3907) (0.2750::0.2761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3497::0.3511) (0.2540::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1837)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3678::0.3700) (0.2740::0.2809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1976)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0110)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3591::0.3594) (0.2619::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0933::0.0933) (0.0730::0.0730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1821::0.1821) (0.2316::0.2317)) (IOPATH B X (0.1380::0.1380) (0.1742::0.1742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0824::0.0824) (0.0660::0.0660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1808::0.1808) (0.2242::0.2243)) (IOPATH B X (0.1427::0.1427) (0.1793::0.1793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8761::1.8761) (0.7093::0.7093)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.8926::1.8926) (0.0192::0.0192) (0.7401::0.7401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1850::0.1850) (0.2364::0.2365)) (IOPATH B X (0.1498::0.1498) (0.1917::0.1917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3570::0.3570) (0.2628::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1898::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0131::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3577::0.3586) (0.2596::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3599::0.3600) (0.2621::0.2621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6853::1.6854) (0.6468::0.6468)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7235::1.7235) (0.0170::0.0170) (0.6996::0.6996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3596::0.3596) (0.2643::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9230::1.9230) (0.7259::0.7259)) (IOPATH TE_B Z () () (0.1179::0.1179) (1.9431::1.9431) (0.0152::0.0152) (0.7694::0.7694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3008::2.3008) (0.8504::0.8504)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.3216::2.3216) (0.0181::0.0181) (0.8850::0.8850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3457::0.3457) (0.2469::0.2469)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3644::0.3677) (0.2677::0.2771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1922)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6984::1.6984) (0.6515::0.6515)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7339::1.7339) (0.0164::0.0164) (0.7016::0.7016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0994::0.0994) (0.0787::0.0787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1174::2.1174) (0.7885::0.7885)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1397::2.1397) (0.0177::0.0177) (0.8247::0.8247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8016::1.8017) (0.6767::0.6767)) (IOPATH TE_B Z () () (0.1192::0.1192) (1.8404::1.8404) (0.0140::0.0140) (0.7405::0.7405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7738::1.7738) (0.6771::0.6772)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7983::1.7983) (0.0182::0.0182) (0.7196::0.7196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3234::0.3234)) (IOPATH D Q (0.3531::0.3531) (0.2541::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3552::0.3569) (0.2592::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8220::1.8220) (0.6913::0.6913)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8493::1.8493) (0.0185::0.0185) (0.7338::0.7338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2775::0.2775) (0.2438::0.2438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3503::0.3508) (0.2507::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3925::0.3926) (0.2975::0.2975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3706::0.3706) (0.3295::0.3295)) (IOPATH D Q (0.3627::0.3627) (0.2590::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9934::1.9934) (0.7376::0.7376)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0195::2.0195) (0.0171::0.0171) (0.7794::0.7794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1041::0.1041) (0.0833::0.0833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7010::1.7010) (0.6529::0.6530)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7284::1.7284) (0.0176::0.0176) (0.6982::0.6982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3538::0.3551) (0.2548::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3256::0.3256)) (IOPATH D Q (0.3638::0.3691) (0.2656::0.2809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0026::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3506::0.3511) (0.2532::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1321::2.1321) (0.7938::0.7938)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1660::2.1660) (0.0178::0.0178) (0.8419::0.8419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2937::0.2937) (0.2799::0.2799)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0837::0.0843)) (SETUP (negedge GATE) (posedge CLK) (0.0832::0.0833)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3684::0.3684) (0.3281::0.3281)) (IOPATH D Q (0.3650::0.3650) (0.2655::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7134::1.7134) (0.6546::0.6546)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7418::1.7418) (0.0175::0.0175) (0.6978::0.6978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3297::0.3297) (0.2224::0.2224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2735::2.2735) (0.8393::0.8394)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2939::2.2939) (0.0185::0.0185) (0.8734::0.8734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2534::0.2535) (0.2151::0.2167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2934::0.2934) (0.2798::0.2798)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7646::1.7646) (0.6716::0.6716)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7904::1.7904) (0.0168::0.0168) (0.7127::0.7127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1881::0.1881) (0.2414::0.2415)) (IOPATH B X (0.1414::0.1414) (0.1781::0.1781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3484::0.3484) (0.2503::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9212::1.9212) (0.7090::0.7091)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9450::1.9450) (0.0168::0.0168) (0.7479::0.7479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6860::1.6861) (0.6447::0.6447)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7221::1.7221) (0.0166::0.0166) (0.6955::0.6955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8106::1.8106) (0.6763::0.6763)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8340::1.8340) (0.0175::0.0175) (0.7141::0.7141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1302::2.1302) (0.7951::0.7951)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1563::2.1563) (0.0178::0.0178) (0.8358::0.8358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3503::0.3503) (0.2514::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3527::0.3527) (0.2554::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8489::1.8489) (0.7014::0.7014)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8645::1.8645) (0.0188::0.0188) (0.7322::0.7322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9270::1.9270) (0.7144::0.7145)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9578::1.9578) (0.0184::0.0184) (0.7603::0.7603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7711::1.7711) (0.6757::0.6757)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7971::1.7971) (0.0181::0.0181) (0.7202::0.7202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1181::2.1181) (0.7733::0.7734)) (IOPATH TE_B Z () () (0.1134::0.1134) (2.1327::2.1327) (0.0194::0.0194) (0.8014::0.8014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2777::0.2777) (0.2715::0.2715)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0921::0.0921) (0.0719::0.0719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3156::0.3156) (0.2914::0.2914)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4928::2.4928) (0.8975::0.8975)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.5155::2.5155) (0.0167::0.0167) (0.9334::0.9334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2338::0.2338) (0.2029::0.2029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7087::1.7088) (0.6558::0.6558)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7406::1.7406) (0.0180::0.0180) (0.7027::0.7027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3920::0.3921) (0.2958::0.2958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3495::0.3501) (0.2513::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8275::1.8275) (0.6940::0.6940)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8620::1.8620) (0.0167::0.0167) (0.7433::0.7433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0928::2.0928) (0.7783::0.7784)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1125::2.1125) (0.0176::0.0176) (0.8119::0.8119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2560::0.2560) (0.2326::0.2326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3684::0.3684) (0.3281::0.3281)) (IOPATH D Q (0.3606::0.3609) (0.2599::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3579::0.3580) (0.2639::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1909)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0117::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0702::0.0702) (0.0564::0.0564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0113::2.0113) (0.7354::0.7354)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.0373::2.0373) (0.0160::0.0160) (0.7763::0.7763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2845::0.2845) (0.2751::0.2751)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0811::0.0824)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0822)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7927::1.7927) (0.6704::0.6704)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.8195::1.8195) (0.0156::0.0156) (0.7118::0.7118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8081::1.8081) (0.6873::0.6873)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8331::1.8331) (0.0170::0.0170) (0.7270::0.7270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2861::0.2861) (0.2760::0.2760)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4035::0.4036) (0.3008::0.3008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0497::2.0498) (0.7538::0.7538)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0803::2.0803) (0.0182::0.0182) (0.8001::0.8001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2585::0.2619) (0.2375::0.2445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6064::2.6065) (0.9297::0.9297)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.6237::2.6237) (0.0185::0.0185) (0.9599::0.9599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3481::0.3481) (0.2489::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3411::0.3412) (0.2806::0.2826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3516::0.3516) (0.2530::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3715::0.3715) (0.3300::0.3300)) (IOPATH D Q (0.3627::0.3636) (0.2603::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3591::0.3605) (0.2633::0.2675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3997::0.3997) (0.3471::0.3471)) (IOPATH D Q (0.3946::0.3963) (0.2829::0.2879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3576::0.3576) (0.2623::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2859::0.2859) (0.2758::0.2758)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3162::2.3162) (0.8345::0.8345)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.3325::2.3325) (0.0183::0.0183) (0.8651::0.8651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0760::0.0760) (0.0622::0.0622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4667::2.4668) (0.8699::0.8699)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.4865::2.4865) (0.0181::0.0181) (0.9030::0.9030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2812::0.2836) (0.2524::0.2576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0744::0.0744) (0.0583::0.0583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3559::0.3559) (0.2545::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1812::0.1812) (0.2173::0.2174)) (IOPATH B X (0.1487::0.1487) (0.1849::0.1849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4128::0.4128) (0.3544::0.3544)) (IOPATH D Q (0.4064::0.4064) (0.2859::0.2881)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2960::0.2960) (0.2811::0.2811)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0872::2.0872) (0.7765::0.7765)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1092::2.1092) (0.0184::0.0184) (0.8126::0.8126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0843::2.0843) (0.7677::0.7678)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1029::2.1029) (0.0182::0.0182) (0.8022::0.8022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3512::0.3512) (0.2515::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3511::0.3511) (0.2519::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3533::0.3540) (0.2571::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3879::0.3879) (0.3399::0.3399)) (IOPATH D Q (0.3796::0.3796) (0.2694::0.2697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6564::1.6564) (0.6374::0.6374)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6932::1.6932) (0.0176::0.0176) (0.6887::0.6887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1515::0.1515) (0.1398::0.1414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3030::0.3030) (0.1983::0.1983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7689::0.7690) (0.5281::0.5281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0835::0.0835) (0.0668::0.0668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3541::0.3556) (0.2572::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6288::1.6288) (0.6257::0.6257)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6573::1.6573) (0.0176::0.0176) (0.6690::0.6690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2454::0.2454) (0.2219::0.2219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2902::0.2902) (0.2781::0.2781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3489::0.3489) (0.2496::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9047::1.9047) (0.7021::0.7022)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9258::1.9258) (0.0176::0.0176) (0.7384::0.7384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3474::0.3474) (0.2489::0.2489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3492::0.3492) (0.2506::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3510::0.3510) (0.2523::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1827::0.1827) (0.2319::0.2319)) (IOPATH B X (0.1422::0.1422) (0.1794::0.1794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3541::0.3541) (0.2528::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9779::1.9779) (0.7428::0.7429)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9956::1.9956) (0.0181::0.0181) (0.7837::0.7837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3511::0.3511) (0.2544::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0225)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0974::0.0974) (0.0763::0.0763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8612::1.8613) (0.6869::0.6869)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8963::1.8963) (0.0174::0.0174) (0.7364::0.7364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2648::0.2648) (0.2338::0.2338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3563::0.3563) (0.2614::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0152)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3586::2.3586) (0.8472::0.8472)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.3820::2.3820) (0.0167::0.0167) (0.8837::0.8837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3544::0.3567) (0.2593::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2912::2.2912) (0.8433::0.8433)) (IOPATH TE_B Z () () (0.1186::0.1186) (2.3329::2.3329) (0.0147::0.0147) (0.8995::0.8995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3588::0.3609) (0.2632::0.2693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0099::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7550::1.7550) (0.6708::0.6708)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7865::1.7865) (0.0180::0.0180) (0.7176::0.7176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7800::1.7800) (0.6607::0.6607)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8090::1.8090) (0.0177::0.0177) (0.7041::0.7041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3486::0.3486) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8553::1.8554) (0.7049::0.7050)) (IOPATH TE_B Z () () (0.1186::0.1186) (1.8892::1.8892) (0.0146::0.0146) (0.7566::0.7566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6054::0.6054) (0.4543::0.4543)) (IOPATH D Q (0.5982::0.5982) (0.3848::0.3866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3504::0.3504) (0.2498::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2826::0.2826) (0.2741::0.2741)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3492::0.3497) (0.2510::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3504::0.3505) (0.2556::0.2556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3488::0.3488) (0.2492::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3706::0.3706) (0.2758::0.2758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3597::0.3613) (0.2619::0.2666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0629::2.0629) (0.7545::0.7546)) (IOPATH TE_B Z () () (0.1196::0.1196) (2.0821::2.0821) (0.0137::0.0137) (0.7973::0.7973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3842::0.3842) (0.3377::0.3377)) (IOPATH D Q (0.3912::0.3933) (0.2887::0.2955)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1973)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0002::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7008::2.7008) (0.9516::0.9516)) (IOPATH TE_B Z () () (0.1371::0.1371) (2.7758::2.7758) (-0.0023::-0.0023) (1.0300::1.0300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3679::0.3679) (0.3278::0.3278)) (IOPATH D Q (0.3581::0.3589) (0.2566::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8818::1.8819) (0.6960::0.6960)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.9150::1.9150) (0.0166::0.0166) (0.7450::0.7450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9783::1.9783) (0.7429::0.7429)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.0142::2.0142) (0.0151::0.0151) (0.7955::0.7955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1831::0.1831) (0.2306::0.2307)) (IOPATH B X (0.1432::0.1432) (0.1803::0.1803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7286::2.7286) (0.9903::0.9903)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.7483::2.7483) (0.0185::0.0185) (1.0223::1.0223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7112::1.7112) (0.6552::0.6552)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7393::1.7393) (0.0167::0.0167) (0.6998::0.6998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7088::1.7089) (0.6550::0.6550)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7433::1.7433) (0.0172::0.0172) (0.7047::0.7047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2728::2.2729) (0.8425::0.8425)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.2968::2.2968) (0.0189::0.0189) (0.8831::0.8831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2429::0.2429) (0.2193::0.2193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3318::0.3319) (0.2727::0.2743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0730::2.0730) (0.7638::0.7638)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0874::2.0874) (0.0191::0.0191) (0.8001::0.8001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3563::0.3576) (0.2602::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3878::2.3878) (0.8556::0.8557)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.4091::2.4091) (0.0181::0.0181) (0.8899::0.8899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3197::0.3197)) (IOPATH D Q (0.3538::0.3538) (0.2568::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3567::0.3581) (0.2601::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1207::2.1207) (0.7889::0.7889)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1424::2.1424) (0.0177::0.0177) (0.8240::0.8240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8359::1.8359) (0.6940::0.6941)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8602::1.8602) (0.0174::0.0174) (0.7334::0.7334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2221::0.2221) (0.2057::0.2057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9281::1.9281) (0.7089::0.7089)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9498::1.9498) (0.0185::0.0185) (0.7443::0.7443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7829::1.7829) (0.6767::0.6768)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8048::1.8048) (0.0182::0.0182) (0.7133::0.7133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0797::0.0797) (0.0645::0.0645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3940::0.3940) (0.3436::0.3436)) (IOPATH D Q (0.3852::0.3852) (0.2733::0.2733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3143::0.3143) (0.2105::0.2105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1863::0.1863) (0.2394::0.2395)) (IOPATH B X (0.1474::0.1474) (0.1880::0.1880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0640::2.0640) (0.7585::0.7585)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0879::2.0879) (0.0182::0.0182) (0.7960::0.7960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9842::1.9842) (0.7247::0.7248)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0105::2.0105) (0.0171::0.0171) (0.7651::0.7651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2876::0.2876) (0.2768::0.2768)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2171::2.2171) (0.8215::0.8216)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.2348::2.2348) (0.0175::0.0175) (0.8543::0.8543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3493::0.3505) (0.2536::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7191::1.7192) (0.6584::0.6585)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7528::1.7528) (0.0171::0.0171) (0.7075::0.7075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3561::0.3561) (0.2557::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1225::2.1225) (0.7774::0.7774)) (IOPATH TE_B Z () () (0.1131::0.1131) (2.1393::2.1393) (0.0197::0.0197) (0.8076::0.8076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0245::2.0245) (0.7607::0.7608)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.0482::2.0482) (0.0191::0.0191) (0.7998::0.7998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3594::0.3611) (0.2622::0.2674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3591::0.3606) (0.2634::0.2684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0102::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2877::0.2877) (0.2768::0.2768)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3239::0.3239)) (IOPATH D Q (0.3546::0.3554) (0.2560::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9497::1.9497) (0.7326::0.7327)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9682::1.9682) (0.0189::0.0189) (0.7656::0.7656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3691::0.3691) (0.3286::0.3286)) (IOPATH D Q (0.3610::0.3610) (0.2593::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2942::0.2942) (0.2802::0.2802)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3711::0.3711) (0.3297::0.3297)) (IOPATH D Q (0.3618::0.3625) (0.2589::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3461::0.3461) (0.2480::0.2480)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0798::0.0798) (0.0653::0.0653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2547::0.2547) (0.2271::0.2286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0749::0.0749) (0.0608::0.0608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0866::2.0866) (0.7646::0.7646)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1041::2.1041) (0.0186::0.0186) (0.7966::0.7966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3480::0.3480) (0.2500::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3628::0.3628) (0.2687::0.2687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6089::1.6089) (0.6213::0.6213)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6444::1.6444) (0.0173::0.0173) (0.6715::0.6715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3624::0.3629) (0.2644::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2903::0.2903) (0.2781::0.2781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3463::0.3464) (0.2485::0.2485)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3568::0.3568) (0.2602::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1841::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3562::0.3568) (0.2596::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3619::0.3658) (0.2673::0.2786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1959)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0004::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3503::0.3503) (0.2521::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6998::2.6999) (1.0189::1.0192)) (IOPATH TE_B Z () () (0.1424::0.1424) (2.7488::2.7488) (-0.0164::-0.0164) (1.0735::1.0735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3688::0.3688) (0.3284::0.3284)) (IOPATH D Q (0.3635::0.3647) (0.2635::0.2675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1088::0.1088) (0.0875::0.0875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2857::0.2857) (0.2757::0.2757)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3532::0.3538) (0.2577::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6800::1.6800) (0.6309::0.6310)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7084::1.7084) (0.0179::0.0179) (0.6744::0.6744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3533::0.3533) (0.2535::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3845::2.3845) (0.8550::0.8550)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.4040::2.4040) (0.0185::0.0185) (0.8885::0.8885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4134::0.4134) (0.3547::0.3547)) (IOPATH D Q (0.4043::0.4043) (0.2825::0.2841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0704::0.0704) (0.0565::0.0565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2607::0.2619) (0.2405::0.2431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3515::0.3515) (0.2512::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1023::2.1023) (0.7641::0.7642)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1240::2.1240) (0.0177::0.0177) (0.7993::0.7993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3488::0.3488) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3746::0.3747) (0.2752::0.2752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3555::0.3566) (0.2587::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2904::0.2904) (0.2783::0.2783)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0921::0.0921) (0.0734::0.0734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3587::0.3587) (0.2589::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9285::1.9285) (0.7111::0.7111)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9549::1.9549) (0.0170::0.0170) (0.7516::0.7516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0565::2.0565) (0.7566::0.7567)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0822::2.0822) (0.0168::0.0168) (0.8021::0.8021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0510::2.0510) (0.7565::0.7565)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0786::2.0786) (0.0172::0.0172) (0.8007::0.8007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7068::1.7068) (0.6542::0.6543)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7421::1.7421) (0.0172::0.0172) (0.7043::0.7043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3875::0.3875) (0.3397::0.3397)) (IOPATH D Q (0.3796::0.3797) (0.2713::0.2719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8254::1.8254) (0.6922::0.6923)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8613::1.8613) (0.0172::0.0172) (0.7426::0.7426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2632::0.2632) (0.2765::0.2774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0933::0.0933) (0.0728::0.0728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9122::1.9123) (0.7211::0.7212)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.9459::1.9459) (0.0155::0.0155) (0.7722::0.7722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6944::1.6944) (0.6510::0.6511)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7245::1.7245) (0.0173::0.0173) (0.6962::0.6962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3484::0.3484) (0.2492::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3477::0.3477) (0.2849::0.2865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3554::0.3554) (0.2555::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3517::0.3517) (0.2536::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4019::0.4019) (0.3484::0.3484)) (IOPATH D Q (0.3944::0.3949) (0.2809::0.2827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3569::0.3578) (0.2587::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6977::1.6977) (0.6506::0.6506)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.7316::1.7316) (0.0189::0.0189) (0.6992::0.6992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1706::2.1706) (0.7787::0.7787)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1920::2.1920) (0.0176::0.0176) (0.8138::0.8138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9542::1.9542) (0.7360::0.7360)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9812::1.9812) (0.0190::0.0190) (0.7771::0.7771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7923::1.7923) (0.6686::0.6686)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8198::1.8198) (0.0186::0.0186) (0.7106::0.7106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2842::0.2842) (0.2749::0.2749)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0815::0.0827)) (SETUP (negedge GATE) (posedge CLK) (0.0819::0.0824)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0755::0.0755) (0.0614::0.0614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2099::0.2102) (0.1897::0.1912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0009::2.0009) (0.7516::0.7517)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0254::2.0254) (0.0185::0.0185) (0.7917::0.7917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7679::1.7680) (0.6748::0.6748)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7909::1.7909) (0.0169::0.0169) (0.7130::0.7130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3276::0.3276)) (IOPATH D Q (0.3595::0.3602) (0.2590::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8211::1.8211) (0.6910::0.6911)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8521::1.8521) (0.0179::0.0179) (0.7367::0.7367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9762::1.9762) (0.7425::0.7426)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.0054::2.0054) (0.0157::0.0157) (0.7900::0.7900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9457::1.9457) (0.7328::0.7328)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9651::1.9651) (0.0177::0.0177) (0.7702::0.7702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3520::0.3526) (0.2540::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3477::0.3477) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0816::0.0816) (0.0654::0.0654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3505::0.3510) (0.2526::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3599::0.3599) (0.2624::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1905::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2981::0.2981) (0.2822::0.2822)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5199::2.5199) (0.9065::0.9065)) (IOPATH TE_B Z () () (0.1179::0.1179) (2.5487::2.5487) (0.0155::0.0155) (0.9487::0.9487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3811::0.3812) (0.2854::0.2854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2887::0.2887) (0.2773::0.2773)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0818)) (SETUP (negedge GATE) (posedge CLK) (0.0815::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6737::1.6737) (0.6437::0.6437)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7132::1.7132) (0.0163::0.0163) (0.6984::0.6984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3694::0.3715) (0.2750::0.2814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1973)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0006::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1624::0.1624) (0.1876::0.1876)) (IOPATH B X (0.1459::0.1459) (0.1858::0.1858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4724::2.4724) (0.8791::0.8792)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.4963::2.4963) (0.0170::0.0170) (0.9162::0.9162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0936::0.0936) (0.0730::0.0730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0971::0.0971) (0.0761::0.0761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3071::2.3071) (0.8316::0.8316)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3295::2.3295) (0.0177::0.0177) (0.8672::0.8672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0730::2.0730) (0.7545::0.7545)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1081::2.1081) (0.0164::0.0164) (0.8042::0.8042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3542::0.3555) (0.2584::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3322::0.3322) (0.2304::0.2304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3262::0.3262)) (IOPATH D Q (0.3562::0.3562) (0.2554::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9232::1.9232) (0.7079::0.7079)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9510::1.9510) (0.0172::0.0172) (0.7503::0.7503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3569::0.3570) (0.2916::0.2931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3573::0.3586) (0.2608::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3565::0.3565) (0.2584::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3116::0.3116) (0.2073::0.2073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1084::2.1084) (0.7850::0.7850)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.1299::2.1299) (0.0168::0.0168) (0.8204::0.8204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7593::1.7593) (0.6566::0.6566)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7869::1.7869) (0.0176::0.0176) (0.6985::0.6985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0116::2.0116) (0.7521::0.7522)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0442::2.0442) (0.0185::0.0184) (0.7992::0.7992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6680::2.6680) (0.9708::0.9708)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.6960::2.6960) (0.0164::0.0164) (1.0119::1.0119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3504::0.3513) (0.2540::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3592::0.3607) (0.2619::0.2665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1608::0.1608) (0.1634::0.1634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3235::0.3235) (0.2229::0.2229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7229::1.7229) (0.6493::0.6493)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7542::1.7542) (0.0186::0.0186) (0.7018::0.7018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3481::0.3488) (0.2514::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3239::0.3239)) (IOPATH D Q (0.3533::0.3533) (0.2538::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3618::0.3635) (0.2637::0.2687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1431::0.1431) (0.1611::0.1611)) (IOPATH B X (0.1453::0.1453) (0.1838::0.1838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2693::0.2693) (0.2368::0.2368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3202::0.3202)) (IOPATH D Q (0.3488::0.3493) (0.2514::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3469::0.3475) (0.2499::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3368::0.3369) (0.2397::0.2397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8513::1.8513) (0.7019::0.7019)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.8866::1.8866) (0.0155::0.0155) (0.7538::0.7538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2100::0.2100) (0.1976::0.1976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4039::0.4040) (0.3028::0.3028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3490::0.3490) (0.2499::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3691::0.3691) (0.3286::0.3286)) (IOPATH D Q (0.3606::0.3606) (0.2593::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3544::0.3548) (0.2551::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3245::2.3245) (0.8570::0.8571)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.3449::2.3449) (0.0186::0.0186) (0.8911::0.8911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0897::0.0897) (0.0707::0.0707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8933::1.8933) (0.7153::0.7153)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9175::1.9175) (0.0187::0.0187) (0.7553::0.7553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1835::0.1835) (0.2230::0.2231)) (IOPATH B X (0.1492::0.1492) (0.1856::0.1856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3645::0.3654) (0.2675::0.2703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5282::2.5282) (0.9225::0.9226)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.5553::2.5553) (0.0175::0.0175) (0.9649::0.9649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2812::0.2812) (0.2733::0.2733)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3751::0.3752) (0.2807::0.2807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1848::0.1848) (0.2346::0.2346)) (IOPATH B X (0.1405::0.1405) (0.1768::0.1768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3560::0.3560) (0.2557::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3511::0.3511) (0.2513::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3971::0.3971) (0.3456::0.3456)) (IOPATH D Q (0.3899::0.3899) (0.2760::0.2780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3777::2.3778) (0.8471::0.8472)) (IOPATH TE_B Z () () (0.1202::0.1202) (2.4123::2.4123) (0.0133::0.0133) (0.9026::0.9026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3530::0.3535) (0.2574::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0912::0.0912) (0.0717::0.0717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3635::0.3646) (0.2690::0.2726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1936)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3576::0.3579) (0.2625::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3545::0.3548) (0.2596::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3524::0.3524) (0.2527::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1160::2.1160) (0.7729::0.7730)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1366::2.1366) (0.0180::0.0180) (0.8071::0.8071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3166::0.3166) (0.2126::0.2126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3597::0.3638) (0.2657::0.2784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1962)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0117)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2320::2.2320) (0.8149::0.8150)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.2493::2.2493) (0.0190::0.0190) (0.8460::0.8460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6843::1.6843) (0.6468::0.6468)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7128::1.7128) (0.0181::0.0181) (0.6905::0.6905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2846::0.2846) (0.2752::0.2752)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0007::2.0007) (0.7524::0.7525)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0325::2.0325) (0.0169::0.0169) (0.7996::0.7996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3519::0.3519) (0.2525::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3532::0.3538) (0.2562::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0794::0.0794) (0.0638::0.0638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3567::0.3567) (0.2604::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3283::0.3283)) (IOPATH D Q (0.3596::0.3596) (0.2575::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8685::1.8685) (0.7055::0.7055)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8964::1.8964) (0.0178::0.0178) (0.7473::0.7473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2956::0.2956) (0.2809::0.2809)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1408::2.1408) (0.7949::0.7949)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1706::2.1706) (0.0184::0.0184) (0.8399::0.8399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2399::0.2399) (0.2196::0.2196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8522::1.8522) (0.7017::0.7017)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8831::1.8831) (0.0184::0.0184) (0.7478::0.7478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1332::2.1332) (0.7958::0.7958)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.1504::2.1504) (0.0168::0.0168) (0.8287::0.8287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2869::2.2869) (0.8350::0.8351)) (IOPATH TE_B Z () () (0.1181::0.1182) (2.3076::2.3076) (0.0151::0.0151) (0.8907::0.8907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3255::0.3255)) (IOPATH D Q (0.3550::0.3550) (0.2529::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3560::0.3582) (0.2599::0.2663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2551::2.2551) (0.8323::0.8323)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2770::2.2770) (0.0176::0.0176) (0.8681::0.8681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6658::2.6658) (0.9722::0.9722)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.6920::2.6920) (0.0164::0.0164) (1.0123::1.0123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0787::0.0787) (0.0641::0.0641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7888::1.7888) (0.6715::0.6716)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.8255::1.8255) (0.0156::0.0156) (0.7307::0.7307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1071::0.1071) (0.0857::0.0857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1073::2.1073) (0.7724::0.7724)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.1314::2.1314) (0.0156::0.0156) (0.8196::0.8196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3489::0.3493) (0.2510::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7254::1.7254) (0.6503::0.6503)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7555::1.7555) (0.0186::0.0186) (0.7022::0.7022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3870::2.3870) (0.8475::0.8476)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.4079::2.4079) (0.0188::0.0188) (0.8817::0.8817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6675::1.6675) (0.6392::0.6392)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7010::1.7010) (0.0178::0.0178) (0.6873::0.6873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3907::0.3907) (0.3417::0.3417)) (IOPATH D Q (0.3837::0.3837) (0.2729::0.2742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3451::2.3451) (0.8335::0.8335)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3653::2.3653) (0.0176::0.0176) (0.8677::0.8677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9842::1.9843) (0.7286::0.7287)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0138::2.0138) (0.0158::0.0158) (0.7746::0.7746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2860::0.2860) (0.2758::0.2758)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7579::1.7579) (0.6707::0.6707)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7929::1.7929) (0.0168::0.0168) (0.7208::0.7208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3539::0.3545) (0.2546::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9400::1.9400) (0.7299::0.7300)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9710::1.9710) (0.0180::0.0180) (0.7756::0.7756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2391::0.2391) (0.2042::0.2058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3728::0.3728) (0.3308::0.3308)) (IOPATH D Q (0.3681::0.3681) (0.2676::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3539::0.3578) (0.2589::0.2703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3554::0.3561) (0.2556::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3540::0.3540) (0.2580::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3572::0.3572) (0.2601::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9233::1.9233) (0.7246::0.7247)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9515::1.9515) (0.0175::0.0175) (0.7670::0.7670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0887::0.0887) (0.0694::0.0694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3671::0.3671) (0.2642::0.2642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3211::0.3211)) (IOPATH D Q (0.3511::0.3518) (0.2539::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0527::2.0527) (0.7679::0.7679)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0760::2.0760) (0.0173::0.0173) (0.8051::0.8051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2902::0.2902) (0.2780::0.2780)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7592::1.7592) (0.6721::0.6722)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7941::1.7941) (0.0165::0.0165) (0.7228::0.7228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3600::0.3626) (0.2643::0.2720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0880::0.0880) (0.0690::0.0690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2884::0.2884) (0.2771::0.2771)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3153::2.3153) (0.8526::0.8527)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.3344::2.3344) (0.0186::0.0186) (0.8860::0.8860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0800::2.0800) (0.7785::0.7785)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0989::2.0989) (0.0180::0.0180) (0.8126::0.8126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3542::0.3546) (0.2568::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3523::0.3523) (0.2526::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3532::0.3532) (0.2544::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4041::2.4041) (0.8851::0.8852)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.4219::2.4219) (0.0175::0.0175) (0.9171::0.9171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3064::2.3064) (0.8350::0.8350)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.3286::2.3286) (0.0174::0.0174) (0.8710::0.8710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0839::0.0839) (0.0666::0.0666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9928::1.9928) (0.7485::0.7485)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0265::2.0265) (0.0176::0.0176) (0.7962::0.7962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8312::1.8312) (0.6809::0.6809)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8505::1.8505) (0.0183::0.0183) (0.7142::0.7142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3576::0.3576) (0.2595::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9041::1.9041) (0.7180::0.7180)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.9407::1.9407) (0.0167::0.0167) (0.7700::0.7700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7555::1.7555) (0.6582::0.6582)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7790::1.7790) (0.0172::0.0172) (0.6965::0.6965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3317::0.3317) (0.2994::0.2994)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0808::0.0821)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3644::0.3667) (0.2671::0.2740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0083::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0907::0.0907) (0.0708::0.0708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0966::0.0966) (0.0759::0.0759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2560::0.2560) (0.2323::0.2323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3264::0.3264)) (IOPATH D Q (0.3559::0.3559) (0.2533::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3512::0.3512) (0.2532::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3331::0.3331) (0.2309::0.2309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3608::0.3616) (0.2669::0.2694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1940)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0075::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2154::0.2154) (0.2002::0.2002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8692::1.8692) (0.6911::0.6912)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8899::1.8899) (0.0175::0.0175) (0.7262::0.7262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9469::1.9469) (0.7304::0.7304)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9698::1.9698) (0.0172::0.0172) (0.7669::0.7669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3704::0.3714) (0.2751::0.2782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0045::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0544::2.0544) (0.7693::0.7693)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0822::2.0822) (0.0184::0.0184) (0.8132::0.8132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3586::0.3586) (0.2639::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3270::0.3270)) (IOPATH D Q (0.3577::0.3577) (0.2551::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2029::0.2029) (0.1923::0.1923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5043::2.5043) (0.8978::0.8979)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.5271::2.5271) (0.0152::0.0152) (0.9459::0.9459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0994::2.0994) (0.7841::0.7841)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1283::2.1283) (0.0180::0.0180) (0.8288::0.8288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3599::0.3607) (0.2615::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3572::0.3572) (0.2563::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0864::2.0864) (0.7621::0.7621)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1029::2.1029) (0.0190::0.0190) (0.7936::0.7936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6995::1.6995) (0.6508::0.6508)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.7353::1.7353) (0.0155::0.0155) (0.7028::0.7028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0922::0.0922) (0.0722::0.0722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3520::0.3520) (0.2528::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6101::1.6101) (0.6222::0.6222)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.6457::1.6457) (0.0171::0.0171) (0.6729::0.6729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6651::1.6651) (0.6389::0.6389)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.6974::1.6974) (0.0178::0.0178) (0.6864::0.6864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0077::2.0077) (0.7432::0.7432)) (IOPATH TE_B Z () () (0.1014::0.1014) (2.0090::2.0090) (0.0266::0.0266) (0.7688::0.7688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3530::0.3536) (0.2579::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7667::1.7667) (0.6729::0.6730)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7928::1.7928) (0.0185::0.0185) (0.7138::0.7138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7074::1.7075) (0.6532::0.6533)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7396::1.7396) (0.0173::0.0173) (0.7011::0.7011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3313::2.3314) (0.8320::0.8320)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.3553::2.3553) (0.0171::0.0171) (0.8695::0.8695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3950::0.3950) (0.3443::0.3443)) (IOPATH D Q (0.3868::0.3868) (0.2749::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3639::0.3640) (0.2702::0.2702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3542::0.3542) (0.2532::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3538::0.3545) (0.2549::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0678::0.0678) (0.0541::0.0541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3585::0.3585) (0.2566::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3538::0.3538) (0.2547::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1259::2.1259) (0.7936::0.7936)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1510::2.1510) (0.0174::0.0174) (0.8323::0.8323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9448::1.9448) (0.7302::0.7303)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9807::1.9807) (0.0169::0.0169) (0.7804::0.7804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3564::0.3575) (0.2596::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5022::2.5022) (0.9173::0.9173)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.5265::2.5265) (0.0166::0.0166) (0.9554::0.9554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0666::0.0666) (0.0525::0.0525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3586::0.3591) (0.2648::0.2662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0102::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3615::0.3645) (0.2662::0.2752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0048::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6940::1.6940) (0.6482::0.6482)) (IOPATH TE_B Z () () (0.1183::0.1183) (1.7309::1.7309) (0.0149::0.0149) (0.7019::0.7019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6177::1.6177) (0.6093::0.6094)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6552::1.6552) (0.0168::0.0168) (0.6614::0.6614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2376::2.2376) (0.8294::0.8294)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.2585::2.2585) (0.0181::0.0181) (0.8645::0.8645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6906::1.6906) (0.6488::0.6489)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7214::1.7214) (0.0164::0.0164) (0.6949::0.6949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3506::0.3506) (0.2511::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1376::2.1376) (0.7932::0.7932)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1610::2.1610) (0.0174::0.0174) (0.8302::0.8302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7916::1.7916) (0.6823::0.6823)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8252::1.8252) (0.0174::0.0174) (0.7309::0.7309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1132::2.1132) (0.7873::0.7874)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.1319::2.1319) (0.0178::0.0178) (0.8197::0.8197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1659::0.1659) (0.1914::0.1915)) (IOPATH B X (0.1701::0.1701) (0.2293::0.2293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3476::0.3476) (0.2490::0.2490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3213::0.3213)) (IOPATH D Q (0.3506::0.3506) (0.2527::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7462::1.7463) (0.6649::0.6649)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7778::1.7778) (0.0177::0.0177) (0.7113::0.7113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8954::1.8954) (0.7062::0.7063)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9311::1.9311) (0.0168::0.0168) (0.7648::0.7648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7728::1.7728) (0.6767::0.6767)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8107::1.8107) (0.0172::0.0172) (0.7291::0.7291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3637::0.3673) (0.2679::0.2786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1949)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0089)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0020::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1797::0.1797) (0.2256::0.2257)) (IOPATH B X (0.1452::0.1452) (0.1845::0.1845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8592::1.8592) (0.6873::0.6873)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8820::1.8820) (0.0173::0.0173) (0.7251::0.7251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0139::2.0139) (0.7542::0.7542)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.0419::2.0419) (0.0193::0.0193) (0.7968::0.7968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1302::2.1302) (0.7833::0.7833)) (IOPATH TE_B Z () () (0.1002::0.1002) (2.1232::2.1232) (0.0272::0.0272) (0.7918::0.7918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0745::0.0745) (0.0595::0.0595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8814::1.8814) (0.7116::0.7116)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9139::1.9139) (0.0176::0.0176) (0.7587::0.7587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8356::1.8356) (0.6941::0.6941)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8653::1.8653) (0.0168::0.0168) (0.7380::0.7380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3315::0.3315) (0.2305::0.2305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6628::2.6628) (0.9521::0.9521)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.6824::2.6824) (0.0183::0.0183) (0.9852::0.9852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5874::0.5874) (0.4454::0.4454)) (IOPATH D Q (0.5784::0.5784) (0.3732::0.3742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5097::2.5098) (0.9187::0.9188)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.5287::2.5287) (0.0182::0.0182) (0.9515::0.9515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7225::1.7225) (0.6476::0.6476)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7579::1.7579) (0.0171::0.0171) (0.6980::0.6980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3534::0.3534) (0.2529::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3586::0.3586) (0.2589::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3546::0.3558) (0.2588::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6490::1.6490) (0.6361::0.6361)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.6890::1.6890) (0.0169::0.0169) (0.6920::0.6920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3093::2.3093) (0.8319::0.8320)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.3280::2.3280) (0.0181::0.0181) (0.8638::0.8638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1519::0.1519) (0.1734::0.1734)) (IOPATH B X (0.1502::0.1502) (0.1922::0.1922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2902::0.2902) (0.2781::0.2781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9984::1.9985) (0.7347::0.7348)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0321::2.0321) (0.0169::0.0169) (0.7826::0.7826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4059::0.4059) (0.4243::0.4243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7949::1.7949) (0.6731::0.6732)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8167::1.8167) (0.0168::0.0168) (0.7167::0.7167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3603::0.3649) (0.2651::0.2785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3578::0.3578) (0.2604::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3334::0.3335) (0.2744::0.2759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9085::1.9085) (0.7187::0.7187)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9294::1.9294) (0.0172::0.0172) (0.7541::0.7541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6388::1.6388) (0.6323::0.6323)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6764::1.6764) (0.0165::0.0165) (0.6853::0.6853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7612::1.7612) (0.6687::0.6687)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7835::1.7835) (0.0173::0.0173) (0.7050::0.7050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0074::2.0074) (0.7338::0.7338)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.0398::2.0398) (0.0150::0.0150) (0.7812::0.7812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0926::0.0926) (0.0724::0.0724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9740::1.9740) (0.7432::0.7432)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.0107::2.0107) (0.0154::0.0154) (0.7957::0.7957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0951::0.0951) (0.0749::0.0749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3519::0.3519) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3051::0.3051) (0.2615::0.2615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2155::2.2155) (0.8205::0.8205)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.2416::2.2416) (0.0161::0.0161) (0.8604::0.8604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0307::2.0307) (0.7427::0.7427)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0468::2.0468) (0.0189::0.0189) (0.7742::0.7742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2767::0.2767) (0.2710::0.2710)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3745::0.3745) (0.3318::0.3318)) (IOPATH D Q (0.3676::0.3676) (0.2634::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3577::0.3577) (0.2610::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1903::0.1903)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0128::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5160::2.5160) (0.8975::0.8975)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5407::2.5407) (0.0171::0.0171) (0.9358::0.9358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2942::0.2942) (0.2802::0.2802)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0816::0.0827)) (SETUP (negedge GATE) (posedge CLK) (0.0819::0.0824)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3548::0.3564) (0.2590::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3486::0.3498) (0.2518::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2944::0.2944) (0.2803::0.2803)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3509::0.3510) (0.2564::0.2564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3595::0.3595) (0.2617::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1584::0.1584) (0.1809::0.1808)) (IOPATH B X (0.1591::0.1591) (0.2046::0.2046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0709::0.0709) (0.0575::0.0575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2190::2.2190) (0.8051::0.8052)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2422::2.2422) (0.0176::0.0176) (0.8417::0.8417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2096::0.2096) (0.1951::0.1951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3255::0.3255)) (IOPATH D Q (0.3551::0.3551) (0.2547::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3493::0.3494) (0.2522::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3684::0.3684) (0.3281::0.3281)) (IOPATH D Q (0.3621::0.3621) (0.2624::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0922::0.0922) (0.0719::0.0719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3232::0.3232)) (IOPATH D Q (0.3521::0.3527) (0.2529::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0919::0.0919) (0.0718::0.0718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7259::1.7259) (0.6511::0.6511)) (IOPATH TE_B Z () () (0.1047::0.1047) (1.7318::1.7318) (0.0250::0.0250) (0.6788::0.6788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2926::0.2926) (0.2793::0.2793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3197::0.3197) (0.2094::0.2094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0969::0.0969) (0.0759::0.0759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6858::1.6858) (0.6356::0.6357)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7134::1.7134) (0.0185::0.0185) (0.6782::0.6782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3494::0.3494) (0.2485::0.2485)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3254::0.3254)) (IOPATH D Q (0.3574::0.3574) (0.2565::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4008::2.4009) (0.8807::0.8807)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.4198::2.4198) (0.0181::0.0181) (0.9125::0.9125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3527::0.3527) (0.2535::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7237::1.7237) (0.6578::0.6578)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7614::1.7614) (0.0172::0.0172) (0.7101::0.7101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3327::0.3328) (0.2367::0.2367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3003::0.3003) (0.2834::0.2834)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3653::0.3689) (0.2684::0.2788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1931)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0039::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2765::2.2766) (0.8427::0.8427)) (IOPATH TE_B Z () () (0.1194::0.1194) (2.3133::2.3133) (0.0140::0.0140) (0.8971::0.8971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3614::0.3632) (0.2658::0.2711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0083::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8905::1.8905) (0.6995::0.6996)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9231::1.9231) (0.0176::0.0176) (0.7467::0.7467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4682::2.4682) (0.9069::0.9069)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.5000::2.5000) (0.0171::0.0171) (0.9538::0.9538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5301::2.5301) (0.9026::0.9027)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.5471::2.5471) (0.0182::0.0182) (0.9343::0.9343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3610::0.3640) (0.2651::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3484::0.3484) (0.2487::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6665::1.6665) (0.6382::0.6382)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7017::1.7016) (0.0177::0.0177) (0.6879::0.6879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7580::1.7580) (0.6717::0.6717)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8011::1.8011) (0.0170::0.0170) (0.7293::0.7293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6964::1.6964) (0.6512::0.6512)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7353::1.7353) (0.0175::0.0175) (0.7057::0.7057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3266::0.3266) (0.2218::0.2218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3973::0.3973) (0.3457::0.3457)) (IOPATH D Q (0.3886::0.3886) (0.2742::0.2751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9361::1.9361) (0.7188::0.7189)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9695::1.9695) (0.0169::0.0169) (0.7738::0.7738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3476::0.3476) (0.2484::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3506::0.3506) (0.2510::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3499::0.3510) (0.2543::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1837)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8483::1.8484) (0.6991::0.6991)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8796::1.8796) (0.0183::0.0183) (0.7446::0.7446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7998::1.7998) (0.6739::0.6739)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8219::1.8219) (0.0174::0.0174) (0.7100::0.7100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3023::0.3023) (0.2845::0.2845)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9207::1.9207) (0.7224::0.7224)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.9553::1.9553) (0.0154::0.0154) (0.7738::0.7738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9467::1.9467) (0.7228::0.7228)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.9741::1.9741) (0.0162::0.0162) (0.7659::0.7659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0077::2.0077) (0.7548::0.7548)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0405::2.0405) (0.0168::0.0168) (0.8029::0.8029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3903::2.3903) (0.8636::0.8636)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.4142::2.4142) (0.0171::0.0171) (0.9016::0.9016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0868::0.0868) (0.0693::0.0693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2621::2.2621) (0.8362::0.8362)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.2869::2.2869) (0.0169::0.0169) (0.8742::0.8742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4080::0.4080) (0.3518::0.3518)) (IOPATH D Q (0.4028::0.4044) (0.2876::0.2926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3657::0.3658) (0.2719::0.2719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3852::2.3852) (0.8771::0.8772)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.4144::2.4144) (0.0174::0.0174) (0.9207::0.9207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3545::0.3545) (0.2535::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3520::0.3520) (0.2519::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3213::0.3213)) (IOPATH D Q (0.3501::0.3501) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7277::1.7277) (0.6610::0.6611)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7692::1.7692) (0.0168::0.0168) (0.7179::0.7179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0799::2.0799) (0.7584::0.7584)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1027::2.1027) (0.0175::0.0175) (0.7949::0.7949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3505::0.3505) (0.2529::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1825::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9119::1.9119) (0.7242::0.7242)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.9428::1.9428) (0.0159::0.0159) (0.7724::0.7724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9869::1.9869) (0.7447::0.7448)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0022::2.0022) (0.0175::0.0175) (0.7762::0.7762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2891::0.2891) (0.2775::0.2775)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3472::0.3473) (0.2545::0.2545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3551::0.3551) (0.3189::0.3189)) (IOPATH D Q (0.3489::0.3495) (0.2532::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9151::1.9151) (0.7218::0.7218)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9433::1.9433) (0.0173::0.0173) (0.7641::0.7641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6377::0.6377) (0.4717::0.4717)) (IOPATH D Q (0.6308::0.6308) (0.4024::0.4044)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8454::1.8454) (0.6859::0.6859)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8756::1.8756) (0.0177::0.0177) (0.7309::0.7309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3522::0.3531) (0.2540::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3482::0.3482) (0.2495::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3563::0.3598) (0.2613::0.2715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3832::0.3832) (0.3371::0.3371)) (IOPATH D Q (0.3742::0.3744) (0.2669::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3701::0.3701) (0.3292::0.3292)) (IOPATH D Q (0.3633::0.3639) (0.2624::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0996::2.0996) (0.7843::0.7843)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1297::2.1297) (0.0170::0.0170) (0.8290::0.8290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6524::2.6524) (0.9419::0.9419)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.6736::2.6736) (0.0176::0.0176) (0.9776::0.9776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3542::0.3542) (0.2546::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0917::0.0917) (0.0714::0.0714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3594::0.3628) (0.2638::0.2738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3675::0.3675) (0.3276::0.3276)) (IOPATH D Q (0.3736::0.3787) (0.2759::0.2946)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2004)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0191)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3578::0.3610) (0.2628::0.2723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0058::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2961::2.2962) (0.8355::0.8356)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3122::2.3122) (0.0180::0.0180) (0.8658::0.8658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8243::1.8243) (0.6779::0.6779)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.8548::1.8548) (0.0157::0.0157) (0.7226::0.7226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8042::1.8042) (0.6753::0.6753)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8188::1.8188) (0.0188::0.0188) (0.7047::0.7047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1181::2.1182) (0.7702::0.7702)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.1348::2.1348) (0.0189::0.0189) (0.8000::0.8000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9383::1.9383) (0.7113::0.7113)) (IOPATH TE_B Z () () (0.1132::0.1132) (1.9538::1.9538) (0.0196::0.0196) (0.7413::0.7413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3575::0.3575) (0.2576::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7119::2.7120) (0.9858::0.9858)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.7410::2.7410) (0.0172::0.0172) (1.0312::1.0312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0697::0.0697) (0.0559::0.0559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3556::0.3570) (0.2596::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3662::0.3688) (0.2686::0.2763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3478::0.3479) (0.2488::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3537::0.3550) (0.2572::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3727::0.3728) (0.3027::0.3053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0626::2.0626) (0.7554::0.7554)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0872::2.0872) (0.0171::0.0171) (0.7943::0.7943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3634::0.3635) (0.2671::0.2671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2086::2.2086) (0.7981::0.7981)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.2333::2.2333) (0.0186::0.0186) (0.8367::0.8367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7557::1.7558) (0.6589::0.6589)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.7892::1.7892) (0.0155::0.0155) (0.7093::0.7093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0931::0.0931) (0.0730::0.0730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1651::0.1651) (0.1664::0.1664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7126::1.7126) (0.6576::0.6576)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7486::1.7486) (0.0175::0.0175) (0.7105::0.7105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3694::0.3694) (0.3288::0.3288)) (IOPATH D Q (0.3597::0.3604) (0.2575::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3534::0.3545) (0.2570::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1842)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3542::0.3542) (0.2586::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1490::0.1490) (0.1692::0.1692)) (IOPATH B X (0.1709::0.1709) (0.2324::0.2324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9926::1.9926) (0.7469::0.7469)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0219::2.0219) (0.0177::0.0177) (0.7912::0.7912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1510::0.1510) (0.1721::0.1721)) (IOPATH B X (0.1440::0.1440) (0.1831::0.1831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3252::0.3252)) (IOPATH D Q (0.3660::0.3677) (0.2693::0.2747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0078::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3576::0.3595) (0.2609::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8337::1.8337) (0.6785::0.6786)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8529::1.8529) (0.0180::0.0180) (0.7126::0.7126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0920::0.0920) (0.0718::0.0718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2800::0.2800) (0.2594::0.2594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2923::0.2923) (0.2792::0.2792)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0969::2.0969) (0.7624::0.7625)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1168::2.1168) (0.0190::0.0190) (0.7978::0.7978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3534::0.3534) (0.2529::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6937::1.6937) (0.6482::0.6482)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7281::1.7281) (0.0181::0.0181) (0.6972::0.6972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3563::0.3573) (0.2559::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7752::1.7752) (0.6782::0.6782)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8075::1.8075) (0.0170::0.0170) (0.7258::0.7258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3478::0.3487) (0.2509::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1851::0.1851) (0.2365::0.2366)) (IOPATH B X (0.1487::0.1487) (0.1894::0.1894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3546::0.3546) (0.2576::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0208)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4900::2.4900) (0.8974::0.8974)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.5224::2.5224) (0.0168::0.0168) (0.9442::0.9442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4479::0.4479) (0.3730::0.3730)) (IOPATH D Q (0.4411::0.4411) (0.3041::0.3061)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3515::0.3525) (0.2530::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3483::0.3483) (0.2503::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6340::1.6340) (0.6198::0.6198)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.6728::1.6728) (0.0162::0.0162) (0.6735::0.6735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3633::0.3664) (0.2671::0.2763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1934)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3603::0.3613) (0.2619::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2530::2.2530) (0.8311::0.8312)) (IOPATH TE_B Z () () (0.1136::0.1136) (2.2725::2.2725) (0.0193::0.0193) (0.8637::0.8637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2978::2.2978) (0.8472::0.8473)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.3128::2.3128) (0.0189::0.0189) (0.8757::0.8757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6629::1.6629) (0.6394::0.6395)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6928::1.6928) (0.0180::0.0180) (0.6843::0.6843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3564::0.3579) (0.2587::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1525::0.1525) (0.1741::0.1742)) (IOPATH B X (0.1601::0.1601) (0.2079::0.2079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3509::0.3509) (0.2514::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3243::0.3243)) (IOPATH D Q (0.3593::0.3609) (0.2619::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3507::0.3507) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1608::0.1608) (0.1854::0.1855)) (IOPATH B X (0.1399::0.1399) (0.1771::0.1771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3478::0.3479) (0.2463::0.2463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2897::0.2897) (0.2778::0.2778)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3530::0.3535) (0.2579::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0474::2.0474) (0.7651::0.7651)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0755::2.0755) (0.0180::0.0180) (0.8083::0.8083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3485::0.3487) (0.2513::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1413::2.1413) (0.7860::0.7861)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1643::2.1643) (0.0184::0.0184) (0.8253::0.8253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7120::1.7120) (0.6546::0.6546)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.7501::1.7501) (0.0155::0.0155) (0.7077::0.7077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7035::1.7035) (0.6525::0.6526)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.7196::1.7196) (0.0187::0.0187) (0.6904::0.6904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3590::0.3590) (0.2929::0.2945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6717::1.6717) (0.6325::0.6326)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7029::1.7029) (0.0184::0.0184) (0.6849::0.6849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1433::2.1433) (0.7984::0.7984)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1599::2.1599) (0.0175::0.0175) (0.8294::0.8294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2950::0.2950) (0.2806::0.2806)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3506::0.3506) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0809::2.0809) (0.7771::0.7771)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1103::2.1103) (0.0177::0.0177) (0.8214::0.8214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2875::0.2875) (0.2503::0.2503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3190::0.3190)) (IOPATH D Q (0.3466::0.3466) (0.2495::0.2495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3569::0.3569) (0.2564::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7474::1.7474) (0.6667::0.6667)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7786::1.7786) (0.0177::0.0177) (0.7123::0.7123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1332::2.1332) (0.7935::0.7935)) (IOPATH TE_B Z () () (0.1132::0.1132) (2.1491::2.1491) (0.0197::0.0197) (0.8247::0.8247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8953::1.8953) (0.7149::0.7149)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9200::1.9200) (0.0187::0.0187) (0.7536::0.7536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2964::0.2964) (0.2814::0.2814)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0153::2.0154) (0.7561::0.7561)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0438::2.0438) (0.0189::0.0189) (0.7989::0.7989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7660::1.7661) (0.6721::0.6722)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7852::1.7852) (0.0172::0.0172) (0.7073::0.7073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8655::1.8655) (0.7048::0.7048)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8856::1.8856) (0.0185::0.0185) (0.7392::0.7392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3498::0.3498) (0.2502::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0687::2.0687) (0.7598::0.7598)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0843::2.0843) (0.0171::0.0171) (0.7983::0.7983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3517::0.3520) (0.2546::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4217::2.4217) (0.8772::0.8772)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.4533::2.4533) (0.0146::0.0146) (0.9246::0.9246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3585::0.3636) (0.2619::0.2767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1924)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0030::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3309::0.3310) (0.2406::0.2406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1170::2.1170) (0.7701::0.7701)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1397::2.1397) (0.0187::0.0187) (0.8067::0.8067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2840::0.2840) (0.2749::0.2749)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3073::0.3073) (0.2871::0.2871)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3914::2.3914) (0.8571::0.8571)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.4096::2.4096) (0.0182::0.0182) (0.8880::0.8880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3553::0.3553) (0.2568::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3544::0.3544) (0.2541::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3022::2.3022) (0.8332::0.8332)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.3230::2.3230) (0.0172::0.0172) (0.8678::0.8678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3484::0.3489) (0.2506::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1733::0.1733) (0.2019::0.2019)) (IOPATH B X (0.1568::0.1568) (0.1990::0.1990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1863::2.1863) (0.8086::0.8086)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.2074::2.2074) (0.0188::0.0188) (0.8429::0.8429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9692::1.9692) (0.7379::0.7379)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9948::1.9948) (0.0188::0.0188) (0.7774::0.7774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2565::0.2578) (0.2363::0.2395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0824::0.0824) (0.0676::0.0676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0047::2.0047) (0.7330::0.7330)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0290::2.0290) (0.0180::0.0180) (0.7718::0.7718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2219::0.2219) (0.4859::0.4859)) (IOPATH A1 X (0.2328::0.2328) (0.4996::0.4996)) (IOPATH A2 X (0.2257::0.2257) (0.4848::0.4848)) (IOPATH A3 X (0.2229::0.2229) (0.4751::0.4751)) (IOPATH (posedge S0) X (0.2741::0.2741) (0.5905::0.5905)) (IOPATH (negedge S0) X (0.3767::0.3767) (0.4914::0.4914)) (IOPATH (posedge S1) X (0.1876::0.1876) (0.3132::0.3132)) (IOPATH (negedge S1) X (0.2453::0.2453) (0.2602::0.2602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3522::0.3522) (0.2535::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3854::0.3854) (0.3385::0.3385)) (IOPATH D Q (0.3780::0.3784) (0.2709::0.2724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0518::2.0518) (0.7666::0.7666)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0820::2.0820) (0.0183::0.0183) (0.8115::0.8115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2084::2.2084) (0.7991::0.7992)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.2305::2.2305) (0.0167::0.0167) (0.8351::0.8351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2909::0.2909) (0.2785::0.2785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3601::0.3601) (0.2635::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1869::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0164)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6026::2.6026) (0.9228::0.9228)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.6259::2.6259) (0.0175::0.0175) (0.9608::0.9608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0916::0.0916) (0.0715::0.0715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2208::0.2208) (0.1934::0.1934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3595::0.3625) (0.2635::0.2724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0077::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3481::0.3482) (0.2557::0.2557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2169::0.2169) (0.4791::0.4791)) (IOPATH A1 X (0.2299::0.2299) (0.4943::0.4943)) (IOPATH A2 X (0.2235::0.2235) (0.4802::0.4802)) (IOPATH A3 X (0.2156::0.2156) (0.4671::0.4671)) (IOPATH (posedge S0) X (0.2674::0.2674) (0.5828::0.5828)) (IOPATH (negedge S0) X (0.3704::0.3704) (0.4838::0.4838)) (IOPATH (posedge S1) X (0.1811::0.1811) (0.3058::0.3058)) (IOPATH (negedge S1) X (0.2388::0.2388) (0.2531::0.2531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3528::0.3528) (0.2543::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2837::0.2837) (0.2748::0.2748)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3491::0.3500) (0.2504::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0988::0.0988) (0.0772::0.0772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3771::0.3771) (0.3334::0.3334)) (IOPATH D Q (0.3841::0.3863) (0.2844::0.2910)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1974)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0003::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7714::1.7714) (0.6748::0.6749)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.7923::1.7923) (0.0187::0.0187) (0.7148::0.7148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3535::0.3551) (0.2575::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.5337::2.5337) (0.9152::0.9152)) (IOPATH TE_B Z () () (0.1004::0.1004) (2.5205::2.5208) (0.0272::0.0272) (0.9177::0.9180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3705::0.3705) (0.3294::0.3294)) (IOPATH D Q (0.3617::0.3624) (0.2597::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7920::1.7920) (0.6803::0.6803)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8219::1.8219) (0.0180::0.0180) (0.7256::0.7256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3609::0.3629) (0.2645::0.2704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1896)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0100::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2206::0.2206) (0.4836::0.4836)) (IOPATH A1 X (0.2296::0.2296) (0.4960::0.4960)) (IOPATH A2 X (0.2263::0.2263) (0.4839::0.4839)) (IOPATH A3 X (0.2179::0.2179) (0.4705::0.4705)) (IOPATH (posedge S0) X (0.2709::0.2709) (0.5870::0.5870)) (IOPATH (negedge S0) X (0.3737::0.3737) (0.4880::0.4880)) (IOPATH (posedge S1) X (0.1845::0.1845) (0.3099::0.3099)) (IOPATH (negedge S1) X (0.2422::0.2422) (0.2570::0.2570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3531::0.3543) (0.2580::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0866::0.0866) (0.0701::0.0701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8503::1.8504) (0.6861::0.6862)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8796::1.8796) (0.0178::0.0178) (0.7305::0.7305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7973::1.7973) (0.6744::0.6744)) (IOPATH TE_B Z () () (0.1026::0.1026) (1.7936::1.7936) (0.0260::0.0260) (0.6810::0.6810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7258::1.7259) (0.6586::0.6587)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7502::1.7502) (0.0177::0.0177) (0.6985::0.6985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9206::1.9207) (0.7135::0.7135)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9436::1.9436) (0.0190::0.0190) (0.7510::0.7510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3869::0.3869) (0.3393::0.3393)) (IOPATH D Q (0.3768::0.3769) (0.2676::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3501::0.3507) (0.2534::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3518::0.3518) (0.2519::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2844::2.2844) (0.8465::0.8466)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.3095::2.3095) (0.0155::0.0155) (0.8931::0.8931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8948::1.8948) (0.7039::0.7039)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9258::1.9258) (0.0177::0.0177) (0.7507::0.7507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3705::0.3705) (0.3294::0.3294)) (IOPATH D Q (0.3671::0.3687) (0.2671::0.2718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5325::2.5325) (0.9098::0.9098)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.5510::2.5510) (0.0183::0.0183) (0.9414::0.9414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0977::0.0977) (0.0770::0.0770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0962::2.0963) (0.7712::0.7712)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1287::2.1287) (0.0176::0.0176) (0.8189::0.8189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3548::0.3549) (0.2904::0.2920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9672::1.9672) (0.7399::0.7399)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9975::1.9975) (0.0173::0.0173) (0.7860::0.7860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3640::2.3640) (0.8534::0.8535)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3895::2.3895) (0.0177::0.0177) (0.8927::0.8927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2326::2.2326) (0.8291::0.8291)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.2577::2.2577) (0.0145::0.0145) (0.8779::0.8779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7524::1.7524) (0.6565::0.6565)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7876::1.7876) (0.0169::0.0169) (0.7068::0.7067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1293::2.1293) (0.7933::0.7933)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1482::2.1482) (0.0176::0.0176) (0.8256::0.8256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3553::0.3553) (0.2562::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1866::2.1866) (0.7973::0.7973)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.2086::2.2086) (0.0171::0.0171) (0.8328::0.8328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2166::0.2166) (0.4808::0.4808)) (IOPATH A1 X (0.2305::0.2305) (0.4966::0.4966)) (IOPATH A2 X (0.2233::0.2233) (0.4819::0.4819)) (IOPATH A3 X (0.2165::0.2165) (0.4697::0.4697)) (IOPATH (posedge S0) X (0.2708::0.2708) (0.5869::0.5869)) (IOPATH (negedge S0) X (0.3736::0.3736) (0.4878::0.4878)) (IOPATH (posedge S1) X (0.1844::0.1844) (0.3098::0.3098)) (IOPATH (negedge S1) X (0.2421::0.2421) (0.2569::0.2569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3545::0.3545) (0.2532::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4073::0.4073) (0.3515::0.3515)) (IOPATH D Q (0.3990::0.3990) (0.2805::0.2822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3551::0.3551) (0.2563::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1690::0.1690) (0.1959::0.1959)) (IOPATH B X (0.1448::0.1448) (0.1826::0.1826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9497::1.9498) (0.7342::0.7343)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9732::1.9732) (0.0188::0.0188) (0.7725::0.7725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0977::0.0977) (0.0768::0.0768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2277::0.2277) (0.2096::0.2096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6599::1.6599) (0.6268::0.6268)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6857::1.6857) (0.0175::0.0175) (0.6678::0.6678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8769::1.8769) (0.7102::0.7102)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.8913::1.8913) (0.0191::0.0191) (0.7388::0.7388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9613::1.9613) (0.7382::0.7382)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9832::1.9832) (0.0177::0.0177) (0.7744::0.7744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3628::0.3645) (0.2698::0.2752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0024::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0842::2.0842) (0.7521::0.7521)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1098::2.1098) (0.0180::0.0180) (0.7916::0.7916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0104::2.0104) (0.7562::0.7562)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.0439::2.0439) (0.0161::0.0161) (0.8065::0.8065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2211::2.2212) (0.8236::0.8236)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.2401::2.2401) (0.0167::0.0167) (0.8577::0.8577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7568::1.7568) (0.6708::0.6708)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7912::1.7912) (0.0177::0.0177) (0.7198::0.7198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9509::1.9509) (0.7216::0.7217)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9822::1.9822) (0.0183::0.0183) (0.7672::0.7672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7051::2.7051) (0.9592::0.9592)) (IOPATH TE_B Z () () (0.1220::0.1220) (2.7392::2.7392) (0.0117::0.0117) (1.0136::1.0136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3894::0.3894) (0.3409::0.3409)) (IOPATH D Q (0.3801::0.3809) (0.2700::0.2731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2210::0.2210) (0.4843::0.4843)) (IOPATH A1 X (0.2304::0.2304) (0.4970::0.4970)) (IOPATH A2 X (0.2233::0.2233) (0.4823::0.4823)) (IOPATH A3 X (0.2195::0.2195) (0.4720::0.4720)) (IOPATH (posedge S0) X (0.2719::0.2719) (0.5881::0.5881)) (IOPATH (negedge S0) X (0.3746::0.3746) (0.4890::0.4890)) (IOPATH (posedge S1) X (0.1854::0.1854) (0.3109::0.3109)) (IOPATH (negedge S1) X (0.2431::0.2431) (0.2579::0.2579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2601::2.2602) (0.8334::0.8334)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2805::2.2805) (0.0179::0.0179) (0.8673::0.8673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8178::1.8178) (0.6793::0.6793)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8492::1.8492) (0.0181::0.0181) (0.7254::0.7254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5529::2.5530) (0.9084::0.9085)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.5773::2.5773) (0.0175::0.0175) (0.9471::0.9471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2685::0.2685) (0.2443::0.2443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3211::0.3211)) (IOPATH D Q (0.3489::0.3489) (0.2502::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3500::0.3500) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7277::1.7277) (0.6610::0.6610)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7624::1.7624) (0.0168::0.0168) (0.7110::0.7110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3945::0.3945) (0.3440::0.3440)) (IOPATH D Q (0.3849::0.3849) (0.2713::0.2721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3349::0.3349) (0.2434::0.2434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9731::1.9731) (0.7396::0.7396)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.0141::2.0141) (0.0156::0.0156) (0.7954::0.7954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3522::0.3522) (0.2520::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2806::0.2806) (0.2730::0.2730)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0796)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3483::0.3483) (0.2489::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3514::0.3534) (0.2561::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3889::2.3889) (0.8766::0.8766)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.4043::2.4043) (0.0188::0.0188) (0.9059::0.9059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9058::1.9059) (0.7193::0.7194)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9345::1.9345) (0.0184::0.0184) (0.7636::0.7636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8358::1.8359) (0.6976::0.6977)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8631::1.8631) (0.0183::0.0183) (0.7398::0.7398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3881::0.3882) (0.2890::0.2890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9733::1.9733) (0.7413::0.7414)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9896::1.9896) (0.0185::0.0185) (0.7716::0.7716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1741::0.1741) (0.1723::0.1723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9202::1.9202) (0.7260::0.7261)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9495::1.9495) (0.0157::0.0157) (0.7706::0.7706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1707::0.1707) (0.2003::0.2003)) (IOPATH B X (0.1435::0.1435) (0.1806::0.1806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2937::0.2937) (0.2800::0.2800)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2163::0.2163) (0.4796::0.4796)) (IOPATH A1 X (0.2289::0.2289) (0.4945::0.4945)) (IOPATH A2 X (0.2244::0.2244) (0.4816::0.4816)) (IOPATH A3 X (0.2166::0.2166) (0.4685::0.4685)) (IOPATH (posedge S0) X (0.2685::0.2685) (0.5843::0.5843)) (IOPATH (negedge S0) X (0.3714::0.3714) (0.4854::0.4854)) (IOPATH (posedge S1) X (0.1821::0.1821) (0.3073::0.3073)) (IOPATH (negedge S1) X (0.2398::0.2398) (0.2545::0.2545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3502::0.3511) (0.2536::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3654::0.3672) (0.2673::0.2728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0111::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3582::0.3582) (0.2565::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1204::2.1204) (0.7885::0.7885)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1455::2.1455) (0.0165::0.0165) (0.8271::0.8271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3612::0.3655) (0.2668::0.2797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7664::1.7664) (0.6634::0.6635)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8001::1.8001) (0.0180::0.0180) (0.7124::0.7124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3262::0.3262)) (IOPATH D Q (0.3636::0.3636) (0.2640::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3682::0.3734) (0.2721::0.2913)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2007)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0195)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3536::0.3536) (0.2550::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0740::0.0740) (0.0601::0.0601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3755::0.3755) (0.3324::0.3324)) (IOPATH D Q (0.3664::0.3669) (0.2622::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2916::0.2916) (0.2788::0.2788)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0834::0.0844)) (SETUP (negedge GATE) (posedge CLK) (0.0831::0.0835)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1648::0.1648) (0.1899::0.1899)) (IOPATH B X (0.1514::0.1514) (0.1937::0.1937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0006::2.0007) (0.7377::0.7377)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0297::2.0297) (0.0180::0.0180) (0.7812::0.7812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2885::0.2885) (0.2773::0.2773)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5066::2.5067) (0.9167::0.9168)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.5294::2.5294) (0.0156::0.0156) (0.9625::0.9625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8034::1.8035) (0.6831::0.6831)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8219::1.8219) (0.0187::0.0187) (0.7156::0.7156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3852::0.3852) (0.3383::0.3383)) (IOPATH D Q (0.3765::0.3767) (0.2686::0.2696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3642::0.3642) (0.2655::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2220::0.2220) (0.4843::0.4843)) (IOPATH A1 X (0.2283::0.2283) (0.4950::0.4950)) (IOPATH A2 X (0.2242::0.2242) (0.4823::0.4823)) (IOPATH A3 X (0.2148::0.2148) (0.4683::0.4683)) (IOPATH (posedge S0) X (0.2704::0.2704) (0.5864::0.5864)) (IOPATH (negedge S0) X (0.3732::0.3732) (0.4874::0.4874)) (IOPATH (posedge S1) X (0.1839::0.1839) (0.3092::0.3092)) (IOPATH (negedge S1) X (0.2416::0.2416) (0.2563::0.2563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0164::2.0164) (0.7409::0.7409)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0386::2.0386) (0.0185::0.0185) (0.7790::0.7790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3591::0.3591) (0.2570::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2355::0.2355) (0.2157::0.2157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3588::0.3595) (0.2604::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1889::0.1889) (0.2198::0.2198)) (IOPATH B X (0.1659::0.1659) (0.2033::0.2033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3578::0.3578) (0.2651::0.2651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7256::2.7256) (0.9928::0.9928)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.7508::2.7508) (0.0152::0.0152) (1.0417::1.0417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3490::0.3490) (0.2505::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3122::0.3122) (0.3488::0.3488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3499::0.3499) (0.2529::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.5014::2.5014) (0.9046::0.9046)) (IOPATH TE_B Z () () (0.0997::0.0997) (2.4773::2.4773) (0.0275::0.0275) (0.8922::0.8922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7119::1.7120) (0.6572::0.6572)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7441::1.7441) (0.0167::0.0167) (0.7059::0.7059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3032::0.3032) (0.2849::0.2849)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3571::0.3585) (0.2596::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1135::2.1135) (0.7762::0.7762)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1342::2.1342) (0.0173::0.0173) (0.8108::0.8108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0918::0.0918) (0.0713::0.0713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3737::0.3737) (0.3314::0.3314)) (IOPATH D Q (0.3658::0.3667) (0.2630::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3521::0.3521) (0.2516::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2154::0.2154) (0.1887::0.1887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1715::0.1715) (0.2011::0.2011)) (IOPATH B X (0.1599::0.1599) (0.2051::0.2051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3495::0.3502) (0.2525::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2482::0.2482) (0.5168::0.5168)) (IOPATH A1 X (0.2641::0.2641) (0.5335::0.5335)) (IOPATH A2 X (0.2543::0.2543) (0.5165::0.5165)) (IOPATH A3 X (0.2507::0.2507) (0.5059::0.5059)) (IOPATH (posedge S0) X (0.3033::0.3033) (0.6225::0.6225)) (IOPATH (negedge S0) X (0.4047::0.4047) (0.5230::0.5230)) (IOPATH (posedge S1) X (0.2160::0.2160) (0.3441::0.3441)) (IOPATH (negedge S1) X (0.2738::0.2738) (0.2897::0.2897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3557::0.3557) (0.2565::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3621::0.3659) (0.2663::0.2773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1948)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0086)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0023::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3586::0.3618) (0.2642::0.2744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0034::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8397::1.8397) (0.6967::0.6967)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8616::1.8616) (0.0175::0.0175) (0.7324::0.7324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9914::1.9914) (0.7455::0.7455)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0168::2.0168) (0.0183::0.0183) (0.7847::0.7847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1400::2.1401) (0.7964::0.7964)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.1793::2.1793) (0.0161::0.0161) (0.8499::0.8499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1543::0.1543) (0.1766::0.1766)) (IOPATH B X (0.1442::0.1442) (0.1829::0.1829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7092::1.7092) (0.6557::0.6557)) (IOPATH TE_B Z () () (0.1251::0.1251) (1.7480::1.7480) (0.0087::0.0087) (0.7190::0.7190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6764::1.6764) (0.6424::0.6425)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7048::1.7048) (0.0180::0.0180) (0.6869::0.6869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3416::2.3416) (0.8649::0.8649)) (IOPATH TE_B Z () () (0.1220::0.1220) (2.3732::2.3732) (0.0116::0.0116) (0.9207::0.9207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3693::0.3704) (0.2734::0.2768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1937)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7404::1.7404) (0.6602::0.6603)) (IOPATH TE_B Z () () (0.1238::0.1238) (1.7643::1.7643) (0.0099::0.0099) (0.7104::0.7104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7919::1.7919) (0.6826::0.6827)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8274::1.8274) (0.0168::0.0168) (0.7331::0.7331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3257::0.3257)) (IOPATH D Q (0.3567::0.3567) (0.2569::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3014::0.3014) (0.2839::0.2839)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0822::0.0823)) (SETUP (negedge GATE) (posedge CLK) (0.0819::0.0823)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1339::2.1339) (0.7944::0.7944)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.1725::2.1725) (0.0157::0.0157) (0.8486::0.8486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3582::0.3582) (0.2647::0.2647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3521::0.3528) (0.2542::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8948::1.8948) (0.7142::0.7142)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9265::1.9265) (0.0184::0.0184) (0.7604::0.7604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7728::1.7728) (0.6758::0.6759)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8065::1.8065) (0.0172::0.0172) (0.7247::0.7247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3227::0.3227)) (IOPATH D Q (0.3612::0.3633) (0.2648::0.2713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1909)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0087::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3524::0.3524) (0.2564::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0200)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3691::0.3691) (0.3286::0.3286)) (IOPATH D Q (0.3654::0.3664) (0.2659::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3992::2.3992) (0.8837::0.8838)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.4203::2.4203) (0.0176::0.0176) (0.9194::0.9194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8616::1.8616) (0.7061::0.7062)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8888::1.8888) (0.0183::0.0183) (0.7482::0.7482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8160::1.8160) (0.6896::0.6896)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8349::1.8349) (0.0173::0.0173) (0.7231::0.7231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3904::0.3904) (0.3415::0.3415)) (IOPATH D Q (0.3796::0.3797) (0.2687::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2462::0.2462) (0.2215::0.2215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8382::1.8382) (0.6962::0.6963)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8663::1.8663) (0.0182::0.0182) (0.7391::0.7391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0727::2.0727) (0.7754::0.7754)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0968::2.0968) (0.0164::0.0164) (0.8170::0.8170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2994::0.2994) (0.2829::0.2829)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3533::0.3538) (0.2577::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7605::1.7605) (0.6691::0.6691)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7926::1.7926) (0.0175::0.0175) (0.7155::0.7155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5028::2.5028) (0.9181::0.9181)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.5220::2.5220) (0.0179::0.0179) (0.9512::0.9512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2401::2.2402) (0.8372::0.8374)) (IOPATH TE_B Z () () (0.1401::0.1401) (2.2706::2.2706) (-0.0101::-0.0101) (0.8828::0.8828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4025::0.4025) (0.3488::0.3488)) (IOPATH D Q (0.3949::0.3949) (0.2790::0.2800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2902::0.2902) (0.2781::0.2781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7271::1.7271) (0.6645::0.6646)) (IOPATH TE_B Z () () (0.1181::0.1181) (1.7509::1.7509) (0.0150::0.0150) (0.7132::0.7132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3556::0.3565) (0.2578::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6348::1.6348) (0.6197::0.6197)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6661::1.6661) (0.0168::0.0168) (0.6664::0.6664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6366::1.6366) (0.6204::0.6204)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6676::1.6676) (0.0167::0.0167) (0.6684::0.6684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3268::0.3268)) (IOPATH D Q (0.3598::0.3613) (0.2606::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3592::0.3610) (0.2642::0.2693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0084::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0950::2.0950) (0.7814::0.7814)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1197::2.1197) (0.0173::0.0173) (0.8199::0.8199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2362::0.2362) (0.2205::0.2225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3896::0.3897) (0.2907::0.2907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8742::1.8742) (0.7067::0.7067)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8908::1.8908) (0.0187::0.0187) (0.7380::0.7380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3689::0.3689) (0.3284::0.3284)) (IOPATH D Q (0.3654::0.3659) (0.2654::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7264::1.7264) (0.6597::0.6597)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7565::1.7565) (0.0167::0.0167) (0.7055::0.7055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0187::2.0187) (0.7561::0.7562)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0375::2.0375) (0.0180::0.0180) (0.7885::0.7885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0103::2.0103) (0.7419::0.7419)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0416::2.0416) (0.0175::0.0175) (0.7874::0.7874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9534::1.9534) (0.7348::0.7348)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9791::1.9791) (0.0185::0.0185) (0.7749::0.7749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1414::2.1415) (0.7953::0.7953)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1674::2.1674) (0.0186::0.0186) (0.8350::0.8350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8101::1.8101) (0.6896::0.6896)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8387::1.8387) (0.0172::0.0172) (0.7328::0.7328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0477::2.0477) (0.7543::0.7543)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0791::2.0791) (0.0176::0.0176) (0.8000::0.8000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9968::1.9969) (0.7481::0.7482)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0286::2.0286) (0.0170::0.0170) (0.7949::0.7949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8247::1.8248) (0.6939::0.6939)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.8511::1.8511) (0.0165::0.0165) (0.7357::0.7357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3481::0.3493) (0.2510::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6094::2.6094) (0.9351::0.9351)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.6348::2.6348) (0.0161::0.0161) (0.9740::0.9740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7430::2.7431) (0.9930::0.9930)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.7618::2.7618) (0.0190::0.0190) (1.0252::1.0252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3468::0.3474) (0.2499::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3395::0.3395) (0.2461::0.2461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3779::0.3779) (0.3339::0.3339)) (IOPATH D Q (0.3695::0.3695) (0.2629::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7238::1.7238) (0.6585::0.6585)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7552::1.7552) (0.0177::0.0177) (0.7041::0.7041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2537::0.2537) (0.2321::0.2321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3464::0.3464) (0.2483::0.2483)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3518::0.3518) (0.2537::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6807::1.6807) (0.6434::0.6434)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7109::1.7109) (0.0178::0.0178) (0.6883::0.6883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9380::1.9381) (0.7328::0.7328)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9479::1.9479) (0.0176::0.0176) (0.7624::0.7624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5366::0.5366) (0.4194::0.4194)) (IOPATH D Q (0.5282::0.5287) (0.3501::0.3519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3613::0.3644) (0.2661::0.2751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0048::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3576::0.3580) (0.2577::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3507::0.3507) (0.2536::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1643::0.1643) (0.1656::0.1656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3566::0.3580) (0.2615::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0117::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0692::2.0692) (0.7503::0.7503)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0973::2.0973) (0.0172::0.0172) (0.7921::0.7921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3623::0.3673) (0.2681::0.2841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1990)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0163)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8182::1.8182) (0.6919::0.6921)) (IOPATH TE_B Z () () (0.1237::0.1237) (1.8418::1.8418) (0.0099::0.0099) (0.7461::0.7461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3721::0.3721) (0.3304::0.3304)) (IOPATH D Q (0.3750::0.3786) (0.2755::0.2862)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0021::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1806::0.1806) (0.2274::0.2275)) (IOPATH B X (0.1429::0.1429) (0.1810::0.1810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3552::0.3572) (0.2588::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2874::0.2874) (0.2766::0.2766)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7281::1.7282) (0.6614::0.6614)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7610::1.7610) (0.0172::0.0172) (0.7098::0.7098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3462::0.3462) (0.2479::0.2479)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3506::0.3506) (0.2515::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3545::0.3564) (0.2597::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3741::0.3741) (0.3316::0.3316)) (IOPATH D Q (0.3645::0.3650) (0.2607::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1767::0.1767) (0.2095::0.2095)) (IOPATH B X (0.1685::0.1685) (0.2168::0.2168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3717::0.3717) (0.3301::0.3301)) (IOPATH D Q (0.3722::0.3722) (0.2722::0.2722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3564::0.3593) (0.2623::0.2707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0060::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3512::0.3518) (0.2519::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3608::0.3609) (0.2651::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3677::2.3679) (0.8733::0.8736)) (IOPATH TE_B Z () () (0.1443::0.1443) (2.4235::2.4235) (-0.0213::-0.0213) (0.9281::0.9281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2866::0.2866) (0.2762::0.2762)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2299::0.2299) (0.2329::0.2329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3246::0.3246)) (IOPATH D Q (0.3536::0.3536) (0.2519::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4004::0.4004) (0.3475::0.3475)) (IOPATH D Q (0.3916::0.3916) (0.2772::0.2772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6019::1.6020) (0.6192::0.6193)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6325::1.6325) (0.0182::0.0182) (0.6651::0.6651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9413::1.9413) (0.7172::0.7172)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9725::1.9725) (0.0175::0.0175) (0.7627::0.7627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8917::1.8917) (0.7151::0.7151)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9207::1.9207) (0.0173::0.0173) (0.7587::0.7587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3550::0.3561) (0.2575::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0456::2.0456) (0.7468::0.7469)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0717::2.0717) (0.0186::0.0186) (0.7868::0.7868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1853::0.1853) (0.2330::0.2330)) (IOPATH B X (0.1442::0.1442) (0.1807::0.1807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1853::0.1853) (0.2365::0.2366)) (IOPATH B X (0.1494::0.1494) (0.1902::0.1902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8885::1.8885) (0.7150::0.7150)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9213::1.9213) (0.0169::0.0169) (0.7625::0.7625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7191::2.7191) (0.9865::0.9866)) (IOPATH TE_B Z () () (0.1246::0.1246) (2.7537::2.7537) (0.0093::0.0093) (1.0469::1.0469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5475::2.5475) (0.9307::0.9308)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.5656::2.5656) (0.0146::0.0146) (0.9760::0.9760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3571::0.3571) (0.2560::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3623::0.3623) (0.2638::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3485::0.3492) (0.2521::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7265::2.7265) (0.9761::0.9761)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.7452::2.7452) (0.0190::0.0190) (1.0083::1.0083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3216::0.3216) (0.2208::0.2209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9811::1.9811) (0.7286::0.7287)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.0080::2.0080) (0.0152::0.0152) (0.7775::0.7774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0221::2.0221) (0.7570::0.7570)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0525::2.0525) (0.0167::0.0167) (0.8035::0.8035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6078::1.6079) (0.6076::0.6076)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6381::1.6381) (0.0173::0.0173) (0.6530::0.6530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2910::0.2910) (0.2786::0.2786)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7023::1.7023) (0.6403::0.6403)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7335::1.7335) (0.0178::0.0178) (0.6858::0.6858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3571::0.3578) (0.2577::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1716::0.1716) (0.1997::0.1997)) (IOPATH B X (0.1530::0.1530) (0.1940::0.1940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6523::1.6523) (0.6251::0.6252)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6829::1.6829) (0.0175::0.0175) (0.6706::0.6706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8390::1.8390) (0.6983::0.6983)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8661::1.8661) (0.0177::0.0177) (0.7428::0.7428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1636::0.1636) (0.1871::0.1871)) (IOPATH B X (0.1425::0.1425) (0.1785::0.1785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8451::1.8452) (0.6993::0.6994)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8753::1.8753) (0.0179::0.0179) (0.7439::0.7439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3621::0.3634) (0.2658::0.2699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8052::1.8052) (0.6853::0.6854)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8281::1.8281) (0.0166::0.0166) (0.7228::0.7228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3708::0.3708) (0.3296::0.3296)) (IOPATH D Q (0.3626::0.3627) (0.2610::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3510::0.3518) (0.2522::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0098::2.0099) (0.7545::0.7545)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0415::2.0415) (0.0171::0.0171) (0.8003::0.8003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3710::0.3710) (0.3297::0.3297)) (IOPATH D Q (0.3640::0.3646) (0.2627::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2868::0.2868) (0.2763::0.2763)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3551::0.3565) (0.2594::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9959::1.9959) (0.7481::0.7482)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0203::2.0203) (0.0181::0.0181) (0.7868::0.7867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1129::2.1129) (0.7639::0.7639)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1336::2.1336) (0.0192::0.0192) (0.7981::0.7981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3534::0.3534) (0.2576::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1841::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7187::1.7187) (0.6586::0.6586)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7485::1.7485) (0.0181::0.0181) (0.7032::0.7032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1848::2.1848) (0.7941::0.7941)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.2139::2.2139) (0.0156::0.0156) (0.8368::0.8368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2973::0.2973) (0.2818::0.2818)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3498::0.3498) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2892::0.2892) (0.2776::0.2776)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0148::2.0148) (0.7441::0.7441)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0434::2.0434) (0.0187::0.0187) (0.7944::0.7944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1752::0.1752) (0.2108::0.2108)) (IOPATH B X (0.1718::0.1718) (0.2305::0.2305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4008::0.4008) (0.3478::0.3478)) (IOPATH D Q (0.3916::0.3925) (0.2776::0.2810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3569::0.3569) (0.2560::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2900::0.2900) (0.2780::0.2780)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0503::2.0503) (0.7679::0.7679)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0663::2.0663) (0.0180::0.0180) (0.7982::0.7982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1745::0.1745) (0.1739::0.1739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7792::1.7792) (0.6768::0.6768)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8091::1.8091) (0.0175::0.0175) (0.7211::0.7211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3635::0.3636) (0.2658::0.2658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3547::0.3547) (0.2584::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0859::2.0859) (0.7615::0.7616)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1103::2.1103) (0.0165::0.0165) (0.8011::0.8011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2794::0.2794) (0.2446::0.2446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3879::0.3880) (0.2857::0.2857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0239::2.0239) (0.7599::0.7600)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0598::2.0598) (0.0163::0.0163) (0.8111::0.8111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1522::0.1522) (0.1714::0.1714)) (IOPATH B X (0.1509::0.1509) (0.1903::0.1903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3579::0.3579) (0.2567::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3505::0.3510) (0.2549::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1837)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2803::0.2803) (0.2452::0.2452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3534::0.3534) (0.2538::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3513::0.3522) (0.2557::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3559::0.3559) (0.2590::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0202)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3494::0.3497) (0.2514::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2882::0.2882) (0.2770::0.2770)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8918::1.8918) (0.7019::0.7019)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.9048::1.9048) (0.0193::0.0193) (0.7291::0.7291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1821::0.1821) (0.2214::0.2214)) (IOPATH B X (0.1480::0.1480) (0.1845::0.1845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3554::0.3581) (0.2599::0.2675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0099::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3233::0.3233) (0.2667::0.2688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6307::2.6307) (0.9423::0.9424)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.6403::2.6403) (0.0146::0.0146) (0.9839::0.9839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8345::1.8345) (0.6940::0.6940)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.8530::1.8530) (0.0192::0.0192) (0.7261::0.7261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3764::0.3765) (0.2818::0.2818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3523::0.3529) (0.2551::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7696::1.7696) (0.6743::0.6743)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8060::1.8060) (0.0173::0.0172) (0.7258::0.7258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3580::0.3591) (0.2582::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3549::0.3549) (0.2551::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6815::1.6815) (0.6340::0.6341)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7117::1.7117) (0.0175::0.0175) (0.6793::0.6793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3722::0.3722) (0.3305::0.3305)) (IOPATH D Q (0.3711::0.3711) (0.2682::0.2709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3279::0.3279)) (IOPATH D Q (0.3683::0.3708) (0.2700::0.2777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1909)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0675::2.0675) (0.7732::0.7732)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0975::2.0975) (0.0171::0.0171) (0.8179::0.8179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3246::0.3246)) (IOPATH D Q (0.3551::0.3558) (0.2560::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1725::0.1725) (0.2036::0.2036)) (IOPATH B X (0.1465::0.1465) (0.1848::0.1848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3555::0.3559) (0.2553::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8731::1.8731) (0.6979::0.6979)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.8896::1.8896) (0.0189::0.0189) (0.7291::0.7291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3524::0.3524) (0.2508::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3660::0.3660) (0.2736::0.2736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3610::0.3610) (0.2624::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3583::0.3616) (0.2632::0.2727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0058::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9516::1.9516) (0.7444::0.7446)) (IOPATH TE_B Z () () (0.1245::0.1245) (1.9619::1.9619) (0.0092::0.0092) (0.7889::0.7889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6809::1.6809) (0.6339::0.6340)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7113::1.7113) (0.0179::0.0179) (0.6793::0.6793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6987::1.6987) (0.6503::0.6503)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7278::1.7278) (0.0176::0.0176) (0.6952::0.6952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3517::0.3533) (0.2567::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1095::2.1095) (0.7698::0.7698)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1295::2.1295) (0.0191::0.0191) (0.8030::0.8030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7990::1.7990) (0.6851::0.6851)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.8341::1.8341) (0.0163::0.0163) (0.7344::0.7344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3558::0.3558) (0.2572::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1829::0.1829)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3584::0.3597) (0.2615::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8212::1.8213) (0.6901::0.6902)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8482::1.8482) (0.0175::0.0175) (0.7326::0.7326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3279::0.3279)) (IOPATH D Q (0.3683::0.3683) (0.2701::0.2701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3512::0.3513) (0.2511::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1824::0.1824) (0.2260::0.2260)) (IOPATH B X (0.1420::0.1420) (0.1772::0.1772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3770::0.3770) (0.3333::0.3333)) (IOPATH D Q (0.3683::0.3683) (0.2615::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2503::0.2503) (0.2215::0.2215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3202::0.3202)) (IOPATH D Q (0.3497::0.3497) (0.2510::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5208::2.5208) (0.9090::0.9091)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.5473::2.5473) (0.0173::0.0173) (0.9578::0.9578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6799::1.6800) (0.6423::0.6423)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.7075::1.7075) (0.0191::0.0191) (0.6847::0.6847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3535::0.3539) (0.2565::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1330::2.1330) (0.7952::0.7952)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1724::2.1724) (0.0169::0.0169) (0.8487::0.8487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7161::1.7161) (0.6564::0.6564)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7449::1.7449) (0.0181::0.0181) (0.7010::0.7010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6736::1.6736) (0.6435::0.6436)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7090::1.7090) (0.0160::0.0160) (0.6941::0.6941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2696::2.2696) (0.8239::0.8240)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.2870::2.2870) (0.0192::0.0192) (0.8554::0.8554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3689::0.3689) (0.2706::0.2706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3554::0.3554) (0.2544::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9166::1.9166) (0.7045::0.7045)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9380::1.9380) (0.0182::0.0182) (0.7406::0.7406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3466::0.3472) (0.2493::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6908::1.6908) (0.6483::0.6484)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7203::1.7203) (0.0176::0.0176) (0.6937::0.6937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8441::1.8441) (0.6975::0.6976)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.8613::1.8613) (0.0192::0.0192) (0.7288::0.7288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3501::0.3510) (0.2527::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3669::0.3669) (0.3272::0.3272)) (IOPATH D Q (0.3627::0.3638) (0.2640::0.2675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2358::0.2358) (0.2162::0.2162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9287::1.9287) (0.7168::0.7168)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9554::1.9554) (0.0180::0.0180) (0.7662::0.7662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2884::0.2884) (0.2771::0.2771)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7400::1.7400) (0.6657::0.6657)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7767::1.7767) (0.0172::0.0172) (0.7173::0.7173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2826::0.2826) (0.2741::0.2741)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3490::0.3490) (0.2503::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7082::1.7082) (0.6544::0.6545)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7452::1.7452) (0.0163::0.0163) (0.7073::0.7073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3556::0.3556) (0.2579::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8290::1.8290) (0.6957::0.6958)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8610::1.8610) (0.0177::0.0177) (0.7423::0.7423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3519::0.3525) (0.2528::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3581::2.3582) (0.8446::0.8446)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.3786::2.3786) (0.0190::0.0190) (0.8781::0.8781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2790::0.2790) (0.2434::0.2434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0938::2.0938) (0.7795::0.7795)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1146::2.1146) (0.0175::0.0175) (0.8143::0.8143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3496::0.3496) (0.2494::0.2495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0096::2.0096) (0.7353::0.7354)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0363::2.0363) (0.0171::0.0171) (0.7760::0.7760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2613::0.2614) (0.2211::0.2232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2778::0.2778) (0.2715::0.2715)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1720::0.1720) (0.2076::0.2076)) (IOPATH B X (0.1439::0.1439) (0.1828::0.1828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4290::0.4290) (0.3630::0.3630)) (IOPATH D Q (0.4221::0.4221) (0.2940::0.2959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0530::2.0530) (0.7682::0.7682)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0890::2.0890) (0.0178::0.0178) (0.8189::0.8189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7993::1.7993) (0.6849::0.6849)) (IOPATH TE_B Z () () (0.1179::0.1179) (1.8264::1.8264) (0.0152::0.0152) (0.7270::0.7270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3975::0.3998) (0.2902::0.2940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8075::1.8075) (0.6867::0.6867)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8443::1.8443) (0.0158::0.0158) (0.7385::0.7385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1725::0.1725) (0.1970::0.1970)) (IOPATH B X (0.1537::0.1537) (0.1922::0.1922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3965::0.3966) (0.2959::0.2959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3503::0.3503) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3544::0.3544) (0.2544::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3518::0.3518) (0.2517::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1783::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3507::0.3522) (0.2547::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3555::0.3577) (0.2613::0.2678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1903)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0087::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0922::0.0922) (0.0719::0.0719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0592::2.0592) (0.7600::0.7600)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.0494::2.0494) (0.0269::0.0269) (0.7625::0.7625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3278::0.3278)) (IOPATH D Q (0.3653::0.3653) (0.2664::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3220::2.3220) (0.8548::0.8548)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3431::2.3431) (0.0180::0.0180) (0.8889::0.8889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3504::0.3512) (0.2546::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3711::0.3711) (0.2660::0.2660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1465::0.1465) (0.1665::0.1665)) (IOPATH B X (0.1398::0.1398) (0.1771::0.1771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0891::2.0891) (0.7781::0.7781)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1192::2.1192) (0.0182::0.0182) (0.8231::0.8231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3576::0.3587) (0.2622::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0126::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3556::0.3560) (0.2556::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3691::0.3736) (0.2728::0.2863)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1981)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0139)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3562::0.3562) (0.2558::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3503::0.3503) (0.2539::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3488::0.3498) (0.2515::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3553::0.3553) (0.2534::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3490::0.3490) (0.2497::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1817::0.1817) (0.2300::0.2301)) (IOPATH B X (0.1385::0.1385) (0.1744::0.1744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6572::1.6572) (0.6372::0.6373)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.6912::1.6912) (0.0163::0.0163) (0.6865::0.6865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6366::1.6366) (0.6324::0.6324)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6663::1.6663) (0.0174::0.0174) (0.6784::0.6784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3550::0.3550) (0.2589::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1835::0.1835)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3525::0.3525) (0.2529::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3489::0.3499) (0.2531::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3712::0.3712) (0.3298::0.3298)) (IOPATH D Q (0.3638::0.3638) (0.2604::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1652::0.1652) (0.1908::0.1909)) (IOPATH B X (0.1464::0.1464) (0.1863::0.1863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6815::1.6815) (0.6440::0.6441)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7135::1.7135) (0.0176::0.0176) (0.6910::0.6910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2938::0.2938) (0.3166::0.3166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9075::1.9075) (0.7094::0.7094)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9314::1.9314) (0.0175::0.0175) (0.7479::0.7479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3481::0.3481) (0.2483::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3630::0.3677) (0.2650::0.2786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1919)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0042::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2943::0.2943) (0.2803::0.2803)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1843::0.1843) (0.2349::0.2349)) (IOPATH B X (0.1465::0.1465) (0.1863::0.1863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0760::0.0760) (0.0622::0.0622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3645::0.3676) (0.2663::0.2751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9831::1.9831) (0.7473::0.7473)) (IOPATH TE_B Z () () (0.1222::0.1222) (2.0174::2.0174) (0.0113::0.0113) (0.8066::0.8066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8700::1.8701) (0.7061::0.7061)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8993::1.8993) (0.0174::0.0174) (0.7503::0.7503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1800::0.1800) (0.2255::0.2255)) (IOPATH B X (0.1491::0.1491) (0.1900::0.1900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7528::1.7528) (0.6678::0.6678)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7896::1.7896) (0.0163::0.0163) (0.7205::0.7205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7908::1.7908) (0.6821::0.6822)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8242::1.8242) (0.0178::0.0178) (0.7297::0.7297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3496::0.3496) (0.2506::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2396::0.2396) (0.2159::0.2159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8560::1.8560) (0.7055::0.7056)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8824::1.8824) (0.0174::0.0174) (0.7495::0.7495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2924::0.2924) (0.2793::0.2793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3596::0.3596) (0.2584::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4208::2.4209) (0.8559::0.8560)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.4394::2.4394) (0.0176::0.0176) (0.8890::0.8890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3570::0.3604) (0.2622::0.2721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3683::0.3731) (0.2722::0.2888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.1998)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0171)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3641::0.3655) (0.2658::0.2700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3779::0.3780) (0.2782::0.2782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4068::0.4069) (0.3007::0.3007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0424::2.0424) (0.7490::0.7490)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0673::2.0673) (0.0172::0.0172) (0.7884::0.7884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0517::2.0517) (0.7564::0.7565)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0782::2.0782) (0.0171::0.0171) (0.8045::0.8045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6895::1.6895) (0.6363::0.6364)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7269::1.7269) (0.0158::0.0158) (0.6886::0.6886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3701::0.3701) (0.3291::0.3291)) (IOPATH D Q (0.3622::0.3622) (0.2586::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3602::0.3640) (0.2648::0.2758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9562::1.9562) (0.7361::0.7362)) (IOPATH TE_B Z () () (0.1151::0.1152) (1.9930::1.9930) (0.0178::0.0178) (0.7874::0.7874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9243::1.9243) (0.7250::0.7251)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9547::1.9547) (0.0170::0.0170) (0.7703::0.7703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8862::1.8862) (0.7127::0.7128)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9193::1.9193) (0.0182::0.0182) (0.7604::0.7604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0681::0.0681) (0.0544::0.0544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7122::2.7122) (0.9522::0.9523)) (IOPATH TE_B Z () () (0.1277::0.1277) (2.7460::2.7460) (0.0065::0.0065) (1.0074::1.0074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1982::0.1982) (0.1735::0.1750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1488::0.1488) (0.1378::0.1393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7302::2.7302) (0.9919::0.9919)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.7476::2.7476) (0.0189::0.0189) (1.0216::1.0216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9854::1.9854) (0.7465::0.7466)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0093::2.0093) (0.0173::0.0173) (0.7905::0.7905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3708::0.3708) (0.3296::0.3296)) (IOPATH D Q (0.3617::0.3617) (0.2592::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2838::2.2838) (0.8459::0.8460)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3024::2.3024) (0.0162::0.0162) (0.8889::0.8889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7097::1.7097) (0.6552::0.6552)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7452::1.7452) (0.0167::0.0167) (0.7059::0.7059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3278::0.3278)) (IOPATH D Q (0.3572::0.3572) (0.2542::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7059::1.7059) (0.6527::0.6527)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7362::1.7362) (0.0185::0.0185) (0.6973::0.6973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3616::0.3617) (0.2539::0.2539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0711::2.0711) (0.7610::0.7611)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.0865::2.0865) (0.0193::0.0193) (0.7904::0.7904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3873::2.3873) (0.8557::0.8557)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.4241::2.4241) (0.0153::0.0153) (0.9063::0.9063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3605::0.3605) (0.2653::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0137)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8363::1.8363) (0.6956::0.6957)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8601::1.8601) (0.0180::0.0180) (0.7335::0.7335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3559::0.3569) (0.2597::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1420::0.1420) (0.1608::0.1608)) (IOPATH B X (0.1598::0.1598) (0.2076::0.2076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3518::0.3518) (0.2537::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2944::0.2944) (0.2612::0.2612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3525::0.3534) (0.2547::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2847::0.2847) (0.2476::0.2476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7854::1.7854) (0.6788::0.6789)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8148::1.8148) (0.0181::0.0181) (0.7236::0.7236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0678::2.0678) (0.7715::0.7715)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0952::2.0952) (0.0182::0.0182) (0.8125::0.8125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2101::2.2101) (0.8073::0.8073)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.2337::2.2337) (0.0165::0.0165) (0.8443::0.8443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3673::0.3674) (0.2706::0.2706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7703::1.7703) (0.6755::0.6755)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8077::1.8077) (0.0163::0.0163) (0.7276::0.7276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3587::0.3587) (0.2621::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1862::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3814::0.3815) (0.2807::0.2807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7148::1.7148) (0.6546::0.6547)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7497::1.7497) (0.0174::0.0174) (0.7042::0.7042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1093::2.1093) (0.7872::0.7873)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1429::2.1429) (0.0171::0.0171) (0.8353::0.8353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0990::2.0990) (0.7842::0.7843)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1280::2.1280) (0.0181::0.0181) (0.8272::0.8272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3516::0.3516) (0.2530::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0182::2.0182) (0.7555::0.7555)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0536::2.0536) (0.0168::0.0168) (0.8052::0.8052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3684::0.3684) (0.3281::0.3281)) (IOPATH D Q (0.3594::0.3604) (0.2580::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9494::1.9495) (0.7326::0.7326)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9669::1.9669) (0.0190::0.0190) (0.7642::0.7642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3560::0.3570) (0.2566::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1867::0.1867) (0.2370::0.2371)) (IOPATH B X (0.1474::0.1474) (0.1859::0.1859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3749::0.3749) (0.3321::0.3321)) (IOPATH D Q (0.3641::0.3641) (0.2592::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1774::0.1774)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2926::0.2926) (0.2793::0.2793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3847::0.3847) (0.3380::0.3380)) (IOPATH D Q (0.3777::0.3777) (0.2687::0.2704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3496::0.3496) (0.2504::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3487::0.3497) (0.2516::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1859::0.1859) (0.2234::0.2234)) (IOPATH B X (0.1520::0.1520) (0.1877::0.1877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3703::0.3703) (0.3293::0.3293)) (IOPATH D Q (0.3650::0.3664) (0.2645::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1842)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0865::2.0865) (0.7672::0.7673)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1088::2.1088) (0.0172::0.0172) (0.8034::0.8034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3783::0.3784) (0.2822::0.2822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6121::1.6121) (0.6240::0.6240)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.6467::1.6467) (0.0160::0.0160) (0.6740::0.6740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3211::0.3211)) (IOPATH D Q (0.3489::0.3493) (0.2504::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3646::0.3691) (0.2680::0.2812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1947)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0009::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1892::0.1892) (0.2381::0.2383)) (IOPATH B X (0.1448::0.1448) (0.1800::0.1800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3568::0.3584) (0.2595::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2740::0.2740) (0.2373::0.2373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3517::2.3517) (0.8668::0.8669)) (IOPATH TE_B Z () () (0.1277::0.1277) (2.3866::2.3869) (0.0064::0.0064) (0.9302::0.9304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3556::0.3571) (0.2581::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6911::2.6911) (1.0308::1.0312)) (IOPATH TE_B Z () () (0.1545::0.1545) (2.7705::2.7705) (-0.0483::-0.0483) (1.0610::1.0610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3220::0.3220) (0.2201::0.2201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3710::0.3732) (0.2763::0.2832)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1976)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0110)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1357::2.1357) (0.7955::0.7956)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1665::2.1665) (0.0174::0.0174) (0.8424::0.8424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6287::1.6287) (0.6286::0.6286)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6563::1.6563) (0.0185::0.0185) (0.6717::0.6717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3591::0.3599) (0.2600::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3571::0.3571) (0.2627::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1898::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0134)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3817::2.3817) (0.8527::0.8528)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.4077::2.4077) (0.0166::0.0166) (0.8925::0.8925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6863::1.6863) (0.6466::0.6466)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7176::1.7176) (0.0180::0.0180) (0.6934::0.6934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6739::1.6740) (0.6432::0.6432)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7082::1.7082) (0.0174::0.0174) (0.6918::0.6918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3525::0.3534) (0.2560::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3566::0.3602) (0.2622::0.2727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0044::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1021::2.1021) (0.7644::0.7645)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1300::2.1300) (0.0184::0.0184) (0.8063::0.8063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3110::0.3110) (0.2650::0.2650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2570::0.2594) (0.2373::0.2424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3528::0.3528) (0.2544::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1938::0.1938) (0.2500::0.2500)) (IOPATH B X (0.1421::0.1421) (0.1781::0.1781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3702::0.3702) (0.3292::0.3292)) (IOPATH D Q (0.3618::0.3618) (0.2597::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9285::1.9285) (0.7102::0.7102)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9559::1.9559) (0.0171::0.0171) (0.7525::0.7525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3546::0.3563) (0.2588::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0482::2.0482) (0.7517::0.7517)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0826::2.0826) (0.0166::0.0166) (0.8017::0.8017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7056::1.7056) (0.6525::0.6526)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.7448::1.7448) (0.0153::0.0153) (0.7068::0.7068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3527::0.3533) (0.2524::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3225::0.3225)) (IOPATH D Q (0.3523::0.3523) (0.2520::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1831::0.1831) (0.2339::0.2339)) (IOPATH B X (0.1443::0.1443) (0.1834::0.1834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8254::1.8254) (0.6919::0.6919)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8601::1.8601) (0.0175::0.0175) (0.7412::0.7412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9084::1.9084) (0.7200::0.7201)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9432::1.9432) (0.0173::0.0173) (0.7696::0.7696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6936::1.6936) (0.6492::0.6493)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7247::1.7247) (0.0177::0.0177) (0.6963::0.6963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3512::0.3525) (0.2530::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0883::2.0883) (0.7630::0.7631)) (IOPATH TE_B Z () () (0.1184::0.1184) (2.1197::2.1197) (0.0148::0.0148) (0.8085::0.8085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3606::0.3658) (0.2633::0.2786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0026::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0570::2.0570) (0.7689::0.7690)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0843::2.0843) (0.0181::0.0181) (0.8110::0.8110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3512::0.3517) (0.2535::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3552::0.3552) (0.2588::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6449::1.6449) (0.6329::0.6329)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.6770::1.6770) (0.0179::0.0179) (0.6796::0.6796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1854::2.1854) (0.7916::0.7917)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1981::2.1981) (0.0177::0.0177) (0.8216::0.8216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2861::0.2861) (0.2760::0.2760)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0796)) (SETUP (negedge GATE) (posedge CLK) (0.0801::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9529::1.9529) (0.7340::0.7341)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9872::1.9872) (0.0168::0.0168) (0.7832::0.7832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3155::2.3155) (0.8398::0.8398)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.3415::2.3415) (0.0188::0.0188) (0.8798::0.8798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7962::1.7962) (0.6812::0.6812)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8290::1.8290) (0.0173::0.0173) (0.7289::0.7289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2457::2.2457) (0.8097::0.8098)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.2651::2.2651) (0.0184::0.0184) (0.8427::0.8427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7656::1.7657) (0.6728::0.6728)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7858::1.7858) (0.0177::0.0177) (0.7077::0.7077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3537::0.3537) (0.2537::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3505::0.3505) (0.2533::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8227::1.8227) (0.6933::0.6933)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8508::1.8508) (0.0163::0.0163) (0.7354::0.7354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9549::1.9549) (0.7339::0.7340)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9817::1.9817) (0.0178::0.0178) (0.7751::0.7751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9377::1.9377) (0.7288::0.7289)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.9697::1.9697) (0.0162::0.0162) (0.7751::0.7751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9978::1.9978) (0.7524::0.7525)) (IOPATH TE_B Z () () (0.1291::0.1291) (2.0357::2.0357) (0.0050::0.0050) (0.8169::0.8169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3525::0.3525) (0.2529::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3469::0.3469) (0.2468::0.2468)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3541::0.3541) (0.2566::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1850::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2415::0.2427) (0.2194::0.2218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5147::2.5147) (0.8971::0.8971)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5385::2.5385) (0.0171::0.0171) (0.9338::0.9338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3685::0.3685) (0.2736::0.2736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1766::0.1766) (0.2162::0.2163)) (IOPATH B X (0.1432::0.1432) (0.1808::0.1808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4824::2.4824) (0.8939::0.8939)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.5009::2.5009) (0.0189::0.0189) (0.9249::0.9249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2876::0.2876) (0.2767::0.2767)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3043::0.3044) (0.2529::0.2545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6701::1.6701) (0.6406::0.6407)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7009::1.7009) (0.0168::0.0168) (0.6857::0.6857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2233::2.2233) (0.8217::0.8217)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.2440::2.2440) (0.0184::0.0184) (0.8555::0.8555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3535::0.3535) (0.2550::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0676::0.0676) (0.0539::0.0539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3564::0.3570) (0.2561::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0802::2.0803) (0.7659::0.7660)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1003::2.1003) (0.0191::0.0191) (0.8074::0.8074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4008::0.4036) (0.2962::0.2996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3625::0.3636) (0.2686::0.2720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1937)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3580::0.3587) (0.2582::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1521::0.1521) (0.1721::0.1721)) (IOPATH B X (0.1693::0.1693) (0.2221::0.2221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3608::0.3619) (0.2660::0.2695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0089::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1265::2.1265) (0.7789::0.7789)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1521::2.1521) (0.0174::0.0174) (0.8186::0.8186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7639::1.7639) (0.6700::0.6700)) (IOPATH TE_B Z () () (0.1185::0.1185) (1.7981::1.7981) (0.0147::0.0147) (0.7195::0.7195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3296::0.3296) (0.2253::0.2253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1073::2.1073) (0.7752::0.7752)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1307::2.1307) (0.0171::0.0171) (0.8210::0.8210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2883::0.2883) (0.2771::0.2771)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0811::0.0818)) (SETUP (negedge GATE) (posedge CLK) (0.0815::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0059::2.0059) (0.7344::0.7344)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0404::2.0404) (0.0167::0.0167) (0.7841::0.7841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1617::0.1617) (0.1816::0.1816)) (IOPATH B X (0.1511::0.1511) (0.1874::0.1874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6652::2.6653) (0.9671::0.9671)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.6833::2.6833) (0.0188::0.0188) (0.9983::0.9983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3519::0.3527) (0.2514::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7287::1.7287) (0.6611::0.6611)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7581::1.7581) (0.0181::0.0181) (0.7061::0.7061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3501::0.3501) (0.2516::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3483::0.3492) (0.2507::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3566::0.3566) (0.2615::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0149)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3567::0.3582) (0.2616::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0108::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3685::0.3685) (0.2749::0.2749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1930::2.1930) (0.8145::0.8145)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.2245::2.2245) (0.0170::0.0170) (0.8610::0.8610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3540::0.3540) (0.2531::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8497::1.8497) (0.7019::0.7020)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8841::1.8841) (0.0173::0.0173) (0.7513::0.7513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3520::0.3520) (0.2594::0.2594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4169::0.4169) (0.3566::0.3566)) (IOPATH D Q (0.4105::0.4105) (0.2881::0.2903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3514::0.3514) (0.2517::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3565::0.3565) (0.2556::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3542::0.3543) (0.2578::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6925::1.6925) (0.6481::0.6481)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7258::1.7258) (0.0176::0.0176) (0.6959::0.6959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3658::0.3658) (0.2701::0.2701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8899::1.8899) (0.7127::0.7127)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9223::1.9223) (0.0174::0.0174) (0.7602::0.7601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1568::0.1568) (0.1800::0.1800)) (IOPATH B X (0.1500::0.1500) (0.1922::0.1922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3579::0.3594) (0.2597::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3550::0.3550) (0.2537::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3519::0.3519) (0.2525::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3510::0.3510) (0.2515::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9408::1.9408) (0.7320::0.7321)) (IOPATH TE_B Z () () (0.1291::0.1291) (1.9841::1.9841) (0.0050::0.0050) (0.7992::0.7992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3584::0.3585) (0.2586::0.2586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3504::0.3504) (0.2519::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3474::0.3474) (0.2481::0.2481)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3564::0.3564) (0.2615::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0151)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3989::2.3989) (0.8624::0.8625)) (IOPATH TE_B Z () () (0.1349::0.1349) (2.4550::2.4550) (-0.0002::-0.0002) (0.9347::0.9347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6740::1.6740) (0.6425::0.6425)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7032::1.7032) (0.0168::0.0168) (0.6866::0.6866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3571::0.3592) (0.2612::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0109::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3580::0.3608) (0.2626::0.2709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0079::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7239::1.7239) (0.6579::0.6580)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7557::1.7557) (0.0183::0.0183) (0.7039::0.7039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1190::2.1190) (0.7787::0.7787)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.1446::2.1446) (0.0157::0.0157) (0.8259::0.8259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3013::0.3013) (0.2610::0.2610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3851::0.3852) (0.2916::0.2916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6771::1.6771) (0.6324::0.6324)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7140::1.7140) (0.0165::0.0165) (0.6837::0.6837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3547::0.3547) (0.2570::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9982::1.9983) (0.7505::0.7506)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0207::2.0207) (0.0179::0.0179) (0.7874::0.7874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3254::0.3254)) (IOPATH D Q (0.3672::0.3708) (0.2705::0.2812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0020::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3509::0.3516) (0.2521::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2488::0.2488) (0.2202::0.2213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9832::1.9832) (0.7348::0.7348)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0069::2.0069) (0.0173::0.0173) (0.7809::0.7809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3485::0.3485) (0.2490::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3584::0.3603) (0.2610::0.2665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1303::2.1304) (0.7939::0.7939)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1531::2.1531) (0.0171::0.0171) (0.8314::0.8314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8443::1.8443) (0.6844::0.6844)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.8804::1.8804) (0.0166::0.0166) (0.7352::0.7352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3648::0.3669) (0.2719::0.2786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1973)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0002::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3255::0.3255)) (IOPATH D Q (0.3548::0.3556) (0.2544::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3471::2.3472) (0.8810::0.8813)) (IOPATH TE_B Z () () (0.1444::0.1444) (2.4168::2.4168) (-0.0217::-0.0217) (0.9519::0.9519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6598::2.6598) (0.9664::0.9664)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.6790::2.6790) (0.0188::0.0188) (0.9983::0.9983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1164::2.1164) (0.7891::0.7892)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.1350::2.1350) (0.0152::0.0152) (0.8343::0.8343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1021::2.1021) (0.7703::0.7703)) (IOPATH TE_B Z () () (0.1195::0.1195) (2.1373::2.1373) (0.0138::0.0138) (0.8257::0.8257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7315::1.7316) (0.6628::0.6629)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7603::1.7603) (0.0181::0.0181) (0.7076::0.7076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3578::0.3581) (0.2566::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3439::2.3439) (0.8336::0.8336)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3669::2.3669) (0.0177::0.0177) (0.8699::0.8699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6705::1.6705) (0.6418::0.6418)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7009::1.7009) (0.0182::0.0182) (0.6874::0.6874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3534::0.3539) (0.2534::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1377::2.1377) (0.7943::0.7944)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.1735::2.1735) (0.0158::0.0158) (0.8457::0.8457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3078::0.3078) (0.2873::0.2873)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3529::0.3529) (0.2546::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3571::0.3576) (0.2564::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9228::1.9228) (0.7241::0.7241)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9509::1.9509) (0.0168::0.0168) (0.7663::0.7663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3592::0.3592) (0.2606::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9432::1.9432) (0.7318::0.7318)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.9820::1.9820) (0.0154::0.0154) (0.7870::0.7870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2572::0.2585) (0.2370::0.2400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4231::0.4232) (0.3136::0.3136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3253::0.3253)) (IOPATH D Q (0.3609::0.3622) (0.2630::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9559::1.9559) (0.7243::0.7243)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9855::1.9855) (0.0183::0.0183) (0.7684::0.7684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0639::2.0639) (0.7706::0.7706)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.0770::2.0770) (0.0155::0.0155) (0.8057::0.8057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6766::0.6766) (0.4916::0.4916)) (IOPATH D Q (0.6679::0.6679) (0.4212::0.4212)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2129::2.2129) (0.8045::0.8046)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2346::2.2346) (0.0177::0.0177) (0.8408::0.8408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7607::1.7607) (0.6723::0.6724)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.7951::1.7951) (0.0161::0.0161) (0.7237::0.7237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2958::0.2958) (0.2810::0.2810)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3520::0.3531) (0.2554::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5014::0.5014) (0.4015::0.4015)) (IOPATH D Q (0.4926::0.4926) (0.3313::0.3313)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3920::2.3920) (0.8620::0.8621)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.4182::2.4182) (0.0178::0.0178) (0.9014::0.9014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3582::0.3618) (0.2628::0.2737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2742::0.2742) (0.3062::0.3062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3526::0.3543) (0.2575::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9911::1.9911) (0.7458::0.7458)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0289::2.0289) (0.0170::0.0170) (0.7985::0.7985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1724::0.1724) (0.2074::0.2074)) (IOPATH B X (0.1530::0.1530) (0.1964::0.1964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1961::0.1961) (0.2494::0.2496)) (IOPATH B X (0.1502::0.1502) (0.1868::0.1868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2843::0.2843) (0.2751::0.2751)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3275::0.3275)) (IOPATH D Q (0.3598::0.3605) (0.2596::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3727::0.3727) (0.3307::0.3307)) (IOPATH D Q (0.3634::0.3643) (0.2599::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3563::0.3563) (0.2565::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1799::0.1799) (0.2207::0.2207)) (IOPATH B X (0.1425::0.1425) (0.1789::0.1789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3315::0.3315) (0.2734::0.2753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0949::2.0949) (0.7614::0.7615)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1182::2.1182) (0.0172::0.0172) (0.7994::0.7994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3462::0.3462) (0.2481::0.2481)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3487::0.3487) (0.2505::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4073::0.4074) (0.3118::0.3118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3255::0.3255)) (IOPATH D Q (0.3578::0.3578) (0.2567::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3702::0.3702) (0.3292::0.3292)) (IOPATH D Q (0.3621::0.3621) (0.2602::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3537::0.3541) (0.2584::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3545::0.3545) (0.2542::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0486::2.0486) (0.7644::0.7645)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0781::2.0781) (0.0172::0.0172) (0.8087::0.8087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3592::0.3600) (0.2617::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1813::0.1813) (0.2239::0.2239)) (IOPATH B X (0.1451::0.1451) (0.1823::0.1823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3257::0.3257)) (IOPATH D Q (0.3606::0.3606) (0.2628::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1841::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5385::2.5388) (0.9429::0.9432)) (IOPATH TE_B Z () () (0.1445::0.1445) (2.5829::2.5829) (-0.0218::-0.0218) (0.9855::0.9855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3692::0.3692) (0.3286::0.3286)) (IOPATH D Q (0.3650::0.3657) (0.2654::0.2675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3562::0.3562) (0.2562::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3618::0.3656) (0.2672::0.2785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1959)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0004::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1820::0.1820) (0.2255::0.2256)) (IOPATH B X (0.1671::0.1671) (0.2159::0.2159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6725::1.6725) (0.6448::0.6448)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6991::1.6991) (0.0182::0.0182) (0.6883::0.6883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3549::0.3562) (0.2577::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2404::2.2404) (0.8032::0.8032)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2626::2.2626) (0.0176::0.0176) (0.8391::0.8391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3302::2.3302) (0.8311::0.8311)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.3498::2.3498) (0.0186::0.0186) (0.8636::0.8636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3528::0.3537) (0.2574::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3513::0.3513) (0.2523::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1878::0.1878) (0.2417::0.2418)) (IOPATH B X (0.1457::0.1457) (0.1850::0.1850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3133::0.3133) (0.2150::0.2150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3746::0.3746) (0.3319::0.3319)) (IOPATH D Q (0.3655::0.3655) (0.2597::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3467::0.3467) (0.2480::0.2483)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9436::1.9436) (0.7316::0.7316)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9651::1.9651) (0.0168::0.0168) (0.7701::0.7701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3491::0.3491) (0.2492::0.2492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2623::0.2623) (0.2323::0.2323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1801::0.1801) (0.2262::0.2263)) (IOPATH B X (0.1405::0.1405) (0.1776::0.1776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3487::0.3487) (0.2511::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9482::1.9482) (0.7338::0.7338)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.9814::1.9814) (0.0167::0.0167) (0.7813::0.7813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1215::2.1215) (0.7884::0.7884)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1517::2.1517) (0.0181::0.0181) (0.8327::0.8327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3669::0.3669) (0.3272::0.3272)) (IOPATH D Q (0.3634::0.3646) (0.2642::0.2680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4925::2.4926) (0.8962::0.8962)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.5153::2.5153) (0.0177::0.0177) (0.9321::0.9321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6986::1.6986) (0.6510::0.6510)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.7306::1.7306) (0.0159::0.0159) (0.7017::0.7017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6232::1.6232) (0.6148::0.6148)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6513::1.6513) (0.0182::0.0182) (0.6584::0.6584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7921::1.7921) (0.6826::0.6827)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8248::1.8248) (0.0174::0.0174) (0.7304::0.7304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1371::2.1371) (0.7926::0.7926)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1553::2.1553) (0.0187::0.0187) (0.8243::0.8243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3510::0.3510) (0.2508::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3421::0.3421) (0.2510::0.2510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3581::0.3581) (0.2573::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3505::0.3505) (0.2528::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3541::0.3548) (0.2568::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7506::1.7506) (0.6693::0.6693)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7859::1.7859) (0.0177::0.0177) (0.7199::0.7199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8988::1.8988) (0.7175::0.7175)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9306::1.9306) (0.0178::0.0178) (0.7646::0.7646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8605::1.8605) (0.6885::0.6886)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8893::1.8893) (0.0180::0.0180) (0.7322::0.7322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0159::2.0160) (0.7559::0.7559)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0435::2.0435) (0.0179::0.0179) (0.7987::0.7987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3552::0.3559) (0.2576::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6656::2.6656) (0.9680::0.9681)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.6866::2.6866) (0.0185::0.0185) (1.0018::1.0018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3977::0.3978) (0.3016::0.3016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5134::2.5135) (0.9191::0.9192)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.5283::2.5283) (0.0170::0.0170) (0.9510::0.9510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3340::0.3340) (0.2745::0.2760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3718::0.3718) (0.3302::0.3302)) (IOPATH D Q (0.3637::0.3644) (0.2616::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4202::2.4203) (0.8878::0.8878)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.4492::2.4492) (0.0162::0.0162) (0.9300::0.9300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7278::1.7278) (0.6604::0.6604)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7611::1.7611) (0.0163::0.0163) (0.7092::0.7092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3709::0.3709) (0.3297::0.3297)) (IOPATH D Q (0.3630::0.3630) (0.2588::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3525::0.3530) (0.2544::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3581::0.3583) (0.2579::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6585::1.6585) (0.6363::0.6363)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.6930::1.6930) (0.0174::0.0174) (0.6852::0.6852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3552::0.3552) (0.2552::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3608::0.3608) (0.2630::0.2662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1905::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0121::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3148::2.3148) (0.8404::0.8404)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.3445::2.3445) (0.0163::0.0163) (0.8836::0.8836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1626::0.1626) (0.1878::0.1878)) (IOPATH B X (0.1491::0.1491) (0.1909::0.1909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0068::2.0069) (0.7538::0.7538)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0427::2.0427) (0.0174::0.0174) (0.8040::0.8040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9027::1.9027) (0.7040::0.7040)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9257::1.9257) (0.0179::0.0179) (0.7408::0.7408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6352::1.6352) (0.6294::0.6294)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.6699::1.6699) (0.0177::0.0177) (0.6786::0.6786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0060::2.0060) (0.7340::0.7340)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.0319::2.0319) (0.0190::0.0190) (0.7736::0.7736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3513::0.3514) (0.2590::0.2590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3563::0.3563) (0.2554::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2149::2.2149) (0.8193::0.8193)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.2376::2.2376) (0.0163::0.0163) (0.8561::0.8561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3520::0.3520) (0.2553::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3531::0.3543) (0.2580::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0765::0.0765) (0.0621::0.0621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3603::0.3617) (0.2609::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2704::0.2704) (0.2683::0.2683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3017::2.3017) (0.8291::0.8292)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.3252::2.3252) (0.0181::0.0181) (0.8665::0.8665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2125::2.2126) (0.7960::0.7961)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.2305::2.2305) (0.0182::0.0182) (0.8279::0.8279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3547::0.3562) (0.2587::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3505::0.3513) (0.2530::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3211::0.3211)) (IOPATH D Q (0.3491::0.3491) (0.2506::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3520::0.3523) (0.2555::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1829)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3473::0.3479) (0.2504::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2792::0.2792) (0.2724::0.2724)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0810::0.0823)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0821)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0718::0.0718) (0.0577::0.0577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3547::0.3554) (0.2554::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3562::0.3572) (0.2569::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6870::1.6871) (0.6451::0.6452)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7244::1.7244) (0.0167::0.0167) (0.6971::0.6971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3504::0.3504) (0.2509::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0740::0.0740) (0.0597::0.0597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7251::1.7251) (0.6591::0.6591)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7597::1.7597) (0.0175::0.0175) (0.7084::0.7084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3743::0.3743) (0.3317::0.3317)) (IOPATH D Q (0.3659::0.3664) (0.2625::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2769::0.2769) (0.2712::0.2712)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0930::0.0930) (0.0727::0.0727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2690::2.2690) (0.8381::0.8381)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.2977::2.2977) (0.0185::0.0185) (0.8807::0.8807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3715::0.3715) (0.3300::0.3300)) (IOPATH D Q (0.3714::0.3726) (0.2719::0.2758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0112::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3560::0.3570) (0.2596::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2687::0.2687) (0.2372::0.2372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8880::1.8880) (0.6967::0.6967)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9213::1.9213) (0.0182::0.0182) (0.7445::0.7445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3708::0.3708) (0.2735::0.2735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5286::2.5286) (0.9014::0.9014)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.5482::2.5482) (0.0170::0.0170) (0.9352::0.9352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0944::0.0944) (0.0741::0.0741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3559::0.3560) (0.2555::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3548::0.3548) (0.2549::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6620::1.6620) (0.6238::0.6238)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.6973::1.6973) (0.0164::0.0164) (0.6737::0.6737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1797::0.1797) (0.2271::0.2272)) (IOPATH B X (0.1438::0.1438) (0.1828::0.1828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7558::1.7558) (0.6679::0.6679)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7838::1.7838) (0.0185::0.0185) (0.7112::0.7112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3481::0.3481) (0.2492::0.2492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9428::1.9428) (0.7328::0.7329)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9773::1.9773) (0.0174::0.0174) (0.7822::0.7822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3830::0.3830) (0.3370::0.3370)) (IOPATH D Q (0.3758::0.3758) (0.2674::0.2693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3574::0.3585) (0.2604::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3178::0.3178) (0.2124::0.2124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3724::0.3724) (0.3306::0.3306)) (IOPATH D Q (0.3768::0.3779) (0.2778::0.2814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1936)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3618::0.3620) (0.2654::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3544::0.3562) (0.2596::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8531::1.8532) (0.7030::0.7030)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.8909::1.8909) (0.0161::0.0161) (0.7563::0.7563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6678::1.6678) (0.6420::0.6421)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.6980::1.6980) (0.0177::0.0177) (0.6885::0.6885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3479::0.3479) (0.2497::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3117::0.3117) (0.2111::0.2111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0645::0.0645) (0.0508::0.0508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8006::1.8006) (0.6706::0.6706)) (IOPATH TE_B Z () () (0.1184::0.1184) (1.8284::1.8284) (0.0148::0.0148) (0.7140::0.7140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0978::2.0978) (0.7802::0.7802)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1238::2.1238) (0.0191::0.0191) (0.8198::0.8198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9191::1.9192) (0.7073::0.7073)) (IOPATH TE_B Z () () (0.1187::0.1187) (1.9521::1.9521) (0.0146::0.0146) (0.7587::0.7587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2670::0.2670) (0.2402::0.2402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0082::2.0082) (0.7549::0.7549)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0448::2.0448) (0.0158::0.0158) (0.8074::0.8074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9470::1.9470) (0.7322::0.7323)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9732::1.9732) (0.0184::0.0184) (0.7728::0.7728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3271::0.3271)) (IOPATH D Q (0.3581::0.3581) (0.2569::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3554::0.3560) (0.2577::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0902::0.0902) (0.0714::0.0714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2631::2.2632) (0.8372::0.8372)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2806::2.2806) (0.0185::0.0185) (0.8677::0.8677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3896::0.3896) (0.3410::0.3410)) (IOPATH D Q (0.3804::0.3804) (0.2701::0.2701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7226::1.7226) (0.6561::0.6561)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7556::1.7556) (0.0174::0.0174) (0.7037::0.7037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3530::0.3530) (0.2515::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0948::0.0948) (0.0742::0.0742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3757::0.3757) (0.3326::0.3326)) (IOPATH D Q (0.3729::0.3751) (0.2709::0.2773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2064::0.2064) (0.1949::0.1949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0850::2.0850) (0.7755::0.7756)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1032::2.1032) (0.0181::0.0181) (0.8077::0.8077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3541::0.3541) (0.2542::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9022::1.9022) (0.7170::0.7171)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9405::1.9405) (0.0168::0.0168) (0.7699::0.7699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3511::0.3515) (0.2526::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3011::0.3011) (0.2838::0.2838)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0235::2.0235) (0.7573::0.7573)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0488::2.0488) (0.0159::0.0159) (0.7978::0.7978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9804::1.9805) (0.7306::0.7307)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0043::2.0043) (0.0163::0.0163) (0.7691::0.7691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3264::0.3264)) (IOPATH D Q (0.3589::0.3589) (0.2576::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0964::0.0964) (0.0755::0.0755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3607::0.3607) (0.2629::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1835::0.1835)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8752::1.8752) (0.6933::0.6933)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9047::1.9047) (0.0180::0.0180) (0.7382::0.7382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3775::0.3775) (0.2777::0.2777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9183::1.9183) (0.7244::0.7244)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9431::1.9431) (0.0186::0.0186) (0.7639::0.7639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3277::0.3277)) (IOPATH D Q (0.3590::0.3597) (0.2581::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8446::1.8447) (0.6825::0.6825)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.8730::1.8730) (0.0170::0.0170) (0.7261::0.7261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.2018::0.2018) (0.2473::0.2473)) (IOPATH B X (0.1559::0.1559) (0.1874::0.1874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3589::0.3627) (0.2624::0.2734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1903)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3721::0.3721) (0.3304::0.3304)) (IOPATH D Q (0.3633::0.3640) (0.2607::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3630::0.3630) (0.2643::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3519::0.3527) (0.2545::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1255::2.1255) (0.7916::0.7916)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1392::2.1392) (0.0181::0.0181) (0.8206::0.8206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6445::2.6445) (0.9264::0.9264)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.6621::2.6621) (0.0179::0.0179) (0.9614::0.9614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0971::2.0971) (0.7823::0.7823)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.1332::2.1332) (0.0167::0.0167) (0.8326::0.8326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1825::0.1825) (0.2319::0.2319)) (IOPATH B X (0.1388::0.1388) (0.1748::0.1748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2925::2.2925) (0.8299::0.8299)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.3098::2.3098) (0.0189::0.0189) (0.8609::0.8609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2566::0.2567) (0.2167::0.2192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3648::0.3673) (0.2676::0.2753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0077::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3475::0.3476) (0.2556::0.2556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3512::0.3512) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3031::0.3031) (0.2848::0.2848)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8049::1.8050) (0.6844::0.6844)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.8222::1.8222) (0.0190::0.0190) (0.7158::0.7158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7227::2.7227) (0.9918::0.9919)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.7495::2.7495) (0.0160::0.0160) (1.0403::1.0403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1515::0.1515) (0.1727::0.1727)) (IOPATH B X (0.1457::0.1457) (0.1849::0.1849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3509::0.3509) (0.2534::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3524::0.3528) (0.2556::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3063::0.3063) (0.2078::0.2078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0609::2.0609) (0.7529::0.7529)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.0928::2.0928) (0.0154::0.0154) (0.7989::0.7989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3578::0.3600) (0.2625::0.2694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0083::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7481::1.7481) (0.6522::0.6522)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7854::1.7854) (0.0165::0.0165) (0.7038::0.7038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3493::0.3493) (0.2486::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7058::1.7058) (0.6433::0.6434)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7332::1.7332) (0.0181::0.0181) (0.6869::0.6869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3498::0.3498) (0.2505::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2358::0.2358) (0.2218::0.2218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3690::0.3727) (0.2726::0.2838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1969)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9888::1.9889) (0.7440::0.7440)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.0153::2.0153) (0.0190::0.0190) (0.7843::0.7843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8322::1.8322) (0.6778::0.6778)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8524::1.8524) (0.0183::0.0183) (0.7122::0.7122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0027::2.0028) (0.7540::0.7541)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0231::2.0231) (0.0184::0.0184) (0.7915::0.7915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1794::0.1794) (0.2233::0.2233)) (IOPATH B X (0.1446::0.1446) (0.1831::0.1831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0703::2.0703) (0.7745::0.7745)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.1093::2.1093) (0.0156::0.0156) (0.8295::0.8295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3564::0.3564) (0.2625::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3492::0.3492) (0.2491::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0978::2.0978) (0.7643::0.7643)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1201::2.1201) (0.0179::0.0179) (0.8006::0.8006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6939::1.6939) (0.6404::0.6405)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7218::1.7218) (0.0179::0.0179) (0.6905::0.6905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3519::0.3527) (0.2559::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1629::0.1629) (0.1473::0.1489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1045::2.1045) (0.7749::0.7749)) (IOPATH TE_B Z () () (0.0995::0.0995) (2.0797::2.0797) (0.0275::0.0275) (0.7585::0.7585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7706::1.7706) (0.6648::0.6648)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.8081::1.8081) (0.0156::0.0156) (0.7187::0.7187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3510::0.3511) (0.2515::0.2515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3542::0.3542) (0.2544::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2370::0.2370) (0.2048::0.2048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3550::0.3560) (0.2593::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4666::2.4667) (0.9039::0.9040)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.4976::2.4976) (0.0167::0.0167) (0.9512::0.9512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7688::1.7688) (0.6757::0.6757)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.8050::1.8050) (0.0162::0.0162) (0.7284::0.7284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4093::0.4093) (0.3525::0.3525)) (IOPATH D Q (0.4010::0.4010) (0.2831::0.2831)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4913::2.4913) (0.8996::0.8996)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.5178::2.5178) (0.0180::0.0180) (0.9405::0.9405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3501::0.3501) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3475::0.3475) (0.2503::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0556::2.0557) (0.7672::0.7673)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0896::2.0896) (0.0167::0.0167) (0.8164::0.8164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3571::0.3583) (0.2601::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4073::0.4073) (0.3515::0.3515)) (IOPATH D Q (0.3988::0.3994) (0.2822::0.2841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2384::0.2384) (0.2229::0.2229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4999::2.4999) (0.9148::0.9149)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.5181::2.5181) (0.0174::0.0174) (0.9470::0.9470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6317::1.6317) (0.6165::0.6165)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.6652::1.6652) (0.0169::0.0169) (0.6645::0.6645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3584::0.3614) (0.2640::0.2731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0048::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2558::2.2558) (0.8341::0.8341)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.2819::2.2819) (0.0162::0.0162) (0.8737::0.8737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3698::0.3702) (0.2726::0.2740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0102::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3207::0.3207) (0.2243::0.2243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6810::1.6810) (0.6351::0.6351)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7136::1.7136) (0.0170::0.0170) (0.6823::0.6823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6410::1.6411) (0.6318::0.6319)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6720::1.6720) (0.0170::0.0170) (0.6806::0.6806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2917::2.2917) (0.8298::0.8298)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.3109::2.3109) (0.0186::0.0186) (0.8622::0.8622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6648::1.6648) (0.6410::0.6411)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6949::1.6949) (0.0167::0.0167) (0.6864::0.6864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3577::0.3577) (0.2626::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3482::0.3482) (0.2494::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3463::0.3463) (0.2481::0.2481)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0649::0.0649) (0.0510::0.0510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0504::2.0504) (0.7678::0.7678)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.0808::2.0808) (0.0157::0.0157) (0.8141::0.8141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3548::0.3548) (0.2557::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2808::0.2808) (0.2731::0.2731)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7123::1.7124) (0.6552::0.6553)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7490::1.7490) (0.0165::0.0165) (0.7065::0.7065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3606::0.3647) (0.2657::0.2779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1954)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0006::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2250::2.2250) (0.8236::0.8236)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2473::2.2473) (0.0177::0.0177) (0.8591::0.8591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6807::1.6807) (0.6438::0.6439)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7130::1.7130) (0.0174::0.0173) (0.6905::0.6905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3576::0.3576) (0.2566::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1405::2.1405) (0.7955::0.7956)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.1622::2.1622) (0.0167::0.0167) (0.8316::0.8316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3677::0.3677) (0.3277::0.3277)) (IOPATH D Q (0.3579::0.3579) (0.2562::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3549::0.3549) (0.2538::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2952::2.2952) (0.8344::0.8344)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3203::2.3203) (0.0162::0.0162) (0.8733::0.8733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0775::2.0775) (0.7739::0.7740)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1030::2.1030) (0.0191::0.0191) (0.8136::0.8136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3580::0.3580) (0.2584::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8267::1.8267) (0.6841::0.6841)) (IOPATH TE_B Z () () (0.1015::0.1015) (1.8282::1.8282) (0.0265::0.0265) (0.7083::0.7083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3537::0.3549) (0.2582::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1251::2.1251) (0.7725::0.7726)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1491::2.1491) (0.0166::0.0166) (0.8130::0.8130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2702::2.2702) (0.8263::0.8263)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.2972::2.2972) (0.0161::0.0161) (0.8674::0.8674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9216::1.9216) (0.7133::0.7133)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9413::1.9413) (0.0184::0.0184) (0.7473::0.7473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2897::0.2897) (0.2778::0.2778)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0812::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7622::1.7622) (0.6696::0.6697)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7839::1.7839) (0.0176::0.0176) (0.7059::0.7059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8710::1.8710) (0.7096::0.7096)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8908::1.8908) (0.0179::0.0179) (0.7447::0.7447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9247::1.9247) (0.7234::0.7234)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9447::1.9447) (0.0178::0.0178) (0.7580::0.7580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0968::0.0968) (0.0760::0.0760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3550::0.3550) (0.2585::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0615::2.0615) (0.7710::0.7710)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0951::2.0951) (0.0164::0.0164) (0.8201::0.8201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4216::2.4216) (0.8877::0.8877)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.4435::2.4435) (0.0176::0.0176) (0.9238::0.9238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1144::2.1144) (0.7690::0.7691)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.1419::2.1419) (0.0178::0.0178) (0.8102::0.8102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3962::2.3962) (0.8639::0.8640)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.4171::2.4171) (0.0178::0.0178) (0.8979::0.8979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3677::0.3677) (0.3277::0.3277)) (IOPATH D Q (0.3574::0.3574) (0.2550::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3846::0.3847) (0.2856::0.2856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3504::0.3505) (0.2861::0.2887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3709::2.3709) (0.8710::0.8710)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.3905::2.3905) (0.0192::0.0192) (0.9039::0.9039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3524::0.3537) (0.2573::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3515::0.3529) (0.2539::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1882::2.1882) (0.8103::0.8103)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2101::2.2101) (0.0185::0.0185) (0.8458::0.8458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1752::0.1752) (0.2128::0.2129)) (IOPATH B X (0.1457::0.1457) (0.1851::0.1851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0160::2.0161) (0.7447::0.7448)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0374::2.0374) (0.0178::0.0178) (0.7802::0.7802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2754::0.2754) (0.2704::0.2704)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3551::0.3551) (0.3190::0.3190)) (IOPATH D Q (0.3473::0.3477) (0.2508::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0980::0.0980) (0.0771::0.0771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0521::2.0522) (0.7674::0.7675)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0849::2.0849) (0.0186::0.0186) (0.8146::0.8146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6042::2.6042) (0.9256::0.9256)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.6298::2.6298) (0.0179::0.0179) (0.9652::0.9652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3507::0.3507) (0.2545::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2177::0.2177) (0.2024::0.2024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2587::0.2611) (0.2397::0.2449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3691::0.3716) (0.2722::0.2794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1941)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0044::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6019::1.6019) (0.6192::0.6192)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6322::1.6322) (0.0167::0.0167) (0.6648::0.6648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3601::0.3601) (0.3012::0.3012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0695::0.0695) (0.0561::0.0561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3461::0.3461) (0.2462::0.2463)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3527::0.3527) (0.2531::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3511::0.3511) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1810::0.1810) (0.2305::0.2306)) (IOPATH B X (0.1441::0.1441) (0.1833::0.1833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3466::0.3466) (0.2481::0.2481)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3507::0.3507) (0.2509::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3601::0.3635) (0.2647::0.2753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0039::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7618::1.7618) (0.6625::0.6625)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7922::1.7922) (0.0184::0.0184) (0.7145::0.7145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3623::0.3651) (0.2664::0.2748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1772::0.1772) (0.2197::0.2198)) (IOPATH B X (0.1477::0.1477) (0.1883::0.1883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3692::0.3692) (0.3286::0.3286)) (IOPATH D Q (0.3692::0.3722) (0.2706::0.2794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6509::1.6509) (0.6219::0.6219)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6793::1.6793) (0.0183::0.0183) (0.6653::0.6653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3478::0.3478) (0.2482::0.2493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8523::1.8523) (0.6876::0.6877)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8762::1.8762) (0.0185::0.0185) (0.7272::0.7272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9843::1.9843) (0.7293::0.7293)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0062::2.0062) (0.0165::0.0165) (0.7690::0.7690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8396::1.8396) (0.6818::0.6818)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8763::1.8763) (0.0167::0.0167) (0.7341::0.7341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3902::0.3902) (0.3414::0.3414)) (IOPATH D Q (0.3815::0.3815) (0.2699::0.2708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9220::1.9220) (0.7122::0.7122)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.9524::1.9524) (0.0154::0.0154) (0.7588::0.7588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3101::0.3101) (0.2886::0.2886)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0827::0.0830)) (SETUP (negedge GATE) (posedge CLK) (0.0825::0.0826)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3540::0.3553) (0.2571::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3239::0.3239)) (IOPATH D Q (0.3538::0.3538) (0.2529::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7960::1.7960) (0.6661::0.6662)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8189::1.8189) (0.0176::0.0176) (0.7031::0.7031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0737::0.0737) (0.0602::0.0602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3581::0.3581) (0.2566::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1566::0.1566) (0.1604::0.1604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9024::1.9024) (0.7013::0.7014)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.9192::1.9192) (0.0192::0.0192) (0.7325::0.7325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8978::1.8978) (0.7167::0.7167)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9265::1.9265) (0.0177::0.0177) (0.7603::0.7603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9868::1.9868) (0.7443::0.7443)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0234::2.0234) (0.0164::0.0164) (0.7952::0.7952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8979::1.8979) (0.7073::0.7073)) (IOPATH TE_B Z () () (0.1009::0.1009) (1.8922::1.8922) (0.0268::0.0268) (0.7132::0.7132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5314::2.5314) (0.9058::0.9059)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.5586::2.5586) (0.0181::0.0181) (0.9469::0.9469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9592::1.9592) (0.7227::0.7228)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9927::1.9927) (0.0178::0.0178) (0.7711::0.7711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0701::0.0701) (0.0560::0.0560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3571::0.3572) (0.2654::0.2654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3559::2.3559) (0.8433::0.8433)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3807::2.3807) (0.0176::0.0176) (0.8813::0.8813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3740::0.3741) (0.2781::0.2781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3692::2.3692) (0.8605::0.8606)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.3939::2.3939) (0.0176::0.0176) (0.9089::0.9089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2379::2.2379) (0.8298::0.8299)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.2516::2.2516) (0.0158::0.0158) (0.8714::0.8714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4394::0.4394) (0.3686::0.3686)) (IOPATH D Q (0.4343::0.4359) (0.3043::0.3093)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0781::0.0781) (0.0635::0.0635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1812::0.1812) (0.2292::0.2293)) (IOPATH B X (0.1429::0.1429) (0.1812::0.1812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1748::2.1749) (0.7796::0.7796)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1962::2.1962) (0.0170::0.0170) (0.8151::0.8151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1211::2.1211) (0.7730::0.7730)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1430::2.1430) (0.0173::0.0173) (0.8084::0.8084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3506::0.3506) (0.2508::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3273::0.3273)) (IOPATH D Q (0.3593::0.3593) (0.2570::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3575::0.3575) (0.2558::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0201::2.0201) (0.7578::0.7578)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0560::2.0560) (0.0182::0.0182) (0.8079::0.8079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3511::0.3511) (0.2533::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6638::1.6638) (0.6393::0.6393)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6944::1.6944) (0.0170::0.0170) (0.6848::0.6848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2832::0.2832) (0.2473::0.2473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9476::1.9476) (0.7324::0.7325)) (IOPATH TE_B Z () () (0.1134::0.1134) (1.9711::1.9711) (0.0194::0.0194) (0.7702::0.7702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9603::1.9604) (0.7374::0.7374)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9804::1.9804) (0.0189::0.0189) (0.7715::0.7715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0426::2.0426) (0.7495::0.7495)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0634::2.0634) (0.0178::0.0178) (0.7846::0.7846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0861::2.0861) (0.7546::0.7546)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1103::2.1103) (0.0174::0.0174) (0.7929::0.7929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3255::0.3255) (0.2265::0.2265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3407::0.3407) (0.2336::0.2336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2130::2.2130) (0.8087::0.8087)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.2446::2.2446) (0.0171::0.0171) (0.8622::0.8622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1988::0.1988) (0.2483::0.2484)) (IOPATH B X (0.1508::0.1508) (0.1844::0.1844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9473::1.9473) (0.7146::0.7146)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9776::1.9776) (0.0186::0.0186) (0.7603::0.7603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3500::0.3505) (0.2540::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0971::0.0971) (0.0761::0.0761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0992::0.0992) (0.0777::0.0777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0192::2.0192) (0.7434::0.7435)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0510::2.0510) (0.0159::0.0159) (0.7919::0.7919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3936::0.3936) (0.3434::0.3434)) (IOPATH D Q (0.3866::0.3866) (0.2741::0.2761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5560::2.5560) (0.9131::0.9131)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.5834::2.5834) (0.0179::0.0179) (0.9538::0.9538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3213::0.3213)) (IOPATH D Q (0.3505::0.3514) (0.2529::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3490::0.3490) (0.2503::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1823::0.1823) (0.2223::0.2223)) (IOPATH B X (0.1500::0.1500) (0.1878::0.1878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4032::0.4032) (0.3492::0.3492)) (IOPATH D Q (0.3942::0.3947) (0.2791::0.2812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9746::1.9746) (0.7411::0.7412)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0084::2.0084) (0.0172::0.0172) (0.7896::0.7896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3549::0.3555) (0.2568::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3552::0.3552) (0.2554::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3822::0.3823) (0.3099::0.3124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0759::0.0759) (0.0619::0.0619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3695::0.3695) (0.3288::0.3288)) (IOPATH D Q (0.3699::0.3731) (0.2709::0.2807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0053)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0056::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3892::2.3892) (0.8771::0.8771)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.4097::2.4097) (0.0172::0.0172) (0.9116::0.9116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0210::2.0210) (0.7456::0.7457)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0453::2.0453) (0.0184::0.0184) (0.7856::0.7856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3685::0.3736) (0.2723::0.2911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2005)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0191)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9724::1.9725) (0.7241::0.7241)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9931::1.9931) (0.0175::0.0175) (0.7627::0.7627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8369::1.8369) (0.6985::0.6985)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.8750::1.8750) (0.0170::0.0170) (0.7520::0.7520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9167::1.9167) (0.7236::0.7236)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9423::1.9423) (0.0172::0.0172) (0.7630::0.7630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2856::0.2856) (0.2757::0.2757)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3577::0.3577) (0.2609::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1898::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1157::2.1157) (0.7728::0.7728)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1388::2.1388) (0.0177::0.0177) (0.8093::0.8093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3534::0.3534) (0.2550::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3697::0.3697) (0.3289::0.3289)) (IOPATH D Q (0.3611::0.3618) (0.2593::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3831::0.3832) (0.2760::0.2760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2069::2.2069) (0.7995::0.7995)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.2250::2.2250) (0.0191::0.0191) (0.8320::0.8320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3542::0.3556) (0.2586::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3197::0.3197)) (IOPATH D Q (0.3565::0.3591) (0.2618::0.2696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0933::0.0933) (0.0730::0.0730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7670::1.7670) (0.6622::0.6622)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.7938::1.7938) (0.0189::0.0189) (0.7047::0.7047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0957::0.0957) (0.0747::0.0747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2192::0.2192) (0.2013::0.2013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3560::0.3571) (0.2589::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0069::2.0069) (0.7537::0.7538)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0438::2.0438) (0.0183::0.0183) (0.8050::0.8050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4142::0.4142) (0.3551::0.3551)) (IOPATH D Q (0.4063::0.4072) (0.2867::0.2899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3492::0.3493) (0.2504::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3691::0.3691) (0.3286::0.3286)) (IOPATH D Q (0.3663::0.3663) (0.2669::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3552::0.3565) (0.2583::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1843)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3937::0.3938) (0.2962::0.2962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7107::2.7107) (0.9833::0.9833)) (IOPATH TE_B Z () () (0.1183::0.1183) (2.7414::2.7414) (0.0152::0.0152) (1.0315::1.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3579::0.3591) (0.2594::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3607::0.3627) (0.2657::0.2719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0070::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9975::1.9975) (0.7349::0.7349)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0182::2.0182) (0.0184::0.0184) (0.7700::0.7700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3586::0.3605) (0.2616::0.2672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0132::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1147::2.1147) (0.7857::0.7857)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1385::2.1385) (0.0165::0.0165) (0.8235::0.8235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3488::0.3502) (0.2514::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3507::0.3507) (0.2510::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8027::1.8027) (0.6846::0.6846)) (IOPATH TE_B Z () () (0.1186::0.1186) (1.8399::1.8399) (0.0146::0.0146) (0.7401::0.7401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1447::2.1447) (0.7985::0.7985)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1732::2.1732) (0.0165::0.0165) (0.8434::0.8434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0681::0.0681) (0.0547::0.0547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3484::0.3493) (0.2513::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9877::1.9877) (0.7319::0.7320)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0110::2.0110) (0.0180::0.0180) (0.7691::0.7691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2527::0.2538) (0.2389::0.2415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3303::2.3303) (0.8410::0.8410)) (IOPATH TE_B Z () () (0.1385::0.1385) (2.4185::2.4185) (-0.0060::-0.0060) (0.9317::0.9317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6757::1.6757) (0.6418::0.6418)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7048::1.7048) (0.0181::0.0181) (0.6870::0.6870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1298::2.1299) (0.7820::0.7820)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1622::2.1622) (0.0173::0.0173) (0.8295::0.8295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2519::0.2539) (0.2308::0.2350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3516::0.3527) (0.2531::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3910::0.3910) (0.3418::0.3418)) (IOPATH D Q (0.3843::0.3843) (0.2729::0.2751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1816::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2724::2.2724) (0.8381::0.8381)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.2939::2.2939) (0.0172::0.0172) (0.8734::0.8734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0741::0.0741) (0.0605::0.0605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3962::2.3962) (0.8815::0.8815)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.4118::2.4118) (0.0187::0.0187) (0.9105::0.9105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3573::0.3616) (0.2629::0.2757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1945)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0012::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3512::0.3523) (0.2556::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7667::1.7667) (0.6721::0.6722)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7905::1.7905) (0.0174::0.0174) (0.7127::0.7127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9246::1.9246) (0.7146::0.7146)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9500::1.9500) (0.0175::0.0175) (0.7554::0.7554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8595::1.8595) (0.7023::0.7023)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.8950::1.8950) (0.0170::0.0170) (0.7543::0.7543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8199::1.8199) (0.6920::0.6921)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8434::1.8434) (0.0176::0.0176) (0.7318::0.7318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1236::2.1237) (0.7884::0.7884)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1479::2.1479) (0.0173::0.0173) (0.8268::0.8268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2673::0.2673) (0.2359::0.2359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0583::2.0583) (0.7594::0.7595)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0847::2.0847) (0.0180::0.0180) (0.8090::0.8090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0659::2.0659) (0.7713::0.7713)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0884::2.0884) (0.0192::0.0192) (0.8082::0.8082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7645::1.7645) (0.6726::0.6726)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.7929::1.7929) (0.0190::0.0190) (0.7160::0.7160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3655::0.3655) (0.2642::0.2642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3520::0.3535) (0.2556::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4242::2.4242) (0.8906::0.8906)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.4497::2.4497) (0.0183::0.0183) (0.9305::0.9305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1175::2.1175) (0.7735::0.7736)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1407::2.1407) (0.0177::0.0177) (0.8101::0.8101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3011::0.3011) (0.2838::0.2838)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0810::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1913::2.1913) (0.8140::0.8141)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.2055::2.2055) (0.0158::0.0158) (0.8567::0.8567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5004::2.5004) (0.9160::0.9160)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.5192::2.5192) (0.0188::0.0188) (0.9481::0.9481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1030::0.1030) (0.0810::0.0810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3571::0.3581) (0.2605::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3550::0.3557) (0.2593::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3197::0.3197)) (IOPATH D Q (0.3480::0.3485) (0.2509::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7242::1.7242) (0.6620::0.6621)) (IOPATH TE_B Z () () (0.1220::0.1220) (1.7550::1.7550) (0.0115::0.0115) (0.7174::0.7174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6372::1.6372) (0.6300::0.6300)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6666::1.6666) (0.0175::0.0175) (0.6742::0.6742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0919::2.0920) (0.7779::0.7779)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1101::2.1101) (0.0182::0.0182) (0.8095::0.8095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1624::0.1624) (0.1876::0.1876)) (IOPATH B X (0.1410::0.1410) (0.1785::0.1785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0775::0.0775) (0.0635::0.0635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3549::0.3549) (0.2565::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3516::0.3516) (0.2531::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7254::1.7254) (0.6599::0.6600)) (IOPATH TE_B Z () () (0.1172::0.1172) (1.7682::1.7682) (0.0158::0.0158) (0.7176::0.7176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0297::2.0297) (0.7483::0.7484)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0429::2.0429) (0.0172::0.0172) (0.7842::0.7842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9553::1.9553) (0.7371::0.7372)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9873::1.9873) (0.0177::0.0177) (0.7834::0.7834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0675::0.0675) (0.0538::0.0538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.4289::2.4289) (0.8809::0.8809)) (IOPATH TE_B Z () () (0.1004::0.1004) (2.4207::2.4210) (0.0271::0.0271) (0.8998::0.9001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3519::0.3519) (0.2532::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0538::2.0538) (0.7681::0.7681)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0827::2.0827) (0.0184::0.0184) (0.8123::0.8123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8101::1.8101) (0.6895::0.6895)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8346::1.8346) (0.0185::0.0185) (0.7286::0.7286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6018::2.6018) (0.9216::0.9216)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.6200::2.6200) (0.0181::0.0181) (0.9541::0.9541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3772::0.3772) (0.3335::0.3335)) (IOPATH D Q (0.3686::0.3686) (0.2633::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3481::0.3481) (0.2492::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2908::0.2908) (0.2784::0.2784)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0817::0.0826)) (SETUP (negedge GATE) (posedge CLK) (0.0820::0.0823)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0652::0.0652) (0.0516::0.0516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3498::0.3507) (0.2532::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5404::2.5405) (0.9104::0.9104)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.5623::2.5623) (0.0187::0.0187) (0.9453::0.9453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7196::1.7196) (0.6455::0.6455)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7499::1.7499) (0.0175::0.0175) (0.6902::0.6902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2579::0.2579) (0.2330::0.2330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1041::0.1041) (0.0826::0.0826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3688::0.3688) (0.3284::0.3284)) (IOPATH D Q (0.3680::0.3730) (0.2683::0.2830)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1923)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0077)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0032::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2136::0.2136) (0.1977::0.1977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9283::1.9283) (0.7281::0.7282)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9454::1.9454) (0.0176::0.0176) (0.7598::0.7598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3546::0.3546) (0.2541::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0883::0.0883) (0.0702::0.0702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3692::0.3692) (0.3286::0.3286)) (IOPATH D Q (0.3603::0.3603) (0.2584::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2624::0.2625) (0.2216::0.2231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0686::0.0686) (0.0545::0.0545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3525::0.3530) (0.2534::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3674::0.3674) (0.2698::0.2698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1474::0.1474) (0.1643::0.1643)) (IOPATH B X (0.1630::0.1630) (0.2076::0.2076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0838::2.0838) (0.7777::0.7777)) (IOPATH TE_B Z () () (0.1198::0.1198) (2.1225::2.1225) (0.0136::0.0136) (0.8309::0.8309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3641::0.3670) (0.2676::0.2760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1919)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0060::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8080::1.8080) (0.6882::0.6883)) (IOPATH TE_B Z () () (0.1265::0.1265) (1.8512::1.8512) (0.0074::0.0074) (0.7542::0.7542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0723::0.0723) (0.0587::0.0587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3513::0.3513) (0.2529::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0966::0.0966) (0.0758::0.0758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3461::0.3461) (0.2468::0.2474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3545::0.3545) (0.2597::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1869::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0164)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9083::1.9083) (0.7185::0.7186)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9366::1.9366) (0.0176::0.0176) (0.7610::0.7610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3217::0.3218) (0.2320::0.2320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2820::0.2820) (0.2515::0.2534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3932::0.3934) (0.2964::0.2963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1826::0.1826) (0.2224::0.2224)) (IOPATH B X (0.1513::0.1513) (0.1892::0.1892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3566::0.3597) (0.2614::0.2707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9627::1.9627) (0.7276::0.7277)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9897::1.9897) (0.0191::0.0191) (0.7699::0.7699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1014::0.1014) (0.0804::0.0804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3509::0.3509) (0.2530::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2306::2.2306) (0.8150::0.8151)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.2498::2.2498) (0.0158::0.0158) (0.8599::0.8599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3601::2.3601) (0.8482::0.8482)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.3793::2.3793) (0.0187::0.0187) (0.8808::0.8808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0698::2.0698) (0.7635::0.7635)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.0496::2.0496) (0.0269::0.0269) (0.7466::0.7466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1936::0.1936) (0.2409::0.2410)) (IOPATH B X (0.1537::0.1537) (0.1895::0.1895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3204::2.3205) (0.8581::0.8582)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.3318::2.3318) (0.0156::0.0156) (0.8987::0.8987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6583::1.6583) (0.6282::0.6282)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6844::1.6844) (0.0175::0.0175) (0.6705::0.6705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3499::0.3508) (0.2510::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3664::0.3686) (0.2730::0.2796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1974)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0004::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3482::0.3491) (0.2517::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0785::0.0785) (0.0615::0.0615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3542::0.3559) (0.2580::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5997::1.5997) (0.6178::0.6179)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.6344::1.6344) (0.0166::0.0166) (0.6670::0.6670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3710::0.3710) (0.3596::0.3596)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2518::0.2535)) (SETUP (negedge D) (posedge CLK) (0.3363::0.3420)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8889::1.8889) (0.7128::0.7128)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9224::1.9224) (0.0174::0.0174) (0.7603::0.7603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3753::0.3753) (0.3624::0.3624)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3010::0.3057)) (SETUP (negedge D) (posedge CLK) (0.4050::0.4143)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3791::0.3791) (0.3648::0.3648)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2708::0.2722)) (SETUP (negedge D) (posedge CLK) (0.3624::0.3687)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0491::2.0491) (0.7522::0.7522)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0770::2.0770) (0.0174::0.0174) (0.7937::0.7937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7198::2.7198) (0.9682::0.9682)) (IOPATH TE_B Z () () (0.1214::0.1214) (2.7424::2.7424) (0.0123::0.0123) (1.0181::1.0181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8895::1.8895) (0.7142::0.7143)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9191::1.9191) (0.0176::0.0176) (0.7601::0.7601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3558::0.3570) (0.2598::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3564::0.3564) (0.2551::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3262::0.3262)) (IOPATH D Q (0.3584::0.3590) (0.2592::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3527::0.3540) (0.2556::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7239::2.7239) (0.9726::0.9727)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.7494::2.7494) (0.0172::0.0172) (1.0115::1.0115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1023::0.1023) (0.0811::0.0811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3488::0.3488) (0.2499::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3521::0.3535) (0.2569::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9815::1.9815) (0.7445::0.7445)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0072::2.0072) (0.0171::0.0171) (0.7883::0.7883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6119::1.6119) (0.6209::0.6209)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6428::1.6428) (0.0167::0.0167) (0.6669::0.6669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6970::1.6970) (0.6328::0.6328)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7360::1.7360) (0.0173::0.0173) (0.6864::0.6864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3679::0.3679) (0.3574::0.3574)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2540::0.2557)) (SETUP (negedge D) (posedge CLK) (0.3398::0.3458)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3715::0.3715) (0.3600::0.3600)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2715::0.2743)) (SETUP (negedge D) (posedge CLK) (0.3646::0.3735)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0764::2.0764) (0.7757::0.7757)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0968::2.0968) (0.0169::0.0169) (0.8102::0.8102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3787::0.3787) (0.3645::0.3645)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2904::0.2941)) (SETUP (negedge D) (posedge CLK) (0.3901::0.3994)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3081::0.3081) (0.3484::0.3484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8358::1.8358) (0.6975::0.6975)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8646::1.8646) (0.0181::0.0181) (0.7413::0.7413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3539::0.3539) (0.2552::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3502::0.3508) (0.2524::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.3303::2.3303) (0.8487::0.8487)) (IOPATH TE_B Z () () (0.0997::0.0997) (2.2699::2.2699) (0.0274::0.0274) (0.8213::0.8213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6563::1.6563) (0.6381::0.6381)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6823::1.6823) (0.0170::0.0170) (0.6824::0.6824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1995::0.1995) (0.1660::0.1660)) (IOPATH A Y (0.2706::0.2706) (0.0628::0.0628)) (IOPATH B Y (0.2535::0.2535) (0.0659::0.0659)) (IOPATH C Y (0.2141::0.2141) (0.0605::0.0605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2347::0.2347) (0.2349::0.2349)) (IOPATH D X (0.2352::0.2352) (0.2406::0.2406)) (IOPATH A_N X (0.2954::0.2954) (0.2401::0.2401)) (IOPATH B_N X (0.3063::0.3063) (0.2559::0.2559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2312::0.2312) (0.2343::0.2343)) (IOPATH D X (0.2288::0.2288) (0.2361::0.2361)) (IOPATH A_N X (0.2891::0.2891) (0.2358::0.2358)) (IOPATH B_N X (0.2961::0.2961) (0.2493::0.2493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8043::1.8043) (0.6840::0.6840)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8265::1.8265) (0.0158::0.0158) (0.7211::0.7211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3521::0.3521) (0.2515::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2344::0.2344) (0.2254::0.2254)) (IOPATH C X (0.2344::0.2344) (0.2353::0.2353)) (IOPATH D X (0.2377::0.2377) (0.2501::0.2501)) (IOPATH A_N X (0.2842::0.2842) (0.2408::0.2408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0097::2.0097) (0.7530::0.7530)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0446::2.0446) (0.0158::0.0158) (0.8034::0.8034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2284::0.2284) (0.2299::0.2299)) (IOPATH D X (0.2294::0.2294) (0.2365::0.2365)) (IOPATH A_N X (0.2905::0.2905) (0.2365::0.2365)) (IOPATH B_N X (0.3005::0.3005) (0.2519::0.2519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3946::0.3946) (0.3441::0.3441)) (IOPATH D Q (0.3863::0.3863) (0.2731::0.2748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3853::0.3853) (0.3384::0.3384)) (IOPATH D Q (0.3817::0.3817) (0.2733::0.2756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2248::0.2248) (0.2175::0.2175)) (IOPATH C X (0.2280::0.2280) (0.2301::0.2301)) (IOPATH D X (0.2318::0.2318) (0.2458::0.2458)) (IOPATH A_N X (0.2831::0.2831) (0.2393::0.2393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2277::0.2277) (0.2208::0.2208)) (IOPATH C X (0.2273::0.2273) (0.2295::0.2295)) (IOPATH D X (0.2310::0.2310) (0.2453::0.2453)) (IOPATH A_N X (0.2785::0.2785) (0.2365::0.2365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7860::1.7860) (0.6804::0.6804)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8124::1.8124) (0.0180::0.0180) (0.7213::0.7213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2086::0.2086) (0.1861::0.1861)) (IOPATH B X (0.2210::0.2210) (0.2170::0.2170)) (IOPATH C X (0.2201::0.2201) (0.2280::0.2280)) (IOPATH D X (0.2221::0.2221) (0.2355::0.2355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0694::2.0694) (0.7730::0.7730)) (IOPATH TE_B Z () () (0.1198::0.1198) (2.1085::2.1085) (0.0136::0.0136) (0.8265::0.8265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3445::0.3445) (0.2828::0.2849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3667::0.3678) (0.2726::0.2758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0043::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9996::1.9996) (0.7500::0.7500)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0221::2.0221) (0.0180::0.0180) (0.7886::0.7886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2155::0.2155) (0.1886::0.1886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1166::2.1166) (0.7661::0.7661)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1412::2.1412) (0.0169::0.0169) (0.8059::0.8059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3795::0.3795) (0.3650::0.3650)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2590::0.2609)) (SETUP (negedge D) (posedge CLK) (0.3467::0.3537)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3752::0.3752) (0.3624::0.3624)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2796::0.2819)) (SETUP (negedge D) (posedge CLK) (0.3755::0.3832)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7145::1.7145) (0.6540::0.6541)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.7524::1.7524) (0.0153::0.0153) (0.7068::0.7068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3564::0.3565) (0.2571::0.2571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3798::0.3798) (0.3652::0.3652)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2862::0.2902)) (SETUP (negedge D) (posedge CLK) (0.3847::0.3938)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4035::0.4035) (0.3494::0.3494)) (IOPATH D Q (0.3942::0.3950) (0.2785::0.2818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3556::0.3556) (0.2548::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3482::0.3482) (0.2499::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3523::0.3529) (0.2562::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3526::0.3526) (0.2531::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3962::0.3962) (0.3450::0.3450)) (IOPATH D Q (0.3866::0.3866) (0.2723::0.2736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0156::2.0156) (0.7430::0.7430)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.0524::2.0524) (0.0162::0.0162) (0.7949::0.7949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1372::2.1372) (0.7804::0.7804)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1559::2.1559) (0.0177::0.0177) (0.8126::0.8126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3209::0.3209)) (IOPATH D Q (0.3502::0.3502) (0.2506::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3509::0.3509) (0.2584::0.2584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3522::0.3542) (0.2567::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3504::0.3504) (0.2504::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0706::0.0706) (0.0565::0.0565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0505::2.0506) (0.7677::0.7677)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0658::2.0658) (0.0184::0.0184) (0.7977::0.7977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3725::0.3725) (0.3607::0.3607)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2561::0.2580)) (SETUP (negedge D) (posedge CLK) (0.3425::0.3488)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3576::0.3601) (0.2611::0.2685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3773::0.3773) (0.3637::0.3637)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2747::0.2771)) (SETUP (negedge D) (posedge CLK) (0.3678::0.3772)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0912::2.0912) (0.7644::0.7644)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.1126::2.1126) (0.0162::0.0162) (0.8038::0.8038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3696::0.3696) (0.3586::0.3586)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3003::0.3033)) (SETUP (negedge D) (posedge CLK) (0.4051::0.4143)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3526::0.3535) (0.2553::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0212::2.0212) (0.7584::0.7584)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0578::2.0578) (0.0170::0.0170) (0.8091::0.8091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3704::0.3704) (0.3293::0.3293)) (IOPATH D Q (0.3694::0.3698) (0.2698::0.2708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0724::0.0724) (0.0585::0.0585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3483::0.3483) (0.2499::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0753::0.0753) (0.0617::0.0617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3675::0.3720) (0.2712::0.2842)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2948::0.2948) (0.2805::0.2805)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3553::0.3553) (0.2582::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3557::0.3557) (0.2564::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1013::0.1013) (0.0804::0.0804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8965::1.8965) (0.7163::0.7164)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9134::1.9134) (0.0187::0.0187) (0.7471::0.7471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3539::0.3544) (0.2542::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3827::0.3829) (0.2837::0.2837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3702::0.3702) (0.3590::0.3590)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2557::0.2577)) (SETUP (negedge D) (posedge CLK) (0.3422::0.3480)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3745::0.3745) (0.3620::0.3620)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2914::0.2944)) (SETUP (negedge D) (posedge CLK) (0.3916::0.4024)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3785::0.3785) (0.3644::0.3644)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3007::0.3044)) (SETUP (negedge D) (posedge CLK) (0.4058::0.4151)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6327::2.6327) (0.9464::0.9466)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.6581::2.6581) (0.0092::0.0092) (1.0029::1.0029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3935::0.3935) (0.3434::0.3434)) (IOPATH D Q (0.3848::0.3854) (0.2737::0.2761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2334::0.2334) (0.2171::0.2181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3550::0.3550) (0.2541::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3586::0.3593) (0.2603::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2189::0.2189) (0.1895::0.1916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3535::0.3535) (0.2536::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3485::0.3485) (0.2501::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3492::0.3492) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0833::0.0833) (0.0666::0.0666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6845::1.6845) (0.6450::0.6450)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7203::1.7203) (0.0180::0.0180) (0.6960::0.6960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3548::0.3564) (0.2580::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3745::0.3745) (0.3619::0.3619)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2646::0.2670)) (SETUP (negedge D) (posedge CLK) (0.3545::0.3626)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3735::0.3735) (0.3613::0.3613)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2731::0.2767)) (SETUP (negedge D) (posedge CLK) (0.3671::0.3748)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0600::2.0600) (0.7528::0.7528)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0950::2.0950) (0.0159::0.0159) (0.8031::0.8031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3579::0.3581) (0.2573::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3749::0.3749) (0.3622::0.3622)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2918::0.2953)) (SETUP (negedge D) (posedge CLK) (0.3933::0.4015)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2540::0.2540) (0.2313::0.2313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8765::1.8765) (0.7099::0.7100)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8946::1.8946) (0.0183::0.0183) (0.7421::0.7421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3692::0.3692) (0.3286::0.3286)) (IOPATH D Q (0.3607::0.3607) (0.2574::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9376::1.9377) (0.7304::0.7305)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9633::1.9633) (0.0179::0.0179) (0.7709::0.7709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0503::2.0503) (0.7661::0.7662)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0849::2.0849) (0.0178::0.0178) (0.8147::0.8147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3574::0.3581) (0.2580::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3578::0.3578) (0.2579::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3622::0.3642) (0.2664::0.2719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0073::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0487::2.0487) (0.7654::0.7654)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0823::2.0823) (0.0169::0.0169) (0.8132::0.8132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0954::0.0954) (0.0747::0.0747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9262::1.9262) (0.7176::0.7177)) (IOPATH TE_B Z () () (0.1205::0.1205) (1.9483::1.9483) (0.0129::0.0129) (0.7666::0.7666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6832::1.6832) (0.6445::0.6445)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7139::1.7139) (0.0184::0.0184) (0.6897::0.6897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3608::0.3642) (0.2657::0.2760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1935)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0033::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1417::0.1417) (0.1513::0.1513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6936::1.6936) (0.6506::0.6506)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7333::1.7333) (0.0167::0.0167) (0.7052::0.7052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3728::0.3740) (0.2757::0.2799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1939)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0053)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0056::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6967::1.6967) (0.6493::0.6493)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7298::1.7298) (0.0179::0.0179) (0.6972::0.6972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3680::0.3680) (0.3575::0.3575)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2681::0.2708)) (SETUP (negedge D) (posedge CLK) (0.3595::0.3680)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3475::0.3481) (0.2510::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3796::0.3796) (0.3651::0.3651)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2856::0.2888)) (SETUP (negedge D) (posedge CLK) (0.3847::0.3937)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3851::0.3851) (0.3685::0.3685)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3052::0.3085)) (SETUP (negedge D) (posedge CLK) (0.4116::0.4217)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3711::0.3711) (0.3298::0.3298)) (IOPATH D Q (0.3735::0.3735) (0.2715::0.2748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1905::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8015::1.8016) (0.6853::0.6854)) (IOPATH TE_B Z () () (0.1181::0.1181) (1.8389::1.8389) (0.0150::0.0150) (0.7392::0.7392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3486::0.3486) (0.2508::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8231::1.8231) (0.6933::0.6933)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8495::1.8495) (0.0172::0.0172) (0.7341::0.7341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3569::0.3591) (0.2618::0.2688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0083::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3518::0.3527) (0.2566::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3547::0.3547) (0.2580::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.2112::0.2112) (0.2469::0.2469)) (IOPATH B X (0.1814::0.1814) (0.2143::0.2143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3929::0.3929) (0.3430::0.3430)) (IOPATH D Q (0.3821::0.3822) (0.2702::0.2707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9670::1.9670) (0.7293::0.7293)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.0033::2.0033) (0.0154::0.0154) (0.7877::0.7877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0232::2.0232) (0.7595::0.7595)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0574::2.0574) (0.0170::0.0170) (0.8088::0.8088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5205::2.5205) (0.9059::0.9059)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.5429::2.5429) (0.0188::0.0188) (0.9418::0.9418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3565::0.3567) (0.2600::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6783::1.6783) (0.6344::0.6345)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7160::1.7160) (0.0157::0.0157) (0.6933::0.6933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0933::0.0933) (0.0731::0.0731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1337::2.1337) (0.7945::0.7946)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1661::2.1661) (0.0164::0.0164) (0.8421::0.8421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4252::0.4252) (0.3610::0.3610)) (IOPATH D Q (0.4173::0.4173) (0.2911::0.2912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3033::2.3033) (0.8495::0.8496)) (IOPATH TE_B Z () () (0.1185::0.1185) (2.3194::2.3194) (0.0149::0.0149) (0.8924::0.8924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3738::0.3738) (0.3616::0.3616)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2913::0.2940)) (SETUP (negedge D) (posedge CLK) (0.3913::0.4017)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3716::0.3716) (0.3601::0.3601)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2519::0.2534)) (SETUP (negedge D) (posedge CLK) (0.3365::0.3420)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3712::0.3712) (0.3597::0.3597)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3048::0.3080)) (SETUP (negedge D) (posedge CLK) (0.4110::0.4208)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6686::1.6686) (0.6296::0.6296)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7038::1.7038) (0.0163::0.0163) (0.6804::0.6804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2748::2.2748) (0.8408::0.8409)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.2986::2.2986) (0.0171::0.0171) (0.8785::0.8785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3594::0.3599) (0.2604::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3007::0.3007) (0.2836::0.2836)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3491::0.3491) (0.2534::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1523::0.1523) (0.1738::0.1738)) (IOPATH B X (0.1424::0.1424) (0.1803::0.1803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9261::1.9261) (0.7111::0.7112)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9462::1.9462) (0.0171::0.0171) (0.7489::0.7489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3536::0.3551) (0.2562::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6879::1.6879) (0.6457::0.6458)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7207::1.7207) (0.0184::0.0184) (0.6940::0.6940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0771::2.0771) (0.7602::0.7602)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1028::2.1028) (0.0178::0.0178) (0.7997::0.7997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8477::1.8477) (0.7012::0.7012)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8676::1.8676) (0.0175::0.0175) (0.7354::0.7354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3582::0.3620) (0.2628::0.2738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3571::0.3578) (0.2598::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9294::1.9294) (0.7140::0.7140)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.9594::1.9594) (0.0163::0.0163) (0.7607::0.7607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1766::0.1766) (0.2170::0.2171)) (IOPATH B X (0.1396::0.1396) (0.1760::0.1760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2311::0.2311) (0.2336::0.2336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7397::1.7398) (0.6657::0.6658)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7687::1.7687) (0.0184::0.0184) (0.7092::0.7092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2767::0.2767) (0.2710::0.2710)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3513::0.3513) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3516::0.3522) (0.2532::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3934::0.3934) (0.3433::0.3433)) (IOPATH D Q (0.3850::0.3850) (0.2722::0.2734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3348::0.3367) (0.2405::0.2439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3614::2.3614) (0.8476::0.8476)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.3853::2.3853) (0.0173::0.0173) (0.8850::0.8850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0724::0.0724) (0.0588::0.0588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7196::1.7196) (0.6424::0.6424)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7508::1.7508) (0.0171::0.0171) (0.6892::0.6892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0262::2.0262) (0.7416::0.7416)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.0434::2.0434) (0.0151::0.0151) (0.7813::0.7813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3511::0.3511) (0.2515::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3983::0.3983) (0.3462::0.3462)) (IOPATH D Q (0.3897::0.3902) (0.2770::0.2787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8341::1.8341) (0.6963::0.6964)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8495::1.8495) (0.0183::0.0183) (0.7270::0.7270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8002::1.8002) (0.6851::0.6851)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8208::1.8208) (0.0164::0.0164) (0.7212::0.7212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9081::1.9081) (0.7193::0.7194)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.9263::1.9263) (0.0192::0.0192) (0.7511::0.7511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3195::0.3195)) (IOPATH D Q (0.3488::0.3488) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3527::0.3534) (0.2543::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3551::0.3551) (0.3189::0.3189)) (IOPATH D Q (0.3543::0.3551) (0.2599::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8561::1.8561) (0.6927::0.6928)) (IOPATH TE_B Z () () (0.1205::0.1205) (1.8869::1.8869) (0.0129::0.0129) (0.7455::0.7455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3758::0.3758) (0.3326::0.3326)) (IOPATH D Q (0.3813::0.3863) (0.2806::0.2966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1990)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0163)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3629::0.3665) (0.2675::0.2782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0020::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3555::0.3573) (0.2590::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3217::2.3217) (0.8430::0.8430)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3424::2.3424) (0.0176::0.0176) (0.8783::0.8783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1023::0.1023) (0.0810::0.0810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8984::1.8984) (0.7028::0.7028)) (IOPATH TE_B Z () () (0.1181::0.1181) (1.9248::1.9248) (0.0150::0.0150) (0.7519::0.7519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0904::2.0904) (0.7799::0.7799)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1151::2.1151) (0.0186::0.0186) (0.8190::0.8190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3677::0.3677) (0.3277::0.3277)) (IOPATH D Q (0.3594::0.3594) (0.2576::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3620::0.3640) (0.2649::0.2711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3877::0.3877) (0.3398::0.3398)) (IOPATH D Q (0.3780::0.3786) (0.2689::0.2713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3630::0.3630) (0.2662::0.2662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3283::0.3283)) (IOPATH D Q (0.3696::0.3722) (0.2713::0.2793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3460::0.3466) (0.2483::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6547::1.6547) (0.6277::0.6277)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.6878::1.6878) (0.0166::0.0166) (0.6827::0.6827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3905::2.3905) (0.8568::0.8569)) (IOPATH TE_B Z () () (0.1185::0.1185) (2.4082::2.4082) (0.0149::0.0149) (0.9003::0.9003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3555::0.3582) (0.2599::0.2678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0100::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3622::0.3622) (0.2680::0.2680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3497::0.3497) (0.2524::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6824::1.6825) (0.6457::0.6457)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7180::1.7180) (0.0183::0.0183) (0.6957::0.6957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3521::0.3521) (0.2509::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3565::0.3565) (0.2563::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9025::1.9025) (0.7016::0.7017)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9292::1.9292) (0.0168::0.0168) (0.7431::0.7431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3092::0.3092) (0.2704::0.2704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9932::1.9932) (0.7367::0.7367)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0156::2.0156) (0.0184::0.0184) (0.7735::0.7735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3476::0.3476) (0.2472::0.2472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8703::1.8704) (0.7065::0.7065)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9012::1.9012) (0.0174::0.0174) (0.7523::0.7523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0858::0.0858) (0.0693::0.0693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3584::0.3604) (0.2631::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0090::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7540::1.7541) (0.6702::0.6702)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7826::1.7826) (0.0183::0.0183) (0.7135::0.7135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7905::1.7905) (0.6814::0.6815)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8279::1.8279) (0.0172::0.0172) (0.7335::0.7335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3508::0.3508) (0.2530::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3954::0.3955) (0.2941::0.2941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3500::0.3500) (0.2513::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2156::0.2156) (0.2214::0.2214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0967::0.0967) (0.0758::0.0758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4215::2.4216) (0.8590::0.8591)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.4445::2.4445) (0.0177::0.0177) (0.8955::0.8955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6681::1.6681) (0.6400::0.6400)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6991::1.6991) (0.0182::0.0182) (0.6855::0.6855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0973::0.0973) (0.0766::0.0766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3535::0.3543) (0.2556::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2642::0.2642) (0.2395::0.2395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0424::2.0424) (0.7464::0.7464)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.0721::2.0721) (0.0151::0.0151) (0.7916::0.7916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9402::1.9402) (0.7304::0.7304)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.9765::1.9765) (0.0164::0.0164) (0.7813::0.7813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3643::0.3664) (0.2672::0.2736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0088::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0553::2.0553) (0.7538::0.7538)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.0768::2.0768) (0.0160::0.0160) (0.7924::0.7924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7733::1.7733) (0.6755::0.6755)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7972::1.7972) (0.0164::0.0164) (0.7136::0.7136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6923::1.6923) (0.6469::0.6470)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7170::1.7170) (0.0186::0.0186) (0.6863::0.6863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3679::0.3679) (0.3278::0.3278)) (IOPATH D Q (0.3678::0.3691) (0.2697::0.2740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0109::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9183::1.9183) (0.7102::0.7102)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9512::1.9512) (0.0171::0.0171) (0.7575::0.7575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8042::1.8042) (0.6858::0.6858)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.8316::1.8316) (0.0156::0.0156) (0.7275::0.7275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3526::0.3526) (0.2543::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3487::0.3494) (0.2506::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5224::0.5224) (0.4120::0.4120)) (IOPATH D Q (0.5154::0.5160) (0.3450::0.3471)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7237::2.7237) (0.9723::0.9723)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.7402::2.7402) (0.0186::0.0186) (1.0018::1.0018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2949::0.2949) (0.2805::0.2805)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0795)) (SETUP (negedge GATE) (posedge CLK) (0.0801::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2863::2.2863) (0.8454::0.8454)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.3152::2.3152) (0.0185::0.0185) (0.8884::0.8884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1846::0.1846) (0.2251::0.2247)) (IOPATH B X (0.1541::0.1541) (0.1929::0.1929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2737::2.2737) (0.8439::0.8439)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.3071::2.3071) (0.0161::0.0161) (0.8939::0.8939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3566::0.3580) (0.2605::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3527::0.3527) (0.2572::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1841::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0662::2.0662) (0.7534::0.7534)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0897::2.0897) (0.0177::0.0177) (0.7904::0.7904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3870::2.3870) (0.8529::0.8530)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.4041::2.4041) (0.0183::0.0183) (0.8839::0.8839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2803::0.2803) (0.2729::0.2729)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9861::1.9862) (0.7284::0.7284)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0151::2.0151) (0.0187::0.0187) (0.7723::0.7723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3756::0.3758) (0.2787::0.2787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8296::1.8296) (0.6784::0.6784)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8511::1.8511) (0.0185::0.0185) (0.7138::0.7138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3515::0.3515) (0.2536::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3753::0.3753) (0.3323::0.3323)) (IOPATH D Q (0.3662::0.3673) (0.2622::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7820::1.7820) (0.6659::0.6659)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8086::1.8086) (0.0170::0.0170) (0.7081::0.7081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3630::0.3637) (0.2669::0.2687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0690::2.0690) (0.7719::0.7719)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0903::2.0903) (0.0184::0.0184) (0.8075::0.8075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0219::2.0219) (0.7568::0.7569)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0403::2.0403) (0.0188::0.0188) (0.7892::0.7892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7611::1.7611) (0.6722::0.6722)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7942::1.7942) (0.0176::0.0176) (0.7204::0.7204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7518::1.7518) (0.6596::0.6596)) (IOPATH TE_B Z () () (0.1016::0.1016) (1.7503::1.7503) (0.0264::0.0264) (0.6710::0.6710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3500::0.3501) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2043::2.2043) (0.7974::0.7974)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2204::2.2204) (0.0185::0.0185) (0.8273::0.8273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1077::2.1078) (0.7856::0.7856)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1413::2.1413) (0.0178::0.0178) (0.8336::0.8336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3523::0.3523) (0.2567::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3526::0.3553) (0.2595::0.2635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3940::0.3940) (0.3437::0.3437)) (IOPATH D Q (0.3853::0.3853) (0.2722::0.2731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3500::0.3500) (0.2502::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3831::0.3831) (0.3370::0.3370)) (IOPATH D Q (0.3759::0.3759) (0.2678::0.2693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2274::0.2274) (0.2023::0.2023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8679::1.8679) (0.6903::0.6904)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8929::1.8929) (0.0168::0.0168) (0.7299::0.7299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3542::0.3550) (0.2575::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0741::0.0741) (0.0604::0.0604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1492::0.1492) (0.1693::0.1693)) (IOPATH B X (0.1572::0.1572) (0.2026::0.2026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9452::1.9452) (0.7144::0.7145)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9677::1.9677) (0.0174::0.0174) (0.7525::0.7525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3538::0.3537) (0.2541::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3742::0.3742) (0.3317::0.3317)) (IOPATH D Q (0.3652::0.3652) (0.2596::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3568::0.3577) (0.2595::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1570::0.1570) (0.1767::0.1767)) (IOPATH B X (0.1709::0.1709) (0.2210::0.2210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3580::0.3586) (0.2574::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3195::0.3195) (0.2270::0.2270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3562::0.3562) (0.2591::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0202)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9959::1.9959) (0.7332::0.7332)) (IOPATH TE_B Z () () (0.1134::0.1134) (2.0101::2.0101) (0.0194::0.0194) (0.7612::0.7612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3562::0.3601) (0.2605::0.2719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0065::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2746::0.2746) (0.2402::0.2402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3720::0.3720) (0.3303::0.3303)) (IOPATH D Q (0.3791::0.3818) (0.2815::0.2896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1980)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0933::2.0933) (0.7810::0.7810)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1087::2.1087) (0.0182::0.0182) (0.8115::0.8115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1510::0.1510) (0.1687::0.1687)) (IOPATH B X (0.1586::0.1586) (0.2005::0.2005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7014::1.7014) (0.6532::0.6532)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7359::1.7359) (0.0172::0.0172) (0.7036::0.7036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6106::1.6106) (0.6223::0.6223)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.6377::1.6377) (0.0176::0.0176) (0.6647::0.6647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0942::0.0942) (0.0738::0.0738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3560::0.3564) (0.2576::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6650::1.6650) (0.6394::0.6394)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6956::1.6956) (0.0182::0.0182) (0.6847::0.6847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3267::0.3267)) (IOPATH D Q (0.3582::0.3593) (0.2584::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3570::0.3570) (0.2564::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3624::0.3624) (0.2626::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0821::0.0821) (0.0660::0.0660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3614::0.3639) (0.2653::0.2727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0078::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1183::2.1183) (0.7759::0.7759)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1536::2.1536) (0.0174::0.0174) (0.8255::0.8255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5374::2.5374) (0.9309::0.9310)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.5752::2.5752) (0.0162::0.0162) (0.9831::0.9831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3497::0.3497) (0.2489::0.2496)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6253::1.6253) (0.6253::0.6253)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.6533::1.6533) (0.0175::0.0175) (0.6684::0.6684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3220::0.3220)) (IOPATH D Q (0.3589::0.3589) (0.2613::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1875::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3572::0.3604) (0.2624::0.2719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0058::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0789::0.0789) (0.0646::0.0646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3907::0.3908) (0.2894::0.2894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8594::1.8594) (0.6948::0.6948)) (IOPATH TE_B Z () () (0.1012::0.1012) (1.8583::1.8583) (0.0266::0.0266) (0.7164::0.7164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0937::0.0937) (0.0735::0.0735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1079::2.1079) (0.7720::0.7720)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1239::2.1239) (0.0192::0.0192) (0.8015::0.8015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7497::1.7497) (0.6670::0.6670)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7775::1.7775) (0.0182::0.0182) (0.7111::0.7111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3568::0.3584) (0.2603::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3685::0.3685) (0.3282::0.3282)) (IOPATH D Q (0.3634::0.3634) (0.2622::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3682::0.3682) (0.3280::0.3280)) (IOPATH D Q (0.3657::0.3669) (0.2665::0.2703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2113::0.2113) (0.1986::0.1986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0225::2.0225) (0.7481::0.7481)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.0140::2.0140) (0.0269::0.0269) (0.7505::0.7505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8676::1.8676) (0.7071::0.7071)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9015::1.9015) (0.0176::0.0176) (0.7556::0.7556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0437::2.0437) (0.7456::0.7456)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0800::2.0800) (0.0170::0.0170) (0.7967::0.7967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0919::0.0919) (0.0714::0.0714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9288::1.9288) (0.7089::0.7089)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9499::1.9499) (0.0183::0.0183) (0.7447::0.7447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1659::0.1659) (0.1892::0.1892)) (IOPATH B X (0.1456::0.1456) (0.1818::0.1818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8259::1.8259) (0.6913::0.6913)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8583::1.8583) (0.0174::0.0174) (0.7393::0.7393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3677::0.3677) (0.3277::0.3277)) (IOPATH D Q (0.3597::0.3598) (0.2570::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3528::0.3528) (0.2515::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0590::2.0590) (0.7713::0.7713)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0915::2.0915) (0.0175::0.0175) (0.8184::0.8184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3525::0.3525) (0.2529::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6475::1.6475) (0.6349::0.6349)) (IOPATH TE_B Z () () (0.1174::0.1175) (1.6859::1.6859) (0.0156::0.0156) (0.6887::0.6887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0962::0.0962) (0.0751::0.0751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3525::0.3528) (0.2559::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1829)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3192::2.3193) (0.8544::0.8544)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.3342::2.3342) (0.0194::0.0194) (0.8827::0.8827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3518::0.3531) (0.2559::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2418::2.2418) (0.8053::0.8054)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.2590::2.2590) (0.0191::0.0191) (0.8360::0.8360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1008::0.1008) (0.0792::0.0792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7925::1.7925) (0.6679::0.6680)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8142::1.8142) (0.0175::0.0175) (0.7047::0.7047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3786::0.3787) (0.2832::0.2832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9083::1.9083) (0.7080::0.7080)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9301::1.9301) (0.0174::0.0174) (0.7458::0.7458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3536::0.3536) (0.2532::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3529::0.3549) (0.2576::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7622::1.7622) (0.6694::0.6694)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7882::1.7882) (0.0173::0.0173) (0.7099::0.7099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3519::0.3525) (0.2530::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9535::1.9535) (0.7247::0.7248)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.9807::1.9807) (0.0163::0.0163) (0.7739::0.7739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9295::1.9295) (0.7269::0.7269)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9552::1.9552) (0.0181::0.0181) (0.7712::0.7712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9313::1.9313) (0.7111::0.7111)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.9592::1.9592) (0.0165::0.0165) (0.7531::0.7531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0079::2.0079) (0.7591::0.7593)) (IOPATH TE_B Z () () (0.1264::0.1264) (2.0279::2.0279) (0.0075::0.0075) (0.8115::0.8115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5420::2.5420) (0.9138::0.9138)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.5647::2.5647) (0.0167::0.0167) (0.9496::0.9496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0939::0.0939) (0.0736::0.0736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3518::0.3527) (0.2539::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3509::0.3509) (0.3446::0.3454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0389::2.0389) (0.7628::0.7629)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0545::2.0545) (0.0182::0.0182) (0.7935::0.7935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0974::0.0974) (0.0767::0.0767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3617::0.3635) (0.2666::0.2726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5237::2.5237) (0.9212::0.9212)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.5476::2.5476) (0.0166::0.0166) (0.9585::0.9585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2642::0.2642) (0.2411::0.2411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.2149::0.2149) (0.1677::0.1677)) (IOPATH A Y (0.2392::0.2392) (0.0734::0.0734)) (IOPATH B Y (0.2186::0.2186) (0.0716::0.0716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3114::0.3135) (0.2248::0.2285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.2083::0.2083) (0.2221::0.2221)) (IOPATH C X (0.2002::0.2002) (0.2218::0.2218)) (IOPATH A_N X (0.2569::0.2569) (0.2322::0.2322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.2354::0.2354) (0.2416::0.2416)) (IOPATH C X (0.2276::0.2277) (0.2420::0.2420)) (IOPATH A_N X (0.2850::0.2850) (0.2519::0.2519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6706::1.6706) (0.6403::0.6403)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7018::1.7018) (0.0170::0.0170) (0.6865::0.6865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.2112::0.2112) (0.2061::0.2061)) (IOPATH B X (0.2152::0.2152) (0.2283::0.2283)) (IOPATH C X (0.2056::0.2056) (0.2284::0.2284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4812::2.4812) (0.8867::0.8868)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.4988::2.4988) (0.0184::0.0184) (0.9193::0.9193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3195::0.3195)) (IOPATH D Q (0.3476::0.3476) (0.2485::0.2495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3582::0.3582) (0.2597::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3564::0.3564) (0.2554::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2519::0.2519) (0.2261::0.2261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2148::2.2148) (0.7969::0.7969)) (IOPATH TE_B Z () () (0.1131::0.1131) (2.2264::2.2264) (0.0198::0.0198) (0.8235::0.8235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2507::0.2507) (0.2225::0.2225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3975::0.3976) (0.2990::0.2990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3482::0.3489) (0.2503::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3601::0.3611) (0.2639::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7655::1.7655) (0.6724::0.6724)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7898::1.7898) (0.0176::0.0176) (0.7112::0.7112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3734::0.3736) (0.2787::0.2787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4532::0.4532) (0.3758::0.3758)) (IOPATH D Q (0.4465::0.4465) (0.3069::0.3090)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1816::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3461::0.3461) (0.2473::0.2473)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3740::0.3740) (0.3315::0.3315)) (IOPATH D Q (0.3662::0.3662) (0.2614::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0964::0.0964) (0.0755::0.0755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3727::0.3727) (0.3307::0.3307)) (IOPATH D Q (0.3662::0.3662) (0.2623::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2989::0.2989) (0.2826::0.2826)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3544::0.3559) (0.2573::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3516::0.3516) (0.2517::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1783::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3607::0.3634) (0.2649::0.2728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0075::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2643::0.2644) (0.2444::0.2447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3214::0.3214) (0.2282::0.2282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3528::0.3528) (0.2576::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3600::0.3604) (0.2613::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3568::0.3601) (0.2617::0.2714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1877::2.1877) (0.8095::0.8095)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.2139::2.2139) (0.0181::0.0180) (0.8498::0.8498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3756::0.3756) (0.3325::0.3325)) (IOPATH D Q (0.3684::0.3684) (0.2633::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8494::1.8495) (0.7016::0.7016)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8835::1.8835) (0.0172::0.0172) (0.7507::0.7507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3566::0.3578) (0.2615::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3531::0.3535) (0.2539::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3629::0.3679) (0.2685::0.2849)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1990)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0167)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3530::0.3530) (0.2552::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3277::0.3277)) (IOPATH D Q (0.3609::0.3609) (0.2590::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2977::0.2977) (0.2629::0.2629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7617::1.7617) (0.6736::0.6736)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.7980::1.7980) (0.0156::0.0156) (0.7261::0.7261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2144::0.2144) (0.1954::0.1954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3462::0.3463) (0.2537::0.2537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3475::0.3475) (0.2481::0.2481)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6948::1.6948) (0.6503::0.6503)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7301::1.7301) (0.0173::0.0173) (0.7004::0.7004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3532::0.3543) (0.2545::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8005::1.8005) (0.6721::0.6721)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8250::1.8250) (0.0173::0.0173) (0.7117::0.7117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3549::0.3549) (0.2589::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1835::0.1835)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3500::0.3500) (0.2493::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3271::0.3271)) (IOPATH D Q (0.3585::0.3585) (0.2571::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3693::0.3693) (0.3286::0.3286)) (IOPATH D Q (0.3627::0.3637) (0.2625::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3195::0.3195)) (IOPATH D Q (0.3485::0.3485) (0.2501::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9484::1.9484) (0.7243::0.7244)) (IOPATH TE_B Z () () (0.1264::0.1264) (1.9731::1.9731) (0.0075::0.0075) (0.7805::0.7805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3462::0.3468) (0.2489::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3469::0.3469) (0.2474::0.2492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3970::2.3971) (0.8811::0.8811)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.4180::2.4180) (0.0166::0.0166) (0.9166::0.9166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3577::0.3606) (0.2614::0.2699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0095::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2137::0.2137) (0.1931::0.1931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2694::2.2694) (0.8379::0.8380)) (IOPATH TE_B Z () () (0.1186::0.1186) (2.3045::2.3045) (0.0147::0.0147) (0.8908::0.8908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3506::0.3508) (0.2582::0.2582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6753::1.6753) (0.6436::0.6436)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7058::1.7058) (0.0170::0.0170) (0.6893::0.6893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3894::2.3894) (0.8563::0.8563)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.4121::2.4121) (0.0183::0.0183) (0.8918::0.8918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4646::2.4647) (0.9191::0.9194)) (IOPATH TE_B Z () () (0.1393::0.1393) (2.4832::2.4832) (-0.0082::-0.0082) (0.9538::0.9538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7292::1.7292) (0.6624::0.6624)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7628::1.7628) (0.0173::0.0173) (0.7114::0.7114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1168::2.1168) (0.7753::0.7753)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1375::2.1375) (0.0188::0.0188) (0.8094::0.8094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0715::0.0715) (0.0583::0.0583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3556::0.3556) (0.2547::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6837::1.6837) (0.6469::0.6469)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.7194::1.7194) (0.0157::0.0157) (0.6972::0.6972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3977::0.3978) (0.2918::0.2918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3583::0.3583) (0.2574::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1708::0.1708) (0.1974::0.1974)) (IOPATH B X (0.1707::0.1707) (0.2247::0.2247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3701::0.3701) (0.3291::0.3291)) (IOPATH D Q (0.3705::0.3740) (0.2713::0.2815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9792::1.9792) (0.7314::0.7314)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0027::2.0027) (0.0179::0.0179) (0.7685::0.7685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2196::0.2196) (0.2006::0.2006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3686::0.3736) (0.2724::0.2905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2003)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0185)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3555::0.3569) (0.2597::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2981::0.2981) (0.2822::0.2822)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3570::0.3571) (0.2553::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8493::1.8493) (0.6994::0.6994)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.8839::1.8839) (0.0165::0.0165) (0.7486::0.7486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6644::2.6644) (0.9711::0.9711)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.6905::2.6905) (0.0162::0.0162) (1.0107::1.0107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3592::0.3629) (0.2641::0.2751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1015::2.1015) (0.7844::0.7845)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1293::2.1293) (0.0185::0.0185) (0.8284::0.8284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3481::2.3481) (0.8392::0.8392)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.3675::2.3675) (0.0184::0.0184) (0.8721::0.8721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7278::1.7278) (0.6600::0.6600)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7626::1.7626) (0.0182::0.0182) (0.7098::0.7098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3546::0.3552) (0.2574::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3493::0.3493) (0.2452::0.2452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1335::2.1335) (0.7803::0.7803)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1590::2.1590) (0.0188::0.0188) (0.8206::0.8206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0809::0.0809) (0.0655::0.0655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3449::0.3449) (0.2456::0.2456)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2998::0.2998) (0.2831::0.2831)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0801::0.0801) (0.0653::0.0653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7988::1.7988) (0.6676::0.6676)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8185::1.8185) (0.0184::0.0184) (0.7020::0.7020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3755::0.3755) (0.3325::0.3325)) (IOPATH D Q (0.3711::0.3727) (0.2686::0.2735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3587::0.3590) (0.2617::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9192::1.9192) (0.7112::0.7112)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9484::1.9484) (0.0185::0.0185) (0.7550::0.7550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3012::0.3012) (0.2838::0.2838)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2539::0.2539) (0.2388::0.2388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0221::2.0221) (0.7573::0.7573)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0488::2.0488) (0.0180::0.0180) (0.7981::0.7981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3546::0.3546) (0.2557::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9618::1.9618) (0.7371::0.7371)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.9813::1.9813) (0.0193::0.0193) (0.7721::0.7721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3581::0.3590) (0.2586::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0583::2.0583) (0.7708::0.7708)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0751::2.0751) (0.0165::0.0165) (0.8041::0.8041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1744::0.1744) (0.2029::0.2030)) (IOPATH B X (0.1502::0.1502) (0.1881::0.1881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0594::2.0594) (0.7518::0.7518)) (IOPATH TE_B Z () () (0.1131::0.1131) (2.0758::2.0758) (0.0197::0.0197) (0.7819::0.7819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2098::2.2099) (0.8002::0.8002)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.2377::2.2377) (0.0152::0.0152) (0.8430::0.8430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7524::1.7524) (0.6659::0.6659)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7902::1.7902) (0.0163::0.0163) (0.7185::0.7185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7099::1.7099) (0.6556::0.6557)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7424::1.7424) (0.0173::0.0173) (0.7041::0.7041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2727::0.2727) (0.2387::0.2387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0975::0.0975) (0.0771::0.0771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3582::0.3590) (0.2595::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3618::0.3618) (0.2642::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1862::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2228::0.2228) (0.1923::0.1945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9928::1.9928) (0.7467::0.7467)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0235::2.0235) (0.0169::0.0169) (0.7929::0.7929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1024::0.1024) (0.0806::0.0806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3430::0.3430) (0.2447::0.2447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1652::0.1652) (0.1905::0.1905)) (IOPATH B X (0.1490::0.1490) (0.1897::0.1897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3557::0.3568) (0.2556::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1752::0.1752) (0.2106::0.2106)) (IOPATH B X (0.1561::0.1561) (0.1997::0.1997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3488::0.3498) (0.2516::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3521::0.3521) (0.2516::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0942::2.0942) (0.7609::0.7610)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1158::2.1158) (0.0186::0.0186) (0.7961::0.7960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3496::0.3496) (0.2498::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1775)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3669::0.3669) (0.3272::0.3272)) (IOPATH D Q (0.3599::0.3599) (0.2579::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3523::0.3533) (0.2541::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3485::0.3485) (0.2497::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3620::0.3634) (0.2627::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1842)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3593::0.3594) (0.2679::0.2679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1122::2.1122) (0.7864::0.7864)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1325::2.1325) (0.0188::0.0188) (0.8202::0.8202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3553::0.3558) (0.2548::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3636::0.3681) (0.2673::0.2805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1948)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0009::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0990::0.0990) (0.0780::0.0780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3211::0.3211)) (IOPATH D Q (0.3613::0.3632) (0.2662::0.2723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1932)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0063::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1755::0.1755) (0.2040::0.2041)) (IOPATH B X (0.1592::0.1592) (0.2009::0.2009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0541::2.0541) (0.7695::0.7696)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0786::2.0786) (0.0186::0.0186) (0.8094::0.8094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5387::2.5387) (0.9059::0.9061)) (IOPATH TE_B Z () () (0.1415::0.1415) (2.5977::2.5977) (-0.0138::-0.0138) (0.9740::0.9740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1610::0.1610) (0.1817::0.1817)) (IOPATH B X (0.1642::0.1642) (0.2086::0.2086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3570::0.3584) (0.2591::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1837)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3782::0.3782) (0.3341::0.3341)) (IOPATH D Q (0.3702::0.3702) (0.2636::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3313::0.3313) (0.2331::0.2331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3624::0.3651) (0.2703::0.2784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1980)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2471::2.2471) (0.8099::0.8099)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.2627::2.2627) (0.0183::0.0183) (0.8406::0.8406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6648::1.6648) (0.6396::0.6396)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.6995::1.6995) (0.0188::0.0188) (0.6887::0.6887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3465::0.3465) (0.2479::0.2483)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3500::0.3507) (0.2537::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3639::0.3639) (0.2673::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9374::1.9374) (0.7286::0.7286)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9677::1.9677) (0.0185::0.0185) (0.7731::0.7731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3563::0.3572) (0.2586::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9729::1.9729) (0.7423::0.7424)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9981::1.9981) (0.0187::0.0187) (0.7826::0.7826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3827::0.3827) (0.2853::0.2852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3492::0.3492) (0.2517::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3502::0.3502) (0.2535::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9514::1.9514) (0.7356::0.7356)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9822::1.9822) (0.0175::0.0175) (0.7823::0.7823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9548::1.9548) (0.7345::0.7345)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.9788::1.9788) (0.0193::0.0193) (0.7722::0.7722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0517::2.0517) (0.7515::0.7515)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0706::2.0706) (0.0172::0.0172) (0.7922::0.7922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4958::2.4959) (0.9013::0.9013)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5164::2.5164) (0.0171::0.0171) (0.9353::0.9353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3721::0.3721) (0.3304::0.3304)) (IOPATH D Q (0.3637::0.3637) (0.2609::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1376::2.1376) (0.7934::0.7935)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1747::2.1747) (0.0170::0.0170) (0.8448::0.8448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3305::0.3305) (0.2988::0.2988)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7101::1.7101) (0.6523::0.6523)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7473::1.7473) (0.0163::0.0163) (0.7046::0.7046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6911::1.6911) (0.6463::0.6463)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7228::1.7228) (0.0179::0.0178) (0.6935::0.6935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6189::1.6189) (0.6093::0.6094)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6529::1.6529) (0.0176::0.0176) (0.6580::0.6580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6782::1.6782) (0.6448::0.6449)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7127::1.7127) (0.0165::0.0165) (0.6953::0.6953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7036::1.7036) (0.6527::0.6528)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.7383::1.7383) (0.0189::0.0189) (0.7017::0.7017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3514::0.3514) (0.2514::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7903::1.7903) (0.6806::0.6807)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8241::1.8241) (0.0171::0.0171) (0.7297::0.7297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1310::2.1310) (0.7742::0.7742)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1542::2.1542) (0.0166::0.0166) (0.8118::0.8118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3492::0.3506) (0.2516::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0756::2.0756) (0.7725::0.7725)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1097::2.1097) (0.0170::0.0170) (0.8205::0.8205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3574::0.3626) (0.2611::0.2764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0026::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7439::1.7439) (0.6560::0.6560)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7725::1.7725) (0.0187::0.0187) (0.7057::0.7057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3929::0.3930) (0.2917::0.2917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3239::0.3239)) (IOPATH D Q (0.3586::0.3586) (0.2611::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8946::1.8946) (0.7144::0.7144)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9281::1.9281) (0.0175::0.0175) (0.7620::0.7620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8657::1.8657) (0.7056::0.7056)) (IOPATH TE_B Z () () (0.1131::0.1131) (1.8886::1.8886) (0.0196::0.0196) (0.7423::0.7423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0167::2.0167) (0.7573::0.7573)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0498::2.0498) (0.0176::0.0176) (0.8052::0.8052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3544::0.3544) (0.2545::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2941::0.2941) (0.2801::0.2801)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0821::0.0825)) (SETUP (negedge GATE) (posedge CLK) (0.0822::0.0822)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6695::2.6696) (0.9723::0.9723)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.6851::2.6851) (0.0193::0.0193) (1.0003::1.0003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1624::0.1624) (0.1869::0.1869)) (IOPATH B X (0.1475::0.1475) (0.1874::0.1874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1932::2.1932) (0.8038::0.8038)) (IOPATH TE_B Z () () (0.1001::0.1001) (2.1779::2.1779) (0.0272::0.0272) (0.7984::0.7984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0752::2.0752) (0.7747::0.7747)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.0956::2.0956) (0.0157::0.0157) (0.8204::0.8204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4721::0.4721) (0.3456::0.3456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4211::2.4211) (0.8880::0.8881)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.4435::2.4435) (0.0180::0.0180) (0.9240::0.9240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7238::1.7238) (0.6573::0.6573)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7578::1.7578) (0.0178::0.0178) (0.7057::0.7057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1790::2.1790) (0.7992::0.7992)) (IOPATH TE_B Z () () (0.1205::0.1205) (2.2111::2.2111) (0.0130::0.0130) (0.8538::0.8538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3498::0.3498) (0.2511::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3522::0.3522) (0.2554::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3866::2.3867) (0.8484::0.8484)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.4057::2.4057) (0.0177::0.0177) (0.8819::0.8819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6608::1.6609) (0.6385::0.6385)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6950::1.6950) (0.0176::0.0176) (0.6873::0.6873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2089::0.2089) (0.1946::0.1946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3049::2.3049) (0.8487::0.8487)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.3286::2.3286) (0.0174::0.0174) (0.8856::0.8856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3169::2.3169) (0.8427::0.8428)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.3388::2.3388) (0.0180::0.0180) (0.8785::0.8785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9023::1.9023) (0.7013::0.7014)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9232::1.9232) (0.0175::0.0175) (0.7365::0.7365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6372::1.6372) (0.6226::0.6226)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6660::1.6660) (0.0172::0.0172) (0.6743::0.6743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3241::0.3241)) (IOPATH D Q (0.3546::0.3546) (0.2556::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1559::0.1559) (0.1772::0.1772)) (IOPATH B X (0.1456::0.1456) (0.1836::0.1836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1732::2.1732) (0.7788::0.7788)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.2002::2.2002) (0.0173::0.0173) (0.8205::0.8205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0890::0.0890) (0.0709::0.0709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3562::0.3568) (0.2560::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2956::0.2956) (0.2809::0.2809)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3066::0.3066) (0.2001::0.2001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9987::1.9987) (0.7248::0.7248)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0205::2.0205) (0.0182::0.0182) (0.7607::0.7607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3252::0.3252)) (IOPATH D Q (0.3685::0.3696) (0.2728::0.2762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1937)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3558::0.3561) (0.2567::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2572::0.2585) (0.2311::0.2333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3604::0.3605) (0.2657::0.2662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1909)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0117::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2165::2.2166) (0.8207::0.8207)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2374::2.2374) (0.0176::0.0176) (0.8559::0.8559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1802::0.1802) (0.2270::0.2271)) (IOPATH B X (0.1405::0.1405) (0.1780::0.1780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3029::2.3029) (0.8305::0.8305)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.3247::2.3247) (0.0187::0.0187) (0.8654::0.8654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2935::0.2935) (0.2797::0.2797)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3277::0.3277)) (IOPATH D Q (0.3639::0.3649) (0.2650::0.2683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7291::1.7292) (0.6616::0.6616)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7607::1.7607) (0.0168::0.0168) (0.7097::0.7097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3269::0.3269)) (IOPATH D Q (0.3558::0.3566) (0.2542::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3446::0.3446) (0.2824::0.2846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3490::0.3490) (0.2514::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3513::0.3522) (0.2527::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1708::0.1708) (0.2051::0.2051)) (IOPATH B X (0.1482::0.1482) (0.1900::0.1900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3580::0.3587) (0.2611::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1568::0.1568) (0.1776::0.1776)) (IOPATH B X (0.1567::0.1567) (0.1988::0.1988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7623::1.7624) (0.6701::0.6701)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7957::1.7957) (0.0179::0.0179) (0.7182::0.7182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3490::0.3490) (0.2497::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7922::1.7922) (0.6689::0.6689)) (IOPATH TE_B Z () () (0.1183::0.1183) (1.8273::1.8273) (0.0149::0.0149) (0.7217::0.7217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3446::0.3447) (0.2525::0.2525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.3261::2.3261) (0.8473::0.8473)) (IOPATH TE_B Z () () (0.0996::0.0996) (2.3139::2.3139) (0.0275::0.0275) (0.8486::0.8486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6941::1.6941) (0.6503::0.6503)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7217::1.7217) (0.0164::0.0164) (0.6946::0.6946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3566::0.3603) (0.2617::0.2727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1915)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3569::0.3571) (0.2596::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3538::0.3538) (0.2536::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8525::1.8525) (0.6919::0.6920)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8804::1.8804) (0.0187::0.0187) (0.7413::0.7413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7217::1.7217) (0.6483::0.6484)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7539::1.7539) (0.0177::0.0177) (0.6951::0.6951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2778::2.2779) (0.8449::0.8450)) (IOPATH TE_B Z () () (0.1222::0.1222) (2.3232::2.3232) (0.0114::0.0114) (0.9075::0.9075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8950::1.8950) (0.7146::0.7147)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.9250::1.9250) (0.0193::0.0193) (0.7586::0.7586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5155::2.5155) (0.8856::0.8856)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.5370::2.5370) (0.0182::0.0182) (0.9203::0.9203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3563::0.3563) (0.2543::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3521::0.3521) (0.2518::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2795::0.2795) (0.3132::0.3132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3455::0.3455) (0.2477::0.2477)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6675::1.6675) (0.6384::0.6384)) (IOPATH TE_B Z () () (0.1133::0.1133) (1.6951::1.6951) (0.0194::0.0194) (0.6812::0.6812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3490::0.3490) (0.2505::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2280::2.2280) (0.8251::0.8252)) (IOPATH TE_B Z () () (0.1205::0.1205) (2.2596::2.2596) (0.0130::0.0130) (0.8797::0.8797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7545::1.7545) (0.6673::0.6673)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7905::1.7905) (0.0171::0.0171) (0.7182::0.7182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3234::0.3234)) (IOPATH D Q (0.3558::0.3558) (0.2556::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3493::0.3493) (0.2494::0.2494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3293::2.3293) (0.8276::0.8277)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.3508::2.3508) (0.0180::0.0180) (0.8631::0.8631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3606::0.3606) (0.2641::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1247::2.1247) (0.7781::0.7782)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.1418::2.1418) (0.0189::0.0189) (0.8092::0.8092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9383::1.9383) (0.7283::0.7283)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.9716::1.9716) (0.0161::0.0161) (0.7761::0.7761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3016::0.3016) (0.2841::0.2841)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6604::1.6604) (0.6390::0.6391)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.6990::1.6990) (0.0155::0.0155) (0.6928::0.6928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1895::2.1895) (0.8108::0.8108)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.2133::2.2133) (0.0174::0.0174) (0.8479::0.8479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3548::0.3569) (0.2595::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0109::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1829::2.1829) (0.8085::0.8085)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.2073::2.2073) (0.0171::0.0171) (0.8463::0.8463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3620::0.3620) (0.2639::0.2662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1898::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3597::0.3615) (0.2638::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0107::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6632::1.6632) (0.6383::0.6384)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6953::1.6953) (0.0172::0.0172) (0.6856::0.6856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8033::1.8033) (0.6727::0.6728)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8215::1.8215) (0.0168::0.0168) (0.7074::0.7074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3243::0.3243) (0.2192::0.2192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3507::0.3507) (0.2536::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9609::1.9609) (0.7374::0.7374)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9866::1.9866) (0.0178::0.0178) (0.7779::0.7779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1616::0.1616) (0.1855::0.1855)) (IOPATH B X (0.1480::0.1480) (0.1882::0.1882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0968::2.0968) (0.7691::0.7691)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1178::2.1178) (0.0183::0.0183) (0.8044::0.8044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9479::1.9479) (0.7336::0.7336)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9700::1.9700) (0.0183::0.0183) (0.7696::0.7696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0039::2.0039) (0.7516::0.7516)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0360::2.0360) (0.0180::0.0180) (0.7982::0.7982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3480::0.3485) (0.2501::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3985::0.3985) (0.3464::0.3464)) (IOPATH D Q (0.4013::0.4049) (0.2914::0.3021)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0021::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3533::0.3553) (0.2575::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2203::2.2204) (0.8238::0.8239)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2412::2.2412) (0.0176::0.0176) (0.8590::0.8590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2648::2.2648) (0.8380::0.8380)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.2895::2.2895) (0.0161::0.0161) (0.8771::0.8771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3496::0.3496) (0.2498::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3482::0.3490) (0.2498::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7232::1.7232) (0.6569::0.6570)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7599::1.7599) (0.0172::0.0172) (0.7081::0.7081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3192::0.3192) (0.2094::0.2094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3717::0.3739) (0.2766::0.2834)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1974)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0002::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7147::1.7147) (0.6559::0.6559)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7499::1.7499) (0.0168::0.0168) (0.7062::0.7062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0762::2.0762) (0.7552::0.7552)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0921::2.0921) (0.0189::0.0189) (0.7845::0.7846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3494::0.3502) (0.2531::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3754::2.3755) (0.8472::0.8473)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.3965::2.3965) (0.0171::0.0171) (0.8830::0.8830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9024::1.9024) (0.7167::0.7167)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9325::1.9325) (0.0176::0.0176) (0.7615::0.7615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6138::1.6138) (0.6233::0.6233)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6481::1.6481) (0.0173::0.0173) (0.6726::0.6726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0185::2.0185) (0.7421::0.7422)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0348::2.0348) (0.0186::0.0186) (0.7731::0.7731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3473::0.3476) (0.2493::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2292::0.2292) (0.2095::0.2095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8335::1.8335) (0.6943::0.6943)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.8723::1.8723) (0.0156::0.0156) (0.7490::0.7490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3477::0.3483) (0.2495::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3553::0.3553) (0.2545::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3571::0.3577) (0.2565::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3576::0.3576) (0.2578::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9215::1.9216) (0.7271::0.7272)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9433::1.9433) (0.0173::0.0173) (0.7642::0.7642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2962::0.2962) (0.1949::0.1949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1576::0.1576) (0.1132::0.1132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3776::0.3776) (0.2803::0.2803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1178::2.1178) (0.7760::0.7760)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.1378::2.1378) (0.0183::0.0183) (0.8097::0.8097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3937::0.3938) (0.2939::0.2939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3596::0.3596) (0.2609::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3557::0.3569) (0.2594::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3473::0.3473) (0.2472::0.2481)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5701::0.5701) (0.4366::0.4366)) (IOPATH D Q (0.5614::0.5614) (0.3662::0.3662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2807::0.2807) (0.2731::0.2731)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3010::0.3010) (0.2506::0.2526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2917::2.2917) (0.8307::0.8307)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.3160::2.3160) (0.0172::0.0172) (0.8682::0.8682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0963::0.0963) (0.0751::0.0751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3272::0.3272)) (IOPATH D Q (0.3608::0.3620) (0.2616::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3957::0.3957) (0.3447::0.3447)) (IOPATH D Q (0.3868::0.3868) (0.2745::0.2745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3454::0.3454) (0.2485::0.2485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0051::2.0052) (0.7509::0.7510)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0420::2.0420) (0.0168::0.0168) (0.8029::0.8029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8079::1.8079) (0.6876::0.6876)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8272::1.8272) (0.0179::0.0179) (0.7213::0.7213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3567::0.3604) (0.2618::0.2728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7232::2.7232) (0.9892::0.9893)) (IOPATH TE_B Z () () (0.1194::0.1194) (2.7488::2.7488) (0.0141::0.0141) (1.0393::1.0393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0906::0.0906) (0.0705::0.0705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3527::0.3547) (0.2574::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0575::2.0575) (0.7492::0.7493)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0813::2.0813) (0.0178::0.0178) (0.7867::0.7867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3531::0.3538) (0.2550::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7015::1.7015) (0.6403::0.6403)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7365::1.7365) (0.0177::0.0177) (0.6899::0.6899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3723::0.3724) (0.2735::0.2735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3497::0.3497) (0.2517::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1131::2.1131) (0.7737::0.7738)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1353::2.1353) (0.0171::0.0171) (0.8104::0.8104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0860::0.0860) (0.0690::0.0690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2895::0.2895) (0.2777::0.2777)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8388::1.8388) (0.6870::0.6870)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.8529::1.8529) (0.0191::0.0191) (0.7157::0.7157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9943::1.9943) (0.7478::0.7478)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0149::2.0149) (0.0183::0.0183) (0.7829::0.7829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3551::0.3551) (0.2549::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1733::0.1733) (0.2040::0.2041)) (IOPATH B X (0.1562::0.1562) (0.1989::0.1989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1418::2.1419) (0.7979::0.7980)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1742::2.1742) (0.0181::0.0181) (0.8446::0.8446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0685::2.0685) (0.7740::0.7740)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1033::2.1033) (0.0168::0.0168) (0.8233::0.8233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3843::0.3843) (0.3378::0.3378)) (IOPATH D Q (0.3762::0.3762) (0.2687::0.2687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3478::0.3478) (0.2494::0.2494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3377::0.3378) (0.2778::0.2799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3397::0.3397) (0.2434::0.2434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3734::0.3734) (0.3312::0.3312)) (IOPATH D Q (0.3697::0.3706) (0.2684::0.2716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0970::2.0970) (0.7629::0.7630)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1161::2.1161) (0.0180::0.0180) (0.7974::0.7974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0948::0.0948) (0.0743::0.0743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3591::0.3591) (0.2617::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1841::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7930::1.7930) (0.6833::0.6834)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8275::1.8275) (0.0172::0.0172) (0.7332::0.7332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3517::0.3520) (0.2563::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1843)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3643::0.3683) (0.2690::0.2807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1960)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0001::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6993::1.6993) (0.6530::0.6530)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7395::1.7395) (0.0168::0.0168) (0.7090::0.7090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3525::0.3538) (0.2561::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7428::1.7428) (0.6528::0.6528)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7694::1.7694) (0.0185::0.0185) (0.6941::0.6941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8922::1.8923) (0.7043::0.7043)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9236::1.9236) (0.0176::0.0176) (0.7571::0.7571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6325::1.6325) (0.6297::0.6297)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6667::1.6667) (0.0173::0.0173) (0.6789::0.6789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0912::0.0912) (0.0728::0.0728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7750::1.7751) (0.6752::0.6753)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8031::1.8031) (0.0163::0.0163) (0.7210::0.7210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3602::0.3631) (0.2653::0.2740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1924)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0051::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3972::0.3973) (0.2941::0.2941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3500::0.3500) (0.2512::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3571::0.3575) (0.2603::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3972::0.3972) (0.3456::0.3456)) (IOPATH D Q (0.3880::0.3880) (0.2734::0.2751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2803::0.2803) (0.2596::0.2596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0646::2.0646) (0.7708::0.7708)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0929::2.0929) (0.0174::0.0174) (0.8130::0.8130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7671::1.7671) (0.6746::0.6746)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7949::1.7949) (0.0183::0.0183) (0.7181::0.7181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3531::0.3531) (0.2525::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3278::0.3278)) (IOPATH D Q (0.3566::0.3566) (0.2540::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1769::0.1769)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3554::0.3554) (0.2556::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4931::2.4931) (0.8988::0.8988)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.5151::2.5151) (0.0179::0.0179) (0.9338::0.9338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3625::0.3636) (0.2636::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1836::0.1836) (0.2269::0.2269)) (IOPATH B X (0.1561::0.1561) (0.1975::0.1975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1871::0.1871) (0.2285::0.2284)) (IOPATH B X (0.1560::0.1560) (0.1944::0.1944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6409::1.6409) (0.6332::0.6332)) (IOPATH TE_B Z () () (0.1184::0.1184) (1.6869::1.6869) (0.0147::0.0147) (0.6950::0.6950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2951::0.2951) (0.2806::0.2806)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6341::1.6341) (0.6277::0.6277)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6625::1.6625) (0.0185::0.0185) (0.6708::0.6708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1857::2.1857) (0.8117::0.8117)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.2053::2.2053) (0.0179::0.0179) (0.8445::0.8445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7280::1.7280) (0.6624::0.6624)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7646::1.7646) (0.0172::0.0172) (0.7140::0.7140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3010::2.3010) (0.8503::0.8503)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.3194::2.3194) (0.0186::0.0186) (0.8827::0.8827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3547::0.3548) (0.2535::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3511::0.3511) (0.2528::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3501::0.3501) (0.2526::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8070::1.8070) (0.6857::0.6857)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8344::1.8344) (0.0168::0.0168) (0.7282::0.7282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0514::2.0514) (0.7656::0.7657)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0820::2.0820) (0.0176::0.0176) (0.8115::0.8115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0461::2.0462) (0.7649::0.7649)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0766::2.0766) (0.0190::0.0190) (0.8095::0.8095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1677::0.1677) (0.1899::0.1899)) (IOPATH B X (0.1593::0.1593) (0.2003::0.2003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3739::0.3740) (0.2801::0.2801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2853::0.2853) (0.2756::0.2756)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3558::0.3564) (0.2580::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7101::1.7101) (0.6525::0.6525)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7423::1.7423) (0.0164::0.0164) (0.6994::0.6994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7349::2.7349) (0.9685::0.9686)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.7581::2.7581) (0.0173::0.0173) (1.0048::1.0048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3522::0.3522) (0.2531::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2934::0.2934) (0.2798::0.2798)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7263::1.7263) (0.6611::0.6611)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7693::1.7693) (0.0170::0.0170) (0.7187::0.7187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6796::1.6797) (0.6426::0.6426)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7165::1.7165) (0.0173::0.0173) (0.6940::0.6940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3555::0.3562) (0.2563::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3488::0.3495) (0.2519::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3619::0.3645) (0.2657::0.2734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3490::0.3490) (0.2494::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3003::2.3003) (0.8490::0.8490)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3217::2.3217) (0.0176::0.0176) (0.8843::0.8843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3662::0.3662) (0.2667::0.2700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1905::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9202::1.9202) (0.7123::0.7123)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.9365::1.9365) (0.0192::0.0192) (0.7423::0.7423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3323::0.3323) (0.2358::0.2358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3504::0.3504) (0.2519::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7590::1.7590) (0.6563::0.6563)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7830::1.7830) (0.0157::0.0157) (0.6951::0.6951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9114::1.9114) (0.6982::0.6982)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9325::1.9325) (0.0181::0.0181) (0.7333::0.7333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2990::0.2990) (0.2827::0.2827)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1717::0.1717) (0.2073::0.2073)) (IOPATH B X (0.1411::0.1411) (0.1788::0.1788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3611::0.3611) (0.2629::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0607::2.0608) (0.7702::0.7702)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0887::2.0887) (0.0180::0.0180) (0.8134::0.8134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0355::2.0356) (0.7435::0.7435)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0557::2.0557) (0.0180::0.0180) (0.7786::0.7786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4205::2.4205) (0.8877::0.8878)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.4439::2.4439) (0.0181::0.0181) (0.9244::0.9244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2927::0.2927) (0.2607::0.2607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1721::0.1721) (0.1965::0.1965)) (IOPATH B X (0.1492::0.1492) (0.1856::0.1856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3495::0.3495) (0.2508::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1760::0.1760) (0.2170::0.2171)) (IOPATH B X (0.1470::0.1470) (0.1873::0.1873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1108::2.1108) (0.7591::0.7592)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1295::2.1295) (0.0190::0.0190) (0.7940::0.7940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7356::1.7357) (0.6638::0.6638)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.7589::1.7589) (0.0162::0.0162) (0.7075::0.7075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3936::2.3936) (0.8574::0.8574)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.4161::2.4161) (0.0177::0.0177) (0.8935::0.8935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3551::0.3551) (0.2572::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1850::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1479::0.1479) (0.1676::0.1676)) (IOPATH B X (0.1520::0.1520) (0.1946::0.1946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3652::2.3652) (0.8535::0.8536)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.3806::2.3806) (0.0192::0.0192) (0.8819::0.8819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3471::0.3472) (0.2847::0.2868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2087::0.2087) (0.1962::0.1962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3270::0.3270)) (IOPATH D Q (0.3601::0.3615) (0.2607::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1553::0.1553) (0.1779::0.1779)) (IOPATH B X (0.1409::0.1409) (0.1784::0.1784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3696::0.3696) (0.3288::0.3288)) (IOPATH D Q (0.3617::0.3625) (0.2606::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3480::0.3480) (0.2499::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3465::0.3465) (0.2504::0.2504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2607::0.2607) (0.2319::0.2319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3491::0.3497) (0.2516::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3518::0.3524) (0.2534::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4066::0.4066) (0.3511::0.3511)) (IOPATH D Q (0.3975::0.3975) (0.2806::0.2806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6018::1.6018) (0.6200::0.6200)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.6390::1.6390) (0.0160::0.0160) (0.6718::0.6718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1716::0.1716) (0.1955::0.1955)) (IOPATH B X (0.1476::0.1476) (0.1835::0.1835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3493::0.3502) (0.2522::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3736::0.3736) (0.3313::0.3313)) (IOPATH D Q (0.3652::0.3657) (0.2620::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3558::0.3558) (0.2547::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0668::2.0668) (0.7715::0.7715)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0958::2.0958) (0.0190::0.0190) (0.8153::0.8153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7075::2.7075) (0.9815::0.9815)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.7344::2.7344) (0.0172::0.0172) (1.0262::1.0262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3675::0.3675) (0.3276::0.3276)) (IOPATH D Q (0.3619::0.3631) (0.2626::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3877::0.3877) (0.3398::0.3398)) (IOPATH D Q (0.3876::0.3889) (0.2817::0.2858)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7266::2.7266) (0.9881::0.9881)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.7508::2.7508) (0.0173::0.0173) (1.0250::1.0250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3572::0.3582) (0.2604::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7617::1.7618) (0.6699::0.6699)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7894::1.7894) (0.0183::0.0183) (0.7119::0.7119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6175::1.6175) (0.6259::0.6260)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6550::1.6550) (0.0175::0.0175) (0.6797::0.6797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3483::0.3486) (0.2503::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7066::1.7066) (0.6513::0.6514)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7409::1.7409) (0.0173::0.0173) (0.7012::0.7012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0250::2.0250) (0.7489::0.7489)) (IOPATH TE_B Z () () (0.1026::0.1026) (2.0150::2.0150) (0.0261::0.0261) (0.7484::0.7484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6527::1.6527) (0.6247::0.6247)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6851::1.6851) (0.0182::0.0182) (0.6724::0.6724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3531::0.3531) (0.2538::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8472::1.8472) (0.7002::0.7002)) (IOPATH TE_B Z () () (0.1185::0.1185) (1.8843::1.8843) (0.0147::0.0147) (0.7531::0.7531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3550::0.3556) (0.2587::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3314::0.3314) (0.2437::0.2437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3213::0.3213)) (IOPATH D Q (0.3503::0.3503) (0.2507::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7957::1.7957) (0.6658::0.6658)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8207::1.8207) (0.0158::0.0158) (0.7052::0.7052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3609::0.3621) (0.2673::0.2709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1936)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3715::0.3715) (0.3300::0.3300)) (IOPATH D Q (0.3632::0.3642) (0.2610::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3651::0.3654) (0.2670::0.2681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3571::0.3574) (0.2621::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3556::0.3556) (0.2550::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2368::0.2373) (0.2238::0.2249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9876::1.9877) (0.7441::0.7441)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0165::2.0165) (0.0179::0.0179) (0.7878::0.7878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2530::0.2530) (0.1565::0.1634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2055::2.2055) (0.8188::0.8189)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.2320::2.2320) (0.0173::0.0173) (0.8610::0.8610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3612::2.3612) (0.8486::0.8486)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3834::2.3834) (0.0181::0.0181) (0.8845::0.8845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3534::0.3539) (0.2563::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2324::2.2324) (0.8264::0.8265)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.2674::2.2674) (0.0091::0.0091) (0.8876::0.8876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2835::2.2835) (0.8200::0.8200)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3072::2.3072) (0.0177::0.0177) (0.8570::0.8570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3472::0.3472) (0.2492::0.2492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2934::0.2934) (0.2798::0.2798)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1257::2.1257) (0.7888::0.7889)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1518::2.1518) (0.0164::0.0164) (0.8290::0.8290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1882::2.1882) (0.8002::0.8002)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.2054::2.2054) (0.0181::0.0181) (0.8308::0.8308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2756::0.2756) (0.2704::0.2704)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0727::2.0727) (0.7645::0.7645)) (IOPATH TE_B Z () () (0.0995::0.0995) (2.0522::2.0522) (0.0274::0.0274) (0.7482::0.7482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3634::0.3666) (0.2663::0.2760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0065::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0202::2.0202) (0.7557::0.7558)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0501::2.0501) (0.0171::0.0171) (0.8014::0.8014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3547::0.3567) (0.2589::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9468::1.9468) (0.7314::0.7315)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9721::1.9721) (0.0173::0.0173) (0.7712::0.7712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6628::1.6629) (0.6304::0.6305)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6910::1.6910) (0.0176::0.0176) (0.6810::0.6810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0395::2.0395) (0.7456::0.7457)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0578::2.0578) (0.0187::0.0187) (0.7781::0.7781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3563::0.3563) (0.2557::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0890::2.0890) (0.7587::0.7588)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1087::2.1087) (0.0188::0.0188) (0.7924::0.7924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3357::0.3357) (0.2324::0.2324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9453::1.9453) (0.7138::0.7138)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9745::1.9745) (0.0183::0.0183) (0.7570::0.7570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2950::0.2950) (0.2806::0.2806)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3630::0.3630) (0.2963::0.2979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3675::0.3675) (0.3276::0.3276)) (IOPATH D Q (0.3629::0.3629) (0.2644::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3195::0.3195)) (IOPATH D Q (0.3542::0.3582) (0.2591::0.2706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3270::0.3270)) (IOPATH D Q (0.3578::0.3586) (0.2573::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5674::2.5674) (0.9152::0.9152)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.5845::2.5845) (0.0169::0.0169) (0.9531::0.9531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2181::0.2181) (0.1905::0.1905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0271::2.0271) (0.7584::0.7584)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0497::2.0497) (0.0179::0.0179) (0.8004::0.8004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2839::0.2839) (0.2748::0.2748)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3608::0.3608) (0.2627::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3550::0.3557) (0.2553::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0134::2.0134) (0.7353::0.7354)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0427::2.0427) (0.0174::0.0174) (0.7802::0.7802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3528::0.3534) (0.2551::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3515::0.3516) (0.2583::0.2583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3568::0.3594) (0.2620::0.2698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8432::1.8432) (0.6976::0.6976)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.8688::1.8688) (0.0157::0.0157) (0.7395::0.7395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2340::0.2340) (0.2195::0.2195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9636::1.9637) (0.7199::0.7199)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9891::1.9891) (0.0185::0.0185) (0.7596::0.7595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8889::1.8889) (0.6986::0.6986)) (IOPATH TE_B Z () () (0.1132::0.1132) (1.9066::1.9066) (0.0196::0.0196) (0.7299::0.7299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3248::0.3248)) (IOPATH D Q (0.3541::0.3541) (0.2538::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1858::0.1858) (0.2363::0.2364)) (IOPATH B X (0.1443::0.1443) (0.1820::0.1820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2903::0.2903) (0.2782::0.2782)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3527::0.3527) (0.2582::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0174)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1110::2.1110) (0.7668::0.7669)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1312::2.1312) (0.0176::0.0176) (0.8006::0.8006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3478::0.3478) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0964::2.0965) (0.7613::0.7614)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1225::2.1225) (0.0186::0.0186) (0.8009::0.8009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3616::0.3616) (0.2635::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1906::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1773::0.1773) (0.2172::0.2172)) (IOPATH B X (0.1439::0.1439) (0.1816::0.1816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3205::0.3205) (0.2187::0.2187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2056::2.2056) (0.7982::0.7982)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.2258::2.2258) (0.0194::0.0194) (0.8326::0.8326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7669::1.7669) (0.6721::0.6721)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7990::1.7990) (0.0184::0.0184) (0.7184::0.7184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3570::0.3592) (0.2619::0.2688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0083::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3329::0.3329) (0.2374::0.2374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6854::1.6854) (0.6458::0.6458)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7179::1.7179) (0.0182::0.0182) (0.6935::0.6935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3918::0.3919) (0.2948::0.2948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3040::0.3040) (0.2853::0.2853)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3513::0.3513) (0.2500::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3539::0.3539) (0.2531::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0055::2.0055) (0.7510::0.7510)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0275::2.0275) (0.0188::0.0188) (0.7879::0.7879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3491::0.3491) (0.2498::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3616::0.3623) (0.2675::0.2694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1938)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0079::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1837::0.1837) (0.2341::0.2342)) (IOPATH B X (0.1416::0.1416) (0.1787::0.1787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3716::0.3716) (0.3301::0.3301)) (IOPATH D Q (0.3684::0.3684) (0.2681::0.2681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9988::1.9988) (0.7358::0.7359)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0196::2.0196) (0.0186::0.0186) (0.7716::0.7716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2850::0.2850) (0.2753::0.2753)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3022::2.3022) (0.8493::0.8493)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.3231::2.3231) (0.0165::0.0165) (0.8863::0.8863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3476::0.3476) (0.2482::0.2488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1190::2.1190) (0.7901::0.7901)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1363::2.1363) (0.0176::0.0176) (0.8214::0.8214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7118::1.7118) (0.6465::0.6465)) (IOPATH TE_B Z () () (0.1015::0.1015) (1.7120::1.7120) (0.0264::0.0264) (0.6611::0.6610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3280::0.3280)) (IOPATH D Q (0.3608::0.3608) (0.2586::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3690::0.3690) (0.2742::0.2742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7938::1.7938) (0.6699::0.6699)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8275::1.8275) (0.0164::0.0164) (0.7188::0.7188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3508::0.3508) (0.2520::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2903::0.2903) (0.2781::0.2781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9876::1.9876) (0.7298::0.7298)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0094::2.0094) (0.0178::0.0178) (0.7660::0.7660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1407::2.1407) (0.7954::0.7954)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1715::2.1715) (0.0172::0.0172) (0.8416::0.8416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1913::0.1913) (0.2481::0.2481)) (IOPATH B X (0.1377::0.1377) (0.1734::0.1734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6702::1.6702) (0.6301::0.6302)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7047::1.7047) (0.0177::0.0177) (0.6792::0.6792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4049::0.4049) (0.3502::0.3502)) (IOPATH D Q (0.3967::0.3967) (0.2807::0.2807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8977::1.8977) (0.7073::0.7073)) (IOPATH TE_B Z () () (0.1014::0.1014) (1.8976::1.8976) (0.0265::0.0265) (0.7303::0.7303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3236::2.3236) (0.8441::0.8441)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.3537::2.3537) (0.0161::0.0161) (0.8902::0.8902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1863::0.1863) (0.2362::0.2363)) (IOPATH B X (0.1461::0.1461) (0.1837::0.1837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3524::0.3524) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3520::0.3520) (0.2531::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1288::2.1288) (0.7903::0.7903)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1633::2.1633) (0.0173::0.0173) (0.8390::0.8390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2469::0.2486) (0.2302::0.2340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3563::0.3575) (0.2596::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2697::2.2697) (0.8253::0.8254)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.2839::2.2839) (0.0189::0.0189) (0.8531::0.8531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3996::0.3996) (0.3470::0.3470)) (IOPATH D Q (0.3910::0.3916) (0.2777::0.2797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7587::1.7587) (0.6568::0.6568)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7846::1.7846) (0.0170::0.0170) (0.6973::0.6973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8601::1.8601) (0.7051::0.7051)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8875::1.8875) (0.0176::0.0176) (0.7468::0.7468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3604::0.3608) (0.2660::0.2674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0102::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9186::1.9186) (0.7065::0.7065)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9442::1.9442) (0.0184::0.0184) (0.7464::0.7464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8140::1.8140) (0.6874::0.6874)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8410::1.8410) (0.0176::0.0176) (0.7291::0.7291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1181::2.1181) (0.7713::0.7713)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1422::2.1422) (0.0175::0.0175) (0.8091::0.8091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3469::0.3469) (0.2479::0.2479)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1775)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0540::2.0541) (0.7545::0.7545)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0871::2.0871) (0.0172::0.0172) (0.8020::0.8020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2799::0.2800) (0.2343::0.2358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1403::2.1403) (0.7944::0.7945)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1669::2.1669) (0.0185::0.0185) (0.8356::0.8356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1174::2.1174) (0.7720::0.7720)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1375::2.1375) (0.0176::0.0176) (0.8057::0.8057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3479::0.3479) (0.2492::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4982::2.4983) (0.9125::0.9125)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.5207::2.5207) (0.0158::0.0158) (0.9495::0.9495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2347::2.2347) (0.8485::0.8487)) (IOPATH TE_B Z () () (0.1383::0.1383) (2.2661::2.2661) (-0.0055::-0.0055) (0.9010::0.9010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3557::0.3557) (0.2611::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0486::2.0486) (0.7523::0.7524)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0754::2.0754) (0.0189::0.0189) (0.7945::0.7945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7393::1.7393) (0.6642::0.6643)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7685::1.7685) (0.0184::0.0184) (0.7089::0.7089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2472::2.2472) (0.8107::0.8108)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.2675::2.2675) (0.0194::0.0194) (0.8451::0.8451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1752::0.1752) (0.2152::0.2152)) (IOPATH B X (0.1554::0.1554) (0.2008::0.2008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3272::0.3272)) (IOPATH D Q (0.3699::0.3741) (0.2723::0.2849)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1955)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0106)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0003::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7024::1.7024) (0.6429::0.6429)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7345::1.7345) (0.0180::0.0180) (0.6961::0.6961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1827::0.1827) (0.1624::0.1624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8305::1.8305) (0.6966::0.6967)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8639::1.8639) (0.0180::0.0180) (0.7453::0.7453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0894::2.0894) (0.7641::0.7641)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1047::2.1047) (0.0192::0.0192) (0.7932::0.7932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9845::1.9845) (0.7317::0.7317)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0073::2.0073) (0.0188::0.0188) (0.7692::0.7692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0168::2.0168) (0.7539::0.7540)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.0418::2.0418) (0.0191::0.0191) (0.7926::0.7926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3586::0.3586) (0.2573::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7224::1.7224) (0.6563::0.6563)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7488::1.7488) (0.0177::0.0177) (0.6974::0.6974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3278::0.3278)) (IOPATH D Q (0.3620::0.3633) (0.2625::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1837)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3508::0.3508) (0.2513::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9540::1.9540) (0.7342::0.7342)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9804::1.9804) (0.0180::0.0180) (0.7762::0.7762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3530::0.3530) (0.2525::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3601::0.3601) (0.2598::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8111::1.8112) (0.6898::0.6898)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8324::1.8324) (0.0185::0.0185) (0.7263::0.7263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3593::0.3605) (0.2621::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0543::2.0543) (0.7689::0.7690)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0867::2.0867) (0.0177::0.0177) (0.8165::0.8165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1518::0.1518) (0.1718::0.1718)) (IOPATH B X (0.1539::0.1539) (0.1959::0.1959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5911::2.5911) (0.9095::0.9095)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.6108::2.6108) (0.0183::0.0183) (0.9417::0.9417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3551::0.3562) (0.2552::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3578::0.3612) (0.2624::0.2724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2912::0.2912) (0.2786::0.2786)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9230::1.9230) (0.7249::0.7249)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9568::1.9568) (0.0173::0.0173) (0.7731::0.7731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3547::0.3547) (0.2583::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1538::0.1538) (0.1759::0.1759)) (IOPATH B X (0.1510::0.1510) (0.1932::0.1932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5418::2.5418) (0.9109::0.9109)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.5664::2.5664) (0.0178::0.0178) (0.9494::0.9494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1745::0.1745) (0.1556::0.1556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7180::1.7180) (0.6424::0.6424)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7545::1.7545) (0.0169::0.0169) (0.6934::0.6934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1603::0.1603) (0.1623::0.1623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3177::2.3177) (0.8380::0.8381)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.3392::2.3392) (0.0172::0.0172) (0.8730::0.8730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8871::1.8871) (0.7038::0.7038)) (IOPATH TE_B Z () () (0.1010::0.1010) (1.8818::1.8818) (0.0267::0.0267) (0.7105::0.7105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3487::0.3487) (0.2490::0.2490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3453::0.3453) (0.2466::0.2466)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4835::2.4835) (0.8957::0.8958)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.5072::2.5072) (0.0180::0.0180) (0.9324::0.9324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9258::1.9258) (0.7258::0.7258)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9425::1.9425) (0.0190::0.0190) (0.7567::0.7567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0743::2.0743) (0.7497::0.7497)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0992::2.0992) (0.0180::0.0180) (0.7888::0.7888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3561::0.3580) (0.2599::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3498::0.3510) (0.2527::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0818::2.0818) (0.7751::0.7752)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.1116::2.1116) (0.0168::0.0168) (0.8193::0.8193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2912::0.2912) (0.2786::0.2786)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0821::0.0834)) (SETUP (negedge GATE) (posedge CLK) (0.0824::0.0828)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8205::1.8205) (0.6936::0.6937)) (IOPATH TE_B Z () () (0.1251::0.1251) (1.8468::1.8467) (0.0087::0.0087) (0.7508::0.7508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1772::0.1772) (0.1575::0.1575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3376::0.3376) (0.2291::0.2291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9041::1.9041) (0.7037::0.7037)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9316::1.9316) (0.0176::0.0176) (0.7456::0.7456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3480::0.3485) (0.2513::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1612::0.1612) (0.1832::0.1832)) (IOPATH B X (0.1463::0.1463) (0.1833::0.1833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3617::0.3620) (0.2670::0.2679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0103::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2400::0.2400) (0.2159::0.2159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9725::1.9725) (0.7432::0.7432)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9980::1.9980) (0.0182::0.0182) (0.7867::0.7867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3648::2.3648) (0.8545::0.8545)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.3893::2.3893) (0.0158::0.0158) (0.8928::0.8928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2948::0.2948) (0.2805::0.2805)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3464::0.3464) (0.2465::0.2465)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2321::2.2321) (0.8126::0.8127)) (IOPATH TE_B Z () () (0.1383::0.1383) (2.3084::2.3084) (-0.0054::-0.0054) (0.8985::0.8985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0947::2.0948) (0.7808::0.7808)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.1245::2.1245) (0.0189::0.0189) (0.8247::0.8247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3732::2.3734) (0.8789::0.8792)) (IOPATH TE_B Z () () (0.1400::0.1400) (2.3893::2.3893) (-0.0100::-0.0100) (0.9090::0.9090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3500::0.3500) (0.2516::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6586::1.6586) (0.6366::0.6366)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6892::1.6892) (0.0183::0.0183) (0.6826::0.6826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7505::1.7505) (0.6569::0.6569)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7792::1.7792) (0.0180::0.0180) (0.7015::0.7015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3502::0.3502) (0.2506::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3539::0.3539) (0.2533::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3640::0.3672) (0.2675::0.2769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1927)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0060)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0049::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8665::1.8665) (0.7097::0.7098)) (IOPATH TE_B Z () () (0.1181::0.1181) (1.8916::1.8916) (0.0150::0.0150) (0.7590::0.7590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3573::0.3588) (0.2629::0.2677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0087::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4375::2.4375) (0.8917::0.8917)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.4538::2.4538) (0.0193::0.0193) (0.9208::0.9208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3528::0.3529) (0.2579::0.2579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2843::0.2843) (0.2750::0.2750)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0817::0.0823)) (SETUP (negedge GATE) (posedge CLK) (0.0820::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3557::0.3587) (0.2614::0.2702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5975::1.5975) (0.6152::0.6152)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6340::1.6340) (0.0167::0.0167) (0.6664::0.6664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7677::1.7677) (0.6729::0.6729)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7914::1.7914) (0.0177::0.0177) (0.7124::0.7124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0520::2.0520) (0.7565::0.7565)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0697::2.0697) (0.0181::0.0181) (0.7882::0.7882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3463::0.3463) (0.2472::0.2484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6960::1.6960) (0.6511::0.6511)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7196::1.7196) (0.0185::0.0185) (0.6892::0.6892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8921::1.8921) (0.7158::0.7158)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.9248::1.9248) (0.0167::0.0167) (0.7629::0.7629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7154::2.7154) (0.9859::0.9860)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.7429::2.7429) (0.0153::0.0153) (1.0354::1.0354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4103::0.4103) (0.3531::0.3531)) (IOPATH D Q (0.4016::0.4016) (0.2816::0.2825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2861::0.2861) (0.2759::0.2759)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8811::1.8811) (0.7004::0.7005)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9136::1.9136) (0.0175::0.0175) (0.7543::0.7543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3567::0.3567) (0.2548::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3570::0.3581) (0.2592::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1837)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3738::0.3738) (0.3314::0.3314)) (IOPATH D Q (0.3655::0.3655) (0.2605::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9808::1.9808) (0.7287::0.7288)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9999::1.9999) (0.0174::0.0174) (0.7700::0.7700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3569::0.3569) (0.2579::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3275::0.3275)) (IOPATH D Q (0.3599::0.3599) (0.2576::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1564::0.1564) (0.1435::0.1450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7294::2.7294) (0.9901::0.9901)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.7543::2.7543) (0.0161::0.0161) (1.0286::1.0286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1785::0.1785) (0.2226::0.2227)) (IOPATH B X (0.1451::0.1451) (0.1846::0.1846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6148::1.6148) (0.6239::0.6239)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6497::1.6497) (0.0167::0.0167) (0.6742::0.6742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7078::1.7078) (0.6539::0.6539)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7386::1.7386) (0.0177::0.0177) (0.6991::0.6991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2889::2.2889) (0.8475::0.8476)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.3071::2.3071) (0.0155::0.0155) (0.8938::0.8938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8339::1.8339) (0.6938::0.6938)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.8674::1.8674) (0.0160::0.0160) (0.7437::0.7437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2862::0.2862) (0.2760::0.2760)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4128::0.4128) (0.3544::0.3544)) (IOPATH D Q (0.4076::0.4093) (0.2901::0.2951)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0739::2.0739) (0.7733::0.7733)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0945::2.0945) (0.0173::0.0173) (0.8078::0.8078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3936::2.3936) (0.8613::0.8613)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.4149::2.4149) (0.0180::0.0180) (0.8966::0.8966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3698::0.3698) (0.3290::0.3290)) (IOPATH D Q (0.3606::0.3608) (0.2581::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6506::1.6506) (0.6359::0.6360)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6781::1.6781) (0.0185::0.0185) (0.6782::0.6782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3483::0.3483) (0.2502::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8402::1.8402) (0.6991::0.6991)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.8540::1.8540) (0.0191::0.0191) (0.7273::0.7273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3476::0.3476) (0.2488::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3058::0.3058) (0.2863::0.2863)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0814::0.0824)) (SETUP (negedge GATE) (posedge CLK) (0.0819::0.0821)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3500::0.3500) (0.2504::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8128::1.8128) (0.6901::0.6901)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8278::1.8278) (0.0173::0.0173) (0.7227::0.7227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9382::1.9383) (0.7312::0.7312)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9653::1.9653) (0.0184::0.0184) (0.7720::0.7720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3565::0.3565) (0.2570::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3532::0.3532) (0.2528::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7823::1.7823) (0.6765::0.6765)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8070::1.8070) (0.0182::0.0182) (0.7155::0.7155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0692::2.0692) (0.7725::0.7725)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0994::2.0994) (0.0168::0.0168) (0.8170::0.8170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1423::0.1423) (0.1609::0.1609)) (IOPATH B X (0.1545::0.1545) (0.1991::0.1991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3223::0.3223) (0.2659::0.2675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2115::2.2115) (0.8089::0.8090)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2317::2.2317) (0.0179::0.0179) (0.8510::0.8510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7609::1.7609) (0.6546::0.6546)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7929::1.7929) (0.0181::0.0181) (0.7011::0.7011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3481::0.3482) (0.2510::0.2510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1293::2.1293) (0.7936::0.7936)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1518::2.1518) (0.0178::0.0178) (0.8301::0.8301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7144::1.7145) (0.6465::0.6465)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7478::1.7478) (0.0173::0.0173) (0.6952::0.6952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3477::0.3477) (0.2488::0.2488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0044::2.0045) (0.7499::0.7499)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0341::2.0341) (0.0185::0.0185) (0.7947::0.7947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2931::0.2931) (0.2797::0.2797)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6753::0.6753) (0.4908::0.4908)) (IOPATH D Q (0.6684::0.6684) (0.4214::0.4234)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3487::0.3497) (0.2516::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3500::0.3500) (0.2508::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3903::0.3903) (0.3414::0.3414)) (IOPATH D Q (0.3813::0.3818) (0.2713::0.2734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0147::2.0147) (0.7406::0.7406)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.0500::2.0500) (0.0162::0.0162) (0.7911::0.7911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1412::2.1412) (0.7951::0.7951)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1596::2.1596) (0.0190::0.0190) (0.8269::0.8269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2515::0.2529) (0.2345::0.2374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3584::0.3595) (0.2602::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9425::1.9425) (0.7130::0.7130)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9672::1.9672) (0.0187::0.0187) (0.7521::0.7521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1392::2.1392) (0.7966::0.7967)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1675::2.1675) (0.0172::0.0172) (0.8397::0.8397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3705::0.3705) (0.3294::0.3294)) (IOPATH D Q (0.3767::0.3818) (0.2777::0.2963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2005)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0189)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1817::0.1817) (0.2142::0.2142)) (IOPATH B X (0.1607::0.1607) (0.2010::0.2010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1930::0.1930) (0.2471::0.2473)) (IOPATH B X (0.1422::0.1422) (0.1774::0.1774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0789::2.0789) (0.7553::0.7554)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1040::2.1040) (0.0168::0.0168) (0.7947::0.7947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1715::0.1715) (0.2021::0.2021)) (IOPATH B X (0.1487::0.1487) (0.1883::0.1883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1763::0.1763) (0.2181::0.2182)) (IOPATH B X (0.1400::0.1400) (0.1772::0.1772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3617::0.3617) (0.2636::0.2659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1898::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3537::0.3544) (0.2544::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3567::0.3567) (0.2578::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3548::0.3561) (0.2590::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3544::0.3557) (0.2577::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8997::1.8997) (0.7188::0.7188)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9162::1.9162) (0.0185::0.0185) (0.7500::0.7500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0694::0.0694) (0.0556::0.0556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1563::0.1563) (0.1788::0.1788)) (IOPATH B X (0.1441::0.1441) (0.1822::0.1822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5418::0.5418) (0.4221::0.4221)) (IOPATH D Q (0.5339::0.5341) (0.3536::0.3547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0939::0.0939) (0.0730::0.0730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6291::2.6291) (0.9573::0.9573)) (IOPATH TE_B Z () () (0.1246::0.1246) (2.6584::2.6584) (0.0093::0.0093) (1.0157::1.0157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3511::0.3519) (0.2518::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3553::0.3553) (0.2594::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3570::0.3584) (0.2596::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3524::0.3536) (0.2556::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6857::1.6857) (0.6452::0.6452)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7141::1.7141) (0.0173::0.0173) (0.6895::0.6895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3597::0.3620) (0.2650::0.2723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0060::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3611::0.3631) (0.2634::0.2692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3234::0.3234) (0.2198::0.2198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1115::2.1115) (0.7856::0.7856)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1322::2.1322) (0.0187::0.0187) (0.8199::0.8199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0637::2.0637) (0.7692::0.7693)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.0985::2.0985) (0.0159::0.0159) (0.8186::0.8186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3543::0.3543) (0.2534::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3508::0.3514) (0.2532::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3695::0.3695) (0.3288::0.3288)) (IOPATH D Q (0.3612::0.3626) (0.2598::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8768::1.8768) (0.7093::0.7094)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8941::1.8941) (0.0173::0.0173) (0.7415::0.7415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9356::1.9356) (0.7292::0.7292)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9623::1.9623) (0.0182::0.0182) (0.7699::0.7699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0486::2.0486) (0.7635::0.7635)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0792::2.0792) (0.0179::0.0179) (0.8085::0.8085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1806::0.1806) (0.2270::0.2270)) (IOPATH B X (0.1409::0.1409) (0.1778::0.1778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0682::0.0682) (0.0539::0.0539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3492::0.3501) (0.2519::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3545::0.3545) (0.2532::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7228::1.7228) (0.6505::0.6506)) (IOPATH TE_B Z () () (0.1238::0.1238) (1.7548::1.7548) (0.0099::0.0099) (0.7095::0.7095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8259::1.8259) (0.6919::0.6920)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8596::1.8596) (0.0173::0.0173) (0.7407::0.7407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9235::1.9235) (0.7133::0.7134)) (IOPATH TE_B Z () () (0.1256::0.1256) (1.9601::1.9601) (0.0082::0.0082) (0.7760::0.7760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6888::1.6888) (0.6455::0.6455)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7215::1.7215) (0.0168::0.0168) (0.6929::0.6929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0779::0.0779) (0.0638::0.0638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7269::1.7269) (0.6605::0.6606)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7599::1.7599) (0.0171::0.0171) (0.7091::0.7091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9473::1.9473) (0.7191::0.7191)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.9844::1.9844) (0.0162::0.0162) (0.7707::0.7707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3473::0.3482) (0.2501::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7987::1.7987) (0.6842::0.6842)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8351::1.8351) (0.0164::0.0163) (0.7354::0.7354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3920::0.3920) (0.3425::0.3425)) (IOPATH D Q (0.3891::0.3891) (0.2785::0.2806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8082::1.8082) (0.6861::0.6861)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8337::1.8337) (0.0182::0.0182) (0.7274::0.7274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8531::1.8531) (0.7029::0.7029)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8808::1.8808) (0.0171::0.0171) (0.7459::0.7459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6070::1.6070) (0.6122::0.6122)) (IOPATH TE_B Z () () (0.1023::0.1023) (1.6149::1.6149) (0.0260::0.0260) (0.6415::0.6415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3622::0.3663) (0.2663::0.2783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1943)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0021::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7643::1.7643) (0.6708::0.6709)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7884::1.7884) (0.0183::0.0183) (0.7102::0.7102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8232::1.8232) (0.6920::0.6921)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8475::1.8475) (0.0186::0.0186) (0.7320::0.7320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3550::0.3562) (0.2583::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3033::0.3033) (0.2849::0.2849)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9226::1.9227) (0.7003::0.7003)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9504::1.9504) (0.0172::0.0172) (0.7421::0.7421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3446::0.3447) (0.2528::0.2528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9736::1.9736) (0.7322::0.7322)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9961::1.9961) (0.0183::0.0183) (0.7726::0.7726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5248::2.5248) (0.9229::0.9229)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.5529::2.5529) (0.0164::0.0164) (0.9642::0.9642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3544::0.3554) (0.2585::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3568::0.3568) (0.2558::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6689::1.6689) (0.6390::0.6390)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.6976::1.6976) (0.0186::0.0186) (0.6821::0.6821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2965::0.2965) (0.2814::0.2814)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0529::2.0529) (0.7580::0.7580)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.0321::2.0321) (0.0269::0.0269) (0.7398::0.7398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3492::0.3498) (0.2517::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2853::0.2853) (0.2508::0.2508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0784::0.0784) (0.0633::0.0633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3540::0.3555) (0.2586::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3524::0.3529) (0.2538::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9387::1.9387) (0.7312::0.7313)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9569::1.9569) (0.0185::0.0185) (0.7634::0.7634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2866::0.2866) (0.2762::0.2762)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8436::1.8436) (0.6970::0.6970)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.8574::1.8574) (0.0193::0.0193) (0.7247::0.7247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3487::0.3487) (0.2521::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0814::2.0814) (0.7751::0.7751)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1123::2.1123) (0.0173::0.0173) (0.8202::0.8202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7670::1.7670) (0.6731::0.6731)) (IOPATH TE_B Z () () (0.1164::0.1165) (1.7938::1.7938) (0.0165::0.0165) (0.7151::0.7151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3575::0.3575) (0.2572::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3476::0.3476) (0.2502::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7424::1.7424) (0.6672::0.6672)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7724::1.7724) (0.0181::0.0181) (0.7130::0.7130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3500::0.3500) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6649::2.6649) (0.9666::0.9667)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.6875::2.6875) (0.0180::0.0180) (1.0027::1.0027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2277::0.2277) (0.1962::0.1962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3476::0.3476) (0.2487::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2940::0.2940) (0.2801::0.2801)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4014::0.4014) (0.3481::0.3481)) (IOPATH D Q (0.3940::0.3940) (0.2786::0.2802)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3594::0.3605) (0.2600::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3560::0.3561) (0.2909::0.2925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7302::1.7302) (0.6629::0.6629)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7606::1.7606) (0.0174::0.0174) (0.7088::0.7088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3578::0.3579) (0.2635::0.2635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3504::0.3504) (0.2501::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3907::0.3907) (0.3416::0.3416)) (IOPATH D Q (0.3871::0.3883) (0.2786::0.2824)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2204::0.2204) (0.2017::0.2017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3510::0.3510) (0.2516::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8308::1.8308) (0.6943::0.6943)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8504::1.8504) (0.0173::0.0173) (0.7280::0.7280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6642::1.6642) (0.6309::0.6309)) (IOPATH TE_B Z () () (0.1005::0.1005) (1.6683::1.6683) (0.0269::0.0269) (0.6567::0.6567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8034::1.8034) (0.6866::0.6867)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8168::1.8168) (0.0172::0.0172) (0.7172::0.7172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2837::0.2837) (0.2747::0.2747)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3513::0.3513) (0.2520::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3478::0.3478) (0.2494::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3717::0.3717) (0.3302::0.3302)) (IOPATH D Q (0.3629::0.3635) (0.2603::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3879::0.3879) (0.3990::0.3990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8815::1.8815) (0.7059::0.7060)) (IOPATH TE_B Z () () (0.1256::0.1256) (1.8996::1.8996) (0.0082::0.0082) (0.7567::0.7567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3615::0.3615) (0.2653::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.4706::2.4706) (0.8945::0.8945)) (IOPATH TE_B Z () () (0.0997::0.0997) (2.4035::2.4035) (0.0275::0.0275) (0.8622::0.8622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2296::0.2296) (0.2140::0.2140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3606::0.3634) (0.2651::0.2735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1919)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0060::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3468::0.3468) (0.2480::0.2486)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3553::0.3553) (0.2557::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3251::2.3251) (0.8568::0.8569)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.3515::2.3515) (0.0157::0.0157) (0.8978::0.8978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8950::1.8950) (0.7166::0.7167)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.9273::1.9273) (0.0164::0.0164) (0.7654::0.7654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2299::0.2299) (0.2088::0.2088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2597::0.2597) (0.2199::0.2220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2194::0.2194) (0.1913::0.1913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3515::0.3522) (0.2550::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3568::0.3568) (0.2606::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1893::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3672::0.3672) (0.3274::0.3274)) (IOPATH D Q (0.3576::0.3576) (0.2547::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4116::2.4116) (0.8702::0.8704)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.4125::2.4125) (0.0159::0.0159) (0.9049::0.9049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3569::0.3569) (0.2612::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0164)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3603::0.3635) (0.2640::0.2733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1802::0.1802) (0.2275::0.2275)) (IOPATH B X (0.1467::0.1467) (0.1872::0.1872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2182::0.2182) (0.1989::0.1989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3237::0.3237) (0.2262::0.2262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3735::0.3735) (0.3312::0.3312)) (IOPATH D Q (0.3805::0.3826) (0.2822::0.2888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1974)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0003::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3588::0.3590) (0.2593::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3505::0.3514) (0.2513::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1799::0.1799) (0.2168::0.2169)) (IOPATH B X (0.1463::0.1463) (0.1825::0.1825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6770::1.6771) (0.6320::0.6320)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7065::1.7065) (0.0183::0.0183) (0.6758::0.6758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3569::0.3585) (0.2599::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9993::1.9993) (0.7502::0.7502)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.0297::2.0297) (0.0160::0.0160) (0.7965::0.7965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6497::2.6497) (0.9401::0.9401)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.6723::2.6723) (0.0180::0.0180) (0.9762::0.9762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0979::2.0979) (0.7725::0.7725)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.1276::2.1276) (0.0167::0.0167) (0.8265::0.8265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3557::0.3569) (0.2597::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7547::1.7547) (0.6694::0.6695)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.7916::1.7916) (0.0153::0.0153) (0.7226::0.7226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3481::0.3481) (0.2517::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3669::0.3669) (0.3272::0.3272)) (IOPATH D Q (0.3569::0.3569) (0.2554::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7913::1.7913) (0.6806::0.6807)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8195::1.8195) (0.0179::0.0179) (0.7247::0.7247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3553::0.3558) (0.2570::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3684::0.3684) (0.3281::0.3281)) (IOPATH D Q (0.3620::0.3629) (0.2619::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1840::0.1840) (0.2348::0.2348)) (IOPATH B X (0.1480::0.1480) (0.1887::0.1887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4263::2.4263) (0.8663::0.8663)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.4460::2.4460) (0.0190::0.0190) (0.8993::0.8993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7300::1.7300) (0.6624::0.6624)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7620::1.7620) (0.0174::0.0174) (0.7093::0.7093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3568::0.3583) (0.2601::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6708::1.6709) (0.6422::0.6423)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7036::1.7036) (0.0170::0.0169) (0.6901::0.6901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0688::0.0688) (0.0553::0.0553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1424::2.1424) (0.7997::0.7998)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1703::2.1703) (0.0180::0.0180) (0.8427::0.8427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2383::0.2383) (0.2202::0.2210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2565::0.2565) (0.2277::0.2277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9395::1.9395) (0.7203::0.7204)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9694::1.9694) (0.0174::0.0174) (0.7660::0.7660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7745::1.7745) (0.6759::0.6760)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7928::1.7928) (0.0172::0.0172) (0.7091::0.7091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9243::1.9243) (0.7256::0.7256)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9555::1.9555) (0.0169::0.0169) (0.7712::0.7712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3516::0.3522) (0.2534::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3483::0.3483) (0.2488::0.2488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3526::0.3526) (0.2544::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1847::0.1847) (0.2354::0.2355)) (IOPATH B X (0.1477::0.1477) (0.1877::0.1877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4097::0.4097) (0.3527::0.3527)) (IOPATH D Q (0.4013::0.4013) (0.2817::0.2834)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2979::2.2979) (0.8513::0.8513)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.3241::2.3241) (0.0166::0.0166) (0.8977::0.8977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2728::2.2728) (0.8422::0.8423)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.3081::2.3081) (0.0158::0.0158) (0.8948::0.8948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3678::0.3689) (0.2733::0.2766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0043::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1816::0.1816) (0.2312::0.2313)) (IOPATH B X (0.1510::0.1510) (0.1936::0.1936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2492::0.2492) (0.2323::0.2323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3079::2.3079) (0.8313::0.8313)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.3356::2.3356) (0.0157::0.0157) (0.8731::0.8731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0697::2.0697) (0.7606::0.7607)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.0896::2.0896) (0.0191::0.0191) (0.7939::0.7939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3922::2.3922) (0.8605::0.8606)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.4127::2.4127) (0.0180::0.0180) (0.8942::0.8942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9865::1.9865) (0.7329::0.7330)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0185::2.0185) (0.0182::0.0182) (0.7788::0.7788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2852::0.2852) (0.2755::0.2755)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8335::1.8335) (0.6815::0.6815)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.8570::1.8570) (0.0170::0.0170) (0.7204::0.7204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3469::0.3469) (0.2488::0.2488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3602::0.3611) (0.2617::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3563::0.3573) (0.2598::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1543::0.1543) (0.1753::0.1753)) (IOPATH B X (0.1510::0.1510) (0.1915::0.1915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1391::0.1391) (0.1482::0.1482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3804::0.3804) (0.3354::0.3354)) (IOPATH D Q (0.3733::0.3733) (0.2666::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3486::0.3486) (0.2495::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0252::2.0252) (0.7594::0.7594)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0442::2.0442) (0.0178::0.0178) (0.7933::0.7933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7624::1.7624) (0.6730::0.6730)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.7862::1.7862) (0.0190::0.0190) (0.7121::0.7121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0706::2.0707) (0.7731::0.7732)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1002::2.1002) (0.0182::0.0182) (0.8178::0.8178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3234::0.3234)) (IOPATH D Q (0.3574::0.3594) (0.2603::0.2662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1548::0.1548) (0.1751::0.1751)) (IOPATH B X (0.1518::0.1518) (0.1918::0.1918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3550::0.3550) (0.2536::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3544::0.3568) (0.2589::0.2663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0835::0.0835) (0.0662::0.0662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2981::0.2981) (0.2822::0.2822)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1631::0.1631) (0.1881::0.1881)) (IOPATH B X (0.1517::0.1517) (0.1945::0.1945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1099::2.1099) (0.7873::0.7873)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1468::2.1468) (0.0169::0.0169) (0.8393::0.8393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3478::0.3478) (0.2489::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3677::0.3677) (0.3277::0.3277)) (IOPATH D Q (0.3595::0.3604) (0.2588::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3540::0.3549) (0.2563::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8701::1.8701) (0.6903::0.6904)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8878::1.8878) (0.0182::0.0182) (0.7245::0.7245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3807::0.3807) (0.3356::0.3356)) (IOPATH D Q (0.3846::0.3890) (0.2818::0.2948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3643::0.3662) (0.2665::0.2723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0107::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3256::0.3256)) (IOPATH D Q (0.3661::0.3690) (0.2694::0.2783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0060)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0049::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3618::0.3618) (0.2627::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1863::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3521::0.3521) (0.2539::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9663::1.9663) (0.7238::0.7239)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.9829::1.9829) (0.0192::0.0192) (0.7546::0.7546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3543::0.3548) (0.2545::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6984::1.6984) (0.6512::0.6512)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7296::1.7296) (0.0178::0.0178) (0.6971::0.6971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2961::0.2961) (0.2812::0.2812)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0772::0.0772) (0.0629::0.0629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3494::0.3496) (0.2514::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6680::1.6681) (0.6414::0.6414)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6992::1.6992) (0.0169::0.0169) (0.6883::0.6883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3252::0.3252)) (IOPATH D Q (0.3565::0.3565) (0.2551::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3499::0.3499) (0.2508::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3564::0.3564) (0.2556::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3532::0.3532) (0.2549::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9419::1.9419) (0.7317::0.7318)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9701::1.9701) (0.0169::0.0169) (0.7756::0.7756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1230::2.1230) (0.7906::0.7907)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1554::2.1554) (0.0171::0.0171) (0.8368::0.8368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3632::0.3647) (0.2668::0.2715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0096::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3510::0.3511) (0.2525::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3534::0.3534) (0.2525::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2958::0.2958) (0.2810::0.2810)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3511::0.3518) (0.2536::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5413::2.5413) (0.9305::0.9305)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.5743::2.5743) (0.0159::0.0159) (0.9821::0.9821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3499::0.3499) (0.2525::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6244::1.6244) (0.6252::0.6252)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6584::1.6584) (0.0174::0.0174) (0.6738::0.6738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3723::0.3724) (0.2789::0.2789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3596::0.3611) (0.2646::0.2689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0084::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2260::2.2260) (0.8042::0.8042)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.2455::2.2455) (0.0191::0.0191) (0.8370::0.8370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1066::2.1066) (0.7664::0.7664)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.1208::2.1208) (0.0193::0.0193) (0.7950::0.7950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8420::1.8420) (0.6881::0.6881)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.8682::1.8682) (0.0170::0.0170) (0.7356::0.7356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3683::0.3690) (0.2727::0.2748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7518::1.7518) (0.6695::0.6695)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7850::1.7850) (0.0160::0.0160) (0.7189::0.7189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3569::0.3575) (0.2575::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3605::0.3605) (0.2627::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1906::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3543::0.3543) (0.2546::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8676::1.8676) (0.7075::0.7076)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.8942::1.8942) (0.0191::0.0191) (0.7482::0.7482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2991::0.2991) (0.2588::0.2588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9310::1.9310) (0.7136::0.7136)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9610::1.9610) (0.0182::0.0182) (0.7585::0.7585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0432::2.0432) (0.7468::0.7468)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0840::2.0840) (0.0165::0.0165) (0.8019::0.8019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2998::0.2998) (0.1968::0.1968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3193::0.3193) (0.2933::0.2933)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0791::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3255::0.3255)) (IOPATH D Q (0.3607::0.3617) (0.2628::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3550::0.3550) (0.2582::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1839::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3494::0.3501) (0.2497::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8223::1.8223) (0.6792::0.6793)) (IOPATH TE_B Z () () (0.1166::0.1167) (1.8579::1.8579) (0.0164::0.0164) (0.7301::0.7301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7268::1.7268) (0.6607::0.6607)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7592::1.7592) (0.0181::0.0181) (0.7074::0.7074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2902::0.2902) (0.2781::0.2781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0585::2.0585) (0.7707::0.7707)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0916::2.0916) (0.0171::0.0171) (0.8185::0.8185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6471::1.6471) (0.6347::0.6348)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6790::1.6790) (0.0173::0.0173) (0.6817::0.6817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3140::2.3140) (0.8398::0.8398)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.3321::2.3321) (0.0191::0.0191) (0.8707::0.8707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3526::0.3533) (0.2573::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7947::1.7947) (0.6721::0.6721)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8178::1.8178) (0.0174::0.0174) (0.7102::0.7102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3964::0.3964) (0.3451::0.3451)) (IOPATH D Q (0.3888::0.3888) (0.2753::0.2765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9070::1.9070) (0.7179::0.7180)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9293::1.9293) (0.0187::0.0187) (0.7541::0.7541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2836::0.2836) (0.2746::0.2746)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0814::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0818::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3533::0.3542) (0.2562::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9561::1.9562) (0.7356::0.7356)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9904::1.9904) (0.0173::0.0173) (0.7841::0.7841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3538::0.3538) (0.2566::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3687::0.3687) (0.3283::0.3283)) (IOPATH D Q (0.3622::0.3636) (0.2621::0.2665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0854::0.0854) (0.0678::0.0678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9420::1.9420) (0.7181::0.7182)) (IOPATH TE_B Z () () (0.1222::0.1222) (1.9682::1.9681) (0.0113::0.0113) (0.7735::0.7735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0349::2.0349) (0.7596::0.7596)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0492::2.0492) (0.0191::0.0191) (0.7879::0.7879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8225::1.8225) (0.6914::0.6915)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8531::1.8531) (0.0177::0.0177) (0.7373::0.7373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3554::0.3592) (0.2609::0.2718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2759::0.2759) (0.2403::0.2403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4872::2.4872) (0.9087::0.9088)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5086::2.5086) (0.0181::0.0181) (0.9438::0.9438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3071::2.3071) (0.8384::0.8384)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.3291::2.3291) (0.0175::0.0175) (0.8736::0.8736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7133::1.7133) (0.6563::0.6563)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7414::1.7414) (0.0183::0.0183) (0.6988::0.6988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3548::0.3548) (0.2538::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2105::2.2105) (0.7949::0.7950)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.2408::2.2408) (0.0179::0.0179) (0.8388::0.8388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3536::0.3543) (0.2546::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3482::0.3482) (0.2487::0.2487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2997::0.2997) (0.2870::0.2870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3587::0.3605) (0.2635::0.2687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0099::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7655::1.7655) (0.6717::0.6717)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7908::1.7908) (0.0179::0.0179) (0.7120::0.7120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1771::0.1771) (0.2143::0.2144)) (IOPATH B X (0.1452::0.1452) (0.1825::0.1825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5979::0.5979) (0.4512::0.4512)) (IOPATH D Q (0.5894::0.5899) (0.3819::0.3838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3512::0.3512) (0.2513::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2195::0.2195) (0.1724::0.1724)) (IOPATH A Y (0.2941::0.2941) (0.0707::0.0707)) (IOPATH B Y (0.2725::0.2725) (0.0707::0.0707)) (IOPATH C Y (0.2352::0.2352) (0.0661::0.0661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3213::0.3213)) (IOPATH D Q (0.3504::0.3511) (0.2527::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2313::0.2313) (0.2368::0.2368)) (IOPATH D X (0.2280::0.2280) (0.2370::0.2370)) (IOPATH A_N X (0.2919::0.2919) (0.2370::0.2370)) (IOPATH B_N X (0.3001::0.3001) (0.2511::0.2511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3225::0.3225)) (IOPATH D Q (0.3516::0.3522) (0.2529::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3573::0.3587) (0.2620::0.2663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0117::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2304::0.2304) (0.2353::0.2353)) (IOPATH D X (0.2279::0.2279) (0.2370::0.2370)) (IOPATH A_N X (0.2920::0.2920) (0.2370::0.2370)) (IOPATH B_N X (0.3017::0.3017) (0.2518::0.2518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2379::0.2379) (0.2292::0.2292)) (IOPATH C X (0.2413::0.2413) (0.2444::0.2444)) (IOPATH D X (0.2405::0.2405) (0.2539::0.2539)) (IOPATH A_N X (0.2909::0.2909) (0.2447::0.2447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2283::0.2283) (0.2327::0.2327)) (IOPATH D X (0.2273::0.2273) (0.2366::0.2366)) (IOPATH A_N X (0.2948::0.2948) (0.2383::0.2383)) (IOPATH B_N X (0.2993::0.2993) (0.2506::0.2506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2357::0.2357) (0.2282::0.2282)) (IOPATH C X (0.2355::0.2355) (0.2384::0.2384)) (IOPATH D X (0.2372::0.2372) (0.2514::0.2514)) (IOPATH A_N X (0.2897::0.2897) (0.2434::0.2434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2339::0.2339) (0.2263::0.2263)) (IOPATH C X (0.2349::0.2349) (0.2379::0.2379)) (IOPATH D X (0.2366::0.2366) (0.2509::0.2509)) (IOPATH A_N X (0.2905::0.2905) (0.2438::0.2438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3717::0.3717) (0.3301::0.3301)) (IOPATH D Q (0.3648::0.3648) (0.2614::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3882::0.3882) (0.3401::0.3401)) (IOPATH D Q (0.3937::0.3987) (0.2880::0.3042)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1991)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0165)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2211::0.2211) (0.1968::0.1968)) (IOPATH B X (0.2276::0.2276) (0.2227::0.2227)) (IOPATH C X (0.2281::0.2281) (0.2365::0.2365)) (IOPATH D X (0.2280::0.2280) (0.2414::0.2414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3616::0.3652) (0.2666::0.2773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0021::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0899::2.0899) (0.7650::0.7651)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1292::2.1292) (0.0166::0.0166) (0.8191::0.8191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3574::0.3574) (0.2563::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3568::0.3587) (0.2613::0.2674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3807::0.3807) (0.3356::0.3356)) (IOPATH D Q (0.3711::0.3715) (0.2646::0.2663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3614::0.3614) (0.2651::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8515::1.8515) (0.7021::0.7021)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.8870::1.8870) (0.0153::0.0153) (0.7542::0.7542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1822::0.1822) (0.2313::0.2314)) (IOPATH B X (0.1431::0.1431) (0.1810::0.1810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8564::1.8564) (0.6938::0.6938)) (IOPATH TE_B Z () () (0.1054::0.1054) (1.8633::1.8633) (0.0248::0.0248) (0.7238::0.7239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6677::1.6677) (0.6396::0.6397)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7016::1.7016) (0.0173::0.0173) (0.6881::0.6881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2903::0.2903) (0.2782::0.2782)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3522::0.3528) (0.2526::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3616::0.3644) (0.2658::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0060::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7160::1.7160) (0.6479::0.6479)) (IOPATH TE_B Z () () (0.1016::0.1016) (1.7120::1.7119) (0.0264::0.0264) (0.6553::0.6553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0913::0.0913) (0.0711::0.0711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7601::1.7601) (0.6729::0.6730)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7914::1.7914) (0.0174::0.0174) (0.7194::0.7194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6963::1.6963) (0.6507::0.6507)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7283::1.7283) (0.0165::0.0165) (0.6986::0.6986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3543::0.3568) (0.2591::0.2665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1779::0.1779) (0.2202::0.2203)) (IOPATH B X (0.1499::0.1499) (0.1919::0.1919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3515::0.3515) (0.2536::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8041::1.8041) (0.6851::0.6852)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8285::1.8285) (0.0174::0.0174) (0.7242::0.7242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2946::0.2946) (0.2805::0.2805)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3571::0.3571) (0.2544::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3595::0.3595) (0.2616::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3550::0.3550) (0.2555::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9410::1.9410) (0.7212::0.7213)) (IOPATH TE_B Z () () (0.1225::0.1225) (1.9652::1.9652) (0.0110::0.0110) (0.7750::0.7750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2770::0.2770) (0.2389::0.2389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3843::2.3843) (0.8553::0.8554)) (IOPATH TE_B Z () () (0.1134::0.1134) (2.3978::2.3978) (0.0196::0.0196) (0.8822::0.8822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2658::2.2658) (0.8384::0.8384)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3005::2.3005) (0.0178::0.0178) (0.8869::0.8869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3568::0.3578) (0.2621::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7289::1.7289) (0.6639::0.6639)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7514::1.7514) (0.0173::0.0173) (0.7062::0.7062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6694::1.6694) (0.6308::0.6308)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7053::1.7053) (0.0170::0.0170) (0.6814::0.6814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2925::0.2925) (0.2793::0.2793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3973::2.3973) (0.8791::0.8791)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.4204::2.4204) (0.0181::0.0181) (0.9153::0.9153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7244::1.7244) (0.6574::0.6575)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7593::1.7593) (0.0161::0.0161) (0.7075::0.7075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0947::0.0947) (0.0740::0.0740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1125::2.1126) (0.7669::0.7669)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1336::2.1336) (0.0176::0.0176) (0.8028::0.8028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7668::1.7668) (0.6740::0.6740)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7945::1.7945) (0.0174::0.0174) (0.7173::0.7173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1815::0.1815) (0.2293::0.2294)) (IOPATH B X (0.1411::0.1411) (0.1784::0.1784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3564::0.3564) (0.2569::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3531::0.3544) (0.2550::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0785::2.0785) (0.7570::0.7570)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.1063::2.1063) (0.0178::0.0178) (0.7996::0.7996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3560::0.3560) (0.2553::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3528::0.3536) (0.2551::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9819::1.9819) (0.7334::0.7335)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.0082::2.0082) (0.0155::0.0155) (0.7745::0.7745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3693::0.3693) (0.3287::0.3287)) (IOPATH D Q (0.3695::0.3718) (0.2707::0.2779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0081::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3044::0.3044) (0.2856::0.2856)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8372::1.8373) (0.6954::0.6954)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8638::1.8638) (0.0179::0.0179) (0.7363::0.7363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3594::0.3594) (0.2645::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8823::1.8823) (0.7115::0.7115)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9129::1.9129) (0.0182::0.0182) (0.7576::0.7576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8525::1.8526) (0.7029::0.7029)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.8821::1.8821) (0.0190::0.0190) (0.7470::0.7470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6641::2.6641) (0.9702::0.9702)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.6849::2.6849) (0.0172::0.0172) (1.0047::1.0047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3593::0.3606) (0.2638::0.2681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0109::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1014::2.1014) (0.7856::0.7856)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.1364::2.1364) (0.0167::0.0167) (0.8359::0.8359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1861::0.1861) (0.2392::0.2393)) (IOPATH B X (0.1469::0.1469) (0.1873::0.1873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3513::0.3513) (0.2533::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3486::0.3492) (0.2505::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3733::0.3733) (0.3311::0.3311)) (IOPATH D Q (0.3663::0.3670) (0.2642::0.2662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2171::2.2171) (0.8245::0.8246)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2328::2.2328) (0.0178::0.0178) (0.8619::0.8619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7292::1.7292) (0.6611::0.6611)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7571::1.7571) (0.0171::0.0171) (0.7042::0.7042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1813::0.1813) (0.2215::0.2216)) (IOPATH B X (0.1476::0.1476) (0.1849::0.1849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0935::0.0935) (0.0755::0.0755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2919::0.2919) (0.2790::0.2790)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3561::0.3573) (0.2601::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1291::2.1292) (0.7747::0.7748)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.1675::2.1675) (0.0158::0.0158) (0.8274::0.8274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2799::2.2799) (0.8146::0.8146)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3026::2.3026) (0.0177::0.0177) (0.8506::0.8506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2860::0.2860) (0.2759::0.2759)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3026::0.3026) (0.2846::0.2846)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0820::0.0827)) (SETUP (negedge GATE) (posedge CLK) (0.0822::0.0823)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8092::1.8093) (0.6791::0.6791)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8235::1.8235) (0.0180::0.0180) (0.7172::0.7172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9461::1.9461) (0.7314::0.7315)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9690::1.9690) (0.0188::0.0188) (0.7680::0.7680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8509::1.8509) (0.6920::0.6920)) (IOPATH TE_B Z () () (0.1013::0.1013) (1.8493::1.8493) (0.0266::0.0266) (0.7053::0.7053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0205::2.0205) (0.7549::0.7549)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0481::2.0481) (0.0174::0.0174) (0.7971::0.7971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3571::0.3571) (0.2575::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0646::2.0646) (0.7687::0.7687)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0838::2.0838) (0.0185::0.0185) (0.8014::0.8014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0801::0.0801) (0.0646::0.0646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4134::0.4134) (0.3547::0.3547)) (IOPATH D Q (0.4043::0.4054) (0.2845::0.2885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2114::2.2115) (0.8055::0.8055)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.2318::2.2318) (0.0184::0.0184) (0.8390::0.8390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3479::0.3479) (0.2497::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7535::1.7536) (0.6667::0.6667)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7885::1.7885) (0.0167::0.0167) (0.7167::0.7167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7062::1.7062) (0.6529::0.6530)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7409::1.7409) (0.0165::0.0165) (0.7025::0.7025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1012::2.1012) (0.7738::0.7738)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.0910::2.0910) (0.0269::0.0269) (0.7746::0.7746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2898::0.2898) (0.2779::0.2779)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3552::0.3552) (0.2587::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3744::0.3744) (0.3318::0.3318)) (IOPATH D Q (0.3658::0.3658) (0.2604::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2832::0.2832) (0.2744::0.2744)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9938::1.9938) (0.7487::0.7488)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0286::2.0286) (0.0168::0.0168) (0.7984::0.7984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0759::0.0759) (0.0620::0.0620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3216::0.3216)) (IOPATH D Q (0.3506::0.3506) (0.2506::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3533::0.3533) (0.2535::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3537::0.3545) (0.2572::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8379::1.8379) (0.6826::0.6827)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8589::1.8589) (0.0178::0.0178) (0.7194::0.7194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3908::0.3908) (0.2916::0.2916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3546::0.3546) (0.2547::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3913::0.3913) (0.3420::0.3420)) (IOPATH D Q (0.3820::0.3820) (0.2699::0.2704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3561::0.3566) (0.2590::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3505::0.3513) (0.2522::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0917::2.0917) (0.7578::0.7578)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.1107::2.1107) (0.0183::0.0183) (0.7908::0.7908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3579::0.3617) (0.2617::0.2728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1903)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0927::0.0927) (0.0724::0.0724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6944::1.6944) (0.6484::0.6484)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7242::1.7242) (0.0183::0.0183) (0.6932::0.6932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1103::2.1103) (0.7759::0.7760)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1331::2.1331) (0.0176::0.0176) (0.8207::0.8207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3728::0.3728) (0.3308::0.3308)) (IOPATH D Q (0.3800::0.3825) (0.2820::0.2901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1978)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3572::0.3572) (0.3711::0.3711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3497::0.3497) (0.2503::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3531::0.3541) (0.2549::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2949::0.2949) (0.2894::0.2894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3565::0.3565) (0.2563::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0641::0.0641) (0.0507::0.0507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5627::2.5630) (0.9605::0.9609)) (IOPATH TE_B Z () () (0.1545::0.1545) (2.6884::2.6884) (-0.0482::-0.0482) (1.0498::1.0498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5209::2.5210) (0.9054::0.9055)) (IOPATH TE_B Z () () (0.1189::0.1189) (2.5250::2.5250) (0.0145::0.0145) (0.9440::0.9440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1821::0.1821) (0.2312::0.2312)) (IOPATH B X (0.1415::0.1415) (0.1789::0.1789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3610::0.3636) (0.2650::0.2727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0797::0.0797) (0.0642::0.0642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6873::1.6873) (0.6344::0.6345)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7214::1.7214) (0.0180::0.0180) (0.6828::0.6828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3510::0.3510) (0.2516::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2030::0.2030) (0.1902::0.1902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2545::0.2545) (0.2261::0.2261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6406::1.6406) (0.6324::0.6324)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6710::1.6710) (0.0174::0.0174) (0.6787::0.6787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6688::1.6688) (0.6425::0.6426)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.6929::1.6929) (0.0183::0.0183) (0.6819::0.6819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0942::0.0942) (0.0737::0.0737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2413::2.2413) (0.8042::0.8043)) (IOPATH TE_B Z () () (0.1136::0.1136) (2.2566::2.2566) (0.0193::0.0193) (0.8331::0.8331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3777::0.3777) (0.2792::0.2792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1861::0.1861) (0.2361::0.2362)) (IOPATH B X (0.1461::0.1461) (0.1842::0.1842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3497::0.3501) (0.2503::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3556::0.3556) (0.2589::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3577::0.3610) (0.2628::0.2723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0058::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2966::2.2966) (0.8464::0.8465)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.3209::2.3209) (0.0169::0.0169) (0.8842::0.8842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0908::0.0908) (0.0704::0.0704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9386::1.9387) (0.7292::0.7292)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9622::1.9622) (0.0175::0.0175) (0.7672::0.7672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0513::2.0513) (0.7660::0.7661)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0731::2.0731) (0.0191::0.0191) (0.8059::0.8059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9540::1.9540) (0.7244::0.7244)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9766::1.9766) (0.0188::0.0188) (0.7620::0.7620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2445::0.2457) (0.2292::0.2315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3533::0.3533) (0.2552::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3600::0.3613) (0.2626::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1928::0.1928) (0.2408::0.2408)) (IOPATH B X (0.1521::0.1521) (0.1882::0.1882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2796::0.2796) (0.2725::0.2725)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0856::0.0861)) (SETUP (negedge GATE) (posedge CLK) (0.0843::0.0845)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7108::1.7108) (0.6458::0.6458)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7449::1.7449) (0.0167::0.0167) (0.7020::0.7020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6947::1.6947) (0.6500::0.6500)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.7292::1.7292) (0.0162::0.0162) (0.7004::0.7004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3599::0.3600) (0.2572::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6789::1.6789) (0.6454::0.6454)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.7152::1.7152) (0.0161::0.0161) (0.6978::0.6978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3705::0.3705) (0.3294::0.3294)) (IOPATH D Q (0.3619::0.3619) (0.2576::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2204::2.2204) (0.8064::0.8064)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2403::2.2403) (0.0177::0.0177) (0.8400::0.8400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7042::1.7042) (0.6528::0.6528)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.7360::1.7360) (0.0161::0.0161) (0.6993::0.6993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1297::2.1297) (0.7734::0.7734)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1518::2.1518) (0.0180::0.0180) (0.8088::0.8088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0766::2.0766) (0.7729::0.7729)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1117::2.1117) (0.0169::0.0169) (0.8226::0.8226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3513::0.3513) (0.2521::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7500::1.7500) (0.6680::0.6680)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7820::1.7820) (0.0171::0.0171) (0.7157::0.7157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3566::0.3572) (0.2587::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8931::1.8931) (0.7043::0.7043)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9309::1.9309) (0.0170::0.0170) (0.7571::0.7571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2966::0.2966) (0.1964::0.1964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3551::0.3561) (0.2582::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3781::0.3782) (0.2820::0.2820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7643::1.7643) (0.6712::0.6713)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7918::1.7918) (0.0163::0.0163) (0.7131::0.7131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2917::0.2917) (0.2619::0.2619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0146::2.0146) (0.7551::0.7551)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0414::2.0414) (0.0184::0.0184) (0.7964::0.7964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7681::1.7682) (0.6740::0.6741)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7914::1.7914) (0.0165::0.0165) (0.7138::0.7138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8672::1.8672) (0.7068::0.7068)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8936::1.8936) (0.0173::0.0173) (0.7475::0.7475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6539::2.6539) (0.9410::0.9410)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.6769::2.6769) (0.0181::0.0181) (0.9770::0.9770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3653::0.3673) (0.2662::0.2720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3143::0.3143) (0.2907::0.2907)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0815::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0817::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1242::2.1242) (0.7892::0.7892)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1557::2.1557) (0.0176::0.0176) (0.8350::0.8350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0995::2.0995) (0.7900::0.7902)) (IOPATH TE_B Z () () (0.1254::0.1254) (2.1133::2.1133) (0.0085::0.0084) (0.8380::0.8380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3479::0.3485) (0.2503::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4161::2.4161) (0.8719::0.8719)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.4366::2.4366) (0.0181::0.0181) (0.9058::0.9058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1137::2.1137) (0.7676::0.7677)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1395::2.1395) (0.0172::0.0172) (0.8070::0.8070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4159::0.4159) (0.3560::0.3560)) (IOPATH D Q (0.4065::0.4065) (0.2850::0.2850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6628::1.6628) (0.6398::0.6398)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.6990::1.6990) (0.0159::0.0159) (0.6914::0.6914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3538::0.3547) (0.2553::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3204::0.3204)) (IOPATH D Q (0.3598::0.3613) (0.2653::0.2699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1922)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0079::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3901::2.3901) (0.8505::0.8506)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.4094::2.4094) (0.0168::0.0168) (0.8860::0.8860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2797::0.2797) (0.2726::0.2726)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3508::0.3508) (0.2507::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3608::0.3620) (0.2626::0.2663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3021::0.3021) (0.2844::0.2844)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3534::0.3534) (0.2534::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1768::2.1768) (0.7836::0.7837)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1994::2.1994) (0.0180::0.0180) (0.8210::0.8210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3561::0.3561) (0.2583::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3501::0.3502) (0.2515::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7798::1.7798) (0.6767::0.6768)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8077::1.8077) (0.0186::0.0186) (0.7195::0.7195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3558::0.3568) (0.2610::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1415::0.1415) (0.1599::0.1599)) (IOPATH B X (0.1537::0.1537) (0.1978::0.1978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3467::0.3469) (0.2495::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2789::0.2790) (0.2341::0.2361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3683::0.3684) (0.2725::0.2725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2160::2.2160) (0.8203::0.8203)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.2358::2.2358) (0.0181::0.0181) (0.8543::0.8543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6097::2.6097) (0.9372::0.9372)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.6371::2.6371) (0.0168::0.0168) (0.9776::0.9776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2792::0.2792) (0.2723::0.2723)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3488::0.3488) (0.2498::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3485::0.3485) (0.2494::0.2494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7241::1.7242) (0.6504::0.6505)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7522::1.7522) (0.0185::0.0185) (0.7008::0.7008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3549::0.3549) (0.2541::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3538::0.3538) (0.2540::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2970::0.2970) (0.2817::0.2817)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3598::0.3612) (0.2610::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3453::0.3453) (0.2473::0.2473)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1783::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3579::0.3605) (0.2629::0.2706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0077::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3280::0.3280)) (IOPATH D Q (0.3629::0.3631) (0.2632::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7661::1.7661) (0.6735::0.6736)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.8014::1.8014) (0.0162::0.0162) (0.7243::0.7243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2826::0.2826) (0.2742::0.2742)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0811::0.0824)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0821)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1932::0.1932) (0.2406::0.2407)) (IOPATH B X (0.1482::0.1482) (0.1820::0.1820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3567::0.3599) (0.2616::0.2711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2279::0.2279) (0.2321::0.2321)) (IOPATH D X (0.2258::0.2258) (0.2340::0.2340)) (IOPATH A_N X (0.2961::0.2961) (0.2394::0.2394)) (IOPATH B_N X (0.2972::0.2972) (0.2496::0.2496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1924::0.1924) (0.1645::0.1645)) (IOPATH A Y (0.2666::0.2666) (0.0635::0.0635)) (IOPATH B Y (0.2466::0.2466) (0.0648::0.0648)) (IOPATH C Y (0.2145::0.2145) (0.0633::0.0633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2278::0.2278) (0.2321::0.2321)) (IOPATH D X (0.2251::0.2251) (0.2335::0.2335)) (IOPATH A_N X (0.2955::0.2955) (0.2390::0.2390)) (IOPATH B_N X (0.2961::0.2961) (0.2488::0.2488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2242::0.2242) (0.2185::0.2185)) (IOPATH C X (0.2265::0.2265) (0.2316::0.2316)) (IOPATH D X (0.2273::0.2273) (0.2425::0.2425)) (IOPATH A_N X (0.2839::0.2839) (0.2394::0.2394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2352::0.2352) (0.2397::0.2397)) (IOPATH D X (0.2289::0.2289) (0.2362::0.2362)) (IOPATH A_N X (0.2938::0.2938) (0.2382::0.2382)) (IOPATH B_N X (0.3003::0.3003) (0.2517::0.2517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3255::0.3255)) (IOPATH D Q (0.3573::0.3573) (0.2563::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2314::0.2314) (0.2235::0.2235)) (IOPATH C X (0.2386::0.2386) (0.2426::0.2426)) (IOPATH D X (0.2350::0.2350) (0.2483::0.2483)) (IOPATH A_N X (0.2867::0.2867) (0.2418::0.2418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2261::0.2261) (0.2198::0.2198)) (IOPATH C X (0.2327::0.2327) (0.2383::0.2383)) (IOPATH D X (0.2291::0.2291) (0.2439::0.2439)) (IOPATH A_N X (0.2803::0.2803) (0.2373::0.2373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3858::0.3859) (0.2870::0.2870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2087::0.2087) (0.1949::0.1949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2248::0.2248) (0.1977::0.1977)) (IOPATH B X (0.2337::0.2337) (0.2259::0.2259)) (IOPATH C X (0.2398::0.2398) (0.2469::0.2469)) (IOPATH D X (0.2343::0.2343) (0.2444::0.2444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2621::0.2621) (0.2437::0.2449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1748::0.1756) (0.1348::0.1364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3262::0.3262)) (IOPATH D Q (0.3584::0.3584) (0.2588::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3711::0.3711) (0.3298::0.3298)) (IOPATH D Q (0.3605::0.3605) (0.2566::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3677::0.3677) (0.3277::0.3277)) (IOPATH D Q (0.3595::0.3599) (0.2588::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8526::1.8526) (0.6894::0.6894)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8848::1.8848) (0.0172::0.0172) (0.7371::0.7371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2997::0.2997) (0.2830::0.2830)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8483::1.8483) (0.6988::0.6988)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8768::1.8768) (0.0183::0.0183) (0.7413::0.7413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2701::2.2701) (0.8383::0.8384)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2979::2.2979) (0.0177::0.0177) (0.8808::0.8808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0765::0.0765) (0.0624::0.0624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6633::2.6634) (0.9697::0.9697)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.6849::2.6849) (0.0182::0.0182) (1.0047::1.0047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8922::1.8922) (0.6989::0.6990)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9190::1.9190) (0.0179::0.0179) (0.7413::0.7413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3202::0.3202)) (IOPATH D Q (0.3475::0.3475) (0.2476::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3521::0.3521) (0.2522::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3907::0.3907) (0.3416::0.3416)) (IOPATH D Q (0.3823::0.3823) (0.2715::0.2715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5343::2.5343) (0.9053::0.9054)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.5496::2.5496) (0.0185::0.0185) (0.9362::0.9362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3577::0.3577) (0.2565::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3501::0.3506) (0.2516::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3717::2.3717) (0.8730::0.8730)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3980::2.3980) (0.0162::0.0162) (0.9136::0.9136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3521::0.3521) (0.2510::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3058::0.3058) (0.2863::0.2863)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3045::2.3047) (0.8740::0.8743)) (IOPATH TE_B Z () () (0.1460::0.1460) (2.3710::2.3710) (-0.0260::-0.0260) (0.9332::0.9332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7584::1.7584) (0.6709::0.6710)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7920::1.7920) (0.0164::0.0164) (0.7199::0.7199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1248::2.1248) (0.7799::0.7800)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1486::2.1486) (0.0171::0.0171) (0.8175::0.8175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3589::0.3618) (0.2623::0.2707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0096::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0732::0.0732) (0.0598::0.0598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3612::0.3612) (0.2646::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1882::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0152)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6565::1.6565) (0.6354::0.6354)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6907::1.6907) (0.0174::0.0174) (0.6841::0.6841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1873::2.1873) (0.7986::0.7986)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.2093::2.2093) (0.0174::0.0174) (0.8341::0.8341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6640::1.6640) (0.6392::0.6393)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7021::1.7021) (0.0167::0.0167) (0.6927::0.6927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3033::0.3033) (0.2849::0.2849)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0827::0.0828)) (SETUP (negedge GATE) (posedge CLK) (0.0824::0.0826)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3602::0.3641) (0.2647::0.2761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0036::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0941::0.0941) (0.0735::0.0735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9604::1.9605) (0.7371::0.7371)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9845::1.9845) (0.0178::0.0178) (0.7756::0.7756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3547::0.3547) (0.2541::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3609::0.3609) (0.2654::0.2654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0902::2.0902) (0.7605::0.7605)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.1296::2.1296) (0.0145::0.0145) (0.8145::0.8145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3116::0.3116) (0.2950::0.2950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3724::0.3724) (0.3306::0.3306)) (IOPATH D Q (0.3665::0.3665) (0.2627::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2193::2.2193) (0.8234::0.8235)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.2404::2.2404) (0.0181::0.0181) (0.8583::0.8583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3561::0.3595) (0.2615::0.2717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0948::0.0948) (0.0746::0.0746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3524::0.3530) (0.2522::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3739::0.3739) (0.3315::0.3315)) (IOPATH D Q (0.3800::0.3851) (0.2798::0.2982)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2004)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0188)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2500::0.2502) (0.1519::0.1988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2993::0.2993) (0.2830::0.2830)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3571::0.3586) (0.2608::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5593::2.5593) (0.9200::0.9201)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.5864::2.5864) (0.0168::0.0168) (0.9604::0.9604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0379::2.0380) (0.7515::0.7516)) (IOPATH TE_B Z () () (0.1195::0.1195) (2.0603::2.0603) (0.0138::0.0138) (0.8016::0.8016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7132::1.7132) (0.6541::0.6541)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7428::1.7428) (0.0185::0.0185) (0.6987::0.6987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3495::0.3495) (0.2500::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3193::0.3192) (0.2151::0.2151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3620::0.3657) (0.2660::0.2770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0861::2.0861) (0.7676::0.7676)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1078::2.1078) (0.0180::0.0180) (0.8041::0.8041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3516::0.3520) (0.2530::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3499::0.3505) (0.2542::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3709::2.3709) (0.8438::0.8438)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.3903::2.3903) (0.0187::0.0187) (0.8762::0.8762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0669::0.0669) (0.0535::0.0535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9054::1.9054) (0.7205::0.7205)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9412::1.9412) (0.0174::0.0174) (0.7707::0.7707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6140::1.6140) (0.6224::0.6224)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6429::1.6429) (0.0182::0.0182) (0.6671::0.6671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0145::2.0145) (0.7364::0.7364)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.0537::2.0537) (0.0155::0.0155) (0.7917::0.7917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8342::1.8342) (0.6961::0.6961)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8650::1.8650) (0.0187::0.0187) (0.7416::0.7416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9154::1.9154) (0.7132::0.7132)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9425::1.9425) (0.0180::0.0180) (0.7630::0.7630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3739::0.3739) (0.3315::0.3315)) (IOPATH D Q (0.3633::0.3633) (0.2578::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2248::0.2249) (0.1939::0.1961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3546::0.3561) (0.2578::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1225::2.1225) (0.7899::0.7899)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1431::2.1431) (0.0170::0.0170) (0.8246::0.8246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0858::0.0858) (0.0674::0.0674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3692::0.3692) (0.3286::0.3286)) (IOPATH D Q (0.3664::0.3670) (0.2669::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1753::0.1753) (0.2126::0.2128)) (IOPATH B X (0.1455::0.1455) (0.1842::0.1842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3732::0.3733) (0.2805::0.2805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3062::2.3062) (0.8498::0.8499)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3317::2.3317) (0.0177::0.0177) (0.8888::0.8888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3797::0.3797) (0.3350::0.3350)) (IOPATH D Q (0.3722::0.3731) (0.2673::0.2703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3804::0.3804) (0.3354::0.3354)) (IOPATH D Q (0.3736::0.3743) (0.2690::0.2713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3273::0.3273)) (IOPATH D Q (0.3649::0.3649) (0.2664::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2963::2.2963) (0.8460::0.8460)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.3209::2.3209) (0.0160::0.0160) (0.8845::0.8845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0899::0.0899) (0.0698::0.0698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0095::2.0096) (0.7547::0.7547)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0396::2.0396) (0.0179::0.0179) (0.8006::0.8006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8099::1.8100) (0.6886::0.6887)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8305::1.8305) (0.0174::0.0174) (0.7246::0.7246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3696::0.3696) (0.2728::0.2728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4943::2.4943) (0.9130::0.9131)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.5229::2.5229) (0.0177::0.0177) (0.9558::0.9558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7055::2.7055) (0.9812::0.9813)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.7332::2.7332) (0.0187::0.0187) (1.0227::1.0227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3679::0.3679) (0.3278::0.3278)) (IOPATH D Q (0.3589::0.3599) (0.2577::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3486::0.3486) (0.2492::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8391::1.8391) (0.6881::0.6881)) (IOPATH TE_B Z () () (0.1003::0.1003) (1.8393::1.8393) (0.0270::0.0270) (0.7112::0.7112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3491::0.3500) (0.2518::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3905::0.3905) (0.3415::0.3415)) (IOPATH D Q (0.3797::0.3797) (0.2686::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1775)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7067::1.7067) (0.6393::0.6394)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7341::1.7341) (0.0164::0.0164) (0.6850::0.6850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3115::0.3115) (0.2892::0.2892)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0821)) (SETUP (negedge GATE) (posedge CLK) (0.0815::0.0819)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3766::0.3766) (0.2799::0.2799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3703::0.3703) (0.3292::0.3292)) (IOPATH D Q (0.3631::0.3631) (0.2599::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1446::2.1446) (0.7880::0.7880)) (IOPATH TE_B Z () () (0.1001::0.1001) (2.1361::2.1361) (0.0272::0.0272) (0.7934::0.7934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4057::0.4058) (0.3025::0.3025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1143::2.1143) (0.7761::0.7762)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1309::2.1309) (0.0187::0.0187) (0.8069::0.8069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3525::0.3534) (0.2543::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2228::0.2229) (0.1927::0.1949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3596::0.3610) (0.2610::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1842)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2541::0.2541) (0.2302::0.2302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2997::0.2997) (0.2831::0.2831)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9976::1.9976) (0.7514::0.7514)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0280::2.0280) (0.0175::0.0175) (0.7966::0.7966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1427::2.1427) (0.7984::0.7984)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1751::2.1751) (0.0166::0.0166) (0.8455::0.8455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3538::0.3538) (0.2538::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3554::0.3566) (0.2592::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3475::0.3482) (0.2494::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3173::0.3173) (0.2169::0.2169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6434::0.6435) (0.4500::0.4500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7931::1.7931) (0.6832::0.6833)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8251::1.8251) (0.0167::0.0167) (0.7307::0.7307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3603::0.3648) (0.2650::0.2782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1947)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0009::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1836::0.1836) (0.2321::0.2322)) (IOPATH B X (0.1402::0.1402) (0.1767::0.1767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2922::0.2922) (0.2791::0.2791)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3506::0.3521) (0.2547::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0753::0.0753) (0.0615::0.0615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8953::1.8953) (0.7145::0.7145)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9302::1.9302) (0.0174::0.0174) (0.7641::0.7641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6335::1.6335) (0.6294::0.6295)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6619::1.6619) (0.0182::0.0182) (0.6738::0.6738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3679::0.3702) (0.2742::0.2810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1976)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0110)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2679::2.2679) (0.8200::0.8200)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.2845::2.2845) (0.0186::0.0186) (0.8508::0.8508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1928::0.1928) (0.2404::0.2405)) (IOPATH B X (0.1499::0.1499) (0.1849::0.1849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2438::0.2438) (0.2252::0.2252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0798::0.0798) (0.0641::0.0641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8637::1.8638) (0.7075::0.7075)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8920::1.8920) (0.0187::0.0187) (0.7515::0.7515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2890::0.2890) (0.2775::0.2775)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3467::0.3467) (0.2481::0.2484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2498::0.2507) (0.2267::0.2283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3594::0.3602) (0.2603::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3614::0.3614) (0.2657::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0134)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1206::2.1206) (0.7749::0.7749)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1504::2.1504) (0.0181::0.0181) (0.8191::0.8191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0644::2.0645) (0.7605::0.7605)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0873::2.0873) (0.0187::0.0187) (0.7986::0.7986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3586::0.3595) (0.2602::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7682::1.7683) (0.6749::0.6749)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7986::1.7986) (0.0176::0.0176) (0.7218::0.7218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2088::0.2088) (0.1897::0.1897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4923::2.4923) (0.8975::0.8975)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.5130::2.5130) (0.0178::0.0178) (0.9310::0.9310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3502::0.3502) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0955::0.0955) (0.0750::0.0750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3545::0.3545) (0.2568::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6357::1.6357) (0.6285::0.6285)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6687::1.6687) (0.0173::0.0173) (0.6762::0.6762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3739::0.3739) (0.3314::0.3314)) (IOPATH D Q (0.3654::0.3654) (0.2619::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1767::2.1767) (0.7888::0.7889)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1966::2.1966) (0.0191::0.0191) (0.8230::0.8230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0731::0.0731) (0.0598::0.0598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6385::1.6385) (0.6320::0.6320)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6743::1.6743) (0.0167::0.0167) (0.6831::0.6831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2914::0.2914) (0.2788::0.2788)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0808::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3750::0.3751) (0.2787::0.2787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3659::0.3660) (0.2717::0.2717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7295::1.7295) (0.6632::0.6632)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7619::1.7619) (0.0175::0.0175) (0.7112::0.7112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3477::0.3482) (0.2499::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8753::1.8753) (0.7089::0.7090)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8993::1.8993) (0.0174::0.0174) (0.7469::0.7469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0775::0.0775) (0.0634::0.0634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0733::0.0733) (0.0592::0.0592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2102::0.2102) (0.1902::0.1902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3505::0.3518) (0.2525::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3572::0.3622) (0.2609::0.2761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1924)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0082)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0027::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8092::1.8092) (0.6884::0.6885)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8347::1.8347) (0.0184::0.0184) (0.7287::0.7287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0524::2.0524) (0.7683::0.7684)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0868::2.0868) (0.0182::0.0182) (0.8167::0.8167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0480::2.0480) (0.7651::0.7651)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0790::2.0790) (0.0171::0.0171) (0.8119::0.8119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2955::0.2955) (0.2809::0.2809)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9986::1.9987) (0.7511::0.7511)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0374::2.0374) (0.0171::0.0171) (0.8041::0.8041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1785::0.1785) (0.2184::0.2185)) (IOPATH B X (0.1435::0.1435) (0.1803::0.1803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6111::2.6111) (0.9485::0.9485)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.6334::2.6334) (0.0170::0.0170) (0.9838::0.9838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7147::1.7147) (0.6567::0.6568)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7464::1.7464) (0.0174::0.0174) (0.7039::0.7039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3098::0.3098) (0.2884::0.2884)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0811::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7365::2.7365) (0.9725::0.9726)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.7525::2.7525) (0.0191::0.0191) (1.0010::1.0010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3003::0.3003) (0.2834::0.2834)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3489::0.3489) (0.2504::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0956::0.0956) (0.0747::0.0747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7246::1.7246) (0.6585::0.6585)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7536::1.7536) (0.0185::0.0185) (0.7024::0.7024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3518::0.3518) (0.2527::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6815::1.6815) (0.6441::0.6442)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7106::1.7106) (0.0182::0.0182) (0.6881::0.6881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2967::2.2967) (0.8350::0.8351)) (IOPATH TE_B Z () () (0.1133::0.1133) (2.3101::2.3101) (0.0196::0.0196) (0.8623::0.8623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3600::0.3615) (0.2645::0.2692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0096::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2028::0.2028) (0.1837::0.1837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3578::0.3578) (0.2591::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1850::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9222::1.9222) (0.7125::0.7125)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9394::1.9394) (0.0184::0.0184) (0.7445::0.7445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2879::0.2879) (0.2768::0.2768)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0812::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0993::0.0993) (0.0786::0.0786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3001::0.3001) (0.2833::0.2833)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0816::0.0828)) (SETUP (negedge GATE) (posedge CLK) (0.0819::0.0825)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3333::0.3333) (0.2349::0.2349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0369::2.0369) (0.7413::0.7413)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0582::2.0582) (0.0167::0.0167) (0.7799::0.7799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3502::0.3502) (0.2527::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2914::0.2914) (0.2788::0.2788)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3643::0.3654) (0.2699::0.2733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1937)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3578::0.3584) (0.2581::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3590::0.3596) (0.2647::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0103::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2438::0.2439) (0.2084::0.2104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4028::2.4028) (0.8823::0.8823)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.4262::2.4262) (0.0169::0.0169) (0.9193::0.9193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7275::1.7275) (0.6602::0.6602)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7591::1.7591) (0.0176::0.0176) (0.7078::0.7078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0992::0.0992) (0.0786::0.0786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3702::2.3702) (0.8596::0.8596)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.3870::2.3870) (0.0185::0.0185) (0.8906::0.8906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3600::0.3600) (0.2602::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1841::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3619::0.3629) (0.2636::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9641::1.9641) (0.7277::0.7277)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9944::1.9944) (0.0176::0.0176) (0.7743::0.7743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0974::0.0974) (0.0768::0.0768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3539::0.3547) (0.2528::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3252::0.3252)) (IOPATH D Q (0.3555::0.3555) (0.2560::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3517::0.3526) (0.2530::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3544::0.3551) (0.2585::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3711::2.3711) (0.8725::0.8726)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3899::2.3899) (0.0178::0.0178) (0.9051::0.9051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3522::0.3522) (0.2607::0.2607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6521::1.6521) (0.6219::0.6219)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6857::1.6857) (0.0173::0.0173) (0.6700::0.6700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3573::0.3573) (0.2554::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6003::1.6003) (0.6183::0.6184)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6383::1.6383) (0.0170::0.0170) (0.6710::0.6710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0725::0.0725) (0.0591::0.0591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4070::0.4070) (0.3513::0.3513)) (IOPATH D Q (0.3999::0.4006) (0.2843::0.2863)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3590::0.3628) (0.2633::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3576::0.3592) (0.2605::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3711::0.3711) (0.3298::0.3298)) (IOPATH D Q (0.3635::0.3635) (0.2602::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0666::2.0666) (0.7703::0.7704)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0978::2.0978) (0.0171::0.0171) (0.8172::0.8172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3754::0.3755) (0.2788::0.2788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7178::2.7179) (0.9701::0.9702)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.7362::2.7362) (0.0160::0.0160) (1.0033::1.0033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8854::1.8854) (0.7110::0.7110)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9217::1.9217) (0.0171::0.0171) (0.7627::0.7627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3649::0.3670) (0.2700::0.2767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0038::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7244::2.7244) (0.9743::0.9744)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.7401::2.7401) (0.0191::0.0191) (1.0025::1.0025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7647::1.7647) (0.6640::0.6640)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7951::1.7951) (0.0171::0.0171) (0.7175::0.7175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6110::1.6110) (0.6199::0.6199)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6411::1.6411) (0.0180::0.0180) (0.6652::0.6652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3475::0.3475) (0.2482::0.2482)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7059::1.7060) (0.6423::0.6423)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7324::1.7324) (0.0182::0.0182) (0.6845::0.6845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3576::0.3576) (0.2556::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3528::0.3528) (0.2525::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1780)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3534::0.3534) (0.2536::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3687::0.3687) (0.3283::0.3283)) (IOPATH D Q (0.3629::0.3629) (0.2605::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8346::1.8346) (0.6960::0.6960)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.8725::1.8725) (0.0161::0.0161) (0.7494::0.7494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3519::0.3519) (0.2526::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3006::0.3006) (0.2835::0.2835)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8415::1.8415) (0.6860::0.6860)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8695::1.8695) (0.0174::0.0174) (0.7291::0.7291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0891::0.0891) (0.0694::0.0694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8107::1.8107) (0.6775::0.6776)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8231::1.8231) (0.0172::0.0172) (0.7092::0.7092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3838::0.3839) (0.2837::0.2837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3549::0.3572) (0.2596::0.2665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3612::0.3612) (0.2647::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0702::0.0702) (0.0563::0.0563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3202::0.3202)) (IOPATH D Q (0.3561::0.3575) (0.2613::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3663::0.3663) (0.2668::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1898::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3557::0.3557) (0.2570::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9794::1.9794) (0.7246::0.7246)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0094::2.0094) (0.0170::0.0170) (0.7691::0.7691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3587::2.3587) (0.8437::0.8438)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.3865::2.3865) (0.0156::0.0156) (0.8867::0.8867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2621::0.2621) (0.2757::0.2765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0743::0.0743) (0.0609::0.0609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2093::2.2093) (0.8214::0.8215)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.2412::2.2412) (0.0158::0.0158) (0.8707::0.8707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2884::0.2884) (0.2772::0.2772)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3582::0.3618) (0.2642::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0020::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3541::0.3558) (0.2581::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3554::0.3554) (0.2538::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2904::2.2904) (0.8258::0.8259)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.3113::2.3113) (0.0169::0.0169) (0.8615::0.8615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4051::0.4051) (0.3503::0.3503)) (IOPATH D Q (0.3972::0.3979) (0.2819::0.2847)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0940::0.0940) (0.0734::0.0734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1797::0.1797) (0.2214::0.2211)) (IOPATH B X (0.1438::0.1438) (0.1810::0.1810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2793::0.2793) (0.2452::0.2452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1330::2.1330) (0.7956::0.7956)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1547::2.1547) (0.0165::0.0165) (0.8324::0.8324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1744::2.1744) (0.7842::0.7843)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1934::2.1934) (0.0185::0.0185) (0.8169::0.8169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0207::2.0207) (0.7571::0.7571)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0449::2.0449) (0.0189::0.0189) (0.7962::0.7962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2778::0.2779) (0.2332::0.2348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9477::1.9477) (0.7328::0.7328)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9719::1.9719) (0.0185::0.0185) (0.7710::0.7710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4302::2.4302) (0.8696::0.8696)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.4507::2.4507) (0.0192::0.0192) (0.9031::0.9031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1389::2.1389) (0.7796::0.7796)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1614::2.1614) (0.0163::0.0163) (0.8171::0.8171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3584::0.3603) (0.2624::0.2683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0107::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0952::0.0952) (0.0748::0.0748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3549::0.3552) (0.2569::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0439::2.0439) (0.7619::0.7619)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0644::2.0644) (0.0188::0.0188) (0.7958::0.7958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3508::0.3512) (0.2517::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0637::0.0637) (0.0500::0.0500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9883::1.9883) (0.7272::0.7272)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0188::2.0188) (0.0170::0.0170) (0.7741::0.7741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3502::0.3508) (0.2512::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9552::1.9552) (0.7235::0.7235)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.9863::1.9863) (0.0166::0.0166) (0.7710::0.7710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7524::2.7524) (0.9784::0.9784)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.7612::2.7612) (0.0179::0.0179) (1.0101::1.0101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3268::0.3268)) (IOPATH D Q (0.3568::0.3568) (0.2555::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2929::0.2929) (0.2795::0.2795)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3511::0.3517) (0.2523::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3547::0.3547) (0.2559::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5506::2.5506) (0.9047::0.9048)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.5725::2.5725) (0.0175::0.0175) (0.9409::0.9409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0198::2.0198) (0.7569::0.7569)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0544::2.0544) (0.0177::0.0177) (0.8055::0.8055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2924::0.2924) (0.2793::0.2793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3588::0.3588) (0.2631::0.2631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1617::0.1617) (0.1476::0.1491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1751::0.1751) (0.2057::0.2058)) (IOPATH B X (0.1551::0.1551) (0.1957::0.1957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2021::0.2021) (0.1897::0.1897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0865::0.0865) (0.0691::0.0691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3541::0.3541) (0.2570::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3538::0.3551) (0.2581::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0962::0.0962) (0.0752::0.0752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0296::2.0296) (0.7510::0.7511)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0502::2.0502) (0.0169::0.0169) (0.7992::0.7992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3574::0.3597) (0.2622::0.2692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0083::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8354::1.8354) (0.6834::0.6834)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8625::1.8625) (0.0175::0.0175) (0.7245::0.7245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3334::0.3334) (0.2221::0.2221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3114::2.3114) (0.8385::0.8386)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3343::2.3343) (0.0176::0.0176) (0.8754::0.8754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3486::0.3486) (0.2481::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2887::0.2887) (0.2773::0.2773)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3545::0.3556) (0.2571::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8957::1.8957) (0.7149::0.7149)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9183::1.9183) (0.0173::0.0173) (0.7520::0.7520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1485::0.1485) (0.1688::0.1688)) (IOPATH B X (0.1570::0.1570) (0.2032::0.2032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3986::0.3986) (0.3465::0.3465)) (IOPATH D Q (0.3897::0.3897) (0.2762::0.2763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6086::2.6086) (0.9511::0.9512)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.6439::2.6439) (0.0183::0.0183) (1.0005::1.0005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3650::0.3682) (0.2698::0.2797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0006::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3666::0.3702) (0.2687::0.2793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0051::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0959::0.0959) (0.0750::0.0750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3624::0.3644) (0.2642::0.2702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1556::0.1556) (0.1755::0.1755)) (IOPATH B X (0.1616::0.1616) (0.2061::0.2061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2821::0.2821) (0.2739::0.2739)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0992::2.0992) (0.7628::0.7628)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1196::2.1196) (0.0188::0.0188) (0.7969::0.7969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1453::0.1453) (0.1645::0.1645)) (IOPATH B X (0.1444::0.1444) (0.1830::0.1830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6797::1.6797) (0.6332::0.6332)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7117::1.7117) (0.0176::0.0176) (0.6794::0.6794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7669::1.7669) (0.6622::0.6623)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7951::1.7951) (0.0180::0.0180) (0.7062::0.7062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3415::0.3416) (0.2805::0.2825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3560::0.3560) (0.2560::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3556::0.3563) (0.2567::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4067::0.4067) (0.3511::0.3511)) (IOPATH D Q (0.3976::0.3976) (0.2792::0.2799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3838::0.3839) (0.2801::0.2801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0766::0.0766) (0.0625::0.0625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0072::2.0072) (0.7540::0.7541)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0405::2.0405) (0.0164::0.0164) (0.8016::0.8016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2797::0.2797) (0.2726::0.2726)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0878::0.0888)) (SETUP (negedge GATE) (posedge CLK) (0.0858::0.0863)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3509::0.3509) (0.2519::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8718::1.8718) (0.6973::0.6974)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8932::1.8932) (0.0178::0.0178) (0.7329::0.7329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3656::0.3656) (0.2616::0.2616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3787::0.3788) (0.2838::0.2838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1024::0.1024) (0.0816::0.0816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2986::0.2986) (0.2825::0.2825)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9953::1.9953) (0.7306::0.7306)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0209::2.0209) (0.0178::0.0178) (0.7708::0.7708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3671::0.3671) (0.3273::0.3273)) (IOPATH D Q (0.3590::0.3590) (0.2583::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3609::0.3615) (0.2629::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3536::0.3536) (0.2579::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1841::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3026::2.3026) (0.8518::0.8518)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.3253::2.3253) (0.0165::0.0165) (0.8889::0.8889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6938::1.6938) (0.6465::0.6465)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7227::1.7227) (0.0186::0.0186) (0.6897::0.6897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3254::0.3254)) (IOPATH D Q (0.3682::0.3720) (0.2716::0.2829)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1958)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0104)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0005::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0552::2.0552) (0.7587::0.7587)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.0532::2.0535) (0.0269::0.0269) (0.7813::0.7815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3516::0.3525) (0.2563::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7921::1.7921) (0.6668::0.6668)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.8261::1.8261) (0.0154::0.0154) (0.7159::0.7159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4749::0.4750) (0.3418::0.3418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2947::0.2947) (0.2615::0.2615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2924::0.2924) (0.2792::0.2792)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3690::0.3690) (0.3285::0.3285)) (IOPATH D Q (0.3704::0.3729) (0.2722::0.2797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3935::0.3936) (0.2975::0.2975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5347::2.5347) (0.9295::0.9296)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.5589::2.5589) (0.0180::0.0180) (0.9690::0.9690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3484::0.3484) (0.2502::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3253::2.3254) (0.8577::0.8577)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.3565::2.3565) (0.0183::0.0183) (0.9031::0.9031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3583::0.3583) (0.2553::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0208::2.0209) (0.7582::0.7582)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0554::2.0554) (0.0177::0.0177) (0.8067::0.8067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3460::0.3460) (0.2470::0.2470)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3511::0.3511) (0.2511::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3499::0.3499) (0.2523::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1312::2.1312) (0.7927::0.7927)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.1680::2.1680) (0.0159::0.0159) (0.8440::0.8440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3466::0.3466) (0.2482::0.2482)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6701::1.6701) (0.6399::0.6400)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7023::1.7023) (0.0170::0.0170) (0.6870::0.6870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3202::0.3202)) (IOPATH D Q (0.3535::0.3546) (0.2573::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2758::2.2758) (0.8425::0.8425)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.2929::2.2929) (0.0192::0.0192) (0.8725::0.8725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3327::0.3327) (0.2258::0.2258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8464::1.8464) (0.7002::0.7002)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8774::1.8774) (0.0167::0.0167) (0.7461::0.7461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7636::1.7636) (0.6627::0.6627)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7880::1.7880) (0.0170::0.0170) (0.7029::0.7029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8601::1.8601) (0.7051::0.7051)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8878::1.8878) (0.0184::0.0184) (0.7471::0.7471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9227::1.9227) (0.7136::0.7136)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9502::1.9502) (0.0176::0.0175) (0.7558::0.7558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2891::0.2891) (0.2775::0.2775)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2294::2.2294) (0.8084::0.8084)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.2476::2.2476) (0.0191::0.0191) (0.8407::0.8407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6901::1.6902) (0.6478::0.6479)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7261::1.7261) (0.0169::0.0168) (0.6997::0.6997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1178::2.1178) (0.7705::0.7706)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1436::2.1436) (0.0170::0.0170) (0.8102::0.8102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8465::1.8465) (0.6993::0.6993)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8679::1.8679) (0.0172::0.0172) (0.7356::0.7356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3795::0.3795) (0.3348::0.3348)) (IOPATH D Q (0.3703::0.3703) (0.2628::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1359::2.1359) (0.7785::0.7785)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1684::2.1684) (0.0173::0.0173) (0.8259::0.8259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1199::2.1199) (0.7776::0.7776)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.1472::2.1472) (0.0185::0.0185) (0.8187::0.8187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3512::0.3513) (0.2511::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0853::0.0853) (0.0677::0.0677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3562::0.3562) (0.2597::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2507::2.2508) (0.8148::0.8149)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.2781::2.2781) (0.0170::0.0170) (0.8567::0.8567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3477::0.3477) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7420::1.7420) (0.6665::0.6665)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7700::1.7700) (0.0180::0.0180) (0.7104::0.7104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7118::1.7118) (0.6557::0.6557)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7394::1.7394) (0.0166::0.0166) (0.7013::0.7013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0693::0.0693) (0.0553::0.0553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3493::0.3501) (0.2535::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1829)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3992::0.3992) (0.3217::0.3217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3721::2.3721) (0.8721::0.8721)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.3947::2.3947) (0.0168::0.0168) (0.9083::0.9083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3975::0.3975) (0.3458::0.3458)) (IOPATH D Q (0.3894::0.3901) (0.2771::0.2799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0973::2.0973) (0.7808::0.7808)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1131::2.1131) (0.0175::0.0175) (0.8126::0.8126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3239::0.3239)) (IOPATH D Q (0.3538::0.3539) (0.2544::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1475::2.1475) (0.7889::0.7889)) (IOPATH TE_B Z () () (0.1025::0.1025) (2.1355::2.1355) (0.0261::0.0261) (0.7864::0.7864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2537::0.2537) (0.2258::0.2258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3589::0.3602) (0.2631::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3562::2.3562) (0.8514::0.8514)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.3851::2.3851) (0.0161::0.0161) (0.8936::0.8936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9944::1.9944) (0.7507::0.7507)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0239::2.0239) (0.0164::0.0164) (0.7961::0.7961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.3138::2.3138) (0.8433::0.8433)) (IOPATH TE_B Z () () (0.1004::0.1004) (2.2945::2.2945) (0.0271::0.0271) (0.8311::0.8311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7278::1.7278) (0.6619::0.6619)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7542::1.7542) (0.0185::0.0185) (0.7032::0.7032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0178::2.0179) (0.7409::0.7409)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.0468::2.0468) (0.0154::0.0154) (0.7867::0.7867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3202::0.3202)) (IOPATH D Q (0.3501::0.3501) (0.2515::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0966::0.0966) (0.0757::0.0757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3625::0.3676) (0.2682::0.2850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1993)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0170)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3501::0.3501) (0.2502::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7830::1.7830) (0.6797::0.6797)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8034::1.8034) (0.0179::0.0179) (0.7153::0.7153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3574::0.3600) (0.2625::0.2702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1909)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3350::0.3350) (0.2372::0.2372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8080::1.8080) (0.6879::0.6879)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8329::1.8329) (0.0174::0.0174) (0.7269::0.7269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3705::0.3705) (0.3294::0.3294)) (IOPATH D Q (0.3728::0.3728) (0.2711::0.2742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1905::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0121::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3934::0.3934) (0.3433::0.3433)) (IOPATH D Q (0.3866::0.3866) (0.2748::0.2763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0467::2.0467) (0.7514::0.7515)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0759::2.0759) (0.0178::0.0178) (0.7952::0.7952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1704::0.1704) (0.1992::0.1992)) (IOPATH B X (0.1657::0.1657) (0.2145::0.2145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7915::1.7915) (0.6692::0.6692)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.8098::1.8098) (0.0192::0.0192) (0.7014::0.7014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6099::2.6099) (0.9307::0.9307)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.6343::2.6343) (0.0181::0.0181) (0.9701::0.9701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9244::1.9244) (0.7262::0.7263)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9591::1.9591) (0.0178::0.0178) (0.7755::0.7755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.1457::0.1457) (0.1453::0.1454)) (IOPATH A Y (0.1666::0.1666) (0.0480::0.0480)) (IOPATH B Y (0.1448::0.1448) (0.0459::0.0459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3623::0.3623) (0.2637::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.1813::0.1813) (0.1989::0.1989)) (IOPATH C X (0.1812::0.1812) (0.2050::0.2050)) (IOPATH A_N X (0.2291::0.2291) (0.2084::0.2084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0975::0.0975) (0.0762::0.0762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.1773::0.1773) (0.1947::0.1947)) (IOPATH C X (0.1788::0.1788) (0.2031::0.2031)) (IOPATH A_N X (0.2289::0.2289) (0.2081::0.2081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.1693::0.1693) (0.1743::0.1743)) (IOPATH B X (0.1765::0.1765) (0.1972::0.1972)) (IOPATH C X (0.1751::0.1751) (0.2031::0.2032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5312::2.5312) (0.8987::0.8988)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.5600::2.5600) (0.0176::0.0176) (0.9406::0.9406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2995::0.2996) (0.2494::0.2514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3602::0.3603) (0.2651::0.2651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0261::2.0262) (0.7386::0.7386)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0464::2.0464) (0.0184::0.0184) (0.7734::0.7734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3907::0.3931) (0.2852::0.2888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0805::0.0805) (0.0642::0.0642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3101::2.3101) (0.8290::0.8291)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.3331::2.3331) (0.0171::0.0171) (0.8654::0.8654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2445::0.2467) (0.2305::0.2348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0713::0.0713) (0.0575::0.0575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3488::0.3488) (0.2500::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2817::0.2817) (0.2736::0.2736)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3562::0.3570) (0.2582::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0801::2.0801) (0.7573::0.7573)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1044::2.1044) (0.0174::0.0174) (0.7956::0.7956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3528::0.3542) (0.2556::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0771::0.0771) (0.0613::0.0613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3248::0.3248) (0.2230::0.2230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0911::0.0911) (0.0711::0.0711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3497::0.3497) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0249::2.0249) (0.7488::0.7488)) (IOPATH TE_B Z () () (0.0995::0.0995) (2.0026::2.0026) (0.0274::0.0274) (0.7286::0.7286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3557::0.3562) (0.2562::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6836::1.6836) (0.6463::0.6463)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7216::1.7216) (0.0168::0.0168) (0.6994::0.6994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0725::0.0725) (0.0592::0.0592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9037::1.9037) (0.7017::0.7018)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9315::1.9315) (0.0174::0.0174) (0.7443::0.7443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3762::0.3762) (0.2797::0.2797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2926::0.2926) (0.2793::0.2793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2640::0.2640) (0.2335::0.2335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9653::1.9653) (0.7390::0.7391)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9940::1.9940) (0.0180::0.0180) (0.7823::0.7823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4074::0.4074) (0.3515::0.3515)) (IOPATH D Q (0.3980::0.3980) (0.2804::0.2804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3629::2.3629) (0.8515::0.8516)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.3905::2.3905) (0.0183::0.0183) (0.8929::0.8929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3517::0.3518) (0.2518::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3909::0.3909) (0.3418::0.3418)) (IOPATH D Q (0.3824::0.3829) (0.2725::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0934::2.0934) (0.7685::0.7686)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1260::2.1260) (0.0174::0.0174) (0.8168::0.8168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2345::0.2345) (0.2202::0.2217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7558::1.7558) (0.6690::0.6690)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7841::1.7841) (0.0166::0.0166) (0.7148::0.7148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3525::0.3537) (0.2561::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1958::0.1958) (0.2447::0.2447)) (IOPATH B X (0.1520::0.1520) (0.1875::0.1875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3574::0.3584) (0.2626::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3587::0.3597) (0.2615::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4429::2.4429) (0.8955::0.8956)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.4600::2.4600) (0.0177::0.0177) (0.9275::0.9275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7660::1.7660) (0.6730::0.6730)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7942::1.7942) (0.0185::0.0185) (0.7153::0.7153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3512::0.3513) (0.2523::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0450::2.0450) (0.7510::0.7510)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.0760::2.0760) (0.0154::0.0154) (0.7978::0.7978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3862::0.3862) (0.2856::0.2856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0475::2.0475) (0.7489::0.7489)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0777::2.0777) (0.0172::0.0172) (0.7928::0.7928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3488::0.3488) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2810::0.2810) (0.2732::0.2732)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0796)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7709::1.7709) (0.6628::0.6628)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.7858::1.7858) (0.0191::0.0191) (0.6930::0.6930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6943::1.6943) (0.6490::0.6490)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7177::1.7177) (0.0174::0.0174) (0.6872::0.6872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9534::1.9534) (0.7332::0.7332)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9842::1.9842) (0.0178::0.0178) (0.7779::0.7779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0961::0.0961) (0.0757::0.0757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7168::2.7168) (0.9862::0.9863)) (IOPATH TE_B Z () () (0.1183::0.1183) (2.7390::2.7390) (0.0152::0.0152) (1.0314::1.0314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3552::0.3560) (0.2589::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3510::0.3510) (0.2512::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8836::1.8836) (0.7096::0.7096)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9144::1.9144) (0.0183::0.0183) (0.7551::0.7551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5599::2.5599) (0.9199::0.9200)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.5876::2.5876) (0.0181::0.0181) (0.9613::0.9613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3672::0.3683) (0.2716::0.2752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1936)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3262::0.3262)) (IOPATH D Q (0.3572::0.3581) (0.2572::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3510::0.3510) (0.2533::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3256::0.3256)) (IOPATH D Q (0.3570::0.3570) (0.2561::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9493::1.9493) (0.7343::0.7343)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9826::1.9826) (0.0178::0.0178) (0.7826::0.7826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7183::2.7183) (0.9615::0.9615)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.7390::2.7390) (0.0182::0.0182) (0.9953::0.9953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9752::1.9752) (0.7414::0.7414)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0069::2.0069) (0.0182::0.0182) (0.7880::0.7880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4908::2.4908) (0.8911::0.8911)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.5162::2.5162) (0.0176::0.0176) (0.9308::0.9308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2908::0.2908) (0.2784::0.2784)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6995::1.6995) (0.6360::0.6360)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7298::1.7298) (0.0175::0.0175) (0.6807::0.6807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3908::2.3908) (0.8655::0.8656)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.4117::2.4117) (0.0187::0.0187) (0.9000::0.9000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2923::2.2923) (0.8471::0.8472)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.3019::2.3019) (0.0153::0.0153) (0.8880::0.8880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0725::2.0725) (0.7721::0.7721)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0966::2.0966) (0.0165::0.0165) (0.8099::0.8099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3363::0.3364) (0.2730::0.2746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3514::0.3520) (0.2549::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7375::1.7375) (0.6549::0.6549)) (IOPATH TE_B Z () () (0.1015::0.1015) (1.7375::1.7375) (0.0265::0.0265) (0.6694::0.6694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3990::2.3991) (0.8794::0.8794)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.4128::2.4128) (0.0189::0.0189) (0.9072::0.9072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3252::0.3252)) (IOPATH D Q (0.3550::0.3550) (0.2544::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3902::0.3902) (0.3413::0.3413)) (IOPATH D Q (0.3828::0.3828) (0.2720::0.2730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2910::0.2910) (0.2785::0.2785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0820)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0819)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3556::0.3566) (0.2564::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8385::1.8385) (0.6972::0.6972)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8649::1.8649) (0.0177::0.0177) (0.7385::0.7385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6507::1.6507) (0.6357::0.6357)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.6872::1.6872) (0.0178::0.0178) (0.6875::0.6875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2230::0.2230) (0.2064::0.2064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7866::1.7866) (0.6811::0.6811)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8093::1.8093) (0.0179::0.0179) (0.7181::0.7181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3562::0.3591) (0.2613::0.2698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3636::0.3658) (0.2652::0.2716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0876::0.0876) (0.0689::0.0689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0713::2.0714) (0.7744::0.7744)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0963::2.0963) (0.0183::0.0183) (0.8138::0.8138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3322::0.3322) (0.2329::0.2329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2137::2.2137) (0.8189::0.8189)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.2348::2.2348) (0.0175::0.0175) (0.8542::0.8542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7628::1.7628) (0.6578::0.6578)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7953::1.7953) (0.0181::0.0181) (0.7050::0.7050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3833::0.3833) (0.3372::0.3372)) (IOPATH D Q (0.3760::0.3760) (0.2679::0.2688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2862::0.2862) (0.2760::0.2760)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2942::0.2942) (0.2801::0.2801)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1691::0.1691) (0.1991::0.1991)) (IOPATH B X (0.1427::0.1427) (0.1804::0.1804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3566::0.3572) (0.2557::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1111::2.1111) (0.7883::0.7884)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1433::2.1433) (0.0173::0.0173) (0.8358::0.8358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4986::2.4986) (0.8942::0.8942)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.5193::2.5193) (0.0194::0.0194) (0.9277::0.9277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3561::0.3569) (0.2560::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2806::0.2806) (0.2731::0.2731)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3549::0.3589) (0.2596::0.2710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3705::0.3730) (0.2759::0.2835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1978)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3266::0.3266)) (IOPATH D Q (0.3627::0.3627) (0.2640::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3718::0.3718) (0.3302::0.3302)) (IOPATH D Q (0.3630::0.3637) (0.2605::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0045::2.0045) (0.7506::0.7506)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0432::2.0432) (0.0171::0.0171) (0.8044::0.8044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1357::2.1357) (0.7807::0.7807)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1632::2.1632) (0.0176::0.0176) (0.8244::0.8244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9437::1.9437) (0.7146::0.7146)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9692::1.9692) (0.0175::0.0175) (0.7548::0.7548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3573::0.3599) (0.2624::0.2701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1653::0.1653) (0.1905::0.1905)) (IOPATH B X (0.1537::0.1537) (0.1967::0.1967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1540::0.1540) (0.1417::0.1432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0870::2.0870) (0.7761::0.7761)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1148::2.1148) (0.0166::0.0166) (0.8176::0.8176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2875::0.2875) (0.2766::0.2766)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1731::0.1731) (0.2090::0.2090)) (IOPATH B X (0.1444::0.1444) (0.1830::0.1830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3948::0.3948) (0.3441::0.3441)) (IOPATH D Q (0.3852::0.3852) (0.2731::0.2731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3440::0.3440) (0.2517::0.2517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3571::0.3571) (0.2609::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3621::0.3621) (0.2638::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1906::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3277::0.3277)) (IOPATH D Q (0.3579::0.3579) (0.2546::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8916::1.8916) (0.6996::0.6997)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9052::1.9052) (0.0185::0.0185) (0.7281::0.7281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3622::0.3636) (0.2644::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3690::0.3690) (0.3285::0.3285)) (IOPATH D Q (0.3611::0.3611) (0.2580::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0713::0.0713) (0.0572::0.0572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3344::2.3344) (0.8432::0.8433)) (IOPATH TE_B Z () () (0.1183::0.1183) (2.3539::2.3539) (0.0150::0.0150) (0.8872::0.8872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6255::2.6255) (0.9351::0.9352)) (IOPATH TE_B Z () () (0.1214::0.1214) (2.6430::2.6430) (0.0122::0.0122) (0.9822::0.9822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3274::0.3274)) (IOPATH D Q (0.3594::0.3594) (0.2569::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1324::2.1324) (0.7932::0.7932)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1635::2.1635) (0.0182::0.0182) (0.8393::0.8393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3634::0.3651) (0.2687::0.2740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1950)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0048::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1546::0.1546) (0.1769::0.1769)) (IOPATH B X (0.1544::0.1544) (0.1984::0.1984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2871::0.2871) (0.2765::0.2765)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3691::0.3691) (0.3285::0.3285)) (IOPATH D Q (0.3658::0.3658) (0.2665::0.2665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1850::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6824::1.6824) (0.6434::0.6434)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7148::1.7148) (0.0167::0.0167) (0.6903::0.6903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1070::0.1070) (0.0841::0.0841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5595::2.5595) (0.9352::0.9353)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.5689::2.5689) (0.0154::0.0154) (0.9764::0.9764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3204::0.3204)) (IOPATH D Q (0.3467::0.3467) (0.2469::0.2469)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1138::2.1138) (0.7881::0.7881)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1353::2.1353) (0.0170::0.0170) (0.8232::0.8232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6922::1.6922) (0.6501::0.6501)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7288::1.7288) (0.0178::0.0178) (0.7019::0.7019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3201::0.3201) (0.2139::0.2139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3505::0.3505) (0.2500::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3513::0.3513) (0.2521::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9366::1.9366) (0.7286::0.7287)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9606::1.9606) (0.0180::0.0180) (0.7680::0.7680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0490::2.0490) (0.7647::0.7647)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0861::2.0861) (0.0166::0.0166) (0.8158::0.8158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1093::0.1093) (0.0873::0.0873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7265::1.7265) (0.6637::0.6638)) (IOPATH TE_B Z () () (0.1265::0.1265) (1.7677::1.7677) (0.0074::0.0074) (0.7287::0.7287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3540::0.3540) (0.2542::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3533::0.3544) (0.2571::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8259::1.8259) (0.6929::0.6929)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8573::1.8573) (0.0181::0.0181) (0.7384::0.7384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2919::0.2919) (0.1940::0.1940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6887::1.6887) (0.6386::0.6386)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7169::1.7169) (0.0179::0.0179) (0.6881::0.6881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4629::0.4629) (0.3810::0.3810)) (IOPATH D Q (0.4547::0.4547) (0.3116::0.3116)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3213::2.3214) (0.8555::0.8555)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.3352::2.3352) (0.0187::0.0187) (0.8836::0.8836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9486::1.9486) (0.7221::0.7222)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9781::1.9781) (0.0185::0.0185) (0.7658::0.7658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3550::0.3550) (0.2542::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3256::0.3256)) (IOPATH D Q (0.3568::0.3568) (0.2565::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3599::0.3620) (0.2653::0.2717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3581::0.3592) (0.2608::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8510::1.8510) (0.7021::0.7021)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8843::1.8843) (0.0174::0.0174) (0.7495::0.7495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9091::1.9091) (0.7189::0.7190)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9340::1.9340) (0.0174::0.0174) (0.7588::0.7588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7630::1.7630) (0.6698::0.6698)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7867::1.7867) (0.0181::0.0181) (0.7083::0.7083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8205::1.8205) (0.6907::0.6907)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8532::1.8532) (0.0177::0.0177) (0.7378::0.7378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9238::1.9238) (0.7250::0.7250)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9521::1.9521) (0.0190::0.0190) (0.7682::0.7682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9586::1.9587) (0.7378::0.7379)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9817::1.9817) (0.0191::0.0191) (0.7752::0.7752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3208::0.3208) (0.2293::0.2293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3598::0.3603) (0.2656::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0102::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1731::0.1731) (0.2092::0.2092)) (IOPATH B X (0.1431::0.1431) (0.1812::0.1812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9296::1.9296) (0.7058::0.7058)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9549::1.9549) (0.0169::0.0169) (0.7474::0.7474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9718::1.9718) (0.7394::0.7394)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0012::2.0012) (0.0174::0.0174) (0.7856::0.7856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0312::2.0312) (0.7457::0.7457)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0576::2.0576) (0.0166::0.0166) (0.7865::0.7865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1150::0.1150) (0.0918::0.0918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1628::0.1628) (0.1873::0.1873)) (IOPATH B X (0.1450::0.1450) (0.1834::0.1834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5259::2.5259) (0.9230::0.9230)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.5489::2.5489) (0.0178::0.0178) (0.9598::0.9598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3541::0.3542) (0.2625::0.2625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3490::0.3490) (0.2500::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7039::1.7040) (0.6501::0.6501)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7337::1.7337) (0.0175::0.0175) (0.6945::0.6945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6674::1.6675) (0.6310::0.6310)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.7077::1.7077) (0.0169::0.0169) (0.6924::0.6924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1760::0.1760) (0.2046::0.2046)) (IOPATH B X (0.1537::0.1537) (0.1922::0.1922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3561::0.3561) (0.2616::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9392::1.9392) (0.7292::0.7293)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9500::1.9500) (0.0186::0.0186) (0.7560::0.7560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3019::0.3019) (0.2842::0.2842)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3611::0.3655) (0.2661::0.2792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0110)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0803::0.0803) (0.0648::0.0648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3125::0.3125) (0.2061::0.2061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0828::2.0828) (0.7673::0.7674)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1121::2.1121) (0.0180::0.0180) (0.8196::0.8196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2215::0.2216) (0.1907::0.1923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8486::1.8486) (0.7018::0.7018)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8638::1.8638) (0.0187::0.0187) (0.7316::0.7316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1645::0.1645) (0.1835::0.1835)) (IOPATH B X (0.1626::0.1626) (0.2024::0.2024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3747::0.3747) (0.3319::0.3319)) (IOPATH D Q (0.3684::0.3684) (0.2635::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7636::1.7636) (0.6706::0.6706)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7912::1.7912) (0.0179::0.0179) (0.7125::0.7125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3543::0.3558) (0.2573::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3481::0.3481) (0.2495::0.2495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1619::0.1619) (0.1862::0.1862)) (IOPATH B X (0.1411::0.1411) (0.1781::0.1781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3496::0.3496) (0.2502::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3542::0.3542) (0.2558::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2910::0.2910) (0.2785::0.2785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7402::1.7402) (0.6660::0.6660)) (IOPATH TE_B Z () () (0.1146::0.1147) (1.7725::1.7725) (0.0182::0.0181) (0.7131::0.7131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3652::0.3685) (0.2675::0.2776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3545::0.3545) (0.2582::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3529::0.3540) (0.2537::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3696::0.3697) (0.2740::0.2740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3179::0.3179) (0.2925::0.2925)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3527::0.3534) (0.2555::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3521::0.3522) (0.2513::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8297::1.8297) (0.6933::0.6933)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8476::1.8476) (0.0185::0.0185) (0.7250::0.7250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3482::0.3482) (0.2486::0.2486)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0782::0.0782) (0.0638::0.0638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3562::0.3562) (0.2579::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0225)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1706::0.1706) (0.2052::0.2053)) (IOPATH B X (0.1450::0.1450) (0.1852::0.1852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2361::0.2363) (0.2199::0.2204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3403::0.3403) (0.3036::0.3036)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0810::0.0821)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3604::0.3619) (0.2628::0.2674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3587::0.3601) (0.2589::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1533::0.1533) (0.1749::0.1749)) (IOPATH B X (0.1711::0.1711) (0.2326::0.2326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3253::0.3253)) (IOPATH D Q (0.3630::0.3630) (0.2654::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0165)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8601::1.8602) (0.7055::0.7055)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8780::1.8780) (0.0177::0.0177) (0.7449::0.7449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3473::0.3473) (0.2557::0.2557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0712::0.0712) (0.0576::0.0576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2780::0.2780) (0.2446::0.2446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3849::0.3849) (0.3382::0.3382)) (IOPATH D Q (0.3840::0.3871) (0.2789::0.2881)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3202::2.3202) (0.8426::0.8426)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.3461::2.3461) (0.0163::0.0163) (0.8825::0.8825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3574::0.3574) (0.2575::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8958::1.8959) (0.7162::0.7163)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9213::1.9213) (0.0173::0.0173) (0.7592::0.7592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3563::0.3568) (0.2571::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2986::0.2986) (0.2825::0.2825)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3648::0.3658) (0.2718::0.2748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1962)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0037::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8077::1.8077) (0.6855::0.6856)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8257::1.8257) (0.0181::0.0181) (0.7210::0.7210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2962::0.2962) (0.2812::0.2812)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3919::0.3919) (0.3427::0.3427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0905::0.0905) (0.0704::0.0704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3204::0.3204)) (IOPATH D Q (0.3608::0.3630) (0.2664::0.2729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1939)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0051::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9268::1.9268) (0.7276::0.7276)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9541::1.9541) (0.0174::0.0174) (0.7729::0.7729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3987::2.3987) (0.8833::0.8833)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.4210::2.4210) (0.0177::0.0177) (0.9198::0.9198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2590::0.2590) (0.2388::0.2403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3878::2.3878) (0.8641::0.8642)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.4164::2.4164) (0.0156::0.0156) (0.9118::0.9118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6717::1.6717) (0.6406::0.6406)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.7119::1.7119) (0.0169::0.0169) (0.6955::0.6955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3239::0.3239)) (IOPATH D Q (0.3511::0.3511) (0.2497::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1770::0.1770)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0840::0.0840) (0.0666::0.0666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3682::0.3682) (0.3280::0.3280)) (IOPATH D Q (0.3581::0.3581) (0.2559::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3650::0.3684) (0.2682::0.2780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1929)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3576::0.3576) (0.2557::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0963::0.0963) (0.0757::0.0757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6826::1.6826) (0.6459::0.6459)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7199::1.7199) (0.0168::0.0168) (0.6977::0.6977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3614::0.3623) (0.2658::0.2684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0107::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9956::1.9956) (0.7472::0.7472)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.0334::2.0334) (0.0150::0.0150) (0.8002::0.8002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2415::0.2415) (0.2122::0.2122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2835::0.2835) (0.2746::0.2746)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0812::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1078::0.1078) (0.0858::0.0858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8465::1.8466) (0.6967::0.6967)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8769::1.8769) (0.0181::0.0181) (0.7412::0.7412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1023::2.1023) (0.7843::0.7843)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1322::2.1322) (0.0163::0.0163) (0.8314::0.8314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6469::2.6469) (0.9360::0.9361)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.6691::2.6691) (0.0184::0.0184) (0.9723::0.9723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0903::0.0903) (0.0703::0.0703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4089::0.4089) (0.3523::0.3523)) (IOPATH D Q (0.4002::0.4002) (0.2809::0.2819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7566::1.7566) (0.6719::0.6719)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7925::1.7925) (0.0157::0.0157) (0.7237::0.7237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3491::0.3491) (0.2495::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3512::0.3525) (0.2552::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3525::0.3525) (0.2550::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7271::1.7271) (0.6597::0.6598)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7625::1.7625) (0.0172::0.0172) (0.7098::0.7098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3567::0.3567) (0.2550::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4299::2.4299) (0.8685::0.8685)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.4526::2.4526) (0.0173::0.0173) (0.9051::0.9051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1353::2.1353) (0.7932::0.7932)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.1726::2.1726) (0.0168::0.0168) (0.8448::0.8448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9427::1.9428) (0.7302::0.7303)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9723::1.9723) (0.0182::0.0182) (0.7768::0.7768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7683::1.7683) (0.6588::0.6588)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7855::1.7855) (0.0178::0.0178) (0.6911::0.6911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3749::0.3749) (0.3321::0.3321)) (IOPATH D Q (0.3698::0.3715) (0.2679::0.2729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3498::0.3500) (0.2509::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9256::1.9257) (0.7267::0.7267)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9493::1.9493) (0.0180::0.0180) (0.7648::0.7648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3426::0.3426) (0.2369::0.2369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3480::0.3480) (0.2500::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3689::0.3689) (0.3284::0.3284)) (IOPATH D Q (0.3597::0.3597) (0.2575::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3478::0.3478) (0.2489::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3478::0.3478) (0.2489::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3543::0.3543) (0.2555::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3562::0.3562) (0.2549::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2875::2.2875) (0.8468::0.8468)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3214::2.3214) (0.0178::0.0178) (0.8949::0.8949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0924::0.0924) (0.0734::0.0734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7595::1.7595) (0.6717::0.6717)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7860::1.7860) (0.0175::0.0175) (0.7144::0.7144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3012::2.3012) (0.8259::0.8260)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.3286::2.3286) (0.0163::0.0163) (0.8667::0.8667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3489::0.3489) (0.2501::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9881::1.9881) (0.7333::0.7333)) (IOPATH TE_B Z () () (0.1186::0.1186) (2.0316::2.0316) (0.0146::0.0146) (0.7919::0.7919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3937::0.3937) (0.3435::0.3435)) (IOPATH D Q (0.3867::0.3867) (0.2741::0.2761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8360::1.8360) (0.6825::0.6825)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8579::1.8579) (0.0170::0.0170) (0.7211::0.7211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3499::0.3507) (0.2525::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3498::0.3498) (0.2506::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3715::0.3715) (0.3300::0.3300)) (IOPATH D Q (0.3753::0.3797) (0.2762::0.2892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1322::2.1322) (0.7947::0.7948)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1505::2.1505) (0.0184::0.0184) (0.8264::0.8264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3157::0.3158) (0.2611::0.2626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3510::0.3523) (0.2550::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0176::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3547::0.3552) (0.2538::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0292::2.0292) (0.7616::0.7617)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0406::2.0406) (0.0187::0.0187) (0.7896::0.7896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3181::0.3181) (0.2927::0.2927)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3722::0.3722) (0.3304::0.3304)) (IOPATH D Q (0.3783::0.3834) (0.2787::0.2976)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2005)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0192)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3201::0.3201) (0.2223::0.2223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1108::2.1108) (0.7875::0.7875)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1418::2.1418) (0.0164::0.0164) (0.8341::0.8341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3492::0.3492) (0.2492::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6942::1.6942) (0.6407::0.6407)) (IOPATH TE_B Z () () (0.1023::0.1023) (1.7011::1.7011) (0.0261::0.0261) (0.6697::0.6697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2899::0.2899) (0.2779::0.2779)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3246::0.3246)) (IOPATH D Q (0.3550::0.3550) (0.2536::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3605::0.3605) (0.2628::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1898::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2379::0.2379) (0.2170::0.2170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3512::0.3518) (0.2526::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8669::1.8669) (0.6888::0.6888)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8935::1.8935) (0.0171::0.0171) (0.7299::0.7299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1442::2.1442) (0.7879::0.7879)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.1288::2.1288) (0.0269::0.0269) (0.7805::0.7805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9637::1.9637) (0.7201::0.7201)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9843::1.9843) (0.0176::0.0176) (0.7546::0.7546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3493::0.3493) (0.2527::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3570::0.3583) (0.2595::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5183::2.5183) (0.9212::0.9213)) (IOPATH TE_B Z () () (0.1271::0.1271) (2.5507::2.5507) (0.0070::0.0070) (0.9831::0.9831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6285::0.6285) (0.4669::0.4669)) (IOPATH D Q (0.6207::0.6216) (0.3985::0.4017)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2854::0.2854) (0.2755::0.2755)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0812::0.0818)) (SETUP (negedge GATE) (posedge CLK) (0.0817::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6953::1.6953) (0.6407::0.6408)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7278::1.7278) (0.0170::0.0170) (0.6950::0.6950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3525::0.3525) (0.2575::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3565::0.3578) (0.2585::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3533::0.3545) (0.2569::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1843)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6620::1.6620) (0.6364::0.6364)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6996::1.6996) (0.0165::0.0165) (0.6885::0.6885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5901::0.5901) (0.4467::0.4467)) (IOPATH D Q (0.5827::0.5833) (0.3791::0.3815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3596::0.3629) (0.2649::0.2750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1934)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3620::0.3621) (0.2678::0.2678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3814::0.3815) (0.2846::0.2846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3559::0.3579) (0.2597::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2193::0.2193) (0.1922::0.1922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9388::1.9388) (0.7302::0.7302)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9638::1.9638) (0.0180::0.0180) (0.7691::0.7691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3494::0.3494) (0.2500::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1208::2.1208) (0.7783::0.7784)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1523::2.1523) (0.0171::0.0171) (0.8247::0.8247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3145::0.3145) (0.2909::0.2909)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3512::0.3514) (0.2535::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3571::0.3585) (0.2571::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3602::0.3602) (0.2594::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6712::1.6712) (0.6414::0.6415)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7016::1.7016) (0.0184::0.0184) (0.6864::0.6864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5369::2.5369) (0.9301::0.9302)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.5649::2.5649) (0.0186::0.0186) (0.9723::0.9723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3542::0.3542) (0.2531::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3556::0.3564) (0.2563::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7035::1.7035) (0.6541::0.6541)) (IOPATH TE_B Z () () (0.1180::0.1180) (1.7287::1.7287) (0.0151::0.0151) (0.6998::0.6998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6293::1.6293) (0.6294::0.6294)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6654::1.6654) (0.0170::0.0170) (0.6810::0.6810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1814::0.1814) (0.2251::0.2252)) (IOPATH B X (0.1513::0.1513) (0.1916::0.1916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2328::2.2328) (0.8136::0.8137)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.2517::2.2517) (0.0181::0.0181) (0.8471::0.8472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7948::1.7948) (0.6846::0.6846)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8269::1.8269) (0.0164::0.0164) (0.7326::0.7326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1829::0.1829) (0.2254::0.2254)) (IOPATH B X (0.1466::0.1466) (0.1834::0.1834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3004::0.3004) (0.2834::0.2834)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8411::1.8411) (0.6856::0.6856)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8678::1.8678) (0.0170::0.0170) (0.7269::0.7269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7613::1.7613) (0.6731::0.6732)) (IOPATH TE_B Z () () (0.1192::0.1192) (1.7931::1.7931) (0.0140::0.0140) (0.7272::0.7272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3676::0.3683) (0.2691::0.2714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8984::1.8984) (0.7170::0.7171)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9269::1.9269) (0.0186::0.0186) (0.7608::0.7608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9244::1.9244) (0.7257::0.7257)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9414::1.9414) (0.0186::0.0186) (0.7568::0.7568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3511::0.3521) (0.2528::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8585::1.8585) (0.6870::0.6870)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8882::1.8882) (0.0185::0.0185) (0.7309::0.7309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3694::0.3694) (0.3288::0.3288)) (IOPATH D Q (0.3666::0.3666) (0.2649::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2973::0.2973) (0.2818::0.2818)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1607::0.1607) (0.1834::0.1834)) (IOPATH B X (0.1416::0.1416) (0.1778::0.1778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3652::0.3691) (0.2684::0.2798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1941)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0026::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0878::0.0878) (0.0706::0.0706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3282::0.3282)) (IOPATH D Q (0.3609::0.3609) (0.2581::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2185::0.2185) (0.1906::0.1906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1017::2.1017) (0.7844::0.7845)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1317::2.1317) (0.0164::0.0164) (0.8306::0.8306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3517::0.3528) (0.2560::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1634::0.1634) (0.1867::0.1867)) (IOPATH B X (0.1697::0.1697) (0.2228::0.2228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7252::1.7252) (0.6589::0.6589)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.7637::1.7637) (0.0169::0.0169) (0.7120::0.7120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0586::2.0586) (0.7705::0.7705)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0908::2.0908) (0.0177::0.0177) (0.8177::0.8177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6600::1.6600) (0.6377::0.6378)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6942::1.6942) (0.0170::0.0170) (0.6864::0.6864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1549::0.1549) (0.1725::0.1725)) (IOPATH B X (0.1511::0.1511) (0.1873::0.1873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3213::2.3213) (0.8567::0.8568)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.3420::2.3420) (0.0185::0.0185) (0.8909::0.8909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3239::0.3239)) (IOPATH D Q (0.3555::0.3555) (0.2552::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0936::0.0936) (0.0728::0.0728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3568::0.3583) (0.2602::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3060::0.3060) (0.2864::0.2864)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7926::1.7926) (0.6711::0.6711)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8208::1.8208) (0.0168::0.0168) (0.7136::0.7136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3497::0.3497) (0.2511::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9064::1.9065) (0.7057::0.7057)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9289::1.9289) (0.0168::0.0168) (0.7437::0.7437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6399::1.6399) (0.6333::0.6333)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6743::1.6743) (0.0165::0.0165) (0.6832::0.6832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3497::0.3508) (0.2521::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3929::0.3930) (0.3186::0.3202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1868::2.1868) (0.7965::0.7965)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.2193::2.2193) (0.0164::0.0164) (0.8442::0.8442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3473::0.3478) (0.2502::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9543::1.9544) (0.7332::0.7333)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9814::1.9814) (0.0178::0.0178) (0.7747::0.7747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3628::0.3628) (0.2618::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8785::1.8785) (0.7115::0.7116)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8955::1.8955) (0.0188::0.0188) (0.7432::0.7432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0108::2.0108) (0.7508::0.7508)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0440::2.0440) (0.0184::0.0184) (0.7980::0.7980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2967::0.2967) (0.2815::0.2815)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0808::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0328::2.0328) (0.7485::0.7486)) (IOPATH TE_B Z () () (0.1134::0.1134) (2.0463::2.0463) (0.0194::0.0194) (0.7760::0.7760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1760::0.1760) (0.2105::0.2106)) (IOPATH B X (0.1731::0.1731) (0.2314::0.2314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0921::0.0921) (0.0723::0.0723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1658::0.1658) (0.1918::0.1918)) (IOPATH B X (0.1456::0.1456) (0.1850::0.1850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3560::0.3560) (0.2562::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8238::1.8238) (0.6930::0.6930)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8599::1.8599) (0.0164::0.0164) (0.7443::0.7443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3378::0.3378) (0.2478::0.2478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3739::0.3739) (0.3314::0.3314)) (IOPATH D Q (0.3653::0.3653) (0.2615::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3094::2.3094) (0.8498::0.8498)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3327::2.3327) (0.0176::0.0176) (0.8866::0.8866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1754::0.1754) (0.2165::0.2165)) (IOPATH B X (0.1409::0.1409) (0.1786::0.1786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3018::0.3018) (0.2842::0.2842)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2216::2.2216) (0.8105::0.8105)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2424::2.2424) (0.0177::0.0177) (0.8446::0.8446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2264::0.2264) (0.2074::0.2074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3553::0.3553) (0.2540::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1476::0.1476) (0.1668::0.1668)) (IOPATH B X (0.1486::0.1486) (0.1887::0.1887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3527::0.3534) (0.2553::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7551::1.7551) (0.6565::0.6565)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7785::1.7785) (0.0187::0.0187) (0.6949::0.6949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9713::1.9713) (0.7399::0.7399)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.9896::1.9896) (0.0192::0.0192) (0.7716::0.7716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1626::0.1626) (0.1780::0.1779)) (IOPATH B X (0.1658::0.1658) (0.2034::0.2034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7644::1.7644) (0.6710::0.6711)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7898::1.7898) (0.0170::0.0170) (0.7110::0.7110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2554::0.2554) (0.2405::0.2405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2309::0.2309) (0.2148::0.2160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1565::0.1565) (0.1788::0.1788)) (IOPATH B X (0.1516::0.1516) (0.1938::0.1938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3721::0.3721) (0.3304::0.3304)) (IOPATH D Q (0.3649::0.3649) (0.2609::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3502::0.3502) (0.2512::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3887::0.3888) (0.3149::0.3174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3482::0.3482) (0.2500::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3493::0.3496) (0.2512::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3614::0.3614) (0.2654::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0142)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3604::0.3632) (0.2650::0.2734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1919)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7273::1.7273) (0.6610::0.6610)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7581::1.7581) (0.0182::0.0182) (0.7068::0.7068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3747::0.3747) (0.3319::0.3319)) (IOPATH D Q (0.3661::0.3661) (0.2607::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3523::0.3523) (0.2533::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3501::0.3501) (0.2496::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3536::0.3543) (0.2565::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2945::0.2945) (0.2804::0.2804)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0820::0.0827)) (SETUP (negedge GATE) (posedge CLK) (0.0821::0.0824)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3592::0.3592) (0.2623::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1893::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3264::0.3264)) (IOPATH D Q (0.3644::0.3644) (0.2666::0.2666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1869::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0164)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3248::0.3248)) (IOPATH D Q (0.3625::0.3657) (0.2656::0.2748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6722::1.6722) (0.6438::0.6439)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7076::1.7076) (0.0176::0.0176) (0.6944::0.6944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1387::0.1387) (0.1478::0.1478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7572::1.7572) (0.6699::0.6700)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7852::1.7852) (0.0175::0.0175) (0.7129::0.7129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3451::2.3451) (0.8612::0.8612)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.3663::2.3663) (0.0185::0.0185) (0.8957::0.8957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6644::1.6644) (0.6401::0.6402)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7001::1.7001) (0.0166::0.0166) (0.6907::0.6907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7989::1.7989) (0.6704::0.6704)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8218::1.8218) (0.0175::0.0175) (0.7078::0.7078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3775::0.3775) (0.3337::0.3337)) (IOPATH D Q (0.3708::0.3708) (0.2652::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3250::0.3250)) (IOPATH D Q (0.3540::0.3548) (0.2538::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3557::0.3557) (0.2592::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1237::2.1237) (0.7911::0.7911)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1518::2.1518) (0.0178::0.0178) (0.8331::0.8331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2262::0.2262) (0.1968::0.1968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9586::1.9587) (0.7356::0.7356)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9906::1.9906) (0.0175::0.0175) (0.7819::0.7819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3526::0.3530) (0.2550::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0901::2.0901) (0.7602::0.7602)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1231::2.1231) (0.0185::0.0185) (0.8071::0.8071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9215::1.9215) (0.7146::0.7146)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9493::1.9493) (0.0181::0.0181) (0.7598::0.7598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9481::1.9481) (0.7211::0.7211)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9767::1.9767) (0.0174::0.0174) (0.7671::0.7671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3747::0.3747) (0.2695::0.2695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3887::2.3887) (0.8616::0.8616)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.4107::2.4107) (0.0166::0.0166) (0.8972::0.8972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7163::1.7163) (0.6560::0.6560)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7485::1.7485) (0.0180::0.0180) (0.7031::0.7031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7254::1.7254) (0.6589::0.6590)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7538::1.7538) (0.0177::0.0177) (0.7020::0.7020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3613::0.3625) (0.2637::0.2675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3505::0.3513) (0.2543::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3486::0.3487) (0.2520::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3723::0.3723) (0.3305::0.3305)) (IOPATH D Q (0.3653::0.3660) (0.2636::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0831::2.0831) (0.7655::0.7655)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1040::2.1040) (0.0176::0.0176) (0.7999::0.7999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0168::2.0168) (0.7405::0.7405)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.0436::2.0436) (0.0160::0.0160) (0.7818::0.7818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3488::0.3501) (0.2529::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3586::0.3601) (0.2614::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9843::1.9843) (0.7332::0.7332)) (IOPATH TE_B Z () () (0.1196::0.1196) (2.0157::2.0157) (0.0137::0.0137) (0.7812::0.7812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8076::1.8076) (0.6703::0.6703)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.8342::1.8342) (0.0156::0.0156) (0.7127::0.7127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3581::0.3598) (0.2627::0.2684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0094::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8309::1.8309) (0.6789::0.6789)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8574::1.8574) (0.0170::0.0170) (0.7194::0.7194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8791::1.8792) (0.7002::0.7002)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9103::1.9103) (0.0181::0.0181) (0.7470::0.7470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9136::1.9137) (0.7198::0.7199)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9487::1.9487) (0.0173::0.0173) (0.7694::0.7694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8482::1.8482) (0.6899::0.6899)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.8826::1.8826) (0.0166::0.0166) (0.7396::0.7396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4999::2.4999) (0.8965::0.8966)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.5175::2.5175) (0.0185::0.0185) (0.9271::0.9271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3030::0.3030) (0.2848::0.2848)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6588::2.6588) (0.9656::0.9657)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.6782::2.6782) (0.0185::0.0185) (0.9976::0.9976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3560::0.3560) (0.2567::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3475::0.3481) (0.2505::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1034::2.1034) (0.7859::0.7860)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.1386::2.1386) (0.0152::0.0152) (0.8382::0.8382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1819::0.1819) (0.2152::0.2152)) (IOPATH B X (0.1621::0.1621) (0.2032::0.2032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3485::0.3485) (0.2489::0.2489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2102::2.2102) (0.8224::0.8225)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.2337::2.2337) (0.0189::0.0189) (0.8629::0.8629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3998::0.3998) (0.3472::0.3472)) (IOPATH D Q (0.3914::0.3914) (0.2762::0.2779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7253::1.7253) (0.6503::0.6504)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7565::1.7565) (0.0168::0.0168) (0.7033::0.7033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3668::0.3678) (0.2726::0.2759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0043::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2940::0.2940) (0.2801::0.2801)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3551::0.3551) (0.3189::0.3189)) (IOPATH D Q (0.3517::0.3528) (0.2566::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3989::0.3991) (0.3007::0.3007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2861::2.2861) (0.8233::0.8233)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3067::2.3067) (0.0181::0.0181) (0.8572::0.8572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8023::1.8024) (0.6740::0.6741)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8283::1.8283) (0.0174::0.0174) (0.7144::0.7144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0168::2.0168) (0.7415::0.7415)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0396::2.0396) (0.0182::0.0182) (0.7784::0.7784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2956::0.2956) (0.2809::0.2809)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0808::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3484::0.3484) (0.2499::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3527::0.3537) (0.2573::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3592::0.3600) (0.2610::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0643::2.0643) (0.7599::0.7599)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0857::2.0857) (0.0174::0.0174) (0.7951::0.7951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3826::0.3826) (0.3102::0.3127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3466::0.3466) (0.2481::0.2481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4020::0.4020) (0.3485::0.3485)) (IOPATH D Q (0.3949::0.3949) (0.2796::0.2799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0950::0.0950) (0.0746::0.0746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3193::0.3193) (0.2205::0.2205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7000::1.7000) (0.6379::0.6379)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7294::1.7294) (0.0176::0.0176) (0.6816::0.6816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3581::0.3602) (0.2608::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3252::0.3252)) (IOPATH D Q (0.3555::0.3555) (0.2540::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1762::0.1762) (0.2166::0.2166)) (IOPATH B X (0.1424::0.1424) (0.1803::0.1803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3532::0.3557) (0.2581::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2952::0.2952) (0.2808::0.2808)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3529::0.3529) (0.2539::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3007::0.3007) (0.2836::0.2836)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3473::0.3473) (0.2486::0.2493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3577::0.3586) (0.2576::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8409::1.8409) (0.6976::0.6976)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.8607::1.8607) (0.0189::0.0189) (0.7315::0.7315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3566::0.3575) (0.2581::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3737::0.3737) (0.3313::0.3313)) (IOPATH D Q (0.3775::0.3819) (0.2776::0.2906)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9938::1.9938) (0.7474::0.7475)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0280::2.0280) (0.0174::0.0174) (0.7964::0.7964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1837::0.1837) (0.2342::0.2343)) (IOPATH B X (0.1459::0.1459) (0.1852::0.1852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3590::0.3619) (0.2644::0.2731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3559::0.3559) (0.2586::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2898::0.2898) (0.2779::0.2779)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3266::0.3266)) (IOPATH D Q (0.3570::0.3575) (0.2564::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3534::0.3534) (0.2548::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1825::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0982::2.0982) (0.7670::0.7670)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1184::2.1184) (0.0187::0.0187) (0.8006::0.8006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0914::0.0914) (0.0713::0.0713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7856::1.7856) (0.6674::0.6675)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8134::1.8134) (0.0177::0.0177) (0.7100::0.7100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6967::1.6968) (0.6513::0.6513)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7319::1.7319) (0.0173::0.0173) (0.7013::0.7013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3116::0.3116) (0.2894::0.2894)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0810::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3544::0.3544) (0.2537::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4781::2.4781) (0.9066::0.9066)) (IOPATH TE_B Z () () (0.1371::0.1371) (2.5505::2.5505) (-0.0023::-0.0023) (0.9907::0.9907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3523::0.3523) (0.2524::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0572::2.0572) (0.7594::0.7595)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.0930::2.0930) (0.0152::0.0152) (0.8196::0.8196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3635::0.3650) (0.2670::0.2717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0096::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3515::0.3515) (0.2523::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2969::2.2969) (0.8488::0.8488)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.3243::2.3243) (0.0189::0.0189) (0.8911::0.8911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3541::0.3544) (0.2547::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3489::0.3489) (0.2493::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1721::0.1721) (0.1971::0.1971)) (IOPATH B X (0.1501::0.1501) (0.1876::0.1876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6386::1.6386) (0.6318::0.6318)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6745::1.6745) (0.0172::0.0172) (0.6823::0.6823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1837::0.1837) (0.2342::0.2343)) (IOPATH B X (0.1488::0.1488) (0.1899::0.1899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3075::0.3075) (0.2924::0.2924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2377::2.2377) (0.7995::0.7995)) (IOPATH TE_B Z () () (0.1145::0.1146) (2.2589::2.2589) (0.0184::0.0184) (0.8342::0.8342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3508::0.3508) (0.2511::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3586::0.3588) (0.2639::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2856::2.2856) (0.8195::0.8195)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3044::2.3044) (0.0177::0.0177) (0.8527::0.8527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3586::0.3593) (0.2588::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0896::0.0896) (0.0715::0.0715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9540::1.9540) (0.7333::0.7333)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9803::1.9803) (0.0170::0.0170) (0.7737::0.7737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0528::2.0528) (0.7507::0.7507)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0719::2.0719) (0.0168::0.0168) (0.7933::0.7933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3622::0.3622) (0.2639::0.2672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1906::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3521::0.3521) (0.2531::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7138::1.7138) (0.6562::0.6562)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7482::1.7482) (0.0171::0.0171) (0.7058::0.7058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3538::0.3548) (0.2579::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3253::0.3253)) (IOPATH D Q (0.3600::0.3600) (0.2617::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1839::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7067::1.7067) (0.6546::0.6546)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7359::1.7359) (0.0172::0.0172) (0.6993::0.6993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2179::2.2179) (0.8023::0.8024)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.2424::2.2424) (0.0161::0.0161) (0.8419::0.8419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1935::0.1935) (0.2278::0.2279)) (IOPATH B X (0.1657::0.1657) (0.2016::0.2016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0707::0.0707) (0.0563::0.0563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2688::0.2688) (0.2377::0.2377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3496::0.3507) (0.2524::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2885::2.2885) (0.8240::0.8240)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.3061::2.3061) (0.0191::0.0191) (0.8548::0.8548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7663::1.7663) (0.6643::0.6643)) (IOPATH TE_B Z () () (0.1054::0.1054) (1.7700::1.7700) (0.0247::0.0247) (0.6804::0.6804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0771::2.0771) (0.7741::0.7741)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1046::2.1046) (0.0191::0.0191) (0.8153::0.8153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9260::1.9260) (0.7258::0.7259)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9446::1.9446) (0.0189::0.0189) (0.7589::0.7589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3572::0.3581) (0.2605::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7741::1.7741) (0.6774::0.6774)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7893::1.7893) (0.0169::0.0169) (0.7118::0.7118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4098::0.4098) (0.3528::0.3528)) (IOPATH D Q (0.4022::0.4022) (0.2829::0.2841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0165::2.0165) (0.7573::0.7573)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0436::2.0436) (0.0185::0.0185) (0.7988::0.7988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0027::2.0027) (0.7378::0.7378)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0305::2.0305) (0.0166::0.0166) (0.7796::0.7796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3599::0.3607) (0.2608::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3503::0.3503) (0.2542::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1319::2.1319) (0.7962::0.7962)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1560::2.1560) (0.0178::0.0178) (0.8356::0.8356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9094::1.9094) (0.7111::0.7111)) (IOPATH TE_B Z () () (0.1016::0.1016) (1.9074::1.9074) (0.0265::0.0265) (0.7240::0.7240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0704::2.0704) (0.7636::0.7637)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.0915::2.0915) (0.0157::0.0157) (0.8076::0.8076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0928::0.0928) (0.0725::0.0725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0363::2.0363) (0.7451::0.7451)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0561::2.0561) (0.0186::0.0186) (0.7785::0.7785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1534::0.1534) (0.1729::0.1729)) (IOPATH B X (0.1644::0.1644) (0.2113::0.2113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3536::0.3550) (0.2562::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4151::2.4151) (0.8717::0.8717)) (IOPATH TE_B Z () () (0.1179::0.1179) (2.4446::2.4446) (0.0154::0.0154) (0.9145::0.9145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1168::2.1168) (0.7716::0.7716)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1386::2.1386) (0.0186::0.0186) (0.8068::0.8068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1614::0.1614) (0.1813::0.1813)) (IOPATH B X (0.1480::0.1480) (0.1833::0.1833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3935::2.3935) (0.8587::0.8587)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.4143::2.4143) (0.0170::0.0170) (0.8940::0.8940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3610::0.3648) (0.2647::0.2757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6621::1.6621) (0.6393::0.6394)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7016::1.7016) (0.0163::0.0163) (0.6940::0.6940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2714::0.2714) (0.2379::0.2379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0850::0.0850) (0.0682::0.0682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2843::0.2843) (0.2750::0.2750)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3522::0.3522) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1885::2.1885) (0.7978::0.7978)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.2202::2.2202) (0.0164::0.0164) (0.8454::0.8454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3272::0.3272)) (IOPATH D Q (0.3574::0.3574) (0.2552::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7809::1.7809) (0.6779::0.6780)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8072::1.8072) (0.0176::0.0176) (0.7191::0.7191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3467::0.3473) (0.2498::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3680::0.3681) (0.2740::0.2740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3616::0.3634) (0.2655::0.2707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0100::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4788::0.4788) (0.3497::0.3497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0956::0.0956) (0.0745::0.0745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3516::0.3516) (0.2520::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2873::0.2873) (0.2765::0.2765)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0818::0.0831)) (SETUP (negedge GATE) (posedge CLK) (0.0821::0.0827)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3966::0.3966) (0.3453::0.3453)) (IOPATH D Q (0.3881::0.3887) (0.2760::0.2779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2258::0.2258) (0.1944::0.1960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3280::0.3280)) (IOPATH D Q (0.3610::0.3610) (0.2581::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3712::0.3712) (0.3298::0.3298)) (IOPATH D Q (0.3631::0.3637) (0.2612::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3645::0.3661) (0.2688::0.2740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1834::0.1834) (0.2339::0.2340)) (IOPATH B X (0.1448::0.1448) (0.1837::0.1837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3556::0.3563) (0.2557::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3641::0.3655) (0.2667::0.2710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3232::0.3232) (0.2340::0.2340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3534::0.3534) (0.2539::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0927::0.0927) (0.0726::0.0726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3675::0.3724) (0.2717::0.2873)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1989)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2838::0.2838) (0.2748::0.2748)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3532::0.3532) (0.2564::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7674::1.7675) (0.6746::0.6746)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.8046::1.8046) (0.0155::0.0155) (0.7276::0.7276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1871::0.1871) (0.1767::0.1767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3471::0.3471) (0.2491::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3029::0.3029) (0.2847::0.2847)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0818)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3583::0.3603) (0.2623::0.2684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3267::0.3267)) (IOPATH D Q (0.3667::0.3667) (0.2689::0.2689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3604::0.3632) (0.2650::0.2735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0060::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3557::0.3582) (0.2601::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0107::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8558::1.8558) (0.7022::0.7022)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8824::1.8824) (0.0186::0.0186) (0.7436::0.7436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8456::1.8456) (0.6902::0.6902)) (IOPATH TE_B Z () () (0.1012::0.1012) (1.8453::1.8454) (0.0266::0.0266) (0.7128::0.7128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8048::1.8048) (0.6851::0.6852)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8297::1.8297) (0.0169::0.0169) (0.7244::0.7244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8515::1.8515) (0.7022::0.7023)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8801::1.8801) (0.0184::0.0184) (0.7449::0.7449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2703::2.2704) (0.8390::0.8390)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.3002::2.3002) (0.0174::0.0174) (0.8833::0.8833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0023::2.0023) (0.7511::0.7512)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.0234::2.0234) (0.0157::0.0157) (0.7951::0.7951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3498::0.3510) (0.2532::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3519::0.3525) (0.2528::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3510::0.3510) (0.2500::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3512::0.3512) (0.2527::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9657::1.9657) (0.7380::0.7381)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.0020::2.0020) (0.0157::0.0157) (0.7905::0.7905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3655::2.3655) (0.8573::0.8573)) (IOPATH TE_B Z () () (0.1179::0.1179) (2.3949::2.3949) (0.0154::0.0154) (0.9000::0.9000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3777::0.3778) (0.2811::0.2811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1803::0.1803) (0.2194::0.2195)) (IOPATH B X (0.1435::0.1435) (0.1793::0.1793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2076::2.2076) (0.8009::0.8010)) (IOPATH TE_B Z () () (0.1393::0.1393) (2.2999::2.2999) (-0.0082::-0.0082) (0.8948::0.8948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3587::0.3598) (0.2633::0.2665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0117::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3704::0.3704) (0.3592::0.3592)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3176::0.3231)) (SETUP (negedge D) (posedge CLK) (0.4293::0.4387)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3852::0.3852) (0.3686::0.3686)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2499::0.2521)) (SETUP (negedge D) (posedge CLK) (0.3337::0.3423)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3684::2.3685) (0.8702::0.8703)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.3915::2.3915) (0.0180::0.0180) (0.9067::0.9067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2318::2.2318) (0.8158::0.8158)) (IOPATH TE_B Z () () (0.1202::0.1202) (2.2570::2.2570) (0.0132::0.0132) (0.8675::0.8675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3866::0.3866) (0.3694::0.3694)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2763::0.2787)) (SETUP (negedge D) (posedge CLK) (0.3714::0.3791)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6858::1.6858) (0.6471::0.6471)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7259::1.7259) (0.0163::0.0163) (0.7022::0.7022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1798::0.1798) (0.2236::0.2237)) (IOPATH B X (0.1400::0.1400) (0.1761::0.1761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2927::0.2927) (0.2793::0.2793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1256::2.1256) (0.7795::0.7796)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1448::2.1448) (0.0180::0.0180) (0.8129::0.8129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1830::2.1830) (0.7901::0.7901)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2051::2.2051) (0.0176::0.0176) (0.8258::0.8258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6553::1.6553) (0.6263::0.6263)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6883::1.6883) (0.0176::0.0176) (0.6744::0.6744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6634::1.6634) (0.6399::0.6400)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.6983::1.6983) (0.0156::0.0156) (0.6898::0.6898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1808::0.1808) (0.2229::0.2229)) (IOPATH B X (0.1411::0.1411) (0.1766::0.1766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2717::0.2717) (0.2392::0.2392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6634::1.6634) (0.6395::0.6395)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6939::1.6939) (0.0181::0.0181) (0.6843::0.6843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3499::0.3499) (0.2524::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3514::0.3527) (0.2538::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3501::0.3501) (0.2513::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9562::1.9562) (0.7220::0.7220)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9879::1.9879) (0.0168::0.0168) (0.7691::0.7691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1000::2.1000) (0.7825::0.7825)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1292::2.1292) (0.0172::0.0172) (0.8256::0.8256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3495::0.3504) (0.2529::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2209::2.2210) (0.8243::0.8243)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.2404::2.2404) (0.0168::0.0168) (0.8583::0.8583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3600::0.3624) (0.2642::0.2715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0080::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3728::0.3728) (0.3609::0.3609)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2485::0.2503)) (SETUP (negedge D) (posedge CLK) (0.3325::0.3394)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2824::0.2824) (0.2740::0.2740)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3705::0.3705) (0.3593::0.3593)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3148::0.3206)) (SETUP (negedge D) (posedge CLK) (0.4254::0.4356)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9569::1.9569) (0.7358::0.7358)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9876::1.9876) (0.0184::0.0184) (0.7817::0.7817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3579::0.3580) (0.2636::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1479::0.1479) (0.1651::0.1651)) (IOPATH B X (0.1547::0.1547) (0.1950::0.1950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3680::0.3680) (0.3574::0.3574)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2689::0.2718)) (SETUP (negedge D) (posedge CLK) (0.3609::0.3697)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0300::2.0300) (0.7442::0.7442)) (IOPATH TE_B Z () () (0.1193::0.1193) (2.0559::2.0559) (0.0140::0.0140) (0.7946::0.7946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5651::2.5651) (0.9372::0.9372)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.5937::2.5937) (0.0164::0.0164) (0.9788::0.9788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2412::0.2412) (0.2146::0.2146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1500::0.1500) (0.1708::0.1708)) (IOPATH B X (0.1454::0.1454) (0.1848::0.1848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3567::0.3580) (0.2620::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2891::0.2891) (0.2776::0.2776)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0796)) (SETUP (negedge GATE) (posedge CLK) (0.0801::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0868::2.0868) (0.7782::0.7782)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1083::2.1083) (0.0186::0.0186) (0.8131::0.8131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7094::1.7094) (0.6432::0.6432)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7412::1.7412) (0.0186::0.0186) (0.6895::0.6895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3527::0.3527) (0.2543::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3702::0.3703) (0.2770::0.2770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3758::2.3758) (0.8503::0.8503)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3977::2.3977) (0.0176::0.0176) (0.8856::0.8856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0247::2.0247) (0.7478::0.7478)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0483::2.0483) (0.0180::0.0180) (0.7889::0.7889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3619::0.3644) (0.2672::0.2744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1941)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0044::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3691::0.3691) (0.3285::0.3285)) (IOPATH D Q (0.3600::0.3600) (0.2579::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3598::0.3612) (0.2627::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2989::0.2989) (0.2826::0.2826)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2400::0.2400) (0.2148::0.2148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9175::1.9175) (0.7243::0.7244)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9458::1.9458) (0.0175::0.0175) (0.7667::0.7667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3915::0.3915) (0.3725::0.3725)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2700::0.2729)) (SETUP (negedge D) (posedge CLK) (0.3620::0.3684)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3745::0.3745) (0.3620::0.3620)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3087::0.3134)) (SETUP (negedge D) (posedge CLK) (0.4169::0.4265)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1038::2.1038) (0.7831::0.7832)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1260::2.1260) (0.0165::0.0165) (0.8193::0.8193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3617::0.3618) (0.2946::0.2971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3778::0.3778) (0.3639::0.3639)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2598::0.2625)) (SETUP (negedge D) (posedge CLK) (0.3486::0.3567)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1719::0.1719) (0.2069::0.2070)) (IOPATH B X (0.1426::0.1426) (0.1808::0.1808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1185::2.1185) (0.7862::0.7862)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1425::2.1425) (0.0174::0.0174) (0.8237::0.8237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7703::1.7703) (0.6731::0.6731)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.8033::1.8033) (0.0165::0.0165) (0.7227::0.7227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1706::0.1706) (0.2015::0.2016)) (IOPATH B X (0.1451::0.1451) (0.1836::0.1836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3696::0.3696) (0.3289::0.3289)) (IOPATH D Q (0.3617::0.3617) (0.2584::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4039::0.4039) (0.3497::0.3497)) (IOPATH D Q (0.3948::0.3959) (0.2795::0.2836)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1763::0.1763) (0.2180::0.2180)) (IOPATH B X (0.1433::0.1433) (0.1819::0.1819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2558::0.2583) (0.2399::0.2451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3054::2.3055) (0.8494::0.8494)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.3274::2.3274) (0.0186::0.0186) (0.8844::0.8844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0078::2.0078) (0.7543::0.7544)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0401::2.0401) (0.0176::0.0176) (0.8012::0.8012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3611::0.3611) (0.2629::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1835::0.1835)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3896::0.3896) (0.3713::0.3713)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2510::0.2531)) (SETUP (negedge D) (posedge CLK) (0.3356::0.3435)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3718::0.3718) (0.3603::0.3603)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3108::0.3145)) (SETUP (negedge D) (posedge CLK) (0.4197::0.4296)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3749::0.3749) (0.3622::0.3622)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2629::0.2654)) (SETUP (negedge D) (posedge CLK) (0.3524::0.3599)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4968::2.4968) (0.9146::0.9147)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.5243::2.5243) (0.0175::0.0175) (0.9573::0.9573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1980::0.1980) (0.1751::0.1751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3554::0.3555) (0.2629::0.2629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1599::0.1599) (0.1814::0.1814)) (IOPATH B X (0.1559::0.1559) (0.1977::0.1977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3514::0.3514) (0.2522::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3567::0.3573) (0.2592::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3486::0.3486) (0.2505::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2786::0.2786) (0.2473::0.2473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4019::0.4019) (0.3485::0.3485)) (IOPATH D Q (0.3928::0.3928) (0.2763::0.2773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3545::0.3554) (0.2579::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2946::2.2946) (0.8357::0.8357)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3156::2.3156) (0.0181::0.0181) (0.8783::0.8783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3843::0.3843) (0.3378::0.3378)) (IOPATH D Q (0.3756::0.3762) (0.2681::0.2706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1108::2.1108) (0.7695::0.7695)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.1277::2.1277) (0.0189::0.0189) (0.8004::0.8004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3626::0.3663) (0.2649::0.2758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0040)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0069::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3769::0.3769) (0.3634::0.3634)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2545::0.2569)) (SETUP (negedge D) (posedge CLK) (0.3407::0.3486)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3671::0.3698) (0.2736::0.2816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1980)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3692::0.3692) (0.3584::0.3584)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3059::0.3101)) (SETUP (negedge D) (posedge CLK) (0.4123::0.4229)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1930::0.1930) (0.1706::0.1706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3667::0.3667) (0.3565::0.3565)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2741::0.2775)) (SETUP (negedge D) (posedge CLK) (0.3685::0.3770)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9537::1.9538) (0.7328::0.7328)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9876::1.9876) (0.0168::0.0168) (0.7812::0.7812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3480::0.3480) (0.2491::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1424::2.1424) (0.7981::0.7981)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1735::2.1735) (0.0184::0.0184) (0.8438::0.8438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9958::1.9958) (0.7494::0.7494)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0218::2.0218) (0.0178::0.0178) (0.7900::0.7900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3592::0.3592) (0.2646::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0128::0.0128)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3239::0.3239)) (IOPATH D Q (0.3542::0.3542) (0.2546::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2836::0.2836) (0.2746::0.2746)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3487::2.3487) (0.8668::0.8670)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.3654::2.3654) (0.0151::0.0151) (0.9124::0.9124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7887::1.7887) (0.6796::0.6796)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.8280::1.8280) (0.0156::0.0156) (0.7336::0.7336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3577::0.3592) (0.2623::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1335::2.1335) (0.7843::0.7843)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.1684::2.1684) (0.0156::0.0156) (0.8440::0.8440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3663::0.3713) (0.2708::0.2875)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1993)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0169)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3612::0.3638) (0.2652::0.2729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.4028::0.4028) (0.3795::0.3795)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2557::0.2577)) (SETUP (negedge D) (posedge CLK) (0.3426::0.3493)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3750::0.3750) (0.3622::0.3622)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2728::0.2754)) (SETUP (negedge D) (posedge CLK) (0.3660::0.3756)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3513::0.3513) (0.2517::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3751::0.3751) (0.3623::0.3623)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3043::0.3089)) (SETUP (negedge D) (posedge CLK) (0.4109::0.4208)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1749::0.1749) (0.2112::0.2112)) (IOPATH B X (0.1519::0.1519) (0.1933::0.1933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6290::1.6290) (0.6262::0.6262)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.6628::1.6628) (0.0178::0.0178) (0.6746::0.6746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2636::2.2637) (0.8167::0.8168)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2856::2.2856) (0.0176::0.0176) (0.8522::0.8522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8972::1.8972) (0.7158::0.7158)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.9294::1.9294) (0.0158::0.0158) (0.7633::0.7633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1888::0.1888) (0.1668::0.1668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8565::1.8565) (0.7011::0.7012)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8879::1.8879) (0.0180::0.0180) (0.7471::0.7471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4069::0.4069) (0.3512::0.3512)) (IOPATH D Q (0.3982::0.3982) (0.2812::0.2812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3506::0.3508) (0.2510::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3277::0.3277)) (IOPATH D Q (0.3671::0.3671) (0.2669::0.2672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1875::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1239::2.1240) (0.7894::0.7895)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1525::2.1525) (0.0176::0.0176) (0.8317::0.8317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2387::0.2387) (0.2159::0.2159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3273::0.3273)) (IOPATH D Q (0.3600::0.3613) (0.2603::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0590::2.0590) (0.7698::0.7698)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0936::2.0936) (0.0175::0.0175) (0.8186::0.8186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7609::1.7609) (0.6695::0.6695)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7970::1.7970) (0.0168::0.0168) (0.7200::0.7200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3609::0.3642) (0.2650::0.2745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0058::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4226::2.4226) (0.8887::0.8887)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.4411::2.4411) (0.0170::0.0170) (0.9216::0.9216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1266::2.1266) (0.7914::0.7915)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1463::2.1463) (0.0174::0.0174) (0.8264::0.8264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1396::2.1396) (0.7950::0.7950)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1771::2.1771) (0.0170::0.0170) (0.8465::0.8465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3277::0.3277)) (IOPATH D Q (0.3669::0.3692) (0.2677::0.2747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1896)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0101::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5003::2.5003) (0.9146::0.9147)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.5224::2.5224) (0.0166::0.0166) (0.9515::0.9515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3895::0.3895) (0.3712::0.3712)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2640::0.2660)) (SETUP (negedge D) (posedge CLK) (0.3530::0.3596)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3748::0.3748) (0.3621::0.3621)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3181::0.3216)) (SETUP (negedge D) (posedge CLK) (0.4279::0.4406)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3814::0.3814) (0.3662::0.3662)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2666::0.2698)) (SETUP (negedge D) (posedge CLK) (0.3576::0.3667)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6577::1.6577) (0.6348::0.6349)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6913::1.6913) (0.0176::0.0176) (0.6832::0.6832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7195::1.7195) (0.6539::0.6540)) (IOPATH TE_B Z () () (0.1183::0.1183) (1.7430::1.7430) (0.0149::0.0149) (0.6975::0.6975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6343::1.6343) (0.6269::0.6270)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6712::1.6712) (0.0168::0.0168) (0.6787::0.6787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3273::0.3273)) (IOPATH D Q (0.3619::0.3619) (0.2613::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7880::1.7880) (0.6710::0.6710)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8217::1.8217) (0.0171::0.0171) (0.7268::0.7268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1846::2.1846) (0.8097::0.8097)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.2059::2.2059) (0.0180::0.0180) (0.8451::0.8451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3121::0.3121) (0.2896::0.2896)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6415::1.6416) (0.6337::0.6337)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.6696::1.6696) (0.0164::0.0164) (0.6783::0.6783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6938::1.6938) (0.6493::0.6494)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7250::1.7250) (0.0174::0.0174) (0.6966::0.6966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3481::0.3493) (0.2504::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3542::0.3542) (0.2532::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0955::2.0955) (0.7812::0.7812)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1176::2.1176) (0.0173::0.0173) (0.8175::0.8175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3837::0.3839) (0.2862::0.2862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4623::0.4624) (0.3375::0.3375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8739::1.8739) (0.7069::0.7069)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8924::1.8924) (0.0183::0.0183) (0.7397::0.7397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7235::1.7235) (0.6579::0.6580)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7559::1.7559) (0.0177::0.0177) (0.7049::0.7049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9500::1.9500) (0.7314::0.7315)) (IOPATH TE_B Z () () (0.1162::0.1163) (1.9887::1.9887) (0.0168::0.0168) (0.7846::0.7846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0495::2.0495) (0.7648::0.7648)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.0791::2.0791) (0.0193::0.0193) (0.8084::0.8084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3507::0.3507) (0.2517::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8054::1.8054) (0.6847::0.6847)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8298::1.8298) (0.0173::0.0173) (0.7235::0.7235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3243::0.3243)) (IOPATH D Q (0.3576::0.3589) (0.2600::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2827::0.2827) (0.2741::0.2741)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3760::0.3760) (0.3628::0.3628)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2584::0.2605)) (SETUP (negedge D) (posedge CLK) (0.3462::0.3545)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6131::2.6132) (0.9505::0.9505)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.6341::2.6341) (0.0182::0.0182) (0.9846::0.9846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3728::0.3728) (0.3609::0.3609)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3138::0.3184)) (SETUP (negedge D) (posedge CLK) (0.4234::0.4332)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3737::0.3737) (0.3614::0.3614)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2637::0.2661)) (SETUP (negedge D) (posedge CLK) (0.3538::0.3601)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7284::1.7284) (0.6612::0.6612)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7610::1.7610) (0.0171::0.0171) (0.7100::0.7100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3505::0.3511) (0.2521::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3542::0.3562) (0.2585::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3649::2.3649) (0.8349::0.8349)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.3883::2.3883) (0.0180::0.0180) (0.8715::0.8715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3935::0.3935) (0.3433::0.3433)) (IOPATH D Q (0.3843::0.3843) (0.2729::0.2729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7063::1.7063) (0.6526::0.6526)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.7451::1.7451) (0.0156::0.0156) (0.7064::0.7064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3074::2.3075) (0.8531::0.8532)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.3183::2.3183) (0.0181::0.0181) (0.8808::0.8808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3249::2.3249) (0.8575::0.8576)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.3474::2.3474) (0.0175::0.0175) (0.8937::0.8937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3620::0.3640) (0.2668::0.2730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1927)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9266::1.9266) (0.7266::0.7266)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9478::1.9478) (0.0172::0.0172) (0.7622::0.7622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2842::0.2842) (0.2750::0.2750)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0825::2.0825) (0.7613::0.7613)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1051::2.1051) (0.0183::0.0183) (0.7975::0.7975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2995::0.2995) (0.2829::0.2829)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2888::0.2888) (0.2774::0.2774)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0718::2.0718) (0.7537::0.7537)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.1061::2.1061) (0.0151::0.0151) (0.8021::0.8021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3470::0.3470) (0.2481::0.2493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3714::0.3715) (0.2738::0.2738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3562::0.3564) (0.2594::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0345::2.0346) (0.7422::0.7422)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0522::2.0522) (0.0189::0.0189) (0.7746::0.7746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3536::0.3536) (0.2565::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7241::1.7241) (0.6582::0.6582)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7516::1.7516) (0.0185::0.0185) (0.7000::0.7000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3521::0.3528) (0.2533::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3672::0.3672) (0.3274::0.3274)) (IOPATH D Q (0.3667::0.3674) (0.2686::0.2707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2933::0.2933) (0.2797::0.2797)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0808::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2918::0.2918) (0.2789::0.2789)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3540::0.3540) (0.2533::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1774::0.1774) (0.2179::0.2180)) (IOPATH B X (0.1488::0.1488) (0.1893::0.1893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3462::0.3462) (0.2478::0.2478)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3553::0.3553) (0.2544::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2973::0.2973) (0.2818::0.2818)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0819)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3848::0.3848) (0.3381::0.3381)) (IOPATH D Q (0.3781::0.3781) (0.2696::0.2703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9652::1.9652) (0.7389::0.7389)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9996::1.9996) (0.0169::0.0169) (0.7881::0.7881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3276::0.3276)) (IOPATH D Q (0.3617::0.3632) (0.2624::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3455::0.3455) (0.2474::0.2474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1783::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3280::0.3280)) (IOPATH D Q (0.3681::0.3708) (0.2699::0.2782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0071::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3727::2.3727) (0.8738::0.8739)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.3961::2.3961) (0.0166::0.0166) (0.9117::0.9117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7632::1.7632) (0.6725::0.6726)) (IOPATH TE_B Z () () (0.1182::0.1183) (1.7913::1.7913) (0.0149::0.0149) (0.7222::0.7222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6571::1.6571) (0.6349::0.6350)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6925::1.6925) (0.0168::0.0168) (0.6858::0.6858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3534::0.3539) (0.2566::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1835)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3595::0.3595) (0.2688::0.2688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6689::1.6690) (0.6421::0.6422)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.6955::1.6955) (0.0164::0.0164) (0.6860::0.6860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3628::0.3659) (0.2658::0.2753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1909)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1799::0.1799) (0.2272::0.2273)) (IOPATH B X (0.1632::0.1632) (0.2129::0.2129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6028::1.6028) (0.6200::0.6201)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6299::1.6299) (0.0184::0.0184) (0.6625::0.6625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6099::1.6099) (0.6216::0.6216)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.6429::1.6429) (0.0174::0.0174) (0.6700::0.6700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7653::1.7654) (0.6710::0.6710)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7956::1.7956) (0.0177::0.0177) (0.7166::0.7166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1749::0.1749) (0.2135::0.2135)) (IOPATH B X (0.1429::0.1429) (0.1810::0.1810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8932::1.8932) (0.7163::0.7163)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9292::1.9292) (0.0172::0.0172) (0.7674::0.7674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3536::0.3536) (0.2527::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3448::0.3448) (0.2463::0.2463)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3578::0.3578) (0.2586::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7066::2.7067) (0.9838::0.9838)) (IOPATH TE_B Z () () (0.1194::0.1194) (2.7463::2.7463) (0.0141::0.0141) (1.0391::1.0391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3533::0.3542) (0.2545::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8859::1.8859) (0.7126::0.7126)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9190::1.9190) (0.0176::0.0176) (0.7601::0.7601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7243::2.7243) (0.9726::0.9726)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.7437::2.7437) (0.0183::0.0183) (1.0054::1.0054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1842::0.1842) (0.2328::0.2329)) (IOPATH B X (0.1425::0.1425) (0.1791::0.1791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3195::0.3195)) (IOPATH D Q (0.3480::0.3480) (0.2492::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3505::0.3505) (0.2497::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6090::1.6090) (0.6118::0.6118)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6438::1.6438) (0.0176::0.0176) (0.6614::0.6614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4452::0.4452) (0.3716::0.3716)) (IOPATH D Q (0.4377::0.4377) (0.3021::0.3027)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7116::1.7116) (0.6563::0.6564)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7507::1.7507) (0.0170::0.0170) (0.7116::0.7116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3514::0.3517) (0.2525::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3513::0.3513) (0.2506::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1838::0.1838) (0.2346::0.2347)) (IOPATH B X (0.1395::0.1395) (0.1761::0.1761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3983::2.3984) (0.8837::0.8838)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.4155::2.4155) (0.0182::0.0182) (0.9145::0.9145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8215::1.8215) (0.6823::0.6823)) (IOPATH TE_B Z () () (0.1003::0.1003) (1.8218::1.8218) (0.0270::0.0270) (0.7054::0.7054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0708::2.0708) (0.7617::0.7618)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0946::2.0946) (0.0171::0.0171) (0.7994::0.7994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8339::1.8339) (0.6867::0.6867)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8624::1.8624) (0.0168::0.0168) (0.7386::0.7386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1858::0.1858) (0.2357::0.2358)) (IOPATH B X (0.1470::0.1470) (0.1855::0.1855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3282::0.3282)) (IOPATH D Q (0.3686::0.3686) (0.2699::0.2699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1882::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6559::1.6559) (0.6389::0.6389)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6891::1.6891) (0.0165::0.0165) (0.6894::0.6894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7997::1.7997) (0.6681::0.6682)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8197::1.8197) (0.0173::0.0173) (0.7031::0.7031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3605::0.3646) (0.2649::0.2767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0077)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0032::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7867::1.7867) (0.6810::0.6810)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8081::1.8081) (0.0182::0.0182) (0.7169::0.7169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0576::2.0576) (0.7495::0.7495)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.0924::2.0924) (0.0151::0.0151) (0.7983::0.7983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9877::1.9877) (0.7444::0.7444)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.0261::2.0261) (0.0155::0.0155) (0.7978::0.7978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3526::0.3526) (0.2527::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0013::2.0014) (0.7526::0.7526)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.0286::2.0286) (0.0162::0.0162) (0.7956::0.7956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0988::2.0988) (0.7730::0.7730)) (IOPATH TE_B Z () () (0.1001::0.1001) (2.0881::2.0882) (0.0272::0.0272) (0.7730::0.7731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2162::2.2162) (0.8213::0.8214)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.2399::2.2399) (0.0161::0.0161) (0.8598::0.8598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3511::0.3511) (0.2524::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3566::2.3566) (0.8419::0.8420)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.3801::2.3801) (0.0170::0.0170) (0.8798::0.8798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1285::2.1285) (0.7927::0.7928)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1517::2.1517) (0.0169::0.0169) (0.8300::0.8300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1840::0.1840) (0.2350::0.2350)) (IOPATH B X (0.1412::0.1412) (0.1784::0.1784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3631::0.3666) (0.2664::0.2766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3506::0.3511) (0.2509::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2849::0.2849) (0.2753::0.2753)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0810::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3670::0.3719) (0.2713::0.2886)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2000)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0178)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2317::0.2317) (0.2160::0.2167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1848::0.1848) (0.2335::0.2336)) (IOPATH B X (0.1513::0.1513) (0.1917::0.1917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3563::0.3577) (0.2602::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1781::2.1781) (0.7887::0.7887)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2013::2.2013) (0.0176::0.0176) (0.8254::0.8254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0266::2.0266) (0.7615::0.7615)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.0579::2.0579) (0.0160::0.0160) (0.8098::0.8098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3581::0.3618) (0.2634::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1409::2.1409) (0.7843::0.7843)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1637::2.1637) (0.0163::0.0163) (0.8218::0.8218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3574::0.3574) (0.2606::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3241::0.3241)) (IOPATH D Q (0.3539::0.3543) (0.2545::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9860::1.9860) (0.7264::0.7265)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0199::2.0199) (0.0177::0.0177) (0.7747::0.7747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3504::0.3511) (0.2546::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1581::0.1581) (0.1782::0.1782)) (IOPATH B X (0.1554::0.1554) (0.1957::0.1957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3461::0.3461) (0.2465::0.2465)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3511::0.3512) (0.2520::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2985::0.2985) (0.2824::0.2824)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0812::0.0818)) (SETUP (negedge GATE) (posedge CLK) (0.0817::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2370::0.2370) (0.2250::0.2250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3538::0.3549) (0.2567::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7413::2.7413) (0.9915::0.9916)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.7625::2.7625) (0.0185::0.0185) (1.0258::1.0258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3559::0.3575) (0.2587::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0900::2.0901) (0.7793::0.7793)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1088::2.1088) (0.0187::0.0187) (0.8117::0.8117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3884::0.3884) (0.2927::0.2927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1554::0.1554) (0.1756::0.1756)) (IOPATH B X (0.1436::0.1436) (0.1794::0.1794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5544::2.5544) (0.9099::0.9100)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.5771::2.5771) (0.0175::0.0175) (0.9466::0.9466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0204::2.0204) (0.7569::0.7569)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0511::2.0511) (0.0170::0.0170) (0.8021::0.8021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2820::0.2820) (0.2468::0.2468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1634::0.1634) (0.1883::0.1883)) (IOPATH B X (0.1667::0.1667) (0.2203::0.2203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3595::0.3598) (0.2623::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3133::2.3133) (0.8516::0.8517)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3320::2.3320) (0.0180::0.0180) (0.8835::0.8835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3541::0.3550) (0.2558::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3483::0.3490) (0.2516::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8972::1.8972) (0.7155::0.7155)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9110::1.9110) (0.0188::0.0188) (0.7443::0.7443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3710::0.3710) (0.3297::0.3297)) (IOPATH D Q (0.3643::0.3650) (0.2634::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1958::0.1958) (0.1720::0.1741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2865::0.2865) (0.2762::0.2762)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3766::0.3766) (0.3331::0.3331)) (IOPATH D Q (0.3746::0.3746) (0.2723::0.2723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1862::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6093::2.6093) (0.9499::0.9500)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.6397::2.6397) (0.0172::0.0172) (0.9960::0.9960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3263::0.3263) (0.2310::0.2310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4095::0.4117) (0.2982::0.3017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1029::2.1030) (0.7668::0.7668)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1273::2.1273) (0.0171::0.0171) (0.8054::0.8054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6895::1.6895) (0.6497::0.6498)) (IOPATH TE_B Z () () (0.1153::0.1154) (1.7278::1.7278) (0.0175::0.0175) (0.7039::0.7039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2857::0.2857) (0.2757::0.2757)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1776::0.1776) (0.2192::0.2193)) (IOPATH B X (0.1401::0.1401) (0.1768::0.1768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3476::0.3476) (0.2485::0.2492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3587::0.3588) (0.2615::0.2615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3946::0.3946) (0.3440::0.3440)) (IOPATH D Q (0.3841::0.3841) (0.2719::0.2719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3259::0.3259)) (IOPATH D Q (0.3569::0.3578) (0.2572::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9309::1.9309) (0.7165::0.7165)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.9626::1.9626) (0.0162::0.0162) (0.7622::0.7622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8663::1.8663) (0.6895::0.6895)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8882::1.8882) (0.0180::0.0180) (0.7252::0.7252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3259::0.3259)) (IOPATH D Q (0.3597::0.3610) (0.2610::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1842)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2292::0.2294) (0.1495::0.1542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0690::0.0690) (0.0552::0.0552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0541::2.0541) (0.7692::0.7692)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0880::2.0880) (0.0168::0.0168) (0.8180::0.8180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3312::0.3313) (0.2353::0.2353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3020::0.3020) (0.2065::0.2065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2375::0.2375) (0.2191::0.2191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9914::1.9914) (0.7279::0.7279)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0161::2.0161) (0.0190::0.0190) (0.7663::0.7663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3713::0.3713) (0.3299::0.3299)) (IOPATH D Q (0.3643::0.3643) (0.2607::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3204::0.3204)) (IOPATH D Q (0.3538::0.3544) (0.2581::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6990::1.6991) (0.6527::0.6528)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7345::1.7344) (0.0168::0.0168) (0.7064::0.7064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6872::1.6872) (0.6298::0.6298)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7215::1.7215) (0.0181::0.0181) (0.6788::0.6788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3787::0.3788) (0.2762::0.2762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3627::0.3672) (0.2666::0.2799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1947)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0009::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7281::1.7281) (0.6611::0.6611)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7593::1.7593) (0.0163::0.0163) (0.7083::0.7083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9507::1.9507) (0.7318::0.7318)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.9868::1.9868) (0.0160::0.0160) (0.7827::0.7827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3580::0.3594) (0.2598::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2521::0.2521) (0.2152::0.2152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3597::0.3598) (0.2616::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7962::1.7962) (0.6818::0.6818)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8303::1.8303) (0.0171::0.0171) (0.7304::0.7304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5379::2.5379) (0.9298::0.9298)) (IOPATH TE_B Z () () (0.1205::0.1205) (2.5751::2.5751) (0.0130::0.0130) (0.9862::0.9862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2934::0.2934) (0.2797::0.2797)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3747::0.3748) (0.2768::0.2768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3273::0.3273)) (IOPATH D Q (0.3585::0.3585) (0.2561::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3831::0.3831) (0.3371::0.3371)) (IOPATH D Q (0.3763::0.3772) (0.2706::0.2733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3793::0.3793) (0.3347::0.3347)) (IOPATH D Q (0.3808::0.3808) (0.2781::0.2781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0134)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0195::2.0195) (0.7563::0.7564)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0510::2.0510) (0.0170::0.0170) (0.8021::0.8021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3500::0.3509) (0.2542::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0912::0.0912) (0.0711::0.0711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5304::2.5304) (0.9263::0.9263)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.5466::2.5466) (0.0182::0.0182) (0.9576::0.9576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6699::1.6699) (0.6404::0.6404)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7096::1.7096) (0.0163::0.0163) (0.6946::0.6946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3585::0.3585) (0.2584::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3494::0.3494) (0.2531::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1801::0.1801) (0.2213::0.2214)) (IOPATH B X (0.1509::0.1509) (0.1907::0.1907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2784::2.2784) (0.8444::0.8445)) (IOPATH TE_B Z () () (0.1136::0.1136) (2.2960::2.2960) (0.0193::0.0193) (0.8758::0.8758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3777::0.3778) (0.2815::0.2815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2898::0.2898) (0.2779::0.2779)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0842::0.0844)) (SETUP (negedge GATE) (posedge CLK) (0.0833::0.0835)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9236::1.9236) (0.7226::0.7227)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9531::1.9531) (0.0157::0.0157) (0.7667::0.7667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3966::0.3966) (0.3452::0.3452)) (IOPATH D Q (0.3881::0.3881) (0.2756::0.2756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2367::2.2367) (0.8284::0.8285)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.2509::2.2509) (0.0189::0.0189) (0.8565::0.8565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8581::1.8581) (0.7022::0.7022)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8888::1.8888) (0.0173::0.0173) (0.7480::0.7480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8392::1.8392) (0.6839::0.6839)) (IOPATH TE_B Z () () (0.1132::0.1132) (1.8569::1.8569) (0.0195::0.0195) (0.7153::0.7153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3506::0.3512) (0.2529::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3475::0.3477) (0.2498::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1398::2.1399) (0.7938::0.7939)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1683::2.1683) (0.0181::0.0181) (0.8371::0.8371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3482::0.3482) (0.2511::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3598::0.3611) (0.2589::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7367::1.7367) (0.6623::0.6624)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.7750::1.7750) (0.0155::0.0155) (0.7155::0.7155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2481::2.2481) (0.8110::0.8110)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.2727::2.2727) (0.0187::0.0187) (0.8495::0.8495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3590::0.3642) (0.2622::0.2775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0026::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1044::0.1044) (0.0829::0.0829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3728::2.3728) (0.8727::0.8727)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3946::2.3946) (0.0177::0.0177) (0.9084::0.9084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3550::0.3550) (0.2546::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3498::0.3498) (0.2513::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3602::0.3602) (0.2647::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3601::2.3601) (0.8665::0.8665)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.3843::2.3843) (0.0163::0.0163) (0.9038::0.9038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9792::1.9792) (0.7260::0.7261)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0107::2.0107) (0.0177::0.0177) (0.7717::0.7717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2759::0.2759) (0.2414::0.2414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0167::2.0167) (0.7448::0.7448)) (IOPATH TE_B Z () () (0.1132::0.1132) (2.0353::2.0353) (0.0196::0.0196) (0.7777::0.7777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3659::0.3680) (0.2689::0.2751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0081::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3610::0.3626) (0.2653::0.2700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0096::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3530::0.3530) (0.2559::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8182::1.8182) (0.6704::0.6704)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8400::1.8400) (0.0180::0.0180) (0.7061::0.7061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7980::1.7980) (0.6832::0.6832)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8192::1.8192) (0.0172::0.0172) (0.7196::0.7196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2862::0.2888) (0.2096::0.2133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6412::0.6413) (0.4532::0.4532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9319::1.9319) (0.7126::0.7126)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9465::1.9465) (0.0171::0.0171) (0.7506::0.7506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0491::2.0491) (0.7509::0.7509)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0689::2.0689) (0.0190::0.0190) (0.7864::0.7864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1807::0.1807) (0.2169::0.2170)) (IOPATH B X (0.1516::0.1516) (0.1896::0.1896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5377::2.5377) (0.9045::0.9045)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.5702::2.5702) (0.0146::0.0146) (0.9523::0.9523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0354::2.0354) (0.7604::0.7604)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0582::2.0582) (0.0186::0.0186) (0.7973::0.7973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4213::0.4213) (0.3589::0.3589)) (IOPATH D Q (0.4125::0.4125) (0.2885::0.2885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3631::0.3646) (0.2691::0.2736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1941)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0053::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3093::2.3093) (0.8255::0.8255)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.3243::2.3243) (0.0181::0.0181) (0.8546::0.8546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3508::0.3510) (0.2533::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2796::0.2796) (0.3105::0.3105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8926::1.8927) (0.7152::0.7152)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9243::1.9243) (0.0171::0.0171) (0.7623::0.7623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0781::2.0781) (0.7563::0.7563)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0988::2.0988) (0.0188::0.0188) (0.7906::0.7906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3551::0.3551) (0.2566::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1843::0.1843)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3942::0.3942) (0.3438::0.3438)) (IOPATH D Q (0.3835::0.3837) (0.2710::0.2718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3559::0.3559) (0.2558::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3597::0.3607) (0.2621::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2237::0.2237) (0.2096::0.2096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3567::0.3578) (0.2602::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3842::0.3842) (0.2875::0.2875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3857::0.3857) (0.3386::0.3386)) (IOPATH D Q (0.3764::0.3770) (0.2678::0.2704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0824::0.0824) (0.0662::0.0662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2910::0.2910) (0.2785::0.2785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3489::0.3489) (0.2506::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1772::0.1772) (0.2197::0.2197)) (IOPATH B X (0.1457::0.1457) (0.1853::0.1853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6857::1.6857) (0.6478::0.6478)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7140::1.7140) (0.0180::0.0180) (0.6917::0.6917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3555::0.3555) (0.2907::0.2927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9118::1.9118) (0.7217::0.7217)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9371::1.9371) (0.0171::0.0171) (0.7617::0.7617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9641::1.9641) (0.7380::0.7380)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9973::1.9973) (0.0172::0.0172) (0.7857::0.7857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3913::0.3913) (0.3420::0.3420)) (IOPATH D Q (0.3843::0.3848) (0.2750::0.2770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3538::0.3552) (0.2564::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3604::0.3643) (0.2644::0.2753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3586::0.3586) (0.2569::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3475::0.3475) (0.2489::0.2489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0927::2.0928) (0.7676::0.7677)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1180::2.1180) (0.0184::0.0184) (0.8081::0.8081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3542::0.3546) (0.2582::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7502::1.7502) (0.6548::0.6548)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7760::1.7760) (0.0187::0.0187) (0.6970::0.6970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3727::0.3727) (0.3307::0.3307)) (IOPATH D Q (0.3770::0.3792) (0.2780::0.2846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0038::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4395::2.4395) (0.8933::0.8933)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.4572::2.4572) (0.0176::0.0176) (0.9245::0.9245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1814::0.1814) (0.2293::0.2294)) (IOPATH B X (0.1384::0.1384) (0.1745::0.1745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7668::1.7669) (0.6728::0.6728)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7961::1.7961) (0.0177::0.0177) (0.7172::0.7172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0468::2.0468) (0.7646::0.7646)) (IOPATH TE_B Z () () (0.1132::0.1132) (2.0663::2.0663) (0.0196::0.0196) (0.7980::0.7980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3107::0.3107) (0.2092::0.2092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3558::0.3558) (0.2539::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0766::0.0766) (0.0616::0.0616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3468::0.3468) (0.2490::0.2490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3575::0.3575) (0.2568::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3514::0.3514) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9558::1.9559) (0.7348::0.7349)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9834::1.9834) (0.0189::0.0189) (0.7772::0.7772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7696::1.7696) (0.6716::0.6716)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7937::1.7937) (0.0172::0.0172) (0.7097::0.7097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3536::0.3547) (0.2579::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6930::1.6930) (0.6483::0.6484)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7143::1.7143) (0.0184::0.0184) (0.6837::0.6837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3598::0.3598) (0.2639::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0151)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3559::0.3581) (0.2603::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0108::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3606::0.3623) (0.2631::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9515::1.9516) (0.7238::0.7239)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9742::1.9742) (0.0171::0.0171) (0.7653::0.7653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9755::1.9755) (0.7415::0.7415)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0088::2.0088) (0.0175::0.0175) (0.7899::0.7899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4855::2.4856) (0.8853::0.8854)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.5204::2.5204) (0.0146::0.0146) (0.9346::0.9346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3548::0.3565) (0.2604::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0109::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3018::2.3018) (0.8494::0.8495)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.3367::2.3367) (0.0091::0.0091) (0.9106::0.9106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1874::0.1874) (0.2400::0.2401)) (IOPATH B X (0.1472::0.1472) (0.1868::0.1868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3892::2.3892) (0.8631::0.8631)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.4150::2.4150) (0.0177::0.0177) (0.9025::0.9025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2808::2.2808) (0.8433::0.8434)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.3053::2.3053) (0.0145::0.0145) (0.8919::0.8919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2995::2.2995) (0.8179::0.8179)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.3114::2.3114) (0.0181::0.0181) (0.8454::0.8454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0763::2.0763) (0.7760::0.7761)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0944::2.0944) (0.0176::0.0176) (0.8080::0.8080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3012::0.3012) (0.2839::0.2839)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3603::0.3639) (0.2657::0.2764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0020::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3520::0.3539) (0.2566::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3463::0.3463) (0.2496::0.2496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3526::0.3526) (0.2519::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3964::2.3964) (0.8779::0.8779)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.4184::2.4184) (0.0172::0.0172) (0.9130::0.9130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1773::0.1773) (0.2185::0.2186)) (IOPATH B X (0.1491::0.1491) (0.1902::0.1902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3492::0.3496) (0.2512::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6861::1.6861) (0.6451::0.6451)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7181::1.7181) (0.0176::0.0176) (0.6914::0.6914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6479::1.6479) (0.6320::0.6321)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6730::1.6730) (0.0176::0.0176) (0.6726::0.6726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3559::0.3583) (0.2603::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0107::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2756::0.2756) (0.2414::0.2414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1264::2.1264) (0.7820::0.7820)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.1227::2.1230) (0.0269::0.0269) (0.8032::0.8034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8330::1.8330) (0.6849::0.6849)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8584::1.8584) (0.0187::0.0187) (0.7244::0.7244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9247::1.9248) (0.7094::0.7094)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9417::1.9417) (0.0187::0.0187) (0.7416::0.7416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7853::1.7853) (0.6801::0.6801)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8087::1.8087) (0.0177::0.0177) (0.7175::0.7175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0550::2.0550) (0.7451::0.7451)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0805::2.0805) (0.0180::0.0180) (0.7846::0.7846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2792::0.2792) (0.2723::0.2723)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3589::0.3597) (0.2597::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3276::0.3276)) (IOPATH D Q (0.3580::0.3587) (0.2567::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2126::2.2126) (0.8088::0.8089)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.2335::2.2335) (0.0167::0.0167) (0.8442::0.8442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7655::1.7656) (0.6634::0.6634)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7995::1.7995) (0.0177::0.0177) (0.7188::0.7188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3529::0.3529) (0.2607::0.2607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8812::1.8812) (0.7117::0.7117)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9127::1.9127) (0.0182::0.0182) (0.7575::0.7575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3241::0.3241)) (IOPATH D Q (0.3527::0.3532) (0.2529::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3478::0.3478) (0.2504::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3497::0.3497) (0.2508::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1132::2.1132) (0.7883::0.7884)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1413::2.1413) (0.0173::0.0173) (0.8336::0.8336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4973::2.4973) (0.8925::0.8925)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.5236::2.5236) (0.0175::0.0175) (0.9324::0.9324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2898::0.2898) (0.2779::0.2779)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3694::0.3694) (0.3287::0.3287)) (IOPATH D Q (0.3603::0.3609) (0.2585::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3597::0.3597) (0.2593::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3520::0.3534) (0.2569::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3615::0.3615) (0.2621::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3531::0.3537) (0.2548::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0085::2.0085) (0.7522::0.7522)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0300::2.0300) (0.0176::0.0176) (0.7906::0.7906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8679::1.8679) (0.6906::0.6907)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8943::1.8943) (0.0184::0.0184) (0.7310::0.7310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3257::0.3257)) (IOPATH D Q (0.3655::0.3677) (0.2678::0.2747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0083::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9516::1.9517) (0.7342::0.7343)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9660::1.9660) (0.0185::0.0185) (0.7634::0.7634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4015::0.4036) (0.2910::0.2963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3573::0.3569) (0.2643::0.2643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3054::0.3054) (0.2860::0.2860)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0821)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3463::0.3464) (0.2466::0.2476)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9951::1.9951) (0.7302::0.7303)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0139::2.0139) (0.0176::0.0176) (0.7634::0.7634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0909::2.0909) (0.7806::0.7806)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1159::2.1159) (0.0165::0.0165) (0.8192::0.8192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6239::0.6239) (0.4638::0.4638)) (IOPATH D Q (0.6150::0.6150) (0.3936::0.3936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3049::0.3049) (0.2858::0.2858)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0823::0.0831)) (SETUP (negedge GATE) (posedge CLK) (0.0823::0.0826)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3679::0.3710) (0.2718::0.2812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1963)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0098)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0010::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3577::0.3587) (0.2625::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2045::2.2045) (0.7966::0.7966)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.2257::2.2257) (0.0194::0.0194) (0.8316::0.8316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4215::0.4216) (0.3147::0.3147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3568::0.3588) (0.2603::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1973::0.1973) (0.2474::0.2474)) (IOPATH B X (0.1603::0.1603) (0.1992::0.1992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1884::0.1884) (0.1644::0.1644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3476::0.3476) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3685::0.3685) (0.3282::0.3282)) (IOPATH D Q (0.3599::0.3599) (0.2564::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3295::2.3295) (0.8483::0.8483)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.3590::2.3590) (0.0155::0.0155) (0.9053::0.9053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3218::0.3218)) (IOPATH D Q (0.3599::0.3599) (0.2648::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2947::0.2947) (0.2446::0.2446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.5158::2.5158) (0.9093::0.9093)) (IOPATH TE_B Z () () (0.1000::0.1000) (2.5085::2.5087) (0.0274::0.0274) (0.9300::0.9303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3489::0.3489) (0.2505::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1306::2.1307) (0.7910::0.7910)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1634::2.1634) (0.0176::0.0176) (0.8388::0.8388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3543::0.3553) (0.2571::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5503::2.5503) (0.9346::0.9346)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.5756::2.5756) (0.0146::0.0146) (0.9836::0.9836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1839::0.1839) (0.2324::0.2325)) (IOPATH B X (0.1466::0.1466) (0.1854::0.1854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1349::2.1349) (0.7848::0.7848)) (IOPATH TE_B Z () () (0.1025::0.1025) (2.1282::2.1282) (0.0261::0.0261) (0.7904::0.7905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2374::2.2374) (0.8288::0.8288)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2535::2.2535) (0.0177::0.0177) (0.8592::0.8592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3239::0.3239)) (IOPATH D Q (0.3530::0.3530) (0.2532::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.4967::2.4967) (0.9031::0.9031)) (IOPATH TE_B Z () () (0.1004::0.1004) (2.4872::2.4872) (0.0272::0.0272) (0.9211::0.9211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3722::0.3722) (0.3305::0.3305)) (IOPATH D Q (0.3642::0.3642) (0.2614::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1132::2.1132) (0.7872::0.7872)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1339::2.1339) (0.0173::0.0173) (0.8218::0.8218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3522::0.3532) (0.2568::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3518::0.3518) (0.2566::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1842::0.1842)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1903::0.1903) (0.2390::0.2391)) (IOPATH B X (0.1492::0.1492) (0.1858::0.1858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8455::1.8455) (0.6974::0.6974)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8674::1.8674) (0.0187::0.0187) (0.7348::0.7348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6885::1.6885) (0.6467::0.6467)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7160::1.7160) (0.0176::0.0176) (0.6886::0.6886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0741::0.0741) (0.0604::0.0604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8754::1.8754) (0.7110::0.7110)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8949::1.8949) (0.0177::0.0177) (0.7460::0.7460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1865::0.1865) (0.2389::0.2390)) (IOPATH B X (0.1448::0.1448) (0.1838::0.1838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3476::0.3486) (0.2510::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3586::0.3592) (0.2611::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9363::1.9363) (0.7293::0.7294)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9602::1.9602) (0.0183::0.0183) (0.7677::0.7677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3730::0.3731) (0.2751::0.2751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0513::2.0513) (0.7666::0.7666)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.0896::2.0896) (0.0161::0.0161) (0.8195::0.8195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2545::2.2545) (0.8183::0.8183)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.2730::2.2730) (0.0167::0.0167) (0.8521::0.8521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2396::0.2410) (0.2262::0.2289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3568::0.3598) (0.2629::0.2716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0051::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7265::1.7265) (0.6613::0.6614)) (IOPATH TE_B Z () () (0.1251::0.1251) (1.7609::1.7609) (0.0086::0.0086) (0.7226::0.7226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4794::2.4794) (0.9096::0.9097)) (IOPATH TE_B Z () () (0.1220::0.1220) (2.5114::2.5114) (0.0117::0.0117) (0.9656::0.9656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8269::1.8270) (0.6930::0.6930)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8575::1.8575) (0.0181::0.0181) (0.7386::0.7386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1869::0.1869) (0.2364::0.2365)) (IOPATH B X (0.1427::0.1427) (0.1784::0.1784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3496::0.3496) (0.2511::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6956::1.6956) (0.6507::0.6508)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7273::1.7273) (0.0168::0.0168) (0.6991::0.6991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0554::2.0554) (0.7677::0.7678)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.0964::2.0964) (0.0157::0.0157) (0.8235::0.8235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3042::0.3042) (0.1962::0.1962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1823::0.1823) (0.2312::0.2313)) (IOPATH B X (0.1428::0.1428) (0.1807::0.1807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3502::0.3502) (0.2500::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9318::1.9318) (0.7184::0.7184)) (IOPATH TE_B Z () () (0.0995::0.0995) (1.9163::1.9163) (0.0274::0.0274) (0.7098::0.7099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3533::0.3533) (0.2546::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3149::2.3149) (0.8397::0.8398)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.3322::2.3322) (0.0188::0.0188) (0.8703::0.8703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9552::1.9552) (0.7340::0.7341)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9813::1.9813) (0.0185::0.0184) (0.7770::0.7770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2915::0.2915) (0.1932::0.1932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3505::0.3505) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3539::0.3551) (0.2576::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7923::1.7923) (0.6669::0.6669)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8166::1.8166) (0.0176::0.0176) (0.7071::0.7071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9067::1.9067) (0.7179::0.7180)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9244::1.9244) (0.0185::0.0185) (0.7492::0.7492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8521::1.8521) (0.7011::0.7012)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8771::1.8771) (0.0183::0.0183) (0.7420::0.7420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7663::1.7663) (0.6732::0.6733)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7848::1.7848) (0.0173::0.0173) (0.7066::0.7066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9627::1.9627) (0.7410::0.7410)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9910::1.9910) (0.0157::0.0157) (0.7848::0.7848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9178::1.9178) (0.7079::0.7079)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9489::1.9489) (0.0182::0.0182) (0.7542::0.7542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3559::0.3583) (0.2613::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0078::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9695::1.9695) (0.7392::0.7393)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0000::2.0000) (0.0176::0.0176) (0.7844::0.7844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5427::2.5427) (0.9101::0.9101)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.5649::2.5649) (0.0158::0.0158) (0.9469::0.9469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3488::0.3488) (0.2490::0.2493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0388::2.0388) (0.7636::0.7636)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0613::2.0613) (0.0165::0.0165) (0.8007::0.8007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0076::2.0076) (0.7546::0.7546)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0349::2.0349) (0.0189::0.0189) (0.7971::0.7971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3044::0.3044) (0.1998::0.1998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5262::2.5262) (0.9240::0.9241)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.5470::2.5470) (0.0179::0.0179) (0.9580::0.9580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7057::1.7057) (0.6516::0.6516)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7369::1.7369) (0.0183::0.0183) (0.6979::0.6979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3716::0.3717) (0.2767::0.2767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3493::0.3493) (0.2496::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3529::0.3529) (0.2575::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8230::1.8230) (0.6916::0.6916)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8556::1.8556) (0.0180::0.0180) (0.7398::0.7398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0736::0.0736) (0.0600::0.0600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6737::1.6738) (0.6433::0.6433)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7048::1.7048) (0.0168::0.0168) (0.6897::0.6897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2238::2.2238) (0.8222::0.8222)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.2490::2.2490) (0.0174::0.0174) (0.8608::0.8608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9041::1.9041) (0.7179::0.7179)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9314::1.9314) (0.0180::0.0180) (0.7604::0.7604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3513::0.3521) (0.2549::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9366::1.9366) (0.7282::0.7283)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9534::1.9534) (0.0188::0.0188) (0.7595::0.7595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2416::0.2416) (0.2225::0.2235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0776::2.0776) (0.7611::0.7611)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1091::2.1091) (0.0176::0.0176) (0.8066::0.8066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3563::0.3570) (0.2568::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0761::2.0761) (0.7731::0.7732)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1034::2.1034) (0.0186::0.0186) (0.8141::0.8141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3700::0.3700) (0.3291::0.3291)) (IOPATH D Q (0.3614::0.3618) (0.2595::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3604::0.3629) (0.2639::0.2674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3881::0.3882) (0.2881::0.2881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3561::0.3575) (0.2612::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3202::0.3202)) (IOPATH D Q (0.3500::0.3500) (0.2514::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3655::0.3705) (0.2703::0.2869)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1991)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0168)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7649::1.7649) (0.6717::0.6718)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7937::1.7937) (0.0172::0.0172) (0.7150::0.7150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3590::0.3590) (0.2618::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1905::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3498::0.3498) (0.2500::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3517::0.3517) (0.2528::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2777::0.2777) (0.2715::0.2715)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0796)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3557::0.3557) (0.2591::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3527::0.3534) (0.2557::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0704::0.0704) (0.0567::0.0567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3590::0.3591) (0.2649::0.2649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9469::1.9469) (0.7301::0.7301)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9645::1.9645) (0.0190::0.0190) (0.7616::0.7616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3522::0.3522) (0.2525::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3570::0.3600) (0.2609::0.2698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8337::1.8337) (0.6950::0.6951)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8504::1.8504) (0.0175::0.0175) (0.7277::0.7277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0982::2.0982) (0.7833::0.7833)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.1340::2.1340) (0.0161::0.0161) (0.8347::0.8347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2855::0.2855) (0.2756::0.2756)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1824::2.1825) (0.7927::0.7927)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.2106::2.2106) (0.0172::0.0172) (0.8344::0.8344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3532::0.3540) (0.2562::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3069::0.3069) (0.2061::0.2061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8799::1.8799) (0.7057::0.7059)) (IOPATH TE_B Z () () (0.1237::0.1237) (1.8954::1.8954) (0.0099::0.0099) (0.7543::0.7543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6093::1.6093) (0.6220::0.6221)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6462::1.6462) (0.0168::0.0168) (0.6734::0.6734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8222::1.8222) (0.6826::0.6826)) (IOPATH TE_B Z () () (0.1015::0.1015) (1.8215::1.8215) (0.0265::0.0265) (0.7043::0.7043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.1746::0.1746) (0.1639::0.1639)) (IOPATH A Y (0.1765::0.1765) (0.0509::0.0509)) (IOPATH B Y (0.1541::0.1541) (0.0476::0.0476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.1727::0.1727) (0.1914::0.1914)) (IOPATH C X (0.1835::0.1835) (0.2136::0.2136)) (IOPATH A_N X (0.2187::0.2187) (0.2007::0.2007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3525::0.3526) (0.2889::0.2909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.1743::0.1743) (0.1917::0.1917)) (IOPATH C X (0.1880::0.1880) (0.2172::0.2172)) (IOPATH A_N X (0.2262::0.2262) (0.2069::0.2069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2448::0.2448) (0.2216::0.2216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.1625::0.1625) (0.1685::0.1685)) (IOPATH B X (0.1711::0.1711) (0.1920::0.1920)) (IOPATH C X (0.1812::0.1812) (0.2141::0.2141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8927::1.8927) (0.7147::0.7147)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9243::1.9243) (0.0172::0.0172) (0.7622::0.7622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3486::0.3486) (0.2478::0.2478)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1770::0.1770)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8016::1.8016) (0.6824::0.6824)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8208::1.8208) (0.0173::0.0173) (0.7161::0.7161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3490::0.3490) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3623::0.3645) (0.2663::0.2729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9173::1.9173) (0.7127::0.7127)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9466::1.9466) (0.0176::0.0176) (0.7573::0.7573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4146::0.4146) (0.3553::0.3553)) (IOPATH D Q (0.4054::0.4054) (0.2848::0.2848)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3483::2.3485) (0.8838::0.8841)) (IOPATH TE_B Z () () (0.1400::0.1400) (2.3700::2.3700) (-0.0100::-0.0100) (0.9188::0.9188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3968::2.3968) (0.8826::0.8826)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.4187::2.4187) (0.0179::0.0179) (0.9174::0.9174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4800::2.4805) (0.9289::0.9293)) (IOPATH TE_B Z () () (0.1443::0.1443) (2.5171::2.5171) (-0.0214::-0.0214) (0.9638::0.9637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3554::0.3554) (0.2544::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7426::1.7426) (0.6700::0.6702)) (IOPATH TE_B Z () () (0.1181::0.1181) (1.7614::1.7614) (0.0150::0.0150) (0.7164::0.7164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3724::0.3724) (0.3305::0.3305)) (IOPATH D Q (0.3639::0.3645) (0.2613::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6748::1.6748) (0.6434::0.6434)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7070::1.7070) (0.0168::0.0168) (0.6905::0.6905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3524::0.3524) (0.2518::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6460::1.6461) (0.6237::0.6237)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6809::1.6809) (0.0167::0.0167) (0.6737::0.6737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3512::0.3525) (0.2552::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0899::2.0899) (0.7803::0.7803)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1126::2.1126) (0.0173::0.0173) (0.8175::0.8175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3523::0.3523) (0.2521::0.2521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3561::0.3571) (0.2617::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6804::1.6804) (0.6432::0.6433)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7125::1.7125) (0.0182::0.0182) (0.6899::0.6899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2746::0.2746) (0.2426::0.2426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3276::0.3276)) (IOPATH D Q (0.3647::0.3656) (0.2656::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2245::0.2245) (0.1962::0.1962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0630::2.0630) (0.7560::0.7560)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0948::2.0948) (0.0175::0.0175) (0.8018::0.8018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7736::1.7736) (0.6758::0.6758)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8031::1.8031) (0.0167::0.0167) (0.7212::0.7212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9936::1.9936) (0.7457::0.7458)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0245::2.0245) (0.0175::0.0175) (0.7909::0.7909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8522::1.8523) (0.6990::0.6990)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8820::1.8820) (0.0173::0.0173) (0.7430::0.7430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9820::1.9821) (0.7423::0.7423)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0080::2.0080) (0.0186::0.0186) (0.7822::0.7822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2282::0.2282) (0.1981::0.1981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8381::1.8382) (0.6962::0.6962)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8664::1.8664) (0.0172::0.0172) (0.7392::0.7392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1256::0.1256) (0.0993::0.0993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8534::1.8534) (0.7034::0.7035)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8857::1.8857) (0.0169::0.0169) (0.7507::0.7507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1808::0.1808) (0.1619::0.1619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3503::0.3503) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6550::2.6550) (0.9503::0.9503)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.6762::2.6762) (0.0190::0.0190) (0.9841::0.9841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3535::0.3535) (0.2529::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3540::0.3548) (0.2580::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1117::2.1117) (0.7745::0.7746)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.1317::2.1317) (0.0152::0.0152) (0.8205::0.8205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2461::0.2461) (0.2229::0.2229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3626::0.3648) (0.2684::0.2751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0038::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3687::0.3687) (0.3283::0.3283)) (IOPATH D Q (0.3604::0.3614) (0.2594::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3541::0.3541) (0.2554::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1825::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3325::0.3326) (0.2372::0.2372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7239::1.7239) (0.6564::0.6564)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7548::1.7548) (0.0179::0.0179) (0.7017::0.7017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0713::0.0713) (0.0576::0.0576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1372::2.1372) (0.7941::0.7941)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.1682::2.1682) (0.0178::0.0178) (0.8402::0.8402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7665::1.7666) (0.6740::0.6740)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7878::1.7878) (0.0173::0.0173) (0.7098::0.7098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3675::0.3675) (0.3276::0.3276)) (IOPATH D Q (0.3575::0.3575) (0.2557::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1783::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8067::1.8067) (0.6870::0.6870)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8337::1.8337) (0.0184::0.0184) (0.7279::0.7279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3519::0.3524) (0.2553::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6579::1.6580) (0.6273::0.6273)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.6855::1.6855) (0.0179::0.0179) (0.6695::0.6695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3534::0.3534) (0.2533::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3283::0.3283)) (IOPATH D Q (0.3614::0.3614) (0.2590::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3535::0.3540) (0.2567::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1835)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7776::1.7776) (0.6781::0.6781)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7973::1.7973) (0.0166::0.0166) (0.7137::0.7137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1832::0.1832) (0.1635::0.1635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0067::2.0067) (0.7275::0.7275)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0332::2.0332) (0.0171::0.0171) (0.7685::0.7685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3003::0.3003) (0.1987::0.1987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3475::0.3486) (0.2508::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3563::0.3589) (0.2613::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0083::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9578::1.9578) (0.7254::0.7254)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9802::1.9802) (0.0181::0.0181) (0.7629::0.7629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0665::2.0666) (0.7704::0.7705)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0892::2.0892) (0.0178::0.0178) (0.8071::0.8071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3554::0.3574) (0.2594::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2159::2.2159) (0.8095::0.8096)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.2335::2.2335) (0.0192::0.0192) (0.8417::0.8417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3588::0.3588) (0.2575::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7565::1.7565) (0.6702::0.6702)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7863::1.7863) (0.0181::0.0181) (0.7148::0.7148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1773::0.1773) (0.2140::0.2142)) (IOPATH B X (0.1682::0.1682) (0.2189::0.2189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3685::0.3685) (0.3282::0.3282)) (IOPATH D Q (0.3592::0.3599) (0.2575::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3484::0.3492) (0.2512::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3283::0.3283)) (IOPATH D Q (0.3599::0.3607) (0.2586::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0827::0.0827) (0.0667::0.0667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1785::0.1785) (0.1589::0.1590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9875::1.9875) (0.7298::0.7299)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0129::2.0129) (0.0187::0.0187) (0.7706::0.7706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0779::0.0779) (0.0620::0.0620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1283::2.1283) (0.7903::0.7904)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1489::2.1489) (0.0180::0.0180) (0.8245::0.8245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3633::0.3673) (0.2654::0.2769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3554::0.3554) (0.2590::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3851::0.3851) (0.3133::0.3153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3691::0.3716) (0.2750::0.2830)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1978)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3592::0.3618) (0.2637::0.2715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0983::2.0983) (0.7660::0.7660)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1257::2.1257) (0.0165::0.0165) (0.8074::0.8074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1093::2.1093) (0.7871::0.7871)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1464::2.1464) (0.0163::0.0163) (0.8389::0.8389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3712::0.3712) (0.3298::0.3298)) (IOPATH D Q (0.3654::0.3661) (0.2646::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0912::0.0912) (0.0712::0.0712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3776::0.3777) (0.2853::0.2853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3851::0.3851) (0.3382::0.3382)) (IOPATH D Q (0.3755::0.3755) (0.2671::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0677::0.0677) (0.0536::0.0536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9317::1.9317) (0.7166::0.7167)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9625::1.9625) (0.0175::0.0175) (0.7619::0.7619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3583::0.3583) (0.2615::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9710::1.9710) (0.7306::0.7306)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.9823::1.9823) (0.0193::0.0193) (0.7567::0.7567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5078::2.5078) (0.8938::0.8939)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.5177::2.5177) (0.0146::0.0146) (0.9353::0.9353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3534::0.3534) (0.2514::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3679::0.3679) (0.3278::0.3278)) (IOPATH D Q (0.3600::0.3600) (0.2574::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2952::0.2952) (0.2807::0.2807)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0814::0.0825)) (SETUP (negedge GATE) (posedge CLK) (0.0818::0.0822)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3542::0.3542) (0.2533::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3612::0.3619) (0.2672::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1938)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0079::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6630::1.6630) (0.6374::0.6374)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6947::1.6947) (0.0175::0.0175) (0.6835::0.6835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0990::0.0990) (0.0776::0.0776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1973::0.1973) (0.2416::0.2417)) (IOPATH B X (0.1581::0.1581) (0.1924::0.1924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3250::0.3250)) (IOPATH D Q (0.3605::0.3605) (0.2630::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1868::0.1868) (0.2361::0.2361)) (IOPATH B X (0.1433::0.1433) (0.1795::0.1795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3091::0.3091) (0.2160::0.2160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9369::1.9369) (0.7190::0.7190)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9662::1.9662) (0.0171::0.0171) (0.7635::0.7635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3491::0.3491) (0.2485::0.2485)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2849::0.2849) (0.2753::0.2753)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3787::0.3788) (0.2801::0.2801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2797::0.2797) (0.2443::0.2443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1810::0.1810) (0.2282::0.2282)) (IOPATH B X (0.1481::0.1481) (0.1888::0.1888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3536::0.3536) (0.2521::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9576::1.9576) (0.7374::0.7375)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9829::1.9829) (0.0181::0.0181) (0.7766::0.7766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3567::0.3570) (0.2603::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1074::0.1074) (0.0858::0.0858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0510::2.0510) (0.7686::0.7686)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0792::2.0792) (0.0177::0.0177) (0.8124::0.8124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7140::1.7140) (0.6565::0.6566)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7434::1.7434) (0.0181::0.0181) (0.7009::0.7009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3524::0.3524) (0.2528::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3526::0.3526) (0.2533::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5393::2.5393) (0.9321::0.9321)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.5742::2.5742) (0.0167::0.0167) (0.9821::0.9821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3500::0.3500) (0.2514::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7116::1.7116) (0.6564::0.6565)) (IOPATH TE_B Z () () (0.1245::0.1245) (1.7434::1.7434) (0.0092::0.0092) (0.7148::0.7148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3528::0.3539) (0.2567::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7041::1.7042) (0.6524::0.6524)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7385::1.7385) (0.0160::0.0160) (0.7019::0.7019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2377::0.2380) (0.2204::0.2209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3495::0.3503) (0.2535::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0838::2.0838) (0.7790::0.7790)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1079::2.1079) (0.0187::0.0187) (0.8189::0.8189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7937::1.7937) (0.6832::0.6833)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8222::1.8222) (0.0177::0.0177) (0.7277::0.7277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7492::1.7492) (0.6688::0.6688)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7842::1.7842) (0.0163::0.0163) (0.7182::0.7182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8965::1.8965) (0.7162::0.7162)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9279::1.9279) (0.0182::0.0182) (0.7619::0.7619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3216::0.3216)) (IOPATH D Q (0.3498::0.3498) (0.2497::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3679::0.3679) (0.3278::0.3278)) (IOPATH D Q (0.3584::0.3584) (0.2565::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3485::0.3485) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3590::0.3611) (0.2647::0.2712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9249::1.9250) (0.7259::0.7259)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9412::1.9412) (0.0180::0.0180) (0.7566::0.7566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0999::0.0999) (0.0784::0.0784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8618::1.8618) (0.6939::0.6939)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8921::1.8921) (0.0175::0.0175) (0.7383::0.7383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3818::0.3819) (0.2755::0.2755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1774::0.1774) (0.2177::0.2178)) (IOPATH B X (0.1467::0.1467) (0.1856::0.1856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3735::0.3735) (0.3312::0.3312)) (IOPATH D Q (0.3766::0.3783) (0.2767::0.2819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3595::0.3595) (0.2674::0.2674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3204::0.3204)) (IOPATH D Q (0.3488::0.3488) (0.2494::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4213::2.4213) (0.8772::0.8772)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.4431::2.4431) (0.0173::0.0173) (0.9140::0.9140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7247::1.7247) (0.6577::0.6577)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.7523::1.7523) (0.0191::0.0191) (0.7000::0.7000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1024::2.1024) (0.7858::0.7859)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1371::2.1371) (0.0163::0.0163) (0.8362::0.8362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6609::1.6609) (0.6383::0.6383)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.6969::1.6969) (0.0160::0.0160) (0.6892::0.6892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3565::0.3565) (0.2552::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3492::0.3492) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3196::2.3196) (0.8540::0.8540)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.3366::2.3366) (0.0192::0.0192) (0.8851::0.8851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0706::0.0706) (0.0568::0.0568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9047::1.9047) (0.7054::0.7055)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9265::1.9265) (0.0182::0.0182) (0.7418::0.7418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2449::0.2449) (0.2299::0.2299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3560::0.3560) (0.2613::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3657::0.3696) (0.2693::0.2810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1952)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0098)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0011::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3015::0.3015) (0.2840::0.2840)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3476::0.3478) (0.2558::0.2557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1875::2.1875) (0.8098::0.8098)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.2167::2.2167) (0.0180::0.0180) (0.8527::0.8527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8719::1.8719) (0.6963::0.6964)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.8882::1.8882) (0.0192::0.0192) (0.7271::0.7271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0128::2.0128) (0.7439::0.7439)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0399::2.0399) (0.0180::0.0180) (0.7860::0.7860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3501::0.3501) (0.2514::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3721::0.3721) (0.3304::0.3304)) (IOPATH D Q (0.3623::0.3623) (0.2589::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3545::0.3559) (0.2573::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3213::0.3213)) (IOPATH D Q (0.3505::0.3505) (0.2508::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8244::1.8244) (0.6937::0.6938)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8605::1.8605) (0.0173::0.0173) (0.7449::0.7449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2996::0.2996) (0.2830::0.2830)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3168::0.3168) (0.2165::0.2165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3062::2.3062) (0.8347::0.8347)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.3251::2.3251) (0.0190::0.0190) (0.8673::0.8673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2593::0.2593) (0.2219::0.2219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3526::0.3526) (0.2546::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3549::0.3561) (0.2551::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3629::0.3664) (0.2659::0.2760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3574::0.3586) (0.2585::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3516::0.3516) (0.2561::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0707::0.0707) (0.0568::0.0568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3589::0.3595) (0.2599::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2830::0.2830) (0.2743::0.2743)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9709::1.9710) (0.7307::0.7307)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9875::1.9875) (0.0189::0.0189) (0.7692::0.7692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3333::0.3333) (0.2386::0.2386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3505::0.3505) (0.2502::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3486::0.3486) (0.2526::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0225)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7890::1.7890) (0.6832::0.6833)) (IOPATH TE_B Z () () (0.1245::0.1245) (1.8160::1.8160) (0.0092::0.0092) (0.7392::0.7392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3528::0.3541) (0.2548::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3548::0.3565) (0.2589::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3559::0.3559) (0.2606::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0164)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0666::0.0666) (0.0533::0.0533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8629::1.8630) (0.7078::0.7078)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8921::1.8921) (0.0163::0.0163) (0.7538::0.7538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3643::0.3675) (0.2668::0.2760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7410::1.7410) (0.6657::0.6658)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7603::1.7603) (0.0160::0.0160) (0.7089::0.7089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3526::0.3526) (0.2542::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3719::0.3719) (0.2762::0.2762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1078::0.1078) (0.0864::0.0864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3562::0.3567) (0.2570::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3672::0.3672) (0.3274::0.3274)) (IOPATH D Q (0.3575::0.3579) (0.2562::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3202::0.3202)) (IOPATH D Q (0.3639::0.3660) (0.2712::0.2775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1973)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0006::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6666::1.6666) (0.6385::0.6385)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7025::1.7025) (0.0163::0.0163) (0.6889::0.6889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3683::0.3686) (0.2716::0.2725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0103::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7571::1.7572) (0.6695::0.6695)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7870::1.7870) (0.0181::0.0181) (0.7147::0.7147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3433::2.3433) (0.8487::0.8488)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.3623::2.3623) (0.0192::0.0192) (0.8811::0.8811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3449::0.3449) (0.2454::0.2454)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3411::0.3411) (0.2416::0.2416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3573::0.3586) (0.2609::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1831::0.1831) (0.2333::0.2334)) (IOPATH B X (0.1399::0.1399) (0.1766::0.1766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6640::1.6641) (0.6393::0.6394)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6954::1.6954) (0.0176::0.0176) (0.6858::0.6858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8015::1.8015) (0.6752::0.6753)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8256::1.8256) (0.0174::0.0174) (0.7208::0.7208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3474::0.3474) (0.2488::0.2488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3679::0.3712) (0.2703::0.2799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3685::0.3685) (0.3282::0.3282)) (IOPATH D Q (0.3604::0.3604) (0.2577::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6967::1.6967) (0.6415::0.6415)) (IOPATH TE_B Z () () (0.1023::0.1023) (1.7027::1.7027) (0.0261::0.0261) (0.6696::0.6696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9559::1.9559) (0.7249::0.7249)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9822::1.9822) (0.0188::0.0188) (0.7653::0.7653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3556::0.3563) (0.2593::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0910::2.0910) (0.7616::0.7616)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1206::2.1206) (0.0180::0.0180) (0.8051::0.8051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9360::1.9360) (0.7309::0.7310)) (IOPATH TE_B Z () () (0.1222::0.1222) (1.9715::1.9715) (0.0113::0.0113) (0.7908::0.7908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7199::1.7199) (0.6587::0.6587)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7564::1.7564) (0.0163::0.0163) (0.7113::0.7113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7242::1.7243) (0.6581::0.6581)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7571::1.7571) (0.0178::0.0178) (0.7054::0.7054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1780::0.1780) (0.2201::0.2198)) (IOPATH B X (0.1453::0.1453) (0.1843::0.1843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3626::0.3662) (0.2659::0.2770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3566::0.3566) (0.2578::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0860::2.0860) (0.7765::0.7765)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1070::2.1070) (0.0174::0.0174) (0.8114::0.8114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3496::0.3496) (0.2500::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8726::1.8726) (0.6916::0.6916)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9095::1.9094) (0.0177::0.0177) (0.7430::0.7429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0150::2.0150) (0.7373::0.7373)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0404::2.0404) (0.0171::0.0171) (0.7771::0.7771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8317::1.8317) (0.6785::0.6786)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8685::1.8685) (0.0158::0.0158) (0.7303::0.7303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8115::1.8115) (0.6732::0.6733)) (IOPATH TE_B Z () () (0.1179::0.1179) (1.8363::1.8363) (0.0152::0.0152) (0.7139::0.7139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9190::1.9191) (0.7246::0.7247)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9481::1.9481) (0.0170::0.0170) (0.7690::0.7690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3314::0.3314) (0.2378::0.2378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3495::0.3496) (0.2506::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3463::0.3463) (0.2489::0.2489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3463::0.3463) (0.2483::0.2483)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2398::0.2398) (0.2237::0.2237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1761::2.1761) (0.8084::0.8085)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.2088::2.2088) (0.0158::0.0158) (0.8601::0.8601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3500::0.3500) (0.2504::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3277::0.3277)) (IOPATH D Q (0.3620::0.3620) (0.2608::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1825::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1815::0.1815) (0.1624::0.1624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3510::0.3510) (0.2513::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1734::0.1734) (0.2048::0.2049)) (IOPATH B X (0.1572::0.1572) (0.2004::0.2004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2104::2.2104) (0.8036::0.8037)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.2302::2.2302) (0.0162::0.0162) (0.8469::0.8469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2900::2.2900) (0.8184::0.8185)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3110::2.3110) (0.0180::0.0180) (0.8526::0.8526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2933::2.2933) (0.8317::0.8317)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.3288::2.3288) (0.0153::0.0153) (0.8816::0.8816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3534::0.3552) (0.2582::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0128::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3671::0.3671) (0.3273::0.3273)) (IOPATH D Q (0.3574::0.3574) (0.2558::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8055::1.8055) (0.6855::0.6855)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8294::1.8294) (0.0180::0.0180) (0.7234::0.7234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0120::2.0120) (0.7525::0.7525)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0447::2.0447) (0.0182::0.0182) (0.7991::0.7991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3574::0.3574) (0.3120::0.3120)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3947::0.3947) (0.3441::0.3441)) (IOPATH D Q (0.3877::0.3877) (0.2747::0.2766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0218::2.0218) (0.7566::0.7566)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0477::2.0477) (0.0182::0.0182) (0.7968::0.7968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3500::0.3510) (0.2525::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3193::0.3193)) (IOPATH D Q (0.3476::0.3476) (0.2493::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3511::0.3523) (0.2551::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3917::0.3917) (0.3423::0.3423)) (IOPATH D Q (0.3955::0.4000) (0.2885::0.3015)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0621::2.0621) (0.7565::0.7566)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0859::2.0859) (0.0164::0.0164) (0.7938::0.7938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6649::1.6650) (0.6391::0.6391)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.6999::1.6999) (0.0163::0.0163) (0.6889::0.6889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1840::0.1840) (0.1640::0.1640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3471::0.3471) (0.2499::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1662::0.1662) (0.1830::0.1830)) (IOPATH B X (0.1677::0.1677) (0.2067::0.2067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3108::0.3108) (0.2125::0.2125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7096::1.7096) (0.6550::0.6550)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7395::1.7395) (0.0174::0.0174) (0.7011::0.7011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3461::0.3466) (0.2478::0.2495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3255::0.3255)) (IOPATH D Q (0.3706::0.3757) (0.2738::0.2925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2005)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0191)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1552::0.1552) (0.1720::0.1720)) (IOPATH B X (0.1678::0.1678) (0.2114::0.2114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2953::0.2953) (0.2808::0.2808)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3511::0.3511) (0.2520::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3506::0.3506) (0.2502::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3500::0.3500) (0.2501::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8403::1.8404) (0.6957::0.6957)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.8560::1.8560) (0.0189::0.0189) (0.7265::0.7265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3574::0.3574) (0.2607::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1898::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9867::1.9868) (0.7289::0.7290)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0155::2.0155) (0.0174::0.0174) (0.7727::0.7727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3518::0.3525) (0.2531::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0713::0.0713) (0.0572::0.0572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1777::0.1777) (0.1583::0.1584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3257::0.3257)) (IOPATH D Q (0.3578::0.3578) (0.2585::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2886::0.2886) (0.2772::0.2772)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3520::0.3533) (0.2560::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0986::2.0986) (0.7685::0.7685)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1216::2.1216) (0.0172::0.0172) (0.8049::0.8049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7915::1.7915) (0.6798::0.6798)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8289::1.8289) (0.0163::0.0163) (0.7329::0.7329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7908::1.7909) (0.6812::0.6813)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8220::1.8220) (0.0178::0.0178) (0.7275::0.7275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5850::0.5850) (0.4444::0.4444)) (IOPATH D Q (0.5771::0.5780) (0.3760::0.3792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0772::0.0772) (0.0632::0.0632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3530::0.3530) (0.2580::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0179)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3512::0.3523) (0.2547::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4075::0.4075) (0.3516::0.3516)) (IOPATH D Q (0.4001::0.4007) (0.2840::0.2864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3489::0.3490) (0.2541::0.2541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3666::0.3666) (0.2682::0.2682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1018::0.1018) (0.0803::0.0803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4833::2.4833) (0.8963::0.8964)) (IOPATH TE_B Z () () (0.1277::0.1277) (2.5228::2.5228) (0.0064::0.0064) (0.9605::0.9605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3574::0.3607) (0.2634::0.2735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1934)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0034::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0935::0.0935) (0.0734::0.0734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3569::0.3569) (0.2552::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0616::2.0617) (0.7711::0.7712)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0904::2.0904) (0.0173::0.0173) (0.8171::0.8171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3542::0.3544) (0.2556::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3547::0.3560) (0.2554::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3475::0.3475) (0.2503::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3074::2.3074) (0.8521::0.8522)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3295::2.3295) (0.0162::0.0162) (0.8964::0.8964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0960::0.0960) (0.0758::0.0758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6396::1.6396) (0.6325::0.6325)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6687::1.6687) (0.0184::0.0184) (0.6765::0.6765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1834::2.1834) (0.8083::0.8083)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.1990::2.1990) (0.0194::0.0194) (0.8375::0.8375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2564::0.2564) (0.2378::0.2378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0722::0.0722) (0.0588::0.0588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2820::2.2820) (0.8141::0.8141)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.3073::2.3073) (0.0185::0.0185) (0.8541::0.8541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3551::0.3551) (0.3189::0.3189)) (IOPATH D Q (0.3470::0.3478) (0.2503::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8753::1.8753) (0.7091::0.7091)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8996::1.8996) (0.0181::0.0181) (0.7473::0.7473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9476::1.9476) (0.7322::0.7322)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9773::1.9773) (0.0182::0.0182) (0.7770::0.7770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9495::1.9495) (0.7161::0.7161)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9770::1.9770) (0.0171::0.0171) (0.7585::0.7585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0033::2.0033) (0.7515::0.7516)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0441::2.0441) (0.0165::0.0165) (0.8066::0.8066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0441::2.0441) (0.7462::0.7462)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0724::2.0724) (0.0166::0.0166) (0.7935::0.7935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3082::0.3082) (0.2174::0.2174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2589::2.2589) (0.8212::0.8212)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.2805::2.2805) (0.0165::0.0165) (0.8569::0.8569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3773::0.3773) (0.3335::0.3335)) (IOPATH D Q (0.3695::0.3695) (0.2637::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3490::0.3500) (0.2513::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0795::0.0795) (0.0643::0.0643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7155::1.7155) (0.6572::0.6572)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7475::1.7475) (0.0174::0.0174) (0.7051::0.7050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3745::0.3745) (0.3318::0.3318)) (IOPATH D Q (0.3716::0.3716) (0.2679::0.2700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7266::1.7267) (0.6610::0.6610)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7590::1.7590) (0.0173::0.0173) (0.7080::0.7080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3590::0.3631) (0.2641::0.2762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1944)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0090)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0019::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7051::1.7051) (0.6531::0.6531)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7377::1.7377) (0.0177::0.0177) (0.7010::0.7010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2147::2.2147) (0.7992::0.7992)) (IOPATH TE_B Z () () (0.1184::0.1184) (2.2447::2.2447) (0.0149::0.0149) (0.8436::0.8436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3573::0.3584) (0.2599::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1028::0.1028) (0.0813::0.0813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0247::2.0247) (0.7609::0.7609)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0515::2.0515) (0.0181::0.0181) (0.8026::0.8026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6796::1.6796) (0.6427::0.6427)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7123::1.7123) (0.0179::0.0179) (0.6898::0.6898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2916::2.2916) (0.8268::0.8268)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.3183::2.3183) (0.0188::0.0188) (0.8673::0.8673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2408::0.2408) (0.2142::0.2142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0759::2.0760) (0.7647::0.7647)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1110::2.1110) (0.0169::0.0169) (0.8218::0.8218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0944::0.0944) (0.0737::0.0737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9257::1.9257) (0.7256::0.7256)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9429::1.9429) (0.0190::0.0190) (0.7571::0.7571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3679::0.3679) (0.3278::0.3278)) (IOPATH D Q (0.3612::0.3612) (0.2590::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3257::0.3257)) (IOPATH D Q (0.3577::0.3577) (0.2565::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1397::0.1397) (0.1491::0.1491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3535::0.3542) (0.2579::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0017::2.0017) (0.7362::0.7363)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0297::2.0297) (0.0179::0.0179) (0.7780::0.7780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3492::0.3503) (0.2518::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3204::0.3204)) (IOPATH D Q (0.3487::0.3492) (0.2512::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3253::0.3253)) (IOPATH D Q (0.3607::0.3607) (0.2603::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0348::2.0348) (0.7430::0.7430)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0561::2.0561) (0.0172::0.0172) (0.7785::0.7785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1695::0.1695) (0.1986::0.1986)) (IOPATH B X (0.1503::0.1503) (0.1916::0.1916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2039::0.2039) (0.1666::0.1666)) (IOPATH A Y (0.2757::0.2757) (0.0637::0.0637)) (IOPATH B Y (0.2557::0.2557) (0.0648::0.0648)) (IOPATH C Y (0.2201::0.2201) (0.0620::0.0620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3564::0.3572) (0.2598::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2330::0.2330) (0.2340::0.2340)) (IOPATH D X (0.2332::0.2332) (0.2390::0.2390)) (IOPATH A_N X (0.2951::0.2951) (0.2397::0.2397)) (IOPATH B_N X (0.3010::0.3010) (0.2527::0.2527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2188::0.2188) (0.1911::0.1911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2315::0.2315) (0.2328::0.2328)) (IOPATH D X (0.2314::0.2314) (0.2377::0.2377)) (IOPATH A_N X (0.2934::0.2934) (0.2385::0.2385)) (IOPATH B_N X (0.2993::0.2993) (0.2514::0.2514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2201::0.2201) (0.2143::0.2143)) (IOPATH C X (0.2235::0.2235) (0.2277::0.2277)) (IOPATH D X (0.2265::0.2265) (0.2417::0.2417)) (IOPATH A_N X (0.2748::0.2748) (0.2339::0.2339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7214::1.7214) (0.6604::0.6605)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7468::1.7468) (0.0183::0.0183) (0.7015::0.7015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2278::0.2278) (0.2302::0.2302)) (IOPATH D X (0.2274::0.2274) (0.2349::0.2349)) (IOPATH A_N X (0.2892::0.2892) (0.2354::0.2354)) (IOPATH B_N X (0.2953::0.2953) (0.2488::0.2488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2199::0.2199) (0.2143::0.2143)) (IOPATH C X (0.2239::0.2239) (0.2279::0.2279)) (IOPATH D X (0.2265::0.2265) (0.2417::0.2417)) (IOPATH A_N X (0.2744::0.2744) (0.2337::0.2337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3564::0.3565) (0.2598::0.2598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2274::0.2274) (0.2193::0.2193)) (IOPATH C X (0.2312::0.2312) (0.2331::0.2331)) (IOPATH D X (0.2337::0.2337) (0.2470::0.2470)) (IOPATH A_N X (0.2817::0.2817) (0.2386::0.2386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2159::0.2159) (0.1911::0.1911)) (IOPATH B X (0.2249::0.2249) (0.2185::0.2185)) (IOPATH C X (0.2283::0.2283) (0.2346::0.2346)) (IOPATH D X (0.2290::0.2290) (0.2403::0.2403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3939::2.3939) (0.8573::0.8573)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.4107::2.4107) (0.0188::0.0188) (0.8874::0.8874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3874::0.3875) (0.3136::0.3162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3534::0.3534) (0.2544::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3737::2.3737) (0.8742::0.8743)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.3934::2.3934) (0.0185::0.0185) (0.9073::0.9073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1758::2.1759) (0.7831::0.7831)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1947::2.1947) (0.0192::0.0192) (0.8160::0.8160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3652::0.3681) (0.2688::0.2772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1924)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3507::0.3507) (0.2511::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7789::1.7789) (0.6766::0.6766)) (IOPATH TE_B Z () () (0.1185::0.1185) (1.8149::1.8149) (0.0147::0.0147) (0.7271::0.7271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5627::0.5627) (0.4412::0.4412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2889::0.2889) (0.2774::0.2774)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2054::0.2054) (0.1933::0.1933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3493::0.3493) (0.2501::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3550::0.3550) (0.2544::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3548::0.3548) (0.2545::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3626::0.3652) (0.2660::0.2738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3549::0.3568) (0.2599::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0107::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3479::0.3479) (0.2496::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2940::0.2940) (0.2801::0.2801)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1605::0.1605) (0.1828::0.1828)) (IOPATH B X (0.1558::0.1558) (0.1985::0.1985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3579::0.3579) (0.2630::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0142)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0824::0.0824) (0.0671::0.0671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0612::2.0612) (0.7536::0.7536)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0945::2.0945) (0.0166::0.0166) (0.8030::0.8030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3570::0.3598) (0.2627::0.2711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0060::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3545::0.3545) (0.2534::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7187::1.7187) (0.6581::0.6581)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.7570::1.7570) (0.0153::0.0153) (0.7119::0.7119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3492::0.3492) (0.2515::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0947::2.0947) (0.7826::0.7827)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1238::2.1238) (0.0169::0.0169) (0.8281::0.8281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7672::1.7672) (0.6746::0.6747)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8005::1.8005) (0.0172::0.0172) (0.7234::0.7234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6960::1.6960) (0.6506::0.6506)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7303::1.7303) (0.0176::0.0176) (0.6996::0.6996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3461::0.3461) (0.2467::0.2476)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3564::0.3573) (0.2584::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0986::0.0986) (0.0773::0.0773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6143::1.6143) (0.6238::0.6239)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6487::1.6487) (0.0165::0.0165) (0.6732::0.6732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3575::0.3575) (0.2607::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7066::1.7066) (0.6524::0.6525)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7386::1.7386) (0.0179::0.0179) (0.6990::0.6990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3610::0.3610) (0.2641::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1868::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0165)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6589::1.6589) (0.6386::0.6386)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6895::1.6895) (0.0176::0.0176) (0.6849::0.6849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1920::0.1920) (0.2418::0.2419)) (IOPATH B X (0.1513::0.1513) (0.1896::0.1896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3620::0.3652) (0.2652::0.2745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8535::1.8535) (0.6996::0.6996)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8860::1.8860) (0.0173::0.0173) (0.7471::0.7471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1853::0.1853) (0.2370::0.2370)) (IOPATH B X (0.1500::0.1500) (0.1914::0.1914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2688::0.2689) (0.2249::0.2275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3707::0.3707) (0.3295::0.3295)) (IOPATH D Q (0.3647::0.3658) (0.2639::0.2674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0896::0.0896) (0.0707::0.0707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3538::0.3538) (0.2542::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1816::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8022::1.8022) (0.6755::0.6755)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8232::1.8232) (0.0177::0.0177) (0.7176::0.7176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0096::2.0096) (0.7540::0.7541)) (IOPATH TE_B Z () () (0.1291::0.1291) (2.0534::2.0534) (0.0050::0.0050) (0.8215::0.8215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3890::0.3890) (0.3406::0.3406)) (IOPATH D Q (0.3856::0.3856) (0.2780::0.2780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3525::0.3533) (0.2527::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3530::0.3530) (0.2572::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3627::2.3627) (0.8488::0.8489)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.3843::2.3843) (0.0171::0.0171) (0.8843::0.8843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2044::2.2044) (0.8177::0.8178)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.2385::2.2385) (0.0164::0.0164) (0.8678::0.8678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0908::0.0908) (0.0730::0.0730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3498::0.3500) (0.2530::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2955::2.2956) (0.8454::0.8455)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.3132::2.3132) (0.0188::0.0188) (0.8762::0.8762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9103::1.9103) (0.7198::0.7199)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9357::1.9357) (0.0175::0.0175) (0.7616::0.7616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6838::1.6838) (0.6440::0.6440)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7118::1.7118) (0.0168::0.0168) (0.6873::0.6873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0906::0.0906) (0.0703::0.0703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1249::2.1249) (0.7884::0.7884)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.1511::2.1511) (0.0157::0.0157) (0.8282::0.8282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1807::2.1807) (0.7887::0.7888)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.2062::2.2062) (0.0167::0.0167) (0.8277::0.8277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6596::1.6596) (0.6365::0.6365)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.6908::1.6908) (0.0185::0.0185) (0.6821::0.6821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1856::2.1856) (0.8094::0.8095)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.2062::2.2062) (0.0184::0.0184) (0.8432::0.8432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4146::0.4146) (0.3553::0.3553)) (IOPATH D Q (0.4050::0.4050) (0.2842::0.2842)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3621::0.3628) (0.2622::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0174::2.0174) (0.7398::0.7399)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0350::2.0350) (0.0191::0.0191) (0.7723::0.7723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3225::0.3225)) (IOPATH D Q (0.3524::0.3524) (0.2546::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9577::1.9578) (0.7249::0.7249)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9784::1.9784) (0.0178::0.0178) (0.7607::0.7607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3703::0.3703) (0.3293::0.3293)) (IOPATH D Q (0.3633::0.3639) (0.2624::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3519::0.3534) (0.2568::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0496::2.0496) (0.7564::0.7565)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0697::2.0697) (0.0174::0.0174) (0.7932::0.7932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1022::0.1022) (0.0815::0.0815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8171::1.8171) (0.6793::0.6793)) (IOPATH TE_B Z () () (0.1185::0.1185) (1.8526::1.8526) (0.0147::0.0147) (0.7295::0.7295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0872::0.0872) (0.0708::0.0708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0991::2.0992) (0.7816::0.7817)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1246::2.1246) (0.0180::0.0180) (0.8208::0.8208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3575::0.3589) (0.2611::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2174::2.2175) (0.8214::0.8215)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.2424::2.2424) (0.0171::0.0171) (0.8602::0.8602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9478::1.9478) (0.7150::0.7151)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.9813::1.9813) (0.0167::0.0167) (0.7642::0.7642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3777::0.3777) (0.3337::0.3337)) (IOPATH D Q (0.3783::0.3804) (0.2758::0.2826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0084::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6965::1.6965) (0.6502::0.6502)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7224::1.7224) (0.0185::0.0185) (0.6919::0.6919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5615::2.5615) (0.9330::0.9330)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.5810::2.5810) (0.0188::0.0188) (0.9651::0.9651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2826::0.2826) (0.2742::0.2742)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0313::2.0313) (0.7458::0.7459)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.0514::2.0514) (0.0152::0.0152) (0.7914::0.7914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0896::0.0896) (0.0702::0.0702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3552::0.3552) (0.2562::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3530::0.3536) (0.2543::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7139::1.7139) (0.6558::0.6558)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7468::1.7468) (0.0181::0.0181) (0.7029::0.7029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0878::0.0878) (0.0687::0.0687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0163::2.0163) (0.7390::0.7390)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.0517::2.0517) (0.0158::0.0158) (0.7901::0.7901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3703::0.3704) (0.3009::0.3025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3505::0.3505) (0.2504::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2809::0.2809) (0.2732::0.2732)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3643::0.3653) (0.2709::0.2742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0043::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3528::0.3533) (0.2574::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3078::0.3078) (0.2926::0.2926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8909::1.8910) (0.7017::0.7017)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9131::1.9131) (0.0188::0.0188) (0.7379::0.7379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1019::2.1020) (0.7813::0.7813)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1244::2.1244) (0.0182::0.0182) (0.8174::0.8174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0906::0.0906) (0.0708::0.0708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9304::1.9304) (0.7272::0.7272)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9638::1.9638) (0.0169::0.0169) (0.7752::0.7752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0939::0.0939) (0.0736::0.0736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0953::2.0954) (0.7589::0.7590)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.1150::2.1150) (0.0184::0.0184) (0.7922::0.7922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2840::0.2840) (0.2749::0.2749)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3564::0.3574) (0.2599::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3527::0.3535) (0.2565::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1723::0.1723) (0.2081::0.2081)) (IOPATH B X (0.1524::0.1524) (0.1961::0.1961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3569::0.3569) (0.2561::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7683::1.7683) (0.6721::0.6722)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.8056::1.8056) (0.0161::0.0161) (0.7251::0.7251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2141::2.2141) (0.8091::0.8091)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2341::2.2341) (0.0177::0.0177) (0.8445::0.8445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2425::0.2425) (0.2187::0.2187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6835::1.6835) (0.6449::0.6449)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7173::1.7173) (0.0176::0.0176) (0.6930::0.6930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3539::0.3558) (0.2579::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3575::0.3599) (0.2611::0.2682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0051::2.0051) (0.7419::0.7420)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0398::2.0398) (0.0170::0.0170) (0.8006::0.8006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3549::0.3549) (0.2552::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3577::0.3577) (0.2557::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2415::0.2416) (0.2060::0.2076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3508::0.3517) (0.2528::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3541::0.3550) (0.2564::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3582::0.3611) (0.2639::0.2728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0060)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0049::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0983::0.0983) (0.0777::0.0777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7710::1.7710) (0.6659::0.6659)) (IOPATH TE_B Z () () (0.1053::0.1053) (1.7753::1.7754) (0.0248::0.0248) (0.6834::0.6834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9909::1.9909) (0.7284::0.7284)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0168::2.0168) (0.0171::0.0171) (0.7680::0.7680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3202::0.3202)) (IOPATH D Q (0.3551::0.3551) (0.2581::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3497::0.3502) (0.2513::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3524::0.3524) (0.2542::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2935::2.2935) (0.8304::0.8304)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.3175::2.3175) (0.0158::0.0158) (0.8687::0.8687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1143::2.1143) (0.7854::0.7854)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1381::2.1381) (0.0171::0.0171) (0.8230::0.8230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9548::1.9548) (0.7344::0.7345)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9786::1.9786) (0.0178::0.0178) (0.7721::0.7721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6913::1.6913) (0.6398::0.6398)) (IOPATH TE_B Z () () (0.1016::0.1016) (1.6904::1.6904) (0.0264::0.0264) (0.6517::0.6517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3557::0.3583) (0.2614::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0733::0.0733) (0.0597::0.0597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9949::1.9949) (0.7491::0.7491)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0199::2.0199) (0.0179::0.0179) (0.7881::0.7881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3509::0.3509) (0.2513::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1389::2.1389) (0.7947::0.7947)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1692::2.1692) (0.0173::0.0173) (0.8393::0.8393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5612::2.5612) (0.9273::0.9275)) (IOPATH TE_B Z () () (0.1189::0.1189) (2.5655::2.5655) (0.0145::0.0145) (0.9758::0.9758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2721::0.2721) (0.2393::0.2393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3573::0.3573) (0.2595::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3513::0.3513) (0.2518::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3893::2.3895) (0.8693::0.8696)) (IOPATH TE_B Z () () (0.1445::0.1445) (2.4514::2.4514) (-0.0218::-0.0218) (0.9313::0.9313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3565::0.3565) (0.2558::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2013::0.2013) (0.1665::0.1665)) (IOPATH A Y (0.2708::0.2708) (0.0626::0.0626)) (IOPATH B Y (0.2505::0.2505) (0.0635::0.0635)) (IOPATH C Y (0.2151::0.2151) (0.0609::0.0609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2261::0.2261) (0.2283::0.2283)) (IOPATH D X (0.2279::0.2279) (0.2353::0.2353)) (IOPATH A_N X (0.2879::0.2879) (0.2350::0.2350)) (IOPATH B_N X (0.2939::0.2939) (0.2479::0.2479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2237::0.2237) (0.2269::0.2269)) (IOPATH D X (0.2253::0.2253) (0.2334::0.2334)) (IOPATH A_N X (0.2854::0.2854) (0.2332::0.2332)) (IOPATH B_N X (0.2910::0.2910) (0.2460::0.2460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0681::0.0681) (0.0544::0.0544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1335::2.1336) (0.7926::0.7927)) (IOPATH TE_B Z () () (0.1196::0.1196) (2.1747::2.1747) (0.0138::0.0138) (0.8507::0.8507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6592::1.6592) (0.6391::0.6391)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.6832::1.6832) (0.0183::0.0183) (0.6785::0.6785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2543::0.2543) (0.2372::0.2372)) (IOPATH C X (0.2582::0.2582) (0.2517::0.2517)) (IOPATH D X (0.2625::0.2625) (0.2677::0.2677)) (IOPATH A_N X (0.3089::0.3089) (0.2575::0.2575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2242::0.2242) (0.2271::0.2271)) (IOPATH D X (0.2254::0.2254) (0.2334::0.2334)) (IOPATH A_N X (0.2854::0.2854) (0.2330::0.2330)) (IOPATH B_N X (0.2910::0.2910) (0.2460::0.2460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2175::0.2175) (0.2122::0.2122)) (IOPATH C X (0.2216::0.2216) (0.2257::0.2257)) (IOPATH D X (0.2257::0.2257) (0.2411::0.2411)) (IOPATH A_N X (0.2714::0.2714) (0.2318::0.2318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3605::0.3620) (0.2649::0.2696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0096::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3622::0.3622) (0.2711::0.2711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2301::0.2301) (0.2207::0.2207)) (IOPATH C X (0.2343::0.2343) (0.2348::0.2348)) (IOPATH D X (0.2383::0.2383) (0.2505::0.2505)) (IOPATH A_N X (0.2846::0.2846) (0.2408::0.2408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2215::0.2215) (0.1944::0.1944)) (IOPATH B X (0.2302::0.2302) (0.2217::0.2217)) (IOPATH C X (0.2339::0.2339) (0.2382::0.2382)) (IOPATH D X (0.2362::0.2362) (0.2457::0.2457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2591::2.2591) (0.8107::0.8107)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2817::2.2817) (0.0176::0.0176) (0.8468::0.8468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6275::1.6275) (0.6159::0.6159)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6576::1.6576) (0.0182::0.0182) (0.6613::0.6613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3536::0.3543) (0.2544::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3256::0.3256)) (IOPATH D Q (0.3562::0.3563) (0.2544::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1965::0.1965) (0.1707::0.1707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3526::0.3526) (0.2546::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8593::1.8593) (0.7035::0.7036)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.9006::1.9006) (0.0154::0.0154) (0.7602::0.7602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1211::2.1212) (0.7764::0.7764)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1485::2.1485) (0.0169::0.0169) (0.8179::0.8179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3542::0.3542) (0.2533::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3690::0.3690) (0.3285::0.3285)) (IOPATH D Q (0.3719::0.3722) (0.2730::0.2737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1914)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0598::2.0599) (0.7692::0.7692)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0850::2.0850) (0.0184::0.0184) (0.8094::0.8094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2688::0.2688) (0.2369::0.2369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3130::0.3131) (0.2158::0.2158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0740::0.0740) (0.0605::0.0605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3081::0.3081) (0.2694::0.2694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4243::2.4243) (0.8915::0.8915)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.4488::2.4488) (0.0172::0.0172) (0.9297::0.9297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8686::1.8686) (0.7045::0.7046)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8977::1.8977) (0.0183::0.0183) (0.7484::0.7484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1407::2.1407) (0.7853::0.7854)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1706::2.1706) (0.0180::0.0180) (0.8308::0.8308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1203::2.1204) (0.7711::0.7711)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.1423::2.1423) (0.0156::0.0156) (0.8099::0.8099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1763::0.1763) (0.2116::0.2117)) (IOPATH B X (0.1704::0.1704) (0.2244::0.2244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7377::1.7377) (0.6625::0.6626)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.7754::1.7754) (0.0161::0.0161) (0.7157::0.7157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2530::2.2530) (0.8216::0.8216)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2770::2.2770) (0.0177::0.0177) (0.8592::0.8592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1621::0.1621) (0.1867::0.1867)) (IOPATH B X (0.1420::0.1420) (0.1795::0.1795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3578::0.3578) (0.2572::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3280::0.3280)) (IOPATH D Q (0.3706::0.3706) (0.2696::0.2730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1906::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7073::1.7073) (0.6450::0.6450)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.7419::1.7419) (0.0159::0.0159) (0.6968::0.6968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7916::1.7916) (0.6824::0.6824)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8233::1.8233) (0.0181::0.0181) (0.7289::0.7289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0727::0.0727) (0.0592::0.0592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3685::2.3685) (0.8529::0.8530)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.3854::2.3854) (0.0181::0.0181) (0.8850::0.8850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1683::0.1683) (0.1989::0.1989)) (IOPATH B X (0.1420::0.1420) (0.1802::0.1802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0781::2.0781) (0.7500::0.7500)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0969::2.0969) (0.0187::0.0187) (0.7822::0.7822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9842::1.9842) (0.7302::0.7302)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0206::2.0206) (0.0170::0.0170) (0.7820::0.7820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7284::1.7284) (0.6624::0.6624)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7637::1.7637) (0.0177::0.0177) (0.7131::0.7131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3512::0.3512) (0.2556::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1839::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9583::1.9584) (0.7389::0.7390)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9892::1.9892) (0.0179::0.0179) (0.7854::0.7854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3514::0.3525) (0.2537::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7840::1.7841) (0.6808::0.6809)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8083::1.8083) (0.0173::0.0173) (0.7204::0.7204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8056::1.8056) (0.6852::0.6853)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8363::1.8363) (0.0180::0.0180) (0.7302::0.7302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0575::2.0575) (0.7708::0.7709)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0826::2.0826) (0.0179::0.0179) (0.8122::0.8122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1545::0.1545) (0.1761::0.1761)) (IOPATH B X (0.1510::0.1510) (0.1928::0.1928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1005::0.1005) (0.0796::0.0796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3994::0.3994) (0.3470::0.3470)) (IOPATH D Q (0.3918::0.3918) (0.2771::0.2782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1005::0.1005) (0.0796::0.0796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6046::2.6046) (0.9253::0.9253)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.6251::2.6251) (0.0185::0.0185) (0.9588::0.9588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3567::0.3569) (0.2585::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3524::0.3529) (0.2532::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3197::0.3197)) (IOPATH D Q (0.3498::0.3498) (0.2535::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1612::0.1612) (0.1854::0.1854)) (IOPATH B X (0.1513::0.1513) (0.1939::0.1939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5494::2.5495) (0.9320::0.9320)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.5762::2.5762) (0.0163::0.0163) (0.9727::0.9727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7265::1.7265) (0.6604::0.6604)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7603::1.7603) (0.0163::0.0163) (0.7093::0.7093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3252::2.3252) (0.8572::0.8572)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.3456::2.3456) (0.0174::0.0174) (0.8916::0.8916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7074::1.7074) (0.6537::0.6538)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7405::1.7405) (0.0174::0.0174) (0.7017::0.7017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3586::0.3600) (0.2597::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0720::0.0720) (0.0579::0.0579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2915::2.2915) (0.8291::0.8291)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3216::2.3216) (0.0162::0.0162) (0.8727::0.8727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2108::0.2108) (0.1957::0.1957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9217::1.9217) (0.7216::0.7217)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9441::1.9441) (0.0179::0.0179) (0.7580::0.7580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0893::2.0894) (0.7646::0.7647)) (IOPATH TE_B Z () () (0.1189::0.1189) (2.1228::2.1228) (0.0144::0.0144) (0.8155::0.8155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3520::0.3520) (0.2529::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3518::0.3518) (0.2517::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3578::0.3585) (0.2633::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3490::0.3497) (0.2514::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1065::0.1065) (0.0849::0.0849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1749::0.1749) (0.2082::0.2082)) (IOPATH B X (0.1442::0.1442) (0.1810::0.1810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1980::0.1980) (0.1638::0.1638)) (IOPATH A Y (0.2719::0.2719) (0.0629::0.0629)) (IOPATH B Y (0.2525::0.2525) (0.0644::0.0644)) (IOPATH C Y (0.2149::0.2149) (0.0602::0.0602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2356::0.2356) (0.2355::0.2355)) (IOPATH D X (0.2344::0.2344) (0.2388::0.2388)) (IOPATH A_N X (0.2956::0.2956) (0.2402::0.2402)) (IOPATH B_N X (0.3040::0.3040) (0.2548::0.2548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3554::0.3575) (0.2612::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0091::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1573::0.1573) (0.1779::0.1779)) (IOPATH B X (0.1612::0.1612) (0.2057::0.2057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2311::0.2311) (0.2325::0.2325)) (IOPATH D X (0.2293::0.2293) (0.2352::0.2352)) (IOPATH A_N X (0.2905::0.2905) (0.2367::0.2367)) (IOPATH B_N X (0.2982::0.2982) (0.2508::0.2508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2271::0.2271) (0.2191::0.2191)) (IOPATH C X (0.2300::0.2300) (0.2320::0.2320)) (IOPATH D X (0.2316::0.2316) (0.2444::0.2444)) (IOPATH A_N X (0.2791::0.2791) (0.2372::0.2372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2314::0.2314) (0.2221::0.2221)) (IOPATH C X (0.2341::0.2341) (0.2341::0.2341)) (IOPATH D X (0.2366::0.2366) (0.2482::0.2482)) (IOPATH A_N X (0.2863::0.2863) (0.2421::0.2421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2231::0.2231) (0.2256::0.2256)) (IOPATH D X (0.2228::0.2228) (0.2305::0.2305)) (IOPATH A_N X (0.2857::0.2857) (0.2332::0.2332)) (IOPATH B_N X (0.2924::0.2924) (0.2468::0.2468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2306::0.2306) (0.2215::0.2215)) (IOPATH C X (0.2325::0.2325) (0.2329::0.2329)) (IOPATH D X (0.2350::0.2350) (0.2469::0.2469)) (IOPATH A_N X (0.2842::0.2842) (0.2404::0.2404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2145::0.2145) (0.1899::0.1899)) (IOPATH B X (0.2240::0.2240) (0.2179::0.2179)) (IOPATH C X (0.2254::0.2254) (0.2313::0.2313)) (IOPATH D X (0.2262::0.2262) (0.2372::0.2372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3545::0.3545) (0.2529::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5819::0.5819) (0.4430::0.4430)) (IOPATH D Q (0.5734::0.5739) (0.3737::0.3757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3554::0.3554) (0.2537::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2910::0.2910) (0.2785::0.2785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3545::0.3555) (0.2575::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3500::0.3500) (0.2503::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3585::0.3585) (0.2564::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3621::0.3625) (0.2671::0.2685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0102::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2442::0.2442) (0.2149::0.2149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3563::0.3569) (0.2562::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3622::0.3636) (0.2654::0.2697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0117::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9637::1.9638) (0.7365::0.7366)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.9944::1.9944) (0.0167::0.0167) (0.7827::0.7827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3725::2.3725) (0.8735::0.8735)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3928::2.3928) (0.0176::0.0176) (0.9081::0.9081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3553::0.3553) (0.2551::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3709::0.3759) (0.2741::0.2904)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1990)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0166)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7651::1.7651) (0.6668::0.6669)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.7866::1.7866) (0.0159::0.0159) (0.7087::0.7087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2403::0.2403) (0.2054::0.2075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6528::1.6528) (0.6234::0.6235)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6836::1.6836) (0.0182::0.0182) (0.6686::0.6686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3558::0.3558) (0.2583::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6103::1.6103) (0.6218::0.6218)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6421::1.6421) (0.0173::0.0173) (0.6692::0.6692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4365::2.4366) (0.8911::0.8911)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.4554::2.4554) (0.0189::0.0189) (0.9227::0.9227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3481::0.3481) (0.2498::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3769::0.3769) (0.3635::0.3635)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2576::0.2598)) (SETUP (negedge D) (posedge CLK) (0.3453::0.3526)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3566::0.3586) (0.2611::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7679::1.7680) (0.6750::0.6750)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8052::1.8052) (0.0177::0.0177) (0.7268::0.7268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3695::0.3695) (0.3585::0.3585)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3396::0.3458)) (SETUP (negedge D) (posedge CLK) (0.4599::0.4711)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8939::1.8939) (0.7169::0.7169)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9269::1.9269) (0.0175::0.0175) (0.7650::0.7650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3576::0.3604) (0.2614::0.2696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0097::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6952::1.6952) (0.6413::0.6414)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7207::1.7207) (0.0179::0.0179) (0.6899::0.6899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3473::0.3485) (0.2508::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9504::1.9504) (0.7148::0.7149)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9734::1.9734) (0.0179::0.0179) (0.7554::0.7554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7061::2.7061) (0.9837::0.9837)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.7322::2.7322) (0.0187::0.0187) (1.0243::1.0243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8908::1.8908) (0.7158::0.7158)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9202::1.9202) (0.0182::0.0182) (0.7614::0.7614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5698::2.5698) (0.9362::0.9363)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.5817::2.5817) (0.0185::0.0185) (0.9658::0.9658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2473::0.2490) (0.2317::0.2351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0792::0.0792) (0.0648::0.0648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7229::2.7229) (0.9702::0.9702)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.7440::2.7440) (0.0171::0.0171) (1.0046::1.0046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7143::1.7143) (0.6561::0.6561)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7499::1.7499) (0.0164::0.0164) (0.7062::0.7062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3557::0.3569) (0.2573::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3554::0.3589) (0.2607::0.2708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3677::0.3677) (0.3277::0.3277)) (IOPATH D Q (0.3588::0.3594) (0.2576::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6148::1.6148) (0.6231::0.6232)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.6468::1.6468) (0.0163::0.0163) (0.6712::0.6712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7030::1.7031) (0.6413::0.6413)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7333::1.7333) (0.0185::0.0185) (0.6859::0.6859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3490::0.3490) (0.2513::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3691::0.3691) (0.3583::0.3583)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2751::0.2778)) (SETUP (negedge D) (posedge CLK) (0.3699::0.3783)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0698::0.0698) (0.0559::0.0559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3740::0.3740) (0.3616::0.3616)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3451::0.3488)) (SETUP (negedge D) (posedge CLK) (0.4674::0.4790)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3598::0.3605) (0.2641::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3962::2.3962) (0.8814::0.8815)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.4242::2.4242) (0.0163::0.0163) (0.9236::0.9236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0731::2.0731) (0.7722::0.7722)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0905::2.0905) (0.0187::0.0187) (0.8035::0.8035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8354::1.8354) (0.6952::0.6952)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8662::1.8662) (0.0173::0.0173) (0.7427::0.7427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6529::1.6529) (0.6373::0.6374)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.6842::1.6842) (0.0177::0.0177) (0.6844::0.6844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2697::0.2697) (0.2406::0.2406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7973::1.7973) (0.6665::0.6665)) (IOPATH TE_B Z () () (0.1183::0.1183) (1.8270::1.8270) (0.0148::0.0148) (0.7110::0.7110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7839::1.7839) (0.6787::0.6787)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8163::1.8163) (0.0175::0.0175) (0.7252::0.7252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0591::2.0591) (0.7503::0.7503)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.0835::2.0835) (0.0190::0.0190) (0.7890::0.7890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9896::1.9896) (0.7293::0.7293)) (IOPATH TE_B Z () () (0.1187::0.1187) (2.0214::2.0214) (0.0146::0.0146) (0.7803::0.7803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3530::0.3530) (0.2545::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3798::0.3798) (0.3350::0.3350)) (IOPATH D Q (0.3707::0.3707) (0.2646::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2157::2.2157) (0.8220::0.8221)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.2396::2.2396) (0.0163::0.0163) (0.8595::0.8595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3512::0.3519) (0.2540::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3745::0.3745) (0.3620::0.3620)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2787::0.2817)) (SETUP (negedge D) (posedge CLK) (0.3744::0.3836)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3786::0.3786) (0.3645::0.3645)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3533::0.3585)) (SETUP (negedge D) (posedge CLK) (0.4776::0.4899)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0921::0.0921) (0.0720::0.0720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3630::0.3652) (0.2663::0.2728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0088::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0042::2.0042) (0.7501::0.7502)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0386::2.0386) (0.0174::0.0174) (0.7995::0.7995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0782::0.0782) (0.0633::0.0633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3560::0.3561) (0.2622::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0139)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3554::0.3568) (0.2612::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0109::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1681::2.1681) (0.7741::0.7742)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1859::2.1859) (0.0182::0.0182) (0.8060::0.8060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0216::2.0216) (0.7582::0.7582)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0578::2.0578) (0.0169::0.0169) (0.8097::0.8097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0083::2.0083) (0.7546::0.7546)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0384::2.0384) (0.0188::0.0188) (0.7996::0.7996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3529::0.3529) (0.2545::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3030::0.3030) (0.2847::0.2847)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1407::2.1407) (0.7819::0.7819)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.1652::2.1652) (0.0159::0.0159) (0.8218::0.8218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3614::0.3614) (0.2642::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0174)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0791::0.0791) (0.0636::0.0636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9921::1.9921) (0.7334::0.7335)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0230::2.0230) (0.0181::0.0181) (0.7791::0.7791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3639::0.3657) (0.2686::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1935)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3506::0.3506) (0.2515::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3538::0.3551) (0.2585::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3560::0.3560) (0.2608::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0630::0.0630) (0.0497::0.0497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3708::0.3708) (0.3595::0.3595)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2737::0.2760)) (SETUP (negedge D) (posedge CLK) (0.3677::0.3753)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0905::2.0905) (0.7803::0.7803)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1092::2.1092) (0.0181::0.0181) (0.8123::0.8123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3803::0.3803) (0.3655::0.3655)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3292::0.3341)) (SETUP (negedge D) (posedge CLK) (0.4456::0.4564)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1050::0.1050) (0.0836::0.0836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2876::0.2876) (0.2590::0.2590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2803::0.2803) (0.2729::0.2729)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0824::0.0839)) (SETUP (negedge GATE) (posedge CLK) (0.0826::0.0833)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4882::2.4882) (0.9107::0.9107)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.5137::2.5137) (0.0160::0.0160) (0.9495::0.9495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3497::0.3497) (0.2503::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3978::0.3978) (0.3459::0.3459)) (IOPATH D Q (0.3886::0.3897) (0.2757::0.2797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3129::2.3129) (0.8405::0.8405)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.3293::2.3293) (0.0188::0.0188) (0.8709::0.8709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8926::1.8926) (0.7121::0.7121)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9106::1.9106) (0.0191::0.0191) (0.7438::0.7438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3554::0.3556) (0.2561::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3523::0.3523) (0.2567::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3183::2.3183) (0.8389::0.8389)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.3467::2.3467) (0.0185::0.0185) (0.8813::0.8813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3994::0.3994) (0.2970::0.2970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3757::0.3757) (0.3627::0.3627)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2661::0.2690)) (SETUP (negedge D) (posedge CLK) (0.3574::0.3657)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0962::0.0962) (0.0755::0.0755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6211::2.6211) (0.9406::0.9407)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.6417::2.6417) (0.0160::0.0160) (0.9866::0.9866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0988::2.0988) (0.7634::0.7634)) (IOPATH TE_B Z () () (0.1179::0.1179) (2.1299::2.1299) (0.0153::0.0153) (0.8090::0.8090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3698::0.3698) (0.3587::0.3587)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3349::0.3399)) (SETUP (negedge D) (posedge CLK) (0.4530::0.4640)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6328::1.6328) (0.6294::0.6295)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.6662::1.6662) (0.0164::0.0164) (0.6782::0.6782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0787::0.0787) (0.0644::0.0644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5438::0.5438) (0.4230::0.4230)) (IOPATH D Q (0.5366::0.5366) (0.3537::0.3553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3522::0.3524) (0.2535::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6822::1.6822) (0.6428::0.6429)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7134::1.7134) (0.0181::0.0181) (0.6887::0.6887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8598::1.8598) (0.7046::0.7046)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8950::1.8950) (0.0173::0.0173) (0.7545::0.7545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3546::0.3546) (0.2547::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3984::0.3984) (0.3463::0.3463)) (IOPATH D Q (0.3891::0.3891) (0.2742::0.2747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3539::0.3548) (0.2575::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3276::0.3276)) (IOPATH D Q (0.3630::0.3643) (0.2638::0.2680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3764::0.3764) (0.3631::0.3631)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2745::0.2769)) (SETUP (negedge D) (posedge CLK) (0.3689::0.3766)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3725::0.3725) (0.3607::0.3607)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3444::0.3505)) (SETUP (negedge D) (posedge CLK) (0.4660::0.4781)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0567::2.0568) (0.7709::0.7709)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0929::2.0929) (0.0158::0.0158) (0.8231::0.8231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3728::0.3728) (0.3308::0.3308)) (IOPATH D Q (0.3799::0.3825) (0.2820::0.2901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1979)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9330::1.9330) (0.7178::0.7178)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9583::1.9583) (0.0184::0.0184) (0.7578::0.7578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3500::0.3500) (0.2506::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3589::0.3589) (0.2641::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0133)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3726::0.3727) (0.2792::0.2791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2779::0.2779) (0.2423::0.2423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6905::1.6905) (0.6472::0.6472)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7229::1.7229) (0.0174::0.0174) (0.6944::0.6944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3596::0.3610) (0.2636::0.2678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9491::1.9491) (0.7241::0.7241)) (IOPATH TE_B Z () () (0.1002::0.1002) (1.9443::1.9443) (0.0271::0.0271) (0.7342::0.7342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0778::0.0778) (0.0635::0.0635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7263::1.7263) (0.6603::0.6604)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7600::1.7600) (0.0176::0.0176) (0.7092::0.7092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1800::0.1800) (0.2242::0.2242)) (IOPATH B X (0.1502::0.1502) (0.1912::0.1912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3721::0.3721) (0.3605::0.3605)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2728::0.2751)) (SETUP (negedge D) (posedge CLK) (0.3673::0.3745)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3715::0.3715) (0.3600::0.3600)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3512::0.3578)) (SETUP (negedge D) (posedge CLK) (0.4756::0.4880)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1328::2.1328) (0.7841::0.7841)) (IOPATH TE_B Z () () (0.0998::0.0998) (2.1259::2.1259) (0.0273::0.0273) (0.7930::0.7930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9485::1.9485) (0.7186::0.7187)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9844::1.9844) (0.0169::0.0169) (0.7699::0.7699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8025::1.8025) (0.6852::0.6853)) (IOPATH TE_B Z () () (0.1174::0.1175) (1.8375::1.8375) (0.0156::0.0156) (0.7378::0.7378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3729::0.3780) (0.2755::0.2922)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1993)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0170)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1797::0.1797) (0.2230::0.2230)) (IOPATH B X (0.1571::0.1571) (0.2019::0.2019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3481::0.3481) (0.2496::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4016::0.4016) (0.3482::0.3482)) (IOPATH D Q (0.3929::0.3929) (0.2782::0.2782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5321::2.5321) (0.9040::0.9040)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.5531::2.5531) (0.0167::0.0167) (0.9474::0.9474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9573::1.9574) (0.7364::0.7364)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9826::1.9826) (0.0186::0.0186) (0.7761::0.7761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9750::1.9750) (0.7441::0.7441)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0124::2.0124) (0.0162::0.0162) (0.7974::0.7974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3510::0.3515) (0.2512::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3630::0.3630) (0.2641::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1875::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0224::2.0224) (0.7587::0.7587)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0567::2.0567) (0.0167::0.0167) (0.8080::0.8080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3243::0.3243)) (IOPATH D Q (0.3562::0.3571) (0.2581::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3527::0.3540) (0.2553::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5263::2.5263) (0.9241::0.9241)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.5466::2.5466) (0.0174::0.0174) (0.9575::0.9575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1591::0.1591) (0.1823::0.1823)) (IOPATH B X (0.1474::0.1474) (0.1878::0.1878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3568::0.3583) (0.2607::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0123::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3747::0.3747) (0.3621::0.3621)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2783::0.2812)) (SETUP (negedge D) (posedge CLK) (0.3737::0.3835)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3677::0.3677) (0.3572::0.3572)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3328::0.3376)) (SETUP (negedge D) (posedge CLK) (0.4493::0.4608)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1613::0.1613) (0.1851::0.1851)) (IOPATH B X (0.1524::0.1524) (0.1949::0.1949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6702::1.6702) (0.6313::0.6313)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.6999::1.6999) (0.0169::0.0169) (0.6770::0.6770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1079::2.1079) (0.7629::0.7629)) (IOPATH TE_B Z () () (0.1133::0.1133) (2.1236::2.1236) (0.0196::0.0196) (0.7918::0.7918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3898::0.3899) (0.2918::0.2918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1474::0.1474) (0.1669::0.1669)) (IOPATH B X (0.1512::0.1512) (0.1933::0.1933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9282::1.9282) (0.7136::0.7136)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9465::1.9465) (0.0175::0.0175) (0.7501::0.7501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2316::2.2316) (0.8148::0.8148)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.2502::2.2502) (0.0186::0.0186) (0.8470::0.8470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4530::0.4530) (0.3279::0.3279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3552::0.3552) (0.2564::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3489::0.3489) (0.2502::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9313::1.9313) (0.7104::0.7104)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9460::1.9460) (0.0191::0.0191) (0.7401::0.7401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3540::0.3552) (0.2544::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8459::1.8459) (0.6990::0.6991)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8683::1.8683) (0.0173::0.0173) (0.7360::0.7360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3518::0.3519) (0.2515::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1459::2.1460) (0.7986::0.7986)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.1744::2.1744) (0.0157::0.0157) (0.8438::0.8438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3544::0.3544) (0.2542::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1247::2.1248) (0.7803::0.7804)) (IOPATH TE_B Z () () (0.1179::0.1179) (2.1558::2.1558) (0.0154::0.0154) (0.8338::0.8338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7148::1.7148) (0.6550::0.6550)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7493::1.7493) (0.0174::0.0174) (0.7038::0.7038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7381::1.7381) (0.6643::0.6643)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7753::1.7753) (0.0165::0.0165) (0.7158::0.7158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2525::2.2525) (0.8196::0.8196)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.2724::2.2724) (0.0189::0.0189) (0.8532::0.8532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2869::0.2869) (0.2764::0.2764)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0795)) (SETUP (negedge GATE) (posedge CLK) (0.0801::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1717::0.1717) (0.1962::0.1962)) (IOPATH B X (0.1570::0.1570) (0.1978::0.1978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3736::2.3737) (0.8743::0.8743)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3954::2.3954) (0.0178::0.0178) (0.9093::0.9093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7279::1.7279) (0.6603::0.6604)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7573::1.7573) (0.0174::0.0174) (0.7052::0.7052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3555::0.3575) (0.2594::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3519::0.3525) (0.2530::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3627::0.3627) (0.2667::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1875::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3525::2.3525) (0.8437::0.8438)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3758::2.3758) (0.0162::0.0162) (0.8815::0.8815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9816::1.9816) (0.7280::0.7280)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.0074::2.0074) (0.0190::0.0190) (0.7679::0.7679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1785::0.1785) (0.2187::0.2187)) (IOPATH B X (0.1470::0.1470) (0.1854::0.1854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3218::0.3218)) (IOPATH D Q (0.3583::0.3608) (0.2627::0.2699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3586::0.3604) (0.2644::0.2700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0070::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0846::0.0846) (0.0668::0.0668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8250::1.8250) (0.6759::0.6760)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8437::1.8437) (0.0184::0.0184) (0.7094::0.7094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3510::0.3510) (0.2509::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1593::0.1593) (0.1759::0.1759)) (IOPATH B X (0.1542::0.1542) (0.1890::0.1890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8674::1.8674) (0.6974::0.6974)) (IOPATH TE_B Z () () (0.1003::0.1003) (1.8630::1.8630) (0.0270::0.0270) (0.7067::0.7067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0445::2.0445) (0.7472::0.7472)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0655::2.0655) (0.0179::0.0179) (0.7828::0.7828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1566::0.1566) (0.1789::0.1789)) (IOPATH B X (0.1489::0.1489) (0.1895::0.1895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0781::0.0781) (0.0636::0.0636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3544::0.3545) (0.2581::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3556::0.3564) (0.2557::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3602::0.3612) (0.2640::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3130::2.3130) (0.8324::0.8324)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3341::2.3341) (0.0178::0.0178) (0.8666::0.8666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0933::0.0933) (0.0731::0.0731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9043::1.9043) (0.7052::0.7053)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.9229::1.9229) (0.0156::0.0156) (0.7506::0.7506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3007::2.3007) (0.8286::0.8286)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.3213::2.3213) (0.0191::0.0191) (0.8623::0.8623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0828::2.0828) (0.7606::0.7607)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1045::2.1045) (0.0184::0.0184) (0.7962::0.7962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1773::0.1773) (0.1728::0.1728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2341::0.2341) (0.2180::0.2192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.2315::2.2315) (0.8164::0.8164)) (IOPATH TE_B Z () () (0.1000::0.1001) (2.2172::2.2172) (0.0272::0.0272) (0.8134::0.8134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9271::1.9271) (0.7285::0.7285)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.9610::1.9610) (0.0162::0.0162) (0.7801::0.7801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2674::0.2676) (0.2108::0.2124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3531::0.3531) (0.2528::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0965::0.0965) (0.0754::0.0754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3779::0.3779) (0.3339::0.3339)) (IOPATH D Q (0.3701::0.3701) (0.2637::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5437::0.5437) (0.4230::0.4230)) (IOPATH D Q (0.5369::0.5369) (0.3545::0.3549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3027::0.3028) (0.2520::0.2540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3494::0.3510) (0.2538::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3491::0.3491) (0.2499::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1783::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6697::1.6697) (0.6290::0.6291)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.7011::1.7011) (0.0169::0.0169) (0.6758::0.6758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3589::0.3611) (0.2636::0.2703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0086::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3366::0.3366) (0.3142::0.3142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3937::0.3937) (0.2929::0.2929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0896::0.0896) (0.0700::0.0700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3528::0.3537) (0.2562::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2356::0.2356) (0.2130::0.2130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2361::0.2373) (0.2231::0.2250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3550::0.3550) (0.2548::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6834::1.6834) (0.6457::0.6457)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7136::1.7136) (0.0168::0.0168) (0.6911::0.6911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1855::0.1855) (0.2326::0.2327)) (IOPATH B X (0.1492::0.1492) (0.1875::0.1875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0526::2.0526) (0.7678::0.7678)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.0832::2.0832) (0.0157::0.0157) (0.8141::0.8141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3740::0.3740) (0.3315::0.3315)) (IOPATH D Q (0.3704::0.3704) (0.2665::0.2688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3528::0.3528) (0.2522::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3452::0.3452) (0.2465::0.2465)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3485::0.3485) (0.2521::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3494::0.3499) (0.2518::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0958::2.0958) (0.7811::0.7811)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1280::2.1280) (0.0173::0.0173) (0.8284::0.8284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9070::1.9070) (0.7184::0.7184)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9409::1.9409) (0.0172::0.0172) (0.7670::0.7670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3568::0.3568) (0.2617::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1882::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0151)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0947::0.0947) (0.0742::0.0742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7504::1.7505) (0.6664::0.6664)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7816::1.7815) (0.0184::0.0184) (0.7122::0.7122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2372::0.2372) (0.2116::0.2116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3580::0.3603) (0.2618::0.2687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3531::0.3531) (0.2560::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7274::1.7274) (0.6594::0.6594)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7579::1.7579) (0.0174::0.0174) (0.7049::0.7049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4384::2.4384) (0.8923::0.8923)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.4611::2.4611) (0.0168::0.0168) (0.9285::0.9285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6666::1.6666) (0.6315::0.6315)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6951::1.6951) (0.0183::0.0183) (0.6811::0.6811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3268::0.3268)) (IOPATH D Q (0.3584::0.3584) (0.2565::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1372::2.1372) (0.7937::0.7937)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1642::2.1642) (0.0175::0.0175) (0.8359::0.8359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3848::0.3848) (0.3381::0.3381)) (IOPATH D Q (0.3754::0.3754) (0.2654::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3905::0.3905) (0.3415::0.3415)) (IOPATH D Q (0.3831::0.3831) (0.2720::0.2736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0477::2.0478) (0.7531::0.7531)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0713::2.0713) (0.0166::0.0166) (0.7934::0.7934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7693::1.7693) (0.6744::0.6745)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7929::1.7929) (0.0185::0.0185) (0.7140::0.7140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3372::2.3372) (0.8406::0.8407)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.3660::2.3660) (0.0161::0.0161) (0.8828::0.8828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3533::0.3538) (0.2538::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3551::0.3551) (0.2531::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0929::0.0929) (0.0726::0.0726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9381::1.9381) (0.7199::0.7199)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.9753::1.9753) (0.0167::0.0167) (0.7797::0.7797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6965::1.6965) (0.6512::0.6512)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7180::1.7180) (0.0179::0.0179) (0.6876::0.6876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7701::1.7701) (0.6718::0.6719)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7927::1.7927) (0.0176::0.0176) (0.7086::0.7086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3735::0.3736) (0.2831::0.2831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3537::0.3548) (0.2577::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9491::1.9491) (0.7334::0.7334)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.9827::1.9827) (0.0164::0.0164) (0.7826::0.7826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3574::0.3574) (0.2622::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1882::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3566::0.3606) (0.2622::0.2740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0033::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4800::2.4800) (0.8764::0.8764)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.5022::2.5022) (0.0177::0.0177) (0.9126::0.9126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2286::0.2286) (0.2051::0.2051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2882::2.2882) (0.8460::0.8461)) (IOPATH TE_B Z () () (0.1195::0.1195) (2.3281::2.3281) (0.0139::0.0139) (0.9018::0.9018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1760::0.1760) (0.2107::0.2107)) (IOPATH B X (0.1548::0.1548) (0.1965::0.1965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3571::0.3571) (0.2558::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2291::0.2291) (0.1975::0.1975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3067::2.3067) (0.8311::0.8311)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3278::2.3278) (0.0178::0.0178) (0.8652::0.8652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0730::2.0730) (0.7723::0.7724)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0941::2.0941) (0.0173::0.0173) (0.8074::0.8074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6896::1.6896) (0.6483::0.6483)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7206::1.7206) (0.0168::0.0168) (0.6941::0.6941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3522::0.3527) (0.2521::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3703::0.3753) (0.2736::0.2911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2001)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0180)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1338::2.1338) (0.7794::0.7794)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1544::2.1544) (0.0191::0.0191) (0.8133::0.8133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8886::1.8886) (0.6968::0.6968)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9128::1.9128) (0.0184::0.0184) (0.7351::0.7351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3241::0.3241)) (IOPATH D Q (0.3600::0.3615) (0.2629::0.2672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9955::1.9955) (0.7503::0.7504)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0295::2.0295) (0.0182::0.0182) (0.7993::0.7993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8357::1.8357) (0.6863::0.6864)) (IOPATH TE_B Z () () (0.1134::0.1134) (1.8571::1.8571) (0.0193::0.0193) (0.7230::0.7230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9278::1.9278) (0.7165::0.7166)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9483::1.9483) (0.0184::0.0184) (0.7588::0.7588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7859::1.7859) (0.6804::0.6804)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.8059::1.8059) (0.0189::0.0189) (0.7147::0.7147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0200::2.0200) (0.7466::0.7466)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0404::2.0404) (0.0178::0.0178) (0.7890::0.7890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0653::2.0653) (0.7538::0.7539)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0858::2.0858) (0.0174::0.0174) (0.7900::0.7900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0153::2.0153) (0.7546::0.7546)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0478::2.0478) (0.0166::0.0166) (0.8029::0.8029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3484::0.3490) (0.2507::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3574::0.3574) (0.2610::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1893::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2067::2.2067) (0.8004::0.8005)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.2380::2.2380) (0.0170::0.0170) (0.8455::0.8455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8846::1.8846) (0.7138::0.7139)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9146::1.9146) (0.0185::0.0185) (0.7594::0.7594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.5039::0.5040) (0.3661::0.3661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3536::0.3542) (0.2568::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3707::0.3707) (0.3295::0.3295)) (IOPATH D Q (0.3600::0.3600) (0.2558::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3489::0.3489) (0.2503::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3276::0.3276)) (IOPATH D Q (0.3616::0.3625) (0.2620::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4952::2.4952) (0.8904::0.8904)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.5234::2.5234) (0.0179::0.0179) (0.9316::0.9316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1109::2.1109) (0.7881::0.7881)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.1455::2.1455) (0.0159::0.0159) (0.8380::0.8380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1513::0.1513) (0.1697::0.1696)) (IOPATH B X (0.1485::0.1485) (0.1857::0.1857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1125::0.1125) (0.0878::0.0878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3597::0.3624) (0.2621::0.2651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7251::0.7251) (0.5638::0.5638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3536::0.3552) (0.2571::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8745::1.8745) (0.6977::0.6977)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8995::1.8995) (0.0175::0.0175) (0.7384::0.7384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3526::0.3529) (0.2575::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0065::2.0065) (0.7533::0.7533)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0344::2.0344) (0.0184::0.0184) (0.7953::0.7953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1828::0.1828) (0.2203::0.2204)) (IOPATH B X (0.1545::0.1545) (0.1931::0.1931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9727::1.9727) (0.7406::0.7406)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9942::1.9942) (0.0172::0.0172) (0.7768::0.7768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3725::0.3725) (0.3306::0.3306)) (IOPATH D Q (0.3650::0.3659) (0.2629::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3213::0.3213)) (IOPATH D Q (0.3502::0.3502) (0.2520::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0018::2.0018) (0.7491::0.7491)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0269::2.0269) (0.0184::0.0184) (0.7891::0.7891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3555::0.3562) (0.2566::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2035::2.2035) (0.7923::0.7923)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.2288::2.2288) (0.0170::0.0170) (0.8330::0.8330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3802::0.3802) (0.3353::0.3353)) (IOPATH D Q (0.3734::0.3741) (0.2689::0.2712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3535::0.3535) (0.2584::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6619::1.6619) (0.6297::0.6297)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6913::1.6913) (0.0183::0.0183) (0.6799::0.6799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0867::0.0867) (0.0681::0.0681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3492::0.3502) (0.2519::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3537::0.3537) (0.2528::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3524::0.3524) (0.2570::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1842::0.1842)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0913::0.0913) (0.0713::0.0713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5417::2.5417) (0.9177::0.9178)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.5655::2.5655) (0.0159::0.0159) (0.9727::0.9727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3609::0.3623) (0.2620::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1842)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3515::0.3515) (0.2527::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2289::2.2289) (0.8093::0.8093)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.2502::2.2502) (0.0174::0.0174) (0.8442::0.8442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3541::0.3550) (0.2567::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3557::0.3557) (0.2551::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1680::0.1680) (0.1938::0.1938)) (IOPATH B X (0.1668::0.1668) (0.2176::0.2176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1836::0.1836) (0.2345::0.2345)) (IOPATH B X (0.1471::0.1471) (0.1874::0.1874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3553::0.3565) (0.2591::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6930::1.6930) (0.6505::0.6505)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7223::1.7223) (0.0170::0.0170) (0.6952::0.6952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8416::1.8416) (0.6858::0.6859)) (IOPATH TE_B Z () () (0.1134::0.1134) (1.8643::1.8643) (0.0193::0.0193) (0.7232::0.7232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3695::0.3740) (0.2714::0.2846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1948)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0009::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7495::1.7495) (0.6666::0.6666)) (IOPATH TE_B Z () () (0.1187::0.1187) (1.7900::1.7900) (0.0145::0.0145) (0.7237::0.7237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2194::0.2194) (0.2046::0.2046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8714::1.8714) (0.7084::0.7084)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.8919::1.8919) (0.0189::0.0189) (0.7428::0.7428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3613::0.3615) (0.2628::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9201::1.9201) (0.7095::0.7096)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9387::1.9387) (0.0177::0.0177) (0.7435::0.7435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0503::2.0503) (0.7566::0.7566)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0813::2.0813) (0.0165::0.0165) (0.8107::0.8107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2697::2.2698) (0.8241::0.8241)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.2951::2.2951) (0.0182::0.0182) (0.8666::0.8666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2508::2.2508) (0.8146::0.8147)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.2800::2.2800) (0.0171::0.0171) (0.8584::0.8584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8932::1.8932) (0.7025::0.7026)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9241::1.9241) (0.0185::0.0185) (0.7487::0.7487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4851::2.4851) (0.8968::0.8969)) (IOPATH TE_B Z () () (0.1385::0.1385) (2.5603::2.5603) (-0.0060::-0.0060) (0.9825::0.9825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8296::1.8296) (0.6956::0.6956)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8604::1.8604) (0.0182::0.0182) (0.7417::0.7417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2753::0.2753) (0.3098::0.3098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2593::0.2593) (0.2395::0.2395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5269::2.5269) (0.9011::0.9012)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.5525::2.5525) (0.0179::0.0179) (0.9408::0.9408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3585::0.3585) (0.2636::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0134)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3599::0.3606) (0.2606::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3602::0.3602) (0.2571::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0948::0.0948) (0.0743::0.0743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0513::2.0513) (0.7524::0.7524)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0840::2.0840) (0.0173::0.0173) (0.8002::0.8002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3191::2.3191) (0.8546::0.8546)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.3417::2.3417) (0.0172::0.0172) (0.8905::0.8905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3463::0.3463) (0.2476::0.2476)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3487::0.3487) (0.2516::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7925::1.7925) (0.6686::0.6687)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8202::1.8202) (0.0174::0.0174) (0.7113::0.7113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3483::0.3483) (0.2521::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8529::1.8530) (0.7031::0.7031)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.8912::1.8912) (0.0170::0.0170) (0.7566::0.7566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3157::0.3157) (0.2128::0.2128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9005::1.9005) (0.6997::0.6998)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9272::1.9272) (0.0175::0.0175) (0.7414::0.7414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2251::0.2251) (0.2109::0.2109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9595::1.9595) (0.7379::0.7379)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9820::1.9820) (0.0172::0.0172) (0.7755::0.7755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9238::1.9238) (0.7255::0.7255)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9529::1.9529) (0.0180::0.0180) (0.7690::0.7690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3699::0.3699) (0.3290::0.3290)) (IOPATH D Q (0.3614::0.3614) (0.2595::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0946::0.0946) (0.0740::0.0740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5451::2.5451) (0.9178::0.9178)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.5716::2.5716) (0.0183::0.0183) (0.9675::0.9674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3509::0.3510) (0.2530::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3568::0.3574) (0.2562::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0013::2.0013) (0.7490::0.7490)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0372::2.0372) (0.0174::0.0174) (0.7993::0.7993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0389::2.0389) (0.7628::0.7628)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0579::2.0579) (0.0176::0.0176) (0.7971::0.7971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3019::0.3019) (0.2842::0.2842)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2535::2.2535) (0.8124::0.8124)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.2738::2.2738) (0.0191::0.0191) (0.8462::0.8462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3516::0.3529) (0.2533::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3580::0.3580) (0.2579::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2407::0.2431) (0.1737::0.1803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8242::1.8243) (0.6931::0.6931)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.8520::1.8520) (0.0190::0.0190) (0.7362::0.7362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1537::0.1537) (0.1756::0.1756)) (IOPATH B X (0.1411::0.1411) (0.1785::0.1785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3155::2.3155) (0.8543::0.8543)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3322::2.3322) (0.0176::0.0176) (0.8862::0.8862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2216::2.2216) (0.8087::0.8087)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.2387::2.2387) (0.0183::0.0183) (0.8394::0.8394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3645::0.3656) (0.2717::0.2750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1963)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0033::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2953::0.2953) (0.2808::0.2808)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0818)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3544::0.3544) (0.2540::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8971::1.8971) (0.7001::0.7002)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9326::1.9326) (0.0182::0.0182) (0.7506::0.7506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3697::0.3697) (0.3289::0.3289)) (IOPATH D Q (0.3609::0.3609) (0.2588::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7622::1.7622) (0.6732::0.6733)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7851::1.7851) (0.0174::0.0174) (0.7110::0.7110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3177::0.3177) (0.2217::0.2217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3637::0.3637) (0.2673::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4118::0.4119) (0.3041::0.3041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3616::0.3642) (0.2659::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2880::0.2880) (0.2769::0.2769)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7716::1.7717) (0.6773::0.6773)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7932::1.7932) (0.0184::0.0184) (0.7148::0.7148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3265::0.3265)) (IOPATH D Q (0.3669::0.3683) (0.2694::0.2740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0096::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3602::0.3616) (0.2629::0.2672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3548::0.3548) (0.2572::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3584::0.3584) (0.2655::0.2655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3571::0.3571) (0.2551::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2944::0.2944) (0.2803::0.2803)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2059::0.2059) (0.1838::0.1838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3866::0.3866) (0.3392::0.3392)) (IOPATH D Q (0.3779::0.3779) (0.2691::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3713::0.3714) (0.2790::0.2790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1830::0.1830) (0.2336::0.2337)) (IOPATH B X (0.1471::0.1471) (0.1875::0.1875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2280::0.2281) (0.1964::0.1986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8334::1.8334) (0.6955::0.6956)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8490::1.8490) (0.0176::0.0176) (0.7264::0.7264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3553::0.3560) (0.2564::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0951::2.0951) (0.7818::0.7818)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1296::2.1296) (0.0165::0.0165) (0.8302::0.8302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1803::0.1803) (0.2262::0.2262)) (IOPATH B X (0.1418::0.1418) (0.1793::0.1793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3538::0.3550) (0.2566::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7768::2.7769) (1.0120::1.0123)) (IOPATH TE_B Z () () (0.1385::0.1385) (2.7993::2.7993) (-0.0060::-0.0060) (1.0529::1.0529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3490::0.3490) (0.2545::0.2545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8678::1.8678) (0.7091::0.7092)) (IOPATH TE_B Z () () (0.1265::0.1265) (1.9075::1.9075) (0.0074::0.0074) (0.7736::0.7736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3487::0.3487) (0.2497::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3560::0.3560) (0.2560::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1021::0.1021) (0.0807::0.0807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3248::0.3248)) (IOPATH D Q (0.3604::0.3611) (0.2627::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0942::2.0942) (0.7715::0.7715)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.0909::2.0912) (0.0269::0.0269) (0.7930::0.7932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1910::0.1909) (0.2387::0.2388)) (IOPATH B X (0.1552::0.1552) (0.1939::0.1939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7993::1.7993) (0.6707::0.6707)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8262::1.8262) (0.0176::0.0176) (0.7124::0.7124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8068::1.8068) (0.6775::0.6775)) (IOPATH TE_B Z () () (0.1006::0.1006) (1.7971::1.7971) (0.0269::0.0269) (0.6775::0.6776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3565::0.3574) (0.2619::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9242::1.9243) (0.7269::0.7270)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9499::1.9499) (0.0190::0.0190) (0.7686::0.7686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3943::2.3943) (0.8797::0.8797)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.4145::2.4145) (0.0187::0.0187) (0.9129::0.9129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2811::2.2811) (0.8436::0.8437)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.3034::2.3034) (0.0158::0.0158) (0.8898::0.8898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6009::0.6009) (0.4521::0.4521)) (IOPATH D Q (0.5939::0.5945) (0.3851::0.3873)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7505::1.7505) (0.6742::0.6744)) (IOPATH TE_B Z () () (0.1220::0.1220) (1.7675::1.7675) (0.0115::0.0115) (0.7227::0.7227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3549::0.3587) (0.2605::0.2715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3486::0.3486) (0.2500::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1844::0.1844) (0.2225::0.2225)) (IOPATH B X (0.1456::0.1456) (0.1794::0.1794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6746::1.6746) (0.6427::0.6428)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7030::1.7030) (0.0175::0.0175) (0.6864::0.6864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3640::0.3656) (0.2650::0.2700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1784::0.1784) (0.2225::0.2226)) (IOPATH B X (0.1468::0.1468) (0.1869::0.1869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3711::0.3711) (0.3297::0.3297)) (IOPATH D Q (0.3754::0.3775) (0.2770::0.2836)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0038::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0851::2.0851) (0.7642::0.7643)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0996::2.0996) (0.0183::0.0183) (0.7936::0.7936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0897::0.0897) (0.0695::0.0695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7758::1.7758) (0.6781::0.6781)) (IOPATH TE_B Z () () (0.1172::0.1172) (1.8152::1.8152) (0.0158::0.0158) (0.7337::0.7337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0193::2.0193) (0.7422::0.7422)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0450::2.0450) (0.0172::0.0172) (0.7834::0.7834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3610::0.3654) (0.2666::0.2796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3881::0.3882) (0.2866::0.2866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1782::0.1782) (0.2210::0.2210)) (IOPATH B X (0.1517::0.1517) (0.1941::0.1941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9814::1.9814) (0.7417::0.7417)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0090::2.0090) (0.0174::0.0174) (0.7832::0.7832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1713::0.1726) (0.1346::0.1368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3488::0.3488) (0.2492::0.2492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8394::1.8395) (0.6981::0.6982)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8651::1.8651) (0.0185::0.0185) (0.7379::0.7379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8755::1.8755) (0.6972::0.6972)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9071::1.9071) (0.0183::0.0183) (0.7432::0.7432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3501::0.3501) (0.2511::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3539::0.3539) (0.2544::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8496::1.8497) (0.6989::0.6989)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8816::1.8815) (0.0176::0.0176) (0.7461::0.7461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3548::0.3548) (0.2546::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4989::2.4989) (0.8916::0.8916)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5167::2.5167) (0.0181::0.0181) (0.9240::0.9240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3569::0.3580) (0.2602::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6564::2.6564) (0.9495::0.9495)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.6808::2.6808) (0.0171::0.0171) (0.9878::0.9878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3197::0.3197)) (IOPATH D Q (0.3561::0.3561) (0.2613::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0151)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0930::2.0930) (0.7671::0.7671)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1248::2.1248) (0.0171::0.0171) (0.8138::0.8138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1493::0.1493) (0.1662::0.1662)) (IOPATH B X (0.1557::0.1557) (0.1951::0.1951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3541::0.3564) (0.2591::0.2659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.7550::2.7550) (0.9875::0.9875)) (IOPATH TE_B Z () () (0.1000::0.1000) (2.7316::2.7319) (0.0274::0.0274) (0.9786::0.9789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6423::1.6424) (0.6217::0.6218)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6704::1.6704) (0.0175::0.0175) (0.6652::0.6652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3266::0.3266)) (IOPATH D Q (0.3633::0.3649) (0.2649::0.2698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7244::1.7244) (0.6571::0.6571)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7638::1.7638) (0.0173::0.0173) (0.7109::0.7109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3551::0.3562) (0.2606::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0128::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1495::0.1495) (0.1704::0.1704)) (IOPATH B X (0.1479::0.1479) (0.1891::0.1891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3577::0.3583) (0.2572::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1404::2.1404) (0.7983::0.7983)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1699::2.1699) (0.0182::0.0182) (0.8422::0.8422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3564::0.3564) (0.2560::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6611::1.6612) (0.6366::0.6366)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6925::1.6925) (0.0170::0.0170) (0.6836::0.6836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0220::2.0220) (0.7479::0.7479)) (IOPATH TE_B Z () () (0.1025::0.1025) (2.0154::2.0155) (0.0261::0.0261) (0.7518::0.7519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.4101::2.4101) (0.8748::0.8748)) (IOPATH TE_B Z () () (0.1004::0.1004) (2.3974::2.3974) (0.0272::0.0272) (0.8761::0.8761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3551::0.3551) (0.2536::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8061::1.8061) (0.6861::0.6861)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8305::1.8305) (0.0184::0.0184) (0.7246::0.7246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3552::0.3554) (0.2554::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3578::0.3578) (0.2596::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3540::0.3553) (0.2590::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3995::0.3996) (0.3025::0.3025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0200::2.0201) (0.7553::0.7553)) (IOPATH TE_B Z () () (0.1198::0.1198) (2.0592::2.0592) (0.0136::0.0136) (0.8088::0.8088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0905::0.0905) (0.0707::0.0707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0530::2.0531) (0.7400::0.7400)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0732::2.0732) (0.0176::0.0176) (0.7758::0.7758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1723::0.1723) (0.2072::0.2073)) (IOPATH B X (0.1671::0.1671) (0.2220::0.2220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7614::1.7614) (0.6731::0.6731)) (IOPATH TE_B Z () () (0.1179::0.1179) (1.7946::1.7946) (0.0152::0.0152) (0.7233::0.7233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3692::0.3692) (0.3286::0.3286)) (IOPATH D Q (0.3624::0.3633) (0.2620::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2678::0.2678) (0.2354::0.2354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3535::0.3539) (0.2536::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3266::0.3266)) (IOPATH D Q (0.3563::0.3569) (0.2554::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3480::0.3480) (0.2506::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1750::0.1750) (0.2047::0.2047)) (IOPATH B X (0.1469::0.1469) (0.1833::0.1833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3519::0.3531) (0.2540::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3548::0.3548) (0.2541::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3558::0.3564) (0.2555::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2343::0.2353) (0.2196::0.2217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9937::1.9937) (0.7466::0.7467)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0276::2.0276) (0.0162::0.0162) (0.7970::0.7970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2302::0.2302) (0.1981::0.2001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3279::0.3279)) (IOPATH D Q (0.3623::0.3623) (0.2611::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2838::0.2838) (0.2481::0.2481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3598::0.3621) (0.2642::0.2714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0080::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3594::0.3594) (0.2607::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1335::2.1335) (0.7951::0.7951)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1505::2.1505) (0.0177::0.0177) (0.8264::0.8264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0172::2.0172) (0.7463::0.7463)) (IOPATH TE_B Z () () (0.0995::0.0995) (1.9984::1.9984) (0.0274::0.0274) (0.7325::0.7325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3581::0.3604) (0.2627::0.2696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0083::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3480::0.3480) (0.2477::0.2488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1593::0.1593) (0.1809::0.1809)) (IOPATH B X (0.1538::0.1538) (0.1948::0.1948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1016::2.1017) (0.7677::0.7678)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.1276::2.1276) (0.0162::0.0162) (0.8092::0.8092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3878::0.3878) (0.3399::0.3399)) (IOPATH D Q (0.3789::0.3789) (0.2697::0.2697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3615::0.3641) (0.2674::0.2752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1958)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0024::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4068::0.4069) (0.3065::0.3065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3248::0.3248)) (IOPATH D Q (0.3597::0.3614) (0.2623::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2909::0.2909) (0.2784::0.2784)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9739::1.9739) (0.7423::0.7423)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9895::1.9895) (0.0188::0.0188) (0.7721::0.7721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4974::2.4974) (0.9171::0.9172)) (IOPATH TE_B Z () () (0.1214::0.1214) (2.5099::2.5099) (0.0122::0.0122) (0.9640::0.9640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3582::0.3582) (0.2575::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4064::0.4064) (0.3510::0.3510)) (IOPATH D Q (0.3977::0.3977) (0.2791::0.2810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1211::2.1211) (0.7803::0.7803)) (IOPATH TE_B Z () () (0.0998::0.0998) (2.1155::2.1155) (0.0273::0.0273) (0.7993::0.7993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2358::0.2358) (0.2236::0.2236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5287::2.5287) (0.9271::0.9272)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.5457::2.5457) (0.0092::0.0092) (0.9794::0.9794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3631::0.3631) (0.2670::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0139)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0581::2.0581) (0.7703::0.7704)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0907::2.0907) (0.0171::0.0171) (0.8176::0.8176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2376::0.2376) (0.2219::0.2233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3270::0.3270) (0.2342::0.2342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2931::0.2931) (0.2796::0.2796)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6959::1.6959) (0.6496::0.6496)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7238::1.7238) (0.0167::0.0167) (0.6938::0.6938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3523::0.3523) (0.2529::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6635::1.6635) (0.6371::0.6371)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6992::1.6992) (0.0180::0.0180) (0.6880::0.6880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3541::0.3551) (0.2570::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1835)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8531::1.8531) (0.7029::0.7029)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8811::1.8811) (0.0181::0.0181) (0.7462::0.7462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1856::0.1856) (0.2187::0.2188)) (IOPATH B X (0.1659::0.1659) (0.2069::0.2069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1969::0.1969) (0.1710::0.1710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9396::1.9396) (0.7307::0.7308)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.9768::1.9768) (0.0158::0.0158) (0.7825::0.7825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3524::0.3524) (0.2527::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3731::0.3731) (0.3310::0.3310)) (IOPATH D Q (0.3650::0.3650) (0.2620::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0483::2.0483) (0.7660::0.7660)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0793::2.0793) (0.0178::0.0178) (0.8125::0.8125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3234::0.3234)) (IOPATH D Q (0.3575::0.3575) (0.2607::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1841::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3553::0.3563) (0.2590::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9595::1.9595) (0.7386::0.7387)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9853::1.9853) (0.0180::0.0180) (0.7792::0.7792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3547::0.3558) (0.2560::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3687::0.3687) (0.3283::0.3283)) (IOPATH D Q (0.3645::0.3653) (0.2651::0.2674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7089::1.7089) (0.6425::0.6425)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.7455::1.7455) (0.0153::0.0153) (0.6945::0.6945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7083::1.7084) (0.6555::0.6556)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7445::1.7445) (0.0167::0.0167) (0.7081::0.7081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3572::0.3600) (0.2632::0.2715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1924)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0054)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0055::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3265::0.3265)) (IOPATH D Q (0.3571::0.3571) (0.2564::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2914::0.2914) (0.2787::0.2787)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7161::1.7161) (0.6479::0.6479)) (IOPATH TE_B Z () () (0.1015::0.1015) (1.7188::1.7188) (0.0264::0.0264) (0.6725::0.6725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0728::2.0728) (0.7553::0.7553)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.1072::2.1072) (0.0163::0.0163) (0.8058::0.8058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3659::0.3660) (0.2717::0.2717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7642::1.7642) (0.6703::0.6704)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7952::1.7952) (0.0177::0.0177) (0.7164::0.7164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3439::0.3439) (0.2453::0.2453)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1769::0.1769)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0620::2.0620) (0.7610::0.7610)) (IOPATH TE_B Z () () (0.1008::0.1008) (2.0495::2.0495) (0.0268::0.0268) (0.7583::0.7583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3738::0.3738) (0.3314::0.3314)) (IOPATH D Q (0.3658::0.3658) (0.2623::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9226::1.9227) (0.7234::0.7235)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9392::1.9392) (0.0183::0.0183) (0.7544::0.7544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3486::0.3486) (0.2497::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8605::1.8605) (0.6917::0.6917)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8881::1.8881) (0.0172::0.0172) (0.7332::0.7332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0085::2.0085) (0.7517::0.7517)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0362::2.0362) (0.0169::0.0169) (0.7946::0.7946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2689::0.2700) (0.2394::0.2416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0537::2.0538) (0.7499::0.7500)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.0872::2.0872) (0.0155::0.0155) (0.7992::0.7992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3569::0.3595) (0.2620::0.2698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3174::0.3174) (0.2924::0.2924)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3889::0.3889) (0.2896::0.2896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0372::2.0372) (0.7466::0.7466)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.0669::2.0669) (0.0162::0.0162) (0.7904::0.7904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3464::0.3464) (0.2477::0.2477)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4047::0.4048) (0.3037::0.3037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0992::2.0992) (0.7828::0.7828)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1325::2.1325) (0.0171::0.0171) (0.8314::0.8314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0997::0.0997) (0.0788::0.0788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3671::0.3671) (0.3273::0.3273)) (IOPATH D Q (0.3579::0.3579) (0.2553::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7239::1.7239) (0.6568::0.6569)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7607::1.7607) (0.0157::0.0157) (0.7086::0.7086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4199::2.4199) (0.8871::0.8872)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.4436::2.4436) (0.0188::0.0188) (0.9240::0.9240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6603::1.6603) (0.6373::0.6374)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.6966::1.6966) (0.0164::0.0164) (0.6888::0.6888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1716::0.1716) (0.1518::0.1518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2773::0.2773) (0.2429::0.2429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3707::0.3707) (0.3295::0.3295)) (IOPATH D Q (0.3626::0.3626) (0.2590::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9492::1.9492) (0.7335::0.7336)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9642::1.9642) (0.0188::0.0188) (0.7631::0.7631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3585::0.3585) (0.2614::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1818::2.1818) (0.7913::0.7913)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2079::2.2079) (0.0178::0.0178) (0.8309::0.8309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3045::0.3045) (0.2053::0.2053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8706::1.8706) (0.6963::0.6963)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8918::1.8918) (0.0175::0.0175) (0.7313::0.7313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7620::1.7620) (0.6744::0.6744)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7906::1.7906) (0.0182::0.0182) (0.7192::0.7192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3557::0.3572) (0.2609::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3533::0.3536) (0.2541::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3560::0.3560) (0.2556::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3218::0.3218)) (IOPATH D Q (0.3648::0.3698) (0.2698::0.2864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1991)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0168)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3514::0.3514) (0.2511::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8230::1.8230) (0.6927::0.6928)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8519::1.8519) (0.0184::0.0184) (0.7361::0.7361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3593::0.3593) (0.2619::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1905::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0944::0.0944) (0.0740::0.0740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2048::0.2048) (0.1804::0.1804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3700::0.3700) (0.3291::0.3291)) (IOPATH D Q (0.3633::0.3633) (0.2606::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3009::2.3009) (0.8270::0.8270)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.3227::2.3227) (0.0173::0.0173) (0.8632::0.8632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3815::0.3816) (0.2887::0.2887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7201::1.7201) (0.6468::0.6469)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7540::1.7540) (0.0171::0.0171) (0.6951::0.6951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3859::0.3859) (0.2851::0.2851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3674::0.3675) (0.3001::0.3021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3697::0.3697) (0.3289::0.3289)) (IOPATH D Q (0.3663::0.3663) (0.2663::0.2663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2940::0.2940) (0.2801::0.2801)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0811::0.0820)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3618::0.3625) (0.2619::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1761::0.1761) (0.2170::0.2171)) (IOPATH B X (0.1494::0.1494) (0.1913::0.1913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0909::0.0909) (0.0708::0.0708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9729::1.9729) (0.7412::0.7412)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9913::1.9913) (0.0184::0.0184) (0.7734::0.7734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2995::0.2995) (0.2018::0.2018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3548::0.3548) (0.2545::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3614::0.3643) (0.2640::0.2728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7805::1.7806) (0.6742::0.6743)) (IOPATH TE_B Z () () (0.1205::0.1205) (1.8045::1.8045) (0.0128::0.0128) (0.7198::0.7198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3515::0.3515) (0.2532::0.2532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3809::0.3809) (0.2853::0.2853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3567::0.3574) (0.2585::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8614::1.8615) (0.7058::0.7059)) (IOPATH TE_B Z () () (0.1181::0.1181) (1.8973::1.8973) (0.0150::0.0150) (0.7590::0.7590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1802::0.1802) (0.2274::0.2275)) (IOPATH B X (0.1592::0.1592) (0.2065::0.2065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3050::0.3050) (0.2859::0.2859)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3520::0.3520) (0.2526::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3504::0.3504) (0.2492::0.2492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1801::0.1801) (0.2173::0.2173)) (IOPATH B X (0.1459::0.1459) (0.1821::0.1821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3504::0.3504) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1070::0.1070) (0.0850::0.0850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3606::0.3607) (0.2671::0.2671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9881::1.9881) (0.7291::0.7291)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.0175::2.0175) (0.0154::0.0154) (0.7766::0.7766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3625::2.3625) (0.8479::0.8480)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.3844::2.3844) (0.0187::0.0187) (0.8838::0.8838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3656::0.3687) (0.2686::0.2777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7238::1.7238) (0.6488::0.6488)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7609::1.7609) (0.0157::0.0157) (0.7007::0.7007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6703::1.6704) (0.6412::0.6413)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7035::1.7035) (0.0166::0.0166) (0.6900::0.6900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3675::0.3675) (0.3276::0.3276)) (IOPATH D Q (0.3587::0.3593) (0.2577::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7624::1.7624) (0.6743::0.6743)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.7968::1.7968) (0.0169::0.0169) (0.7249::0.7249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3922::0.3922) (0.3426::0.3426)) (IOPATH D Q (0.3831::0.3831) (0.2721::0.2721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2294::2.2294) (0.8148::0.8149)) (IOPATH TE_B Z () () (0.1185::0.1185) (2.2488::2.2488) (0.0148::0.0148) (0.8590::0.8590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1862::0.1862) (0.2343::0.2344)) (IOPATH B X (0.1443::0.1443) (0.1805::0.1805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6876::1.6876) (0.6476::0.6477)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7218::1.7218) (0.0164::0.0164) (0.6979::0.6979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3462::2.3462) (0.8619::0.8619)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.3695::2.3695) (0.0171::0.0171) (0.8991::0.8991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6534::1.6534) (0.6247::0.6248)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6878::1.6878) (0.0170::0.0170) (0.6736::0.6736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3482::0.3482) (0.2494::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0690::0.0690) (0.0553::0.0553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3863::0.3863) (0.3390::0.3390)) (IOPATH D Q (0.3778::0.3782) (0.2697::0.2710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1828::0.1828) (0.2339::0.2340)) (IOPATH B X (0.1465::0.1465) (0.1872::0.1872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3548::0.3548) (0.2634::0.2634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3544::0.3544) (0.2532::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6611::1.6611) (0.6371::0.6371)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.6967::1.6967) (0.0183::0.0183) (0.6870::0.6870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3581::0.3594) (0.2600::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3540::0.3540) (0.2529::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1894::0.1894) (0.2384::0.2385)) (IOPATH B X (0.1491::0.1491) (0.1859::0.1859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3616::0.3626) (0.2654::0.2685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9620::1.9621) (0.7381::0.7382)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9831::1.9831) (0.0183::0.0183) (0.7742::0.7742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0943::2.0943) (0.7623::0.7623)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1274::2.1274) (0.0164::0.0164) (0.8105::0.8105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6938::1.6938) (0.6492::0.6492)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7303::1.7303) (0.0157::0.0157) (0.7015::0.7015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6807::1.6807) (0.6472::0.6473)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7062::1.7062) (0.0184::0.0184) (0.6887::0.6887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0189::2.0189) (0.7543::0.7543)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0507::2.0507) (0.0164::0.0164) (0.8013::0.8013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3696::0.3696) (0.3289::0.3289)) (IOPATH D Q (0.3604::0.3604) (0.2586::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7182::1.7182) (0.6581::0.6581)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7467::1.7467) (0.0183::0.0183) (0.7014::0.7014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1291::2.1291) (0.7730::0.7730)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1536::2.1536) (0.0172::0.0172) (0.8111::0.8111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7104::1.7104) (0.6519::0.6519)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7446::1.7446) (0.0171::0.0171) (0.7004::0.7004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3572::0.3579) (0.2603::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0814::2.0814) (0.7615::0.7615)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1049::2.1049) (0.0175::0.0175) (0.7987::0.7987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2848::0.2848) (0.2752::0.2752)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3663::0.3674) (0.2710::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1936)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1845::0.1845) (0.2332::0.2333)) (IOPATH B X (0.1512::0.1512) (0.1918::0.1918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0223::2.0223) (0.7448::0.7449)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0517::2.0517) (0.0183::0.0183) (0.7912::0.7912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0803::0.0803) (0.0651::0.0651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3607::0.3607) (0.2600::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0204::2.0204) (0.7437::0.7438)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.0495::2.0495) (0.0151::0.0151) (0.7886::0.7886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1503::0.1504) (0.1417::0.1425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2453::0.2453) (0.2214::0.2214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8362::1.8363) (0.6977::0.6977)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8707::1.8707) (0.0164::0.0164) (0.7476::0.7476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8127::1.8127) (0.6754::0.6755)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8326::1.8326) (0.0164::0.0164) (0.7111::0.7111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8368::1.8368) (0.6950::0.6950)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8619::1.8619) (0.0187::0.0187) (0.7344::0.7344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9152::1.9152) (0.7219::0.7219)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9488::1.9488) (0.0171::0.0171) (0.7697::0.7697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3857::0.3858) (0.2821::0.2821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3731::0.3731) (0.3310::0.3310)) (IOPATH D Q (0.3669::0.3675) (0.2652::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3717::0.3717) (0.3301::0.3301)) (IOPATH D Q (0.3612::0.3612) (0.2580::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3947::0.3947) (0.3441::0.3441)) (IOPATH D Q (0.3855::0.3856) (0.2733::0.2733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3557::0.3559) (0.2583::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3745::0.3745) (0.3318::0.3318)) (IOPATH D Q (0.3671::0.3671) (0.2625::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3579::0.3589) (0.2580::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2913::0.2913) (0.2787::0.2787)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0819::0.0825)) (SETUP (negedge GATE) (posedge CLK) (0.0821::0.0822)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3600::0.3633) (0.2639::0.2735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1741::2.1741) (0.8086::0.8086)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1980::2.1980) (0.0184::0.0184) (0.8489::0.8489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3586::0.3605) (0.2617::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0126::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3020::0.3020) (0.2842::0.2842)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1552::0.1552) (0.1755::0.1755)) (IOPATH B X (0.1508::0.1508) (0.1904::0.1904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2907::2.2907) (0.8190::0.8190)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3144::2.3144) (0.0176::0.0176) (0.8561::0.8561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3023::0.3023) (0.2511::0.2532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1634::0.1634) (0.1883::0.1884)) (IOPATH B X (0.1517::0.1517) (0.1944::0.1944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9653::1.9653) (0.7243::0.7243)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9936::1.9936) (0.0170::0.0170) (0.7664::0.7664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3610::0.3610) (0.2589::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3514::0.3514) (0.2508::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0075::2.0075) (0.7534::0.7534)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0366::2.0366) (0.0187::0.0187) (0.7974::0.7974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3471::0.3478) (0.2491::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7986::1.7986) (0.6665::0.6665)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8193::1.8193) (0.0185::0.0185) (0.7034::0.7034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0903::0.0903) (0.0717::0.0717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0192::2.0192) (0.7564::0.7565)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0369::2.0369) (0.0187::0.0187) (0.7878::0.7878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3507::0.3508) (0.2527::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0149::2.0149) (0.7547::0.7547)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0394::2.0394) (0.0185::0.0185) (0.7938::0.7938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3271::0.3271)) (IOPATH D Q (0.3579::0.3587) (0.2574::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3617::0.3656) (0.2643::0.2756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0065::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1435::2.1435) (0.7969::0.7969)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1614::2.1614) (0.0188::0.0188) (0.8288::0.8288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3285::0.3285) (0.2979::0.2979)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3673::0.3698) (0.2737::0.2817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1978)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3619::0.3631) (0.2639::0.2679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0565::2.0565) (0.7475::0.7475)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0724::2.0724) (0.0184::0.0184) (0.7776::0.7776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2271::0.2271) (0.2065::0.2065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6626::1.6627) (0.6370::0.6371)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6984::1.6984) (0.0166::0.0166) (0.6874::0.6874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3815::0.3816) (0.2857::0.2857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3559::0.3585) (0.2614::0.2692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3476::0.3479) (0.2498::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1842::0.1842) (0.2242::0.2242)) (IOPATH B X (0.1481::0.1481) (0.1838::0.1838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3551::0.3556) (0.2578::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1829)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3250::0.3250)) (IOPATH D Q (0.3638::0.3638) (0.2665::0.2665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1882::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0151)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3528::0.3542) (0.2566::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3632::0.3673) (0.2668::0.2786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0077)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0032::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1777::0.1777) (0.2208::0.2208)) (IOPATH B X (0.1436::0.1436) (0.1821::0.1821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3725::0.3725) (0.3306::0.3306)) (IOPATH D Q (0.3698::0.3698) (0.2691::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0179)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2239::0.2239) (0.2042::0.2042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9960::1.9961) (0.7490::0.7490)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0255::2.0255) (0.0175::0.0175) (0.7938::0.7938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3697::0.3697) (0.3289::0.3289)) (IOPATH D Q (0.3594::0.3594) (0.2563::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3803::0.3804) (0.3097::0.3117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3076::0.3076) (0.2050::0.2050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7930::1.7930) (0.6830::0.6831)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8230::1.8230) (0.0183::0.0183) (0.7272::0.7272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3503::0.3508) (0.2508::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3707::0.3707) (0.3295::0.3295)) (IOPATH D Q (0.3628::0.3628) (0.2591::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7901::1.7902) (0.6798::0.6798)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8246::1.8246) (0.0173::0.0173) (0.7301::0.7301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6319::1.6319) (0.6284::0.6284)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6608::1.6608) (0.0182::0.0182) (0.6727::0.6727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3525::0.3525) (0.2522::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1846::0.1846) (0.2350::0.2351)) (IOPATH B X (0.1440::0.1440) (0.1820::0.1820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3664::0.3677) (0.2708::0.2747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1945)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9385::1.9385) (0.7149::0.7149)) (IOPATH TE_B Z () () (0.1182::0.1182) (1.9480::1.9480) (0.0150::0.0150) (0.7514::0.7514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8633::1.8633) (0.7065::0.7065)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8955::1.8955) (0.0164::0.0164) (0.7550::0.7550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3174::0.3174) (0.2194::0.2194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3725::0.3725) (0.3306::0.3306)) (IOPATH D Q (0.3693::0.3693) (0.2686::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2259::0.2259) (0.2047::0.2047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1210::2.1210) (0.7757::0.7758)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1536::2.1536) (0.0171::0.0171) (0.8227::0.8227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0592::2.0593) (0.7533::0.7534)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0937::2.0937) (0.0174::0.0174) (0.8024::0.8024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2547::0.2547) (0.2187::0.2187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3579::0.3579) (0.2553::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6649::1.6649) (0.6411::0.6411)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6992::1.6992) (0.0170::0.0170) (0.6916::0.6916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3573::0.3579) (0.2607::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4139::0.4139) (0.3550::0.3550)) (IOPATH D Q (0.4069::0.4069) (0.2860::0.2875)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3525::0.3525) (0.2529::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2969::2.2969) (0.8480::0.8480)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.3315::2.3315) (0.0161::0.0161) (0.8984::0.8984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6364::1.6364) (0.6293::0.6293)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.6656::1.6656) (0.0175::0.0175) (0.6731::0.6731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1846::2.1846) (0.8103::0.8103)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2078::2.2078) (0.0178::0.0178) (0.8470::0.8470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3375::0.3376) (0.2491::0.2491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1798::0.1798) (0.2210::0.2211)) (IOPATH B X (0.1453::0.1453) (0.1828::0.1828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3519::0.3519) (0.2527::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3552::0.3564) (0.2584::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8709::1.8709) (0.6963::0.6963)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8921::1.8921) (0.0185::0.0185) (0.7315::0.7315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7294::1.7294) (0.6617::0.6617)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7563::1.7563) (0.0182::0.0182) (0.7053::0.7053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9391::1.9391) (0.7123::0.7123)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9687::1.9687) (0.0170::0.0170) (0.7562::0.7562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0554::2.0554) (0.7686::0.7686)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0748::2.0748) (0.0188::0.0188) (0.8015::0.8015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3894::0.3894) (0.3409::0.3409)) (IOPATH D Q (0.3826::0.3834) (0.2745::0.2768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8085::1.8085) (0.6876::0.6877)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8417::1.8417) (0.0176::0.0176) (0.7358::0.7358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3462::0.3462) (0.2471::0.2483)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3543::0.3563) (0.2585::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3547::0.3547) (0.2544::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3756::0.3756) (0.2809::0.2809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2519::2.2519) (0.8112::0.8113)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2670::2.2670) (0.0185::0.0185) (0.8405::0.8405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3599::0.3620) (0.2653::0.2718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9746::1.9746) (0.7412::0.7412)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0081::2.0081) (0.0177::0.0177) (0.7893::0.7893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7146::1.7146) (0.6558::0.6558)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7458::1.7458) (0.0173::0.0173) (0.7032::0.7032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7243::1.7243) (0.6586::0.6586)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7536::1.7536) (0.0175::0.0175) (0.7024::0.7024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3550::0.3562) (0.2578::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3653::0.3657) (0.2694::0.2708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0102::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0231::2.0231) (0.7597::0.7598)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0557::2.0557) (0.0174::0.0174) (0.8070::0.8070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3530::0.3530) (0.2523::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1526::0.1526) (0.1742::0.1742)) (IOPATH B X (0.1550::0.1550) (0.1994::0.1994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2923::2.2924) (0.8261::0.8262)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.3060::2.3060) (0.0194::0.0194) (0.8538::0.8538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9293::1.9293) (0.7274::0.7274)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9504::1.9504) (0.0174::0.0174) (0.7648::0.7648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3573::0.3573) (0.2569::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3276::0.3276)) (IOPATH D Q (0.3587::0.3587) (0.2575::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0043::2.0043) (0.7408::0.7409)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0327::2.0327) (0.0164::0.0164) (0.7908::0.7908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3709::0.3710) (0.2752::0.2752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3627::0.3627) (0.2660::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1810::0.1810) (0.2262::0.2263)) (IOPATH B X (0.1487::0.1487) (0.1886::0.1886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3195::0.3195)) (IOPATH D Q (0.3590::0.3620) (0.2646::0.2735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1943)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0037::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3510::0.3510) (0.2513::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0411::2.0411) (0.7616::0.7616)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0608::2.0608) (0.0182::0.0182) (0.7947::0.7947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2897::0.2897) (0.2778::0.2778)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7178::1.7178) (0.6577::0.6578)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7526::1.7526) (0.0166::0.0166) (0.7073::0.7073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3780::0.3780) (0.3340::0.3340)) (IOPATH D Q (0.3717::0.3717) (0.2655::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3985::0.3986) (0.2970::0.2970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3544::0.3544) (0.2538::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7900::1.7900) (0.6721::0.6721)) (IOPATH TE_B Z () () (0.1023::0.1023) (1.7967::1.7967) (0.0261::0.0261) (0.7016::0.7016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3269::0.3269)) (IOPATH D Q (0.3585::0.3585) (0.2564::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3541::2.3541) (0.8385::0.8385)) (IOPATH TE_B Z () () (0.1131::0.1131) (2.3701::2.3701) (0.0198::0.0198) (0.8675::0.8675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3565::0.3576) (0.2562::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3489::0.3501) (0.2526::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2909::0.2909) (0.2784::0.2784)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0828::0.0838)) (SETUP (negedge GATE) (posedge CLK) (0.0828::0.0831)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1951::0.1951) (0.1716::0.1736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2914::0.2914) (0.2787::0.2787)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0820)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3563::0.3597) (0.2614::0.2714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7828::1.7828) (0.6792::0.6793)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8045::1.8045) (0.0176::0.0176) (0.7164::0.7164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3502::0.3510) (0.2538::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3502::0.3502) (0.2520::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6594::1.6594) (0.6382::0.6383)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.6883::1.6883) (0.0175::0.0175) (0.6819::0.6819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3483::0.3483) (0.2487::0.2487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3551::0.3551) (0.2571::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0225)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2737::0.2737) (0.2407::0.2407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3558::0.3587) (0.2611::0.2697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2909::0.2909) (0.2785::0.2785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3582::0.3582) (0.2621::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0165)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1769::0.1769) (0.2194::0.2195)) (IOPATH B X (0.1473::0.1473) (0.1879::0.1879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2365::0.2365) (0.2203::0.2203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3622::0.3652) (0.2653::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1903)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0637::2.0638) (0.7590::0.7590)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0989::2.0989) (0.0170::0.0170) (0.8094::0.8094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3945::0.3946) (0.2958::0.2958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2445::0.2461) (0.2265::0.2297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3711::0.3711) (0.3298::0.3298)) (IOPATH D Q (0.3633::0.3633) (0.2612::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7694::1.7695) (0.6762::0.6762)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8009::1.8009) (0.0172::0.0172) (0.7239::0.7239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6086::1.6086) (0.6112::0.6112)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6377::1.6377) (0.0176::0.0176) (0.6549::0.6549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3638::0.3659) (0.2712::0.2775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1973)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0006::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3498::0.3505) (0.2509::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7111::1.7111) (0.6560::0.6560)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.7482::1.7482) (0.0156::0.0156) (0.7090::0.7090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2956::0.2955) (0.1961::0.1961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3239::0.3239)) (IOPATH D Q (0.3658::0.3674) (0.2699::0.2745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0068::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3917::2.3918) (0.8673::0.8673)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.4059::2.4059) (0.0194::0.0194) (0.8950::0.8950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7976::1.7977) (0.6673::0.6673)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8221::1.8221) (0.0173::0.0173) (0.7068::0.7068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3470::0.3470) (0.2469::0.2469)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3682::0.3682) (0.3280::0.3280)) (IOPATH D Q (0.3650::0.3664) (0.2662::0.2705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0587::2.0587) (0.7542::0.7542)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0872::2.0872) (0.0164::0.0164) (0.7965::0.7965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7776::1.7776) (0.6600::0.6600)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8117::1.8117) (0.0174::0.0174) (0.7091::0.7091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0087::2.0087) (0.7401::0.7402)) (IOPATH TE_B Z () () (0.1264::0.1264) (2.0420::2.0420) (0.0075::0.0075) (0.7926::0.7926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3688::0.3688) (0.3284::0.3284)) (IOPATH D Q (0.3588::0.3588) (0.2566::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2895::0.2895) (0.2777::0.2777)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3533::0.3533) (0.2563::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1859::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3620::0.3655) (0.2661::0.2762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0043::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3586::0.3586) (0.2566::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2026::2.2026) (0.8167::0.8167)) (IOPATH TE_B Z () () (0.1186::0.1186) (2.2425::2.2425) (0.0147::0.0147) (0.8719::0.8719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3363::0.3363) (0.2386::0.2386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3522::0.3530) (0.2570::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3697::2.3697) (0.8716::0.8717)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.3946::2.3946) (0.0166::0.0166) (0.9097::0.9097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2192::0.2192) (0.2013::0.2013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9144::1.9144) (0.7237::0.7237)) (IOPATH TE_B Z () () (0.1185::0.1185) (1.9491::1.9491) (0.0147::0.0147) (0.7757::0.7757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6810::1.6810) (0.6340::0.6341)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7120::1.7120) (0.0171::0.0171) (0.6800::0.6800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2950::2.2950) (0.8449::0.8449)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.3172::2.3172) (0.0183::0.0183) (0.8803::0.8803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1871::2.1871) (0.7986::0.7986)) (IOPATH TE_B Z () () (0.1131::0.1131) (2.1987::2.1987) (0.0197::0.0197) (0.8252::0.8252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2462::0.2462) (0.2246::0.2246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4027::0.4027) (0.3490::0.3490)) (IOPATH D Q (0.3937::0.3937) (0.2785::0.2785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2963::0.2963) (0.2813::0.2813)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1769::0.1769) (0.2183::0.2184)) (IOPATH B X (0.1472::0.1472) (0.1874::0.1874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1500::2.1500) (0.7818::0.7818)) (IOPATH TE_B Z () () (0.1196::0.1196) (2.1684::2.1684) (0.0137::0.0137) (0.8244::0.8244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3669::0.3669) (0.3272::0.3272)) (IOPATH D Q (0.3672::0.3709) (0.2691::0.2803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1922)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3526::0.3526) (0.2547::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0494::2.0494) (0.7658::0.7658)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0686::2.0686) (0.0179::0.0179) (0.8003::0.8003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8213::1.8214) (0.6898::0.6899)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8427::1.8427) (0.0176::0.0176) (0.7268::0.7268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3502::0.3502) (0.2505::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9869::1.9869) (0.7270::0.7270)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0225::2.0225) (0.0166::0.0166) (0.7773::0.7773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3011::0.3011) (0.1995::0.1995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2506::0.2507) (0.2126::0.2142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9553::1.9553) (0.7345::0.7346)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.9893::1.9893) (0.0165::0.0165) (0.7833::0.7833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7194::2.7194) (0.9503::0.9504)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.7394::2.7394) (0.0186::0.0186) (0.9827::0.9827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5631::2.5631) (0.9347::0.9347)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.5900::2.5900) (0.0162::0.0162) (0.9749::0.9749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0166::2.0166) (0.7436::0.7436)) (IOPATH TE_B Z () () (0.1144::0.1145) (2.0476::2.0476) (0.0184::0.0184) (0.7894::0.7894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6863::1.6864) (0.6487::0.6487)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7170::1.7170) (0.0167::0.0167) (0.6947::0.6947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3724::0.3724) (0.3305::0.3305)) (IOPATH D Q (0.3631::0.3636) (0.2597::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2991::0.2991) (0.2828::0.2828)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3491::0.3491) (0.2505::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3488::0.3488) (0.2501::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7147::1.7147) (0.6564::0.6565)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7507::1.7507) (0.0182::0.0182) (0.7070::0.7070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0254::2.0254) (0.7602::0.7602)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0516::2.0516) (0.0187::0.0187) (0.8011::0.8011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3683::0.3683) (0.2732::0.2732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3501::0.3501) (0.2505::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3195::0.3195)) (IOPATH D Q (0.3503::0.3503) (0.2527::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8915::1.8915) (0.7005::0.7006)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9109::1.9109) (0.0185::0.0185) (0.7347::0.7347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9354::1.9354) (0.7296::0.7296)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9563::1.9563) (0.0180::0.0180) (0.7673::0.7673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3679::0.3679) (0.3278::0.3278)) (IOPATH D Q (0.3655::0.3674) (0.2665::0.2723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3489::0.3489) (0.2498::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2620::0.2620) (0.2424::0.2424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3106::0.3107) (0.2183::0.2183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0988::2.0988) (0.7630::0.7630)) (IOPATH TE_B Z () () (0.1131::0.1131) (2.1142::2.1142) (0.0197::0.0197) (0.7924::0.7924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4065::0.4065) (0.3510::0.3510)) (IOPATH D Q (0.3995::0.3995) (0.2816::0.2837)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3495::0.3504) (0.2522::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3609::0.3653) (0.2666::0.2796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2195::0.2195) (0.2055::0.2055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3254::0.3254)) (IOPATH D Q (0.3590::0.3600) (0.2606::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2192::0.2192) (0.1898::0.1898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3468::0.3468) (0.2497::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6833::1.6833) (0.6442::0.6442)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7186::1.7186) (0.0173::0.0173) (0.6943::0.6943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3561::0.3561) (0.2613::0.2613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2923::0.2923) (0.2530::0.2530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1914::0.1914) (0.2432::0.2433)) (IOPATH B X (0.1439::0.1439) (0.1795::0.1795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3241::0.3241)) (IOPATH D Q (0.3687::0.3738) (0.2725::0.2914)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2005)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0193)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3520::0.3531) (0.2568::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3706::0.3706) (0.3295::0.3295)) (IOPATH D Q (0.3633::0.3633) (0.2603::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3442::0.3442) (0.2826::0.2846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1922::0.1922) (0.2412::0.2412)) (IOPATH B X (0.1484::0.1484) (0.1838::0.1838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3744::0.3744) (0.3318::0.3318)) (IOPATH D Q (0.3651::0.3651) (0.2596::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3239::0.3239)) (IOPATH D Q (0.3539::0.3539) (0.2528::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3917::0.3917) (0.3422::0.3422)) (IOPATH D Q (0.3830::0.3836) (0.2726::0.2753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3628::0.3628) (0.2644::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1898::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1583::0.1583) (0.1449::0.1465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2934::0.2934) (0.2797::0.2797)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0835::0.0847)) (SETUP (negedge GATE) (posedge CLK) (0.0832::0.0836)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3575::0.3575) (0.2560::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9970::1.9970) (0.7341::0.7341)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0169::2.0169) (0.0186::0.0186) (0.7683::0.7683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6941::1.6941) (0.6510::0.6510)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7288::1.7288) (0.0173::0.0173) (0.7007::0.7007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3523::0.3523) (0.2547::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2083::0.2083) (0.1893::0.1893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3558::0.3571) (0.2587::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2936::2.2936) (0.8279::0.8279)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.3097::2.3097) (0.0189::0.0189) (0.8590::0.8590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3509::0.3509) (0.2564::0.2564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1885::0.1885) (0.2357::0.2358)) (IOPATH B X (0.1488::0.1488) (0.1854::0.1854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1863::0.1863) (0.2363::0.2363)) (IOPATH B X (0.1452::0.1452) (0.1827::0.1827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4158::0.4158) (0.3560::0.3560)) (IOPATH D Q (0.4078::0.4087) (0.2876::0.2907)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2129::0.2129) (0.1864::0.1864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3560::0.3572) (0.2580::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1965::0.1965) (0.2465::0.2465)) (IOPATH B X (0.1567::0.1567) (0.1948::0.1948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3823::0.3823) (0.3366::0.3366)) (IOPATH D Q (0.3749::0.3755) (0.2691::0.2714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6258::2.6260) (0.9988::0.9992)) (IOPATH TE_B Z () () (0.1424::0.1424) (2.6626::2.6626) (-0.0164::-0.0164) (1.0407::1.0407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3832::2.3833) (0.8715::0.8717)) (IOPATH TE_B Z () () (0.1415::0.1415) (2.4356::2.4356) (-0.0139::-0.0139) (0.9346::0.9346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2074::0.2074) (0.1881::0.1881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0205::2.0205) (0.7465::0.7466)) (IOPATH TE_B Z () () (0.1144::0.1145) (2.0479::2.0479) (0.0184::0.0184) (0.7904::0.7904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3589::0.3620) (0.2644::0.2744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1932)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0036::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1322::2.1322) (0.7823::0.7824)) (IOPATH TE_B Z () () (0.1193::0.1193) (2.1713::2.1713) (0.0141::0.0141) (0.8382::0.8382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2831::2.2831) (0.8163::0.8163)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.3037::2.3037) (0.0185::0.0185) (0.8506::0.8506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3477::0.3483) (0.2499::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6565::1.6565) (0.6368::0.6369)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6854::1.6854) (0.0179::0.0179) (0.6806::0.6806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1879::0.1879) (0.2371::0.2372)) (IOPATH B X (0.1456::0.1456) (0.1819::0.1819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2948::0.2948) (0.1948::0.1948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6273::1.6273) (0.6165::0.6166)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.6604::1.6604) (0.0188::0.0188) (0.6648::0.6648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2667::2.2668) (0.8207::0.8207)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.2865::2.2865) (0.0183::0.0183) (0.8538::0.8538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3495::0.3501) (0.2523::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3558::0.3558) (0.2562::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8458::1.8458) (0.6993::0.6993)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8718::1.8718) (0.0187::0.0187) (0.7403::0.7403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3528::0.3542) (0.2542::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5400::0.5400) (0.4272::0.4272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1817::0.1817) (0.2307::0.2308)) (IOPATH B X (0.1391::0.1391) (0.1756::0.1756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8573::1.8573) (0.6935::0.6935)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8851::1.8851) (0.0180::0.0180) (0.7368::0.7368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2784::0.2784) (0.2719::0.2719)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0593::2.0593) (0.7693::0.7694)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0855::2.0855) (0.0187::0.0187) (0.8100::0.8100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3642::0.3665) (0.2670::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0083::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3364::0.3365) (0.2389::0.2389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1220::2.1220) (0.7778::0.7778)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1515::2.1515) (0.0186::0.0186) (0.8215::0.8215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1433::2.1434) (0.7801::0.7802)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1663::2.1663) (0.0172::0.0172) (0.8225::0.8225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1179::2.1179) (0.7721::0.7722)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1396::2.1396) (0.0165::0.0165) (0.8079::0.8079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8695::1.8695) (0.7063::0.7064)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.8933::1.8933) (0.0192::0.0192) (0.7441::0.7441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2063::0.2063) (0.1863::0.1863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2501::2.2501) (0.8162::0.8163)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.2807::2.2807) (0.0152::0.0152) (0.8605::0.8605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7394::1.7395) (0.6637::0.6638)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7740::1.7740) (0.0163::0.0163) (0.7144::0.7144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3694::0.3694) (0.3287::0.3287)) (IOPATH D Q (0.3618::0.3618) (0.2590::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7900::1.7900) (0.6811::0.6811)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.8244::1.8244) (0.0189::0.0189) (0.7299::0.7299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3530::0.3541) (0.2579::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3554::0.3554) (0.2573::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3676::2.3676) (0.8570::0.8570)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3888::2.3888) (0.0176::0.0176) (0.8917::0.8917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3490::0.3497) (0.2530::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3628::0.3663) (0.2668::0.2769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1937)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0037::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2954::0.2954) (0.2808::0.2808)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0819::0.0819)) (SETUP (negedge GATE) (posedge CLK) (0.0818::0.0821)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9838::1.9838) (0.7301::0.7302)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0154::2.0154) (0.0170::0.0170) (0.7768::0.7768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7810::1.7810) (0.6779::0.6779)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8110::1.8110) (0.0178::0.0178) (0.7230::0.7230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0511::2.0511) (0.7666::0.7666)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0854::2.0854) (0.0177::0.0177) (0.8151::0.8151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3089::0.3089) (0.2879::0.2879)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3489::0.3489) (0.2506::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9200::1.9200) (0.7132::0.7133)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9471::1.9471) (0.0177::0.0177) (0.7547::0.7547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6083::2.6083) (0.9322::0.9322)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.6230::2.6230) (0.0193::0.0193) (0.9598::0.9598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3427::0.3427) (0.2812::0.2828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3632::0.3644) (0.2647::0.2682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9429::1.9429) (0.7338::0.7339)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9627::1.9627) (0.0157::0.0157) (0.7791::0.7791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3595::0.3595) (0.2578::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2933::0.2933) (0.2797::0.2797)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0481::2.0481) (0.7543::0.7543)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0688::2.0688) (0.0186::0.0186) (0.7890::0.7890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3502::0.3506) (0.2525::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7242::1.7242) (0.6582::0.6583)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7571::1.7571) (0.0178::0.0178) (0.7060::0.7060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5484::2.5484) (0.9311::0.9312)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.5708::2.5708) (0.0181::0.0181) (0.9669::0.9669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3469::0.3476) (0.2500::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3706::0.3707) (0.2751::0.2751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1733::0.1733) (0.1744::0.1744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3574::0.3574) (0.2580::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2408::0.2408) (0.2229::0.2237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2795::0.2795) (0.2724::0.2724)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7105::1.7105) (0.6561::0.6562)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7420::1.7420) (0.0176::0.0176) (0.7034::0.7034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3212::2.3212) (0.8421::0.8422)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3403::2.3403) (0.0177::0.0177) (0.8758::0.8758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0905::2.0905) (0.7793::0.7793)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1172::2.1172) (0.0172::0.0172) (0.8209::0.8209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3579::0.3579) (0.2576::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3728::0.3728) (0.3308::0.3308)) (IOPATH D Q (0.3644::0.3647) (0.2616::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3581::0.3581) (0.2590::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3726::0.3726) (0.3307::0.3307)) (IOPATH D Q (0.3646::0.3646) (0.2601::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0776::0.0776) (0.0607::0.0607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3551::0.3551) (0.3190::0.3190)) (IOPATH D Q (0.3565::0.3592) (0.2627::0.2707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1923)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0058::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3474::0.3474) (0.2498::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3521::0.3521) (0.2520::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3983::0.3983) (0.3463::0.3463)) (IOPATH D Q (0.3910::0.3910) (0.2767::0.2787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3535::0.3551) (0.2577::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0732::0.0732) (0.0596::0.0596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3134::0.3134) (0.2183::0.2183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9885::1.9885) (0.7460::0.7460)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0159::2.0159) (0.0187::0.0187) (0.7875::0.7875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3627::0.3646) (0.2685::0.2750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1945)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0039::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6621::1.6621) (0.6302::0.6302)) (IOPATH TE_B Z () () (0.1002::0.1002) (1.6601::1.6601) (0.0270::0.0270) (0.6416::0.6416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3282::0.3282)) (IOPATH D Q (0.3692::0.3718) (0.2704::0.2782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3591::0.3611) (0.2629::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9639::1.9639) (0.7374::0.7374)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9969::1.9969) (0.0175::0.0175) (0.7853::0.7853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3535::0.3535) (0.2535::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3609::0.3609) (0.2648::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3717::2.3717) (0.8733::0.8734)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.3922::2.3922) (0.0170::0.0170) (0.9075::0.9075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0910::2.0911) (0.7648::0.7648)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1253::2.1253) (0.0170::0.0170) (0.8145::0.8145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3600::0.3629) (0.2648::0.2732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1919)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0060::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.1489::0.1489) (0.1464::0.1464)) (IOPATH A Y (0.1699::0.1699) (0.0486::0.0486)) (IOPATH B Y (0.1497::0.1498) (0.0480::0.0480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.1797::0.1797) (0.1976::0.1976)) (IOPATH C X (0.1797::0.1797) (0.2038::0.2038)) (IOPATH A_N X (0.2294::0.2295) (0.2089::0.2089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.1738::0.1738) (0.1925::0.1926)) (IOPATH C X (0.1735::0.1735) (0.1989::0.1989)) (IOPATH A_N X (0.2235::0.2235) (0.2039::0.2039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7544::1.7544) (0.6697::0.6698)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7857::1.7857) (0.0179::0.0179) (0.7167::0.7167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6525::1.6525) (0.6208::0.6209)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6854::1.6854) (0.0176::0.0176) (0.6687::0.6687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0931::0.0931) (0.0730::0.0730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.1694::0.1694) (0.1746::0.1747)) (IOPATH B X (0.1745::0.1745) (0.1955::0.1955)) (IOPATH C X (0.1731::0.1731) (0.2015::0.2015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4342::2.4342) (0.8767::0.8767)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.4590::2.4590) (0.0167::0.0167) (0.9148::0.9148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3507::0.3507) (0.2500::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6083::1.6083) (0.6205::0.6205)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.6434::1.6434) (0.0171::0.0171) (0.6705::0.6705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3528::0.3535) (0.2560::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7672::1.7672) (0.6743::0.6744)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.7964::1.7964) (0.0187::0.0187) (0.7176::0.7176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0785::0.0785) (0.0641::0.0641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3265::0.3265)) (IOPATH D Q (0.3677::0.3677) (0.2678::0.2701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6941::1.6941) (0.6493::0.6494)) (IOPATH TE_B Z () () (0.1131::0.1131) (1.7167::1.7167) (0.0195::0.0195) (0.6862::0.6862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9535::1.9535) (0.7241::0.7242)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9857::1.9857) (0.0176::0.0176) (0.7715::0.7715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7173::2.7173) (0.9890::0.9891)) (IOPATH TE_B Z () () (0.1222::0.1222) (2.7551::2.7551) (0.0115::0.0115) (1.0486::1.0486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3509::0.3521) (0.2547::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5623::2.5623) (0.9335::0.9335)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.5775::2.5775) (0.0193::0.0193) (0.9614::0.9614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3520::0.3520) (0.2530::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2780::0.2780) (0.2717::0.2717)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3509::0.3510) (0.2558::0.2558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9663::1.9663) (0.7319::0.7319)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9835::1.9835) (0.0157::0.0157) (0.7833::0.7833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7278::2.7278) (0.9885::0.9885)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.7482::2.7482) (0.0183::0.0183) (1.0220::1.0221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4988::2.4988) (0.9146::0.9146)) (IOPATH TE_B Z () () (0.1150::0.1151) (2.5227::2.5227) (0.0181::0.0181) (0.9514::0.9514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2806::2.2807) (0.8276::0.8276)) (IOPATH TE_B Z () () (0.1203::0.1203) (2.3247::2.3247) (0.0132::0.0132) (0.8872::0.8872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7117::1.7117) (0.6534::0.6534)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7458::1.7458) (0.0178::0.0178) (0.7018::0.7018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6156::1.6156) (0.6242::0.6242)) (IOPATH TE_B Z () () (0.1133::0.1133) (1.6423::1.6423) (0.0193::0.0193) (0.6666::0.6666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3530::0.3530) (0.2573::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3621::0.3621) (0.2636::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3282::0.3282)) (IOPATH D Q (0.3616::0.3618) (0.2611::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2613::2.2613) (0.8170::0.8170)) (IOPATH TE_B Z () () (0.1205::0.1205) (2.3012::2.3012) (0.0130::0.0130) (0.8747::0.8747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3730::0.3731) (0.2765::0.2765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6253::1.6253) (0.6263::0.6263)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6601::1.6601) (0.0176::0.0176) (0.6755::0.6755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3955::2.3955) (0.8795::0.8795)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.4150::2.4150) (0.0180::0.0180) (0.9137::0.9137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0704::2.0704) (0.7609::0.7610)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0885::2.0885) (0.0189::0.0189) (0.7927::0.7927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3515::0.3521) (0.2538::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7981::1.7981) (0.6747::0.6747)) (IOPATH TE_B Z () () (0.1054::0.1054) (1.8012::1.8012) (0.0247::0.0247) (0.6901::0.6901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8264::1.8264) (0.6777::0.6777)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.8595::1.8595) (0.0161::0.0160) (0.7255::0.7255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6771::1.6771) (0.6447::0.6448)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.7132::1.7132) (0.0156::0.0156) (0.6969::0.6969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4015::2.4015) (0.8828::0.8828)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.4230::2.4230) (0.0175::0.0175) (0.9182::0.9182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6862::1.6862) (0.6451::0.6452)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7166::1.7166) (0.0181::0.0181) (0.6899::0.6899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6477::1.6477) (0.6321::0.6321)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6793::1.6793) (0.0172::0.0172) (0.6791::0.6791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0991::0.0991) (0.0787::0.0787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7846::1.7846) (0.6783::0.6783)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8102::1.8102) (0.0177::0.0177) (0.7189::0.7189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4105::0.4105) (0.3531::0.3531)) (IOPATH D Q (0.4008::0.4008) (0.2819::0.2819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0639::2.0639) (0.7544::0.7544)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0839::2.0839) (0.0183::0.0183) (0.7891::0.7891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3517::0.3523) (0.2551::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3260::0.3260) (0.2163::0.2163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3500::0.3500) (0.2531::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2151::2.2151) (0.8209::0.8210)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2371::2.2371) (0.0176::0.0176) (0.8568::0.8568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3929::0.3929) (0.3430::0.3430)) (IOPATH D Q (0.3858::0.3864) (0.2760::0.2780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3262::0.3262)) (IOPATH D Q (0.3630::0.3645) (0.2649::0.2693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7051::1.7051) (0.6443::0.6443)) (IOPATH TE_B Z () () (0.1016::0.1016) (1.7007::1.7007) (0.0264::0.0264) (0.6511::0.6511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3584::0.3593) (0.2629::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0121::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1178::2.1178) (0.7760::0.7761)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.1413::2.1413) (0.0156::0.0156) (0.8230::0.8230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0936::2.0937) (0.7801::0.7801)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1153::2.1153) (0.0186::0.0186) (0.8151::0.8151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0032::2.0033) (0.7494::0.7494)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0373::2.0373) (0.0158::0.0158) (0.7979::0.7979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2990::0.2990) (0.2744::0.2744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1736::0.1736) (0.2113::0.2115)) (IOPATH B X (0.1567::0.1567) (0.2025::0.2025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6473::1.6473) (0.6347::0.6348)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6821::1.6821) (0.0168::0.0168) (0.6849::0.6849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1758::2.1758) (0.7873::0.7873)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1924::2.1924) (0.0190::0.0190) (0.8169::0.8169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2858::0.2858) (0.2758::0.2758)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0091::2.0091) (0.7548::0.7548)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0379::2.0379) (0.0181::0.0181) (0.7990::0.7990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1373::2.1373) (0.7784::0.7784)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1543::2.1543) (0.0186::0.0186) (0.8096::0.8096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3476::0.3476) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3602::0.3635) (0.2665::0.2771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1965)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0109)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3702::0.3712) (0.2749::0.2782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0043::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3547::0.3547) (0.2584::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9985::1.9985) (0.7469::0.7469)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0224::2.0224) (0.0173::0.0173) (0.7844::0.7844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3468::0.3468) (0.2479::0.2479)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0926::2.0926) (0.7811::0.7812)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.1107::2.1107) (0.0183::0.0183) (0.8137::0.8137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2795::0.2795) (0.2724::0.2724)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2857::0.2857) (0.2757::0.2757)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3544::0.3544) (0.2897::0.2913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3561::0.3571) (0.2597::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3508::0.3516) (0.2552::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4916::2.4916) (0.9129::0.9129)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.5089::2.5089) (0.0176::0.0176) (0.9444::0.9444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2799::0.2799) (0.2432::0.2432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3688::0.3688) (0.3283::0.3283)) (IOPATH D Q (0.3620::0.3620) (0.2595::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8993::1.8993) (0.7181::0.7181)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9169::1.9169) (0.0179::0.0179) (0.7507::0.7507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3505::0.3505) (0.2518::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3293::2.3293) (0.8580::0.8581)) (IOPATH TE_B Z () () (0.1222::0.1222) (2.3725::2.3725) (0.0114::0.0114) (0.9196::0.9196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3558::0.3583) (0.2599::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3706::0.3706) (0.3295::0.3295)) (IOPATH D Q (0.3624::0.3624) (0.2601::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3563::0.3563) (0.2547::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2879::0.2879) (0.2769::0.2769)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0970::2.0970) (0.7622::0.7622)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1210::2.1210) (0.0178::0.0178) (0.7997::0.7997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3552::0.3562) (0.2558::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6299::1.6300) (0.6274::0.6274)) (IOPATH TE_B Z () () (0.1133::0.1133) (1.6597::1.6597) (0.0194::0.0194) (0.6716::0.6716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5563::2.5563) (0.9343::0.9344)) (IOPATH TE_B Z () () (0.1205::0.1205) (2.5768::2.5768) (0.0131::0.0131) (0.9846::0.9846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3551::0.3551) (0.2547::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3550::0.3550) (0.2892::0.2892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3507::0.3515) (0.2540::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3528::0.3528) (0.2536::0.2536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8521::1.8521) (0.6850::0.6851)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.8830::1.8830) (0.0161::0.0161) (0.7315::0.7315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3569::0.3598) (0.2630::0.2719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0060)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0049::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3594::0.3594) (0.2611::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1863::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3703::0.3703) (0.3293::0.3293)) (IOPATH D Q (0.3623::0.3629) (0.2607::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1124::2.1124) (0.7859::0.7859)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1351::2.1351) (0.0171::0.0171) (0.8228::0.8228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1885::0.1885) (0.2357::0.2357)) (IOPATH B X (0.1447::0.1447) (0.1791::0.1791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1838::0.1838) (0.2338::0.2339)) (IOPATH B X (0.1416::0.1416) (0.1785::0.1785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6862::1.6862) (0.6442::0.6443)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7198::1.7198) (0.0173::0.0173) (0.6924::0.6924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3589::0.3589) (0.2586::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9366::1.9366) (0.7283::0.7284)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9555::1.9555) (0.0183::0.0183) (0.7625::0.7625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0556::2.0556) (0.7693::0.7693)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0841::2.0841) (0.0180::0.0180) (0.8139::0.8139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1849::0.1849) (0.2313::0.2314)) (IOPATH B X (0.1534::0.1534) (0.1945::0.1945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3623::0.3648) (0.2659::0.2736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1909)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1578::0.1578) (0.1445::0.1460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3737::0.3737) (0.3313::0.3313)) (IOPATH D Q (0.3661::0.3661) (0.2612::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3616::0.3616) (0.2628::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3564::0.3564) (0.2557::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6903::1.6903) (0.6465::0.6466)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7254::1.7254) (0.0171::0.0171) (0.6970::0.6970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7237::1.7238) (0.6578::0.6578)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7502::1.7502) (0.0185::0.0185) (0.6990::0.6990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3112::2.3112) (0.8310::0.8310)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.3340::2.3340) (0.0171::0.0171) (0.8677::0.8677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9460::1.9460) (0.7171::0.7171)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9773::1.9773) (0.0176::0.0176) (0.7626::0.7626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6952::1.6952) (0.6508::0.6508)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7298::1.7298) (0.0173::0.0173) (0.7002::0.7002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0528::2.0528) (0.7553::0.7553)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0692::2.0692) (0.0186::0.0186) (0.7862::0.7862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8653::1.8653) (0.7082::0.7082)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.8919::1.8919) (0.0156::0.0156) (0.7573::0.7573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3495::0.3496) (0.2498::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3577::0.3577) (0.2582::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3575::0.3587) (0.2608::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9596::1.9596) (0.7392::0.7392)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9842::1.9842) (0.0174::0.0174) (0.7778::0.7778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0711::0.0711) (0.0569::0.0569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9209::1.9209) (0.7221::0.7222)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9557::1.9557) (0.0169::0.0169) (0.7717::0.7717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3487::0.3487) (0.2561::0.2561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9399::1.9399) (0.7305::0.7306)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9665::1.9665) (0.0173::0.0173) (0.7718::0.7718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3518::0.3518) (0.2516::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3592::0.3619) (0.2643::0.2721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1938)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9725::1.9725) (0.7423::0.7424)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0019::2.0019) (0.0184::0.0184) (0.7866::0.7866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5473::2.5473) (0.9307::0.9307)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.5738::2.5738) (0.0167::0.0167) (0.9701::0.9701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0321::2.0321) (0.7495::0.7495)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0526::2.0526) (0.0183::0.0183) (0.7836::0.7836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2494::0.2494) (0.2186::0.2186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3698::0.3698) (0.3290::0.3290)) (IOPATH D Q (0.3661::0.3661) (0.2661::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5260::2.5260) (0.9236::0.9236)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.5466::2.5466) (0.0179::0.0179) (0.9576::0.9576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7083::1.7083) (0.6535::0.6535)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7421::1.7421) (0.0168::0.0168) (0.7033::0.7033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6738::1.6738) (0.6437::0.6437)) (IOPATH TE_B Z () () (0.1183::0.1183) (1.7206::1.7206) (0.0148::0.0148) (0.7060::0.7060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7281::1.7281) (0.6615::0.6615)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7613::1.7613) (0.0174::0.0174) (0.7098::0.7098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1053::2.1053) (0.7581::0.7581)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.1237::2.1237) (0.0179::0.0179) (0.7903::0.7903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3507::0.3507) (0.2504::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2935::0.2935) (0.2566::0.2566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1679::0.1679) (0.1491::0.1491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3599::0.3599) (0.2586::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3613::0.3613) (0.2633::0.2666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1906::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9387::1.9387) (0.7314::0.7315)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9590::1.9590) (0.0180::0.0180) (0.7656::0.7656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2760::0.2760) (0.2438::0.2438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3256::0.3256)) (IOPATH D Q (0.3570::0.3584) (0.2577::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7615::1.7615) (0.6618::0.6618)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7914::1.7914) (0.0168::0.0168) (0.7125::0.7125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2865::0.2865) (0.2761::0.2761)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3264::0.3264)) (IOPATH D Q (0.3578::0.3589) (0.2581::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1218::2.1218) (0.7767::0.7768)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1457::2.1457) (0.0178::0.0178) (0.8141::0.8141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7417::1.7417) (0.6666::0.6666)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7718::1.7718) (0.0164::0.0164) (0.7122::0.7122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3457::0.3458) (0.2833::0.2848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4111::0.4111) (0.3535::0.3535)) (IOPATH D Q (0.4035::0.4035) (0.2836::0.2848)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3508::0.3512) (0.2520::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3133::0.3133) (0.2170::0.2170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3511::0.3511) (0.2546::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0220)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3646::2.3646) (0.8706::0.8706)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3860::2.3860) (0.0176::0.0176) (0.9058::0.9058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8235::1.8235) (0.6757::0.6758)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.8397::1.8397) (0.0191::0.0191) (0.7100::0.7100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3525::0.3539) (0.2554::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0517::2.0517) (0.7655::0.7655)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0722::2.0722) (0.0180::0.0180) (0.8008::0.8008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3577::0.3577) (0.2566::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3456::0.3456) (0.2474::0.2474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2661::0.2661) (0.2409::0.2409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2924::0.2924) (0.2793::0.2793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0813::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0817::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3703::0.3703) (0.3293::0.3293)) (IOPATH D Q (0.3721::0.3751) (0.2730::0.2818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3589::0.3616) (0.2636::0.2720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1909)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0070::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8971::1.8971) (0.7071::0.7072)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.9211::1.9211) (0.0163::0.0163) (0.7511::0.7511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3488::0.3488) (0.2519::0.2519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1787::0.1787) (0.2223::0.2224)) (IOPATH B X (0.1426::0.1426) (0.1802::0.1802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2995::2.2995) (0.8265::0.8266)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.3142::2.3142) (0.0192::0.0192) (0.8546::0.8546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3256::0.3256)) (IOPATH D Q (0.3556::0.3556) (0.2537::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3761::0.3762) (0.2809::0.2809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9241::1.9241) (0.7266::0.7267)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9505::1.9505) (0.0184::0.0184) (0.7692::0.7692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3902::0.3902) (0.3414::0.3414)) (IOPATH D Q (0.3817::0.3823) (0.2721::0.2741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3729::0.3729) (0.3308::0.3308)) (IOPATH D Q (0.3643::0.3643) (0.2594::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3503::0.3503) (0.2504::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3600::0.3613) (0.2613::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3547::0.3547) (0.2538::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2866::0.2867) (0.2255::0.2268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3988::2.3988) (0.8837::0.8837)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.4190::2.4190) (0.0179::0.0179) (0.9177::0.9177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3570::0.3577) (0.2618::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3546::0.3551) (0.2550::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3257::0.3257)) (IOPATH D Q (0.3578::0.3578) (0.2569::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3048::0.3048) (0.2857::0.2857)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3681::0.3731) (0.2721::0.2883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1991)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0164)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6779::1.6779) (0.6454::0.6455)) (IOPATH TE_B Z () () (0.1184::0.1184) (1.7227::1.7227) (0.0147::0.0147) (0.7066::0.7066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6471::1.6472) (0.6325::0.6326)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6760::1.6760) (0.0185::0.0185) (0.6759::0.6759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3525::0.3525) (0.2559::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3515::0.3529) (0.2558::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1795::0.1795) (0.1725::0.1725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6866::1.6866) (0.6486::0.6487)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7206::1.7206) (0.0160::0.0160) (0.6985::0.6985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1834::0.1834) (0.2332::0.2333)) (IOPATH B X (0.1417::0.1417) (0.1790::0.1790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3272::0.3272) (0.3141::0.3141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3539::0.3539) (0.2538::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0502::2.0502) (0.7665::0.7665)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0800::2.0800) (0.0190::0.0190) (0.8108::0.8108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3501::0.3501) (0.2526::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3574::0.3600) (0.2612::0.2689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0102::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3522::0.3533) (0.2542::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2813::0.2813) (0.2734::0.2734)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0756::0.0756) (0.0618::0.0618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6631::2.6631) (0.9699::0.9699)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.6863::2.6863) (0.0172::0.0172) (1.0062::1.0062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1772::0.1772) (0.1707::0.1707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7254::1.7254) (0.6579::0.6580)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7621::1.7621) (0.0173::0.0173) (0.7092::0.7092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4413::2.4413) (0.8956::0.8956)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.4633::2.4633) (0.0178::0.0178) (0.9313::0.9313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3515::0.3515) (0.2519::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3627::0.3661) (0.2658::0.2758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3994::0.3994) (0.3469::0.3469)) (IOPATH D Q (0.3904::0.3910) (0.2767::0.2792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3554::0.3566) (0.2571::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2626::2.2626) (0.8385::0.8386)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2799::2.2799) (0.0176::0.0176) (0.8716::0.8716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3548::0.3548) (0.2551::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1342::2.1342) (0.7921::0.7921)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1652::2.1652) (0.0184::0.0184) (0.8371::0.8371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1797::0.1797) (0.2215::0.2211)) (IOPATH B X (0.1446::0.1446) (0.1820::0.1820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3239::0.3244) (0.2647::0.2650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3366::2.3367) (0.8383::0.8384)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3586::2.3586) (0.0162::0.0162) (0.8744::0.8744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2791::0.2791) (0.2429::0.2429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1786::0.1786) (0.2186::0.2186)) (IOPATH B X (0.1453::0.1453) (0.1830::0.1830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3578::0.3612) (0.2627::0.2726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7668::1.7668) (0.6588::0.6588)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7922::1.7922) (0.0157::0.0157) (0.6985::0.6985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3670::0.3708) (0.2713::0.2828)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.1981)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0125)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3037::0.3037) (0.2852::0.2852)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0821)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9458::1.9458) (0.7313::0.7313)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9767::1.9767) (0.0179::0.0179) (0.7764::0.7764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2824::2.2824) (0.8413::0.8413)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.3128::2.3128) (0.0174::0.0174) (0.8857::0.8857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0659::2.0659) (0.7702::0.7702)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0906::2.0906) (0.0169::0.0169) (0.8085::0.8085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4909::2.4909) (0.8934::0.8935)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5149::2.5149) (0.0182::0.0182) (0.9303::0.9303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1756::0.1756) (0.1696::0.1696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0890::0.0890) (0.0706::0.0706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3605::0.3605) (0.2598::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3192::0.3192) (0.2932::0.2932)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3551::0.3551) (0.2549::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3075::2.3075) (0.8329::0.8330)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3314::2.3314) (0.0177::0.0177) (0.8700::0.8700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1701::0.1701) (0.2021::0.2021)) (IOPATH B X (0.1440::0.1440) (0.1829::0.1829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3611::0.3634) (0.2650::0.2719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0084::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3628::0.3628) (0.2669::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2846::0.2846) (0.2752::0.2752)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9945::1.9945) (0.7491::0.7491)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0261::2.0261) (0.0171::0.0171) (0.7958::0.7958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3507::0.3508) (0.2591::0.2591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1354::2.1354) (0.7777::0.7778)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1478::2.1478) (0.0191::0.0191) (0.8046::0.8046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1280::2.1281) (0.7899::0.7899)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1486::2.1486) (0.0176::0.0176) (0.8241::0.8241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2987::0.2987) (0.2825::0.2825)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9987::1.9987) (0.7403::0.7403)) (IOPATH TE_B Z () () (0.1001::0.1001) (1.9987::1.9987) (0.0271::0.0271) (0.7645::0.7645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0181::2.0181) (0.7424::0.7424)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0356::2.0356) (0.0187::0.0187) (0.7744::0.7744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3520::0.3520) (0.2539::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3204::0.3204)) (IOPATH D Q (0.3521::0.3535) (0.2562::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3273::0.3273)) (IOPATH D Q (0.3644::0.3644) (0.2663::0.2663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0174)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0113::2.0113) (0.7513::0.7514)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0412::2.0412) (0.0178::0.0178) (0.7960::0.7960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.1864::0.1864) (0.1776::0.1776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8715::1.8715) (0.6913::0.6914)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8999::1.8999) (0.0183::0.0183) (0.7341::0.7341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3591::0.3604) (0.2652::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1931)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6619::2.6619) (0.9453::0.9453)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.6814::2.6814) (0.0176::0.0176) (0.9802::0.9802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0784::2.0784) (0.7663::0.7663)) (IOPATH TE_B Z () () (0.0998::0.0998) (2.0737::2.0737) (0.0273::0.0273) (0.7860::0.7860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3504::0.3504) (0.2514::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3581::0.3595) (0.2615::0.2659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4993::2.4993) (0.8910::0.8910)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.5233::2.5233) (0.0168::0.0168) (0.9315::0.9315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1068::2.1068) (0.7839::0.7839)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1376::2.1376) (0.0179::0.0179) (0.8296::0.8296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2374::0.2374) (0.2178::0.2178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3626::0.3626) (0.2655::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0165)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1445::0.1445) (0.1639::0.1639)) (IOPATH B X (0.1535::0.1535) (0.1978::0.1978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9936::1.9936) (0.7279::0.7279)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0254::2.0254) (0.0174::0.0174) (0.7742::0.7742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8685::1.8685) (0.6920::0.6920)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.8994::1.8994) (0.0157::0.0157) (0.7369::0.7369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3461::0.3462) (0.2477::0.2477)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9687::1.9687) (0.7265::0.7265)) (IOPATH TE_B Z () () (0.1132::0.1132) (1.9832::1.9832) (0.0196::0.0196) (0.7558::0.7558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3519::0.3519) (0.2518::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3868::0.3868) (0.3393::0.3393)) (IOPATH D Q (0.3777::0.3787) (0.2691::0.2732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3533::0.3538) (0.2547::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3549::0.3549) (0.2585::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1835::0.1835)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3532::0.3532) (0.2537::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1991::2.1991) (0.7885::0.7885)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.2237::2.2237) (0.0186::0.0186) (0.8272::0.8272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6639::1.6639) (0.6375::0.6375)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6965::1.6965) (0.0182::0.0182) (0.6854::0.6854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3865::0.3865) (0.3391::0.3391)) (IOPATH D Q (0.3793::0.3793) (0.2698::0.2714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3497::0.3504) (0.2518::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3526::0.3526) (0.2533::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3497::0.3497) (0.2502::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3579::0.3624) (0.2633::0.2765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1948)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0009::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3558::0.3569) (0.2588::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3567::0.3576) (0.2594::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3738::0.3764) (0.2783::0.2864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1979)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5592::2.5592) (0.9368::0.9369)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.5869::2.5869) (0.0092::0.0091) (0.9955::0.9955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6999::1.7000) (0.6416::0.6416)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7343::1.7343) (0.0181::0.0181) (0.6972::0.6972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3746::0.3747) (0.2790::0.2790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2277::2.2277) (0.8047::0.8047)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.2524::2.2524) (0.0165::0.0165) (0.8438::0.8438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3514::0.3524) (0.2533::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0809::0.0809) (0.0649::0.0649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3654::0.3654) (0.2688::0.2688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0767::2.0767) (0.7732::0.7732)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1101::2.1101) (0.0171::0.0171) (0.8208::0.8208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8484::1.8485) (0.7011::0.7011)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8721::1.8721) (0.0173::0.0173) (0.7400::0.7400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6880::1.6880) (0.6465::0.6466)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7201::1.7201) (0.0176::0.0176) (0.6929::0.6929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7467::1.7467) (0.6649::0.6649)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7801::1.7801) (0.0164::0.0164) (0.7136::0.7136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8073::1.8073) (0.6777::0.6777)) (IOPATH TE_B Z () () (0.1003::0.1003) (1.8084::1.8084) (0.0270::0.0270) (0.7015::0.7015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2019::0.2019) (0.1642::0.1642)) (IOPATH A Y (0.2779::0.2779) (0.0646::0.0646)) (IOPATH B Y (0.2565::0.2565) (0.0648::0.0648)) (IOPATH C Y (0.2213::0.2213) (0.0622::0.0622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2253::0.2253) (0.2292::0.2292)) (IOPATH D X (0.2226::0.2226) (0.2300::0.2300)) (IOPATH A_N X (0.2866::0.2866) (0.2338::0.2338)) (IOPATH B_N X (0.2919::0.2919) (0.2465::0.2465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9198::1.9199) (0.7135::0.7136)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9392::1.9392) (0.0187::0.0187) (0.7540::0.7540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2249::0.2249) (0.2278::0.2278)) (IOPATH D X (0.2232::0.2232) (0.2305::0.2305)) (IOPATH A_N X (0.2872::0.2872) (0.2343::0.2343)) (IOPATH B_N X (0.2943::0.2943) (0.2477::0.2477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2834::0.2834) (0.2745::0.2745)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0812::0.0826)) (SETUP (negedge GATE) (posedge CLK) (0.0817::0.0824)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2217::0.2217) (0.2151::0.2151)) (IOPATH C X (0.2264::0.2264) (0.2304::0.2304)) (IOPATH D X (0.2265::0.2265) (0.2403::0.2403)) (IOPATH A_N X (0.2767::0.2767) (0.2353::0.2353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2291::0.2291) (0.2312::0.2312)) (IOPATH D X (0.2268::0.2268) (0.2331::0.2331)) (IOPATH A_N X (0.2918::0.2918) (0.2370::0.2370)) (IOPATH B_N X (0.2961::0.2961) (0.2494::0.2494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2275::0.2275) (0.2200::0.2200)) (IOPATH C X (0.2305::0.2305) (0.2326::0.2326)) (IOPATH D X (0.2310::0.2310) (0.2437::0.2437)) (IOPATH A_N X (0.2805::0.2805) (0.2379::0.2379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2183::0.2183) (0.2128::0.2128)) (IOPATH C X (0.2226::0.2226) (0.2270::0.2270)) (IOPATH D X (0.2232::0.2232) (0.2379::0.2379)) (IOPATH A_N X (0.2744::0.2744) (0.2333::0.2333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2126::0.2126) (0.1893::0.1893)) (IOPATH B X (0.2199::0.2199) (0.2149::0.2149)) (IOPATH C X (0.2237::0.2237) (0.2313::0.2313)) (IOPATH D X (0.2223::0.2223) (0.2341::0.2341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2696::2.2696) (0.8246::0.8246)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.2975::2.2975) (0.0167::0.0167) (0.8694::0.8694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.7050::0.7050) (0.5059::0.5059)) (IOPATH D Q (0.6964::0.6964) (0.4357::0.4358)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8903::1.8903) (0.6998::0.6999)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9189::1.9189) (0.0183::0.0183) (0.7426::0.7426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5320::2.5320) (0.9023::0.9023)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.5578::2.5578) (0.0168::0.0168) (0.9435::0.9435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0962::2.0962) (0.7804::0.7804)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1282::2.1282) (0.0179::0.0179) (0.8269::0.8269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3271::0.3271)) (IOPATH D Q (0.3566::0.3569) (0.2552::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3607::0.3607) (0.2625::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1875::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3580::0.3586) (0.2594::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3523::0.3537) (0.2550::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1820::0.1820) (0.1771::0.1771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0574::2.0574) (0.7684::0.7685)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0887::2.0887) (0.0173::0.0173) (0.8153::0.8153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3573::2.3573) (0.8534::0.8534)) (IOPATH TE_B Z () () (0.1136::0.1136) (2.3768::2.3768) (0.0194::0.0194) (0.8858::0.8858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2370::0.2370) (0.2218::0.2230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2711::0.2713) (0.2135::0.2151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3218::2.3218) (0.8572::0.8572)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.3363::2.3363) (0.0189::0.0189) (0.8851::0.8851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9382::1.9382) (0.7281::0.7281)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9700::1.9700) (0.0173::0.0173) (0.7745::0.7745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3599::0.3649) (0.2628::0.2776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1923)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0030::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2050::0.2055) (0.1863::0.1866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3575::0.3606) (0.2613::0.2701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7978::1.7978) (0.6832::0.6832)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8227::1.8227) (0.0170::0.0170) (0.7231::0.7231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3735::0.3735) (0.3312::0.3312)) (IOPATH D Q (0.3648::0.3655) (0.2616::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0851::0.0851) (0.0682::0.0682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8543::1.8543) (0.7038::0.7039)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8790::1.8790) (0.0175::0.0175) (0.7440::0.7440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8975::1.8976) (0.6960::0.6960)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9223::1.9223) (0.0185::0.0185) (0.7353::0.7353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0707::0.0707) (0.0570::0.0570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3561::0.3561) (0.2571::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9209::1.9209) (0.7225::0.7225)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9545::1.9545) (0.0172::0.0172) (0.7705::0.7705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9500::1.9500) (0.7201::0.7201)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9743::1.9743) (0.0175::0.0175) (0.7581::0.7581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3340::0.3340) (0.3119::0.3119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2991::0.2991) (0.2828::0.2828)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3270::0.3270)) (IOPATH D Q (0.3596::0.3596) (0.2598::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3545::0.3545) (0.2540::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0269::2.0269) (0.7402::0.7403)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0458::2.0458) (0.0176::0.0176) (0.7734::0.7734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3469::0.3480) (0.2495::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0017::2.0017) (0.7487::0.7488)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0287::2.0287) (0.0184::0.0184) (0.7904::0.7904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0742::0.0742) (0.0606::0.0606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8203::1.8203) (0.6899::0.6900)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8518::1.8518) (0.0184::0.0184) (0.7358::0.7358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2536::2.2536) (0.8128::0.8128)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.2733::2.2733) (0.0194::0.0194) (0.8467::0.8467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3543::0.3543) (0.2541::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1719::0.1719) (0.2004::0.2005)) (IOPATH B X (0.1494::0.1494) (0.1885::0.1885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0965::0.0965) (0.0753::0.0753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3336::0.3336) (0.2277::0.2277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3114::2.3114) (0.8524::0.8524)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3305::2.3305) (0.0176::0.0176) (0.8846::0.8846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8999::1.8999) (0.7031::0.7032)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9212::1.9212) (0.0187::0.0187) (0.7399::0.7399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2860::0.2860) (0.2759::0.2759)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0818::0.0830)) (SETUP (negedge GATE) (posedge CLK) (0.0821::0.0825)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3493::0.3500) (0.2526::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3732::0.3732) (0.3310::0.3310)) (IOPATH D Q (0.3643::0.3649) (0.2611::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2893::0.2893) (0.2776::0.2776)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7599::1.7600) (0.6718::0.6718)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7814::1.7814) (0.0184::0.0184) (0.7072::0.7072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3639::0.3639) (0.2675::0.2675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1875::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0810::0.0810) (0.0647::0.0647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2922::0.2922) (0.2791::0.2791)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3612::0.3642) (0.2647::0.2735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0077::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3628::0.3645) (0.2673::0.2727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0072::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3611::0.3612) (0.2667::0.2667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3523::0.3523) (0.2534::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0878::0.0878) (0.0711::0.0711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1161::2.1161) (0.7700::0.7700)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1346::2.1346) (0.0187::0.0187) (0.8044::0.8044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2843::0.2843) (0.2751::0.2751)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0813::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0817::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3496::0.3505) (0.2498::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0999::0.0999) (0.0791::0.0791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3512::0.3512) (0.2510::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8596::1.8596) (0.7060::0.7060)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8928::1.8928) (0.0164::0.0164) (0.7545::0.7545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3250::0.3250)) (IOPATH D Q (0.3605::0.3614) (0.2624::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1572::0.1572) (0.1805::0.1805)) (IOPATH B X (0.1440::0.1440) (0.1827::0.1827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3542::0.3545) (0.2547::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3047::0.3047) (0.2857::0.2857)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3209::0.3209)) (IOPATH D Q (0.3574::0.3584) (0.2621::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0979::0.0979) (0.0773::0.0773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0922::2.0922) (0.7786::0.7786)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1267::2.1267) (0.0172::0.0172) (0.8270::0.8270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6986::2.6986) (0.9585::0.9586)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.7293::2.7293) (0.0162::0.0162) (1.0045::1.0045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3517::0.3517) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3478::0.3478) (0.2492::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3777::0.3778) (0.2748::0.2748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3117::0.3117) (0.2893::0.2893)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3501::2.3501) (0.8662::0.8662)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.3641::2.3641) (0.0189::0.0189) (0.8937::0.8937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3725::0.3725) (0.3306::0.3306)) (IOPATH D Q (0.3660::0.3660) (0.2622::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6773::0.6773) (0.4659::0.4659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0711::0.0711) (0.0573::0.0573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3500::0.3500) (0.2505::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1783::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7717::1.7717) (0.6649::0.6649)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7957::1.7957) (0.0170::0.0170) (0.7042::0.7042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1852::0.1852) (0.2372::0.2373)) (IOPATH B X (0.1426::0.1426) (0.1806::0.1806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3549::0.3553) (0.2577::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7958::1.7958) (0.6665::0.6665)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8223::1.8223) (0.0176::0.0176) (0.7080::0.7080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3528::0.3528) (0.2532::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1202::2.1202) (0.7874::0.7875)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1445::2.1445) (0.0175::0.0175) (0.8253::0.8253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9461::1.9461) (0.7314::0.7315)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9795::1.9795) (0.0172::0.0172) (0.7793::0.7793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1898::0.1898) (0.2402::0.2403)) (IOPATH B X (0.1433::0.1433) (0.1790::0.1790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9206::1.9206) (0.7244::0.7245)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9525::1.9525) (0.0182::0.0182) (0.7713::0.7713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3953::2.3953) (0.8798::0.8798)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.4192::2.4192) (0.0157::0.0157) (0.9178::0.9178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3520::0.3520) (0.2543::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3877::0.3877) (0.3399::0.3399)) (IOPATH D Q (0.3794::0.3794) (0.2689::0.2704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2829::2.2829) (0.8263::0.8264)) (IOPATH TE_B Z () () (0.1383::0.1383) (2.3567::2.3567) (-0.0054::-0.0054) (0.9107::0.9107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0948::0.0948) (0.0745::0.0745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0704::2.0704) (0.7745::0.7746)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0970::2.0970) (0.0189::0.0189) (0.8166::0.8166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3101::0.3101) (0.2148::0.2148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6130::0.6131) (0.4371::0.4371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3477::0.3477) (0.2482::0.2482)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3494::0.3494) (0.2533::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3523::0.3525) (0.2539::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7174::1.7174) (0.6566::0.6566)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7479::1.7479) (0.0180::0.0180) (0.7024::0.7024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6721::1.6721) (0.6405::0.6406)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7039::1.7039) (0.0183::0.0183) (0.6872::0.6872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3579::0.3579) (0.2632::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0832::2.0832) (0.7644::0.7645)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0990::2.0990) (0.0191::0.0191) (0.7939::0.7939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3589::0.3611) (0.2624::0.2693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0167::2.0168) (0.7415::0.7416)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0408::2.0408) (0.0191::0.0191) (0.7796::0.7796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7716::1.7716) (0.6746::0.6746)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7973::1.7973) (0.0177::0.0177) (0.7152::0.7152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3546::0.3546) (0.2564::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3503::0.3503) (0.2495::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3544::0.3544) (0.2536::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3973::0.3973) (0.3457::0.3457)) (IOPATH D Q (0.3898::0.3898) (0.2761::0.2768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8439::1.8439) (0.7010::0.7010)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8641::1.8641) (0.0185::0.0185) (0.7369::0.7369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8839::1.8839) (0.7110::0.7110)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9119::1.9119) (0.0176::0.0176) (0.7564::0.7564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3472::0.3478) (0.2495::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3468::0.3468) (0.2476::0.2482)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3468::0.3468) (0.2481::0.2486)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1075::2.1075) (0.7849::0.7849)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1412::2.1412) (0.0176::0.0176) (0.8334::0.8334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3549::0.3561) (0.2586::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4968::2.4968) (0.8900::0.8901)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.5160::2.5160) (0.0183::0.0183) (0.9221::0.9221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7674::1.7675) (0.6748::0.6749)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7981::1.7981) (0.0172::0.0172) (0.7213::0.7213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0969::2.0969) (0.7683::0.7683)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1247::2.1247) (0.0174::0.0174) (0.8132::0.8132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3628::0.3628) (0.2660::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1882::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4908::2.4908) (0.8926::0.8927)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.5164::2.5164) (0.0177::0.0177) (0.9318::0.9318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1800::2.1800) (0.8103::0.8104)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.2094::2.2094) (0.0145::0.0145) (0.8608::0.8608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3669::0.3669) (0.3272::0.3272)) (IOPATH D Q (0.3676::0.3716) (0.2699::0.2817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0077)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0032::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6399::1.6399) (0.6184::0.6184)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6753::1.6753) (0.0168::0.0168) (0.6689::0.6689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2216::2.2216) (0.8244::0.8245)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.2421::2.2421) (0.0155::0.0155) (0.8716::0.8716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3163::0.3163) (0.2917::0.2917)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3274::0.3274)) (IOPATH D Q (0.3598::0.3598) (0.2576::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1335::2.1336) (0.7818::0.7818)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.1703::2.1703) (0.0161::0.0161) (0.8333::0.8333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3753::0.3753) (0.3323::0.3323)) (IOPATH D Q (0.3657::0.3665) (0.2614::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2830::2.2830) (0.8190::0.8191)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.3064::2.3064) (0.0179::0.0179) (0.8558::0.8558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3482::0.3488) (0.2498::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6349::1.6349) (0.6278::0.6278)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6605::1.6605) (0.0176::0.0176) (0.6687::0.6687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6598::1.6598) (0.6292::0.6292)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6863::1.6863) (0.0185::0.0185) (0.6773::0.6773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8056::1.8056) (0.6846::0.6846)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.8189::1.8189) (0.0191::0.0191) (0.7126::0.7126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3539::0.3545) (0.2532::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3695::0.3744) (0.2730::0.2907)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2002)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0181)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2461::0.2473) (0.2295::0.2321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0088::2.0088) (0.7319::0.7320)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0400::2.0400) (0.0168::0.0168) (0.7770::0.7770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0652::2.0652) (0.7696::0.7696)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0866::2.0866) (0.0178::0.0178) (0.8044::0.8044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3503::0.3503) (0.2527::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3553::0.3560) (0.2555::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0745::0.0745) (0.0599::0.0599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0840::0.0840) (0.0671::0.0671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3220::0.3220)) (IOPATH D Q (0.3607::0.3607) (0.2633::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1893::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3495::0.3501) (0.2539::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1829)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3481::0.3481) (0.2499::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3697::0.3697) (0.3289::0.3289)) (IOPATH D Q (0.3608::0.3608) (0.2587::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2065::0.2065) (0.1781::0.1781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3468::0.3468) (0.2833::0.2859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3671::0.3671) (0.3273::0.3273)) (IOPATH D Q (0.3611::0.3620) (0.2617::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3607::0.3623) (0.2621::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2557::0.2557) (0.2371::0.2371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3548::0.3555) (0.2590::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1270::2.1270) (0.7792::0.7793)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1439::2.1439) (0.0190::0.0190) (0.8102::0.8102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3337::0.3337) (0.2335::0.2335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8349::1.8349) (0.6808::0.6808)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8598::1.8598) (0.0186::0.0186) (0.7201::0.7201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2792::0.2792) (0.2723::0.2723)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5512::2.5512) (0.9164::0.9166)) (IOPATH TE_B Z () () (0.1383::0.1383) (2.6257::2.6256) (-0.0054::-0.0054) (1.0014::1.0014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3553::0.3561) (0.2566::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3543::0.3550) (0.2558::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3585::0.3585) (0.2578::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0932::2.0932) (0.7611::0.7612)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1196::2.1196) (0.0168::0.0168) (0.8012::0.8012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2259::0.2259) (0.2142::0.2142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3894::0.3894) (0.3409::0.3409)) (IOPATH D Q (0.3826::0.3834) (0.2745::0.2768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3269::0.3269)) (IOPATH D Q (0.3644::0.3644) (0.2661::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2979::0.2979) (0.2821::0.2821)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4820::2.4820) (0.9111::0.9111)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.5049::2.5049) (0.0152::0.0152) (0.9590::0.9590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3670::0.3684) (0.2718::0.2761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1940)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0054)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0055::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3550::0.3559) (0.2558::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3546::0.3546) (0.2534::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3518::0.3518) (0.2565::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1841::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1004::0.1004) (0.0788::0.0788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0539::2.0539) (0.7519::0.7519)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0825::2.0825) (0.0174::0.0174) (0.7972::0.7972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3525::0.3535) (0.2571::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6949::1.6949) (0.6497::0.6498)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7297::1.7297) (0.0167::0.0167) (0.7000::0.7000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2462::0.2462) (0.2220::0.2220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3531::0.3544) (0.2564::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1842)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3517::0.3517) (0.2529::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3174::2.3174) (0.8572::0.8572)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.3366::2.3366) (0.0155::0.0155) (0.9039::0.9039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2902::0.2902) (0.2781::0.2781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0819)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1912::2.1913) (0.8143::0.8143)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.2066::2.2066) (0.0174::0.0174) (0.8458::0.8458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3282::0.3282)) (IOPATH D Q (0.3610::0.3610) (0.2584::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8487::1.8487) (0.6984::0.6984)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.8850::1.8850) (0.0160::0.0160) (0.7499::0.7499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2992::2.2992) (0.8479::0.8479)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.3179::2.3179) (0.0188::0.0188) (0.8808::0.8808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6036::1.6036) (0.6205::0.6205)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6290::1.6290) (0.0185::0.0185) (0.6615::0.6615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3532::0.3541) (0.2561::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3523::0.3535) (0.2570::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3553::0.3553) (0.2549::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9407::1.9407) (0.7313::0.7313)) (IOPATH TE_B Z () () (0.1172::0.1172) (1.9748::1.9748) (0.0159::0.0159) (0.7804::0.7804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9475::1.9475) (0.7326::0.7326)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9714::1.9714) (0.0183::0.0183) (0.7710::0.7710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3670::0.3671) (0.2697::0.2697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3588::0.3633) (0.2639::0.2771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1948)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0009::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2888::0.2888) (0.2773::0.2773)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9568::1.9568) (0.7365::0.7366)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9834::1.9834) (0.0182::0.0182) (0.7771::0.7771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0453::2.0453) (0.7641::0.7641)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0765::2.0765) (0.0179::0.0179) (0.8095::0.8095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7069::1.7069) (0.6418::0.6419)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7426::1.7426) (0.0173::0.0173) (0.6919::0.6919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3528::0.3529) (0.2568::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0938::0.0938) (0.0732::0.0732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3541::0.3541) (0.2541::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7027::1.7027) (0.6511::0.6511)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7351::1.7351) (0.0168::0.0168) (0.6982::0.6982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1653::0.1653) (0.1891::0.1891)) (IOPATH B X (0.1728::0.1728) (0.2313::0.2313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2958::0.2958) (0.2810::0.2810)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0796)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3596::0.3596) (0.2645::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1898::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0134)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2941::2.2942) (0.8310::0.8310)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3169::2.3169) (0.0176::0.0176) (0.8678::0.8678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0701::2.0701) (0.7546::0.7546)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1068::2.1068) (0.0163::0.0163) (0.8059::0.8059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3696::0.3696) (0.3289::0.3289)) (IOPATH D Q (0.3615::0.3615) (0.2579::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2874::0.2874) (0.2766::0.2766)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.2196::2.2196) (0.8125::0.8125)) (IOPATH TE_B Z () () (0.1002::0.1002) (2.2156::2.2159) (0.0272::0.0272) (0.8343::0.8346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1712::0.1712) (0.2010::0.2010)) (IOPATH B X (0.1474::0.1474) (0.1862::0.1862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1087::2.1087) (0.7762::0.7762)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.1054::2.1057) (0.0269::0.0269) (0.7978::0.7980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3553::0.3553) (0.2539::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9807::1.9807) (0.7325::0.7326)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9979::1.9979) (0.0189::0.0189) (0.7639::0.7639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7688::1.7688) (0.6754::0.6754)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7965::1.7965) (0.0182::0.0182) (0.7181::0.7181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3746::0.3747) (0.2772::0.2772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3514::0.3514) (0.2530::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8466::1.8466) (0.7011::0.7011)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8771::1.8771) (0.0171::0.0171) (0.7458::0.7458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9270::1.9270) (0.7270::0.7270)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9515::1.9515) (0.0187::0.0187) (0.7660::0.7660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9212::1.9213) (0.7097::0.7097)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9368::1.9368) (0.0179::0.0179) (0.7413::0.7413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7580::1.7580) (0.6538::0.6539)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7825::1.7825) (0.0183::0.0183) (0.6934::0.6934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0102::2.0102) (0.7540::0.7540)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0398::2.0398) (0.0164::0.0164) (0.7984::0.7984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3067::0.3067) (0.2867::0.2867)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0677::2.0677) (0.7715::0.7716)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0853::2.0853) (0.0183::0.0183) (0.8098::0.8098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3225::0.3225)) (IOPATH D Q (0.3517::0.3517) (0.2530::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1577::0.1577) (0.1785::0.1785)) (IOPATH B X (0.1514::0.1514) (0.1907::0.1907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0382::2.0383) (0.7451::0.7452)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0615::2.0615) (0.0168::0.0168) (0.7834::0.7834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2942::0.2942) (0.2802::0.2802)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0821::0.0823)) (SETUP (negedge GATE) (posedge CLK) (0.0819::0.0823)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3473::0.3476) (0.2505::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4240::2.4240) (0.8908::0.8908)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.4498::2.4498) (0.0163::0.0163) (0.9308::0.9308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1192::2.1193) (0.7756::0.7756)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1467::2.1467) (0.0165::0.0165) (0.8170::0.8170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7591::1.7591) (0.6620::0.6620)) (IOPATH TE_B Z () () (0.1003::0.1003) (1.7599::1.7599) (0.0270::0.0270) (0.6850::0.6850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3513::0.3513) (0.2548::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1618::0.1618) (0.1861::0.1861)) (IOPATH B X (0.1508::0.1508) (0.1927::0.1927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6553::1.6554) (0.6239::0.6240)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.6836::1.6836) (0.0186::0.0186) (0.6669::0.6669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3491::0.3491) (0.2498::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3519::0.3532) (0.2535::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9449::1.9449) (0.7298::0.7298)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9637::1.9637) (0.0185::0.0185) (0.7623::0.7623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3645::0.3672) (0.2686::0.2767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1937)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0045::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1879::2.1879) (0.8095::0.8095)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.2178::2.2178) (0.0174::0.0174) (0.8539::0.8539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3045::0.3045) (0.2856::0.2856)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0819::0.0826)) (SETUP (negedge GATE) (posedge CLK) (0.0821::0.0822)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3502::0.3502) (0.2515::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3481::0.3481) (0.2497::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7802::1.7802) (0.6778::0.6778)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.8090::1.8090) (0.0165::0.0165) (0.7210::0.7210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2420::0.2420) (0.2070::0.2090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3902::0.3903) (0.2944::0.2944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3628::0.3654) (0.2667::0.2745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0065::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3566::0.3566) (0.2623::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3629::0.3643) (0.2666::0.2710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0099::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1950::0.1950) (0.1840::0.1840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3552::0.3565) (0.2594::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3525::0.3525) (0.2556::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0709::0.0709) (0.0569::0.0569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1544::0.1544) (0.1758::0.1758)) (IOPATH B X (0.1588::0.1588) (0.2044::0.2044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3351::0.3352) (0.2384::0.2384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2940::0.2940) (0.2801::0.2801)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0816::0.0828)) (SETUP (negedge GATE) (posedge CLK) (0.0820::0.0824)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3549::0.3558) (0.2589::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9695::1.9695) (0.7375::0.7375)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9892::1.9892) (0.0174::0.0174) (0.7710::0.7710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4104::0.4104) (0.3531::0.3531)) (IOPATH D Q (0.4017::0.4017) (0.2830::0.2830)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0679::2.0680) (0.7729::0.7729)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0976::2.0976) (0.0179::0.0179) (0.8173::0.8173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3514::0.3520) (0.2536::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.6774::2.6774) (0.9621::0.9621)) (IOPATH TE_B Z () () (0.1000::0.1000) (2.6692::2.6694) (0.0274::0.0274) (0.9834::0.9836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1951::0.1951) (0.1841::0.1841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3538::0.3549) (0.2566::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7962::1.7962) (0.6787::0.6789)) (IOPATH TE_B Z () () (0.1256::0.1256) (1.8180::1.8180) (0.0082::0.0082) (0.7325::0.7325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6996::1.6996) (0.6523::0.6523)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7279::1.7279) (0.0168::0.0168) (0.6971::0.6971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3508::0.3508) (0.2523::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0927::0.0927) (0.0726::0.0726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2282::0.2282) (0.2088::0.2088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3154::0.3154) (0.2147::0.2147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2814::0.2814) (0.2735::0.2735)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.3302::2.3302) (0.8487::0.8487)) (IOPATH TE_B Z () () (0.1004::0.1004) (2.3063::2.3063) (0.0271::0.0271) (0.8399::0.8399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8563::1.8563) (0.7036::0.7036)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8936::1.8936) (0.0164::0.0164) (0.7553::0.7553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0741::0.0741) (0.0603::0.0603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3514::0.3514) (0.2516::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8040::1.8040) (0.6842::0.6843)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8300::1.8300) (0.0184::0.0184) (0.7246::0.7246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2061::0.2061) (0.1921::0.1921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3526::0.3536) (0.2545::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0824::0.0824) (0.0660::0.0660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0059::2.0059) (0.7532::0.7533)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0174::2.0174) (0.0183::0.0183) (0.7889::0.7889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3595::0.3605) (0.2640::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3699::2.3699) (0.8697::0.8698)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.3946::2.3946) (0.0163::0.0163) (0.9092::0.9092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2799::2.2800) (0.8562::0.8565)) (IOPATH TE_B Z () () (0.1443::0.1443) (2.3432::2.3432) (-0.0213::-0.0213) (0.9211::0.9211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2311::2.2311) (0.8257::0.8258)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.2491::2.2491) (0.0158::0.0158) (0.8686::0.8686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3467::0.3473) (0.2492::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3948::0.3948) (0.3441::0.3441)) (IOPATH D Q (0.3877::0.3884) (0.2771::0.2792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6840::1.6840) (0.6440::0.6441)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7102::1.7102) (0.0186::0.0186) (0.6857::0.6857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2845::0.2845) (0.2751::0.2751)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3628::0.3666) (0.2660::0.2770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0980::0.0980) (0.0768::0.0768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3497::0.3497) (0.2509::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6637::1.6638) (0.6401::0.6402)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6946::1.6946) (0.0182::0.0182) (0.6861::0.6861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1004::0.1004) (0.0797::0.0797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9208::1.9208) (0.7148::0.7148)) (IOPATH TE_B Z () () (0.1008::0.1008) (1.9128::1.9128) (0.0268::0.0268) (0.7186::0.7186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0249::2.0249) (0.7488::0.7488)) (IOPATH TE_B Z () () (0.1012::0.1012) (2.0126::2.0126) (0.0267::0.0267) (0.7456::0.7456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1771::0.1771) (0.2124::0.2125)) (IOPATH B X (0.1569::0.1569) (0.1993::0.1993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4638::0.4638) (0.3400::0.3400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6618::1.6618) (0.6378::0.6378)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6915::1.6915) (0.0183::0.0183) (0.6818::0.6818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3595::0.3612) (0.2619::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0222::2.0222) (0.7572::0.7572)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0528::2.0528) (0.0173::0.0173) (0.8021::0.8021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8025::1.8025) (0.6872::0.6872)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8292::1.8292) (0.0173::0.0173) (0.7295::0.7295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1025::0.1025) (0.0814::0.0814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.1924::0.1924) (0.1821::0.1821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3633::0.3654) (0.2689::0.2755)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0038::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9512::1.9512) (0.7159::0.7160)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.9830::1.9830) (0.0160::0.0160) (0.7631::0.7631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0974::2.0974) (0.7678::0.7678)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1231::2.1231) (0.0180::0.0180) (0.8087::0.8087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3814::0.3815) (0.2836::0.2836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3484::0.3484) (0.2489::0.2489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3479::0.3479) (0.2497::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6749::1.6749) (0.6428::0.6429)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7080::1.7080) (0.0181::0.0181) (0.6905::0.6905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3500::0.3500) (0.2513::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0197::2.0197) (0.7562::0.7562)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0540::2.0540) (0.0167::0.0167) (0.8050::0.8050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5534::2.5534) (0.9084::0.9084)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.5775::2.5775) (0.0180::0.0180) (0.9456::0.9456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3560::0.3572) (0.2596::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1170::2.1170) (0.7789::0.7789)) (IOPATH TE_B Z () () (0.0998::0.0998) (2.1133::2.1133) (0.0273::0.0273) (0.8002::0.8002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3116::0.3116) (0.2140::0.2140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3609::0.3609) (0.2645::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7131::1.7131) (0.6543::0.6544)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7454::1.7454) (0.0173::0.0173) (0.7014::0.7014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3022::0.3022) (0.2844::0.2844)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3582::0.3605) (0.2619::0.2688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2372::0.2372) (0.2215::0.2215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0189::2.0189) (0.7536::0.7537)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0491::2.0491) (0.0179::0.0179) (0.7980::0.7980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3534::0.3549) (0.2581::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7650::1.7650) (0.6728::0.6728)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7878::1.7878) (0.0166::0.0166) (0.7103::0.7103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4146::0.4146) (0.3554::0.3554)) (IOPATH D Q (0.4075::0.4075) (0.2861::0.2876)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3532::0.3538) (0.2540::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9260::1.9260) (0.7250::0.7250)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9439::1.9439) (0.0174::0.0174) (0.7575::0.7575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8142::1.8142) (0.6883::0.6884)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8343::1.8343) (0.0172::0.0172) (0.7225::0.7225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3520::0.3520) (0.2530::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3241::0.3241)) (IOPATH D Q (0.3579::0.3595) (0.2602::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3506::0.3506) (0.2505::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3012::0.3012) (0.2839::0.2839)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3679::0.3679) (0.3278::0.3278)) (IOPATH D Q (0.3592::0.3596) (0.2581::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3735::0.3735) (0.3312::0.3312)) (IOPATH D Q (0.3684::0.3684) (0.2665::0.2665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3640::0.3656) (0.2659::0.2703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0952::2.0952) (0.7581::0.7581)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1146::2.1146) (0.0192::0.0192) (0.7915::0.7915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1741::2.1741) (0.8092::0.8092)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.2068::2.2068) (0.0165::0.0165) (0.8582::0.8582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3003::0.3003) (0.2834::0.2834)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2910::0.2910) (0.2785::0.2785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0813::0.0825)) (SETUP (negedge GATE) (posedge CLK) (0.0817::0.0822)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3524::0.3532) (0.2552::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3214::2.3214) (0.8459::0.8460)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.3326::2.3326) (0.0157::0.0157) (0.8806::0.8806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0035::2.0035) (0.7503::0.7503)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0354::2.0354) (0.0182::0.0182) (0.7962::0.7962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3479::0.3479) (0.2505::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0902::0.0902) (0.0711::0.0711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3483::0.3495) (0.2515::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3518::0.3518) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3033::0.3033) (0.2850::0.2850)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3555::0.3561) (0.2553::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0203::2.0203) (0.7570::0.7570)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0369::2.0369) (0.0180::0.0180) (0.7878::0.7878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3585::0.3585) (0.2584::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2913::0.2913) (0.2786::0.2786)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3584::0.3608) (0.2632::0.2705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0079::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2979::0.2979) (0.2821::0.2821)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0889::0.0889) (0.0696::0.0696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3847::0.3848) (0.2843::0.2843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3578::0.3598) (0.2625::0.2693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0084::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3490::0.3490) (0.2484::0.2495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2716::0.2742) (0.2427::0.2477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3562::0.3583) (0.2617::0.2680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0087::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2906::0.2907) (0.2426::0.2448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2352::0.2352) (0.2163::0.2163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9246::1.9246) (0.7160::0.7160)) (IOPATH TE_B Z () () (0.1008::0.1008) (1.9180::1.9180) (0.0268::0.0268) (0.7208::0.7208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9522::1.9522) (0.7206::0.7206)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.9841::1.9841) (0.0160::0.0160) (0.7677::0.7677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2887::0.2887) (0.2774::0.2774)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3629::0.3662) (0.2684::0.2785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1965)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0004::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1669::0.1669) (0.1931::0.1931)) (IOPATH B X (0.1449::0.1449) (0.1839::0.1839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0974::0.0974) (0.0797::0.0797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3049::0.3050) (0.2529::0.2544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9920::1.9920) (0.7376::0.7376)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0166::2.0166) (0.0188::0.0188) (0.7844::0.7844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3267::0.3267)) (IOPATH D Q (0.3623::0.3643) (0.2641::0.2699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7924::1.7924) (0.6816::0.6816)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.8322::1.8322) (0.0153::0.0153) (0.7365::0.7365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3518::0.3518) (0.2515::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3157::0.3157) (0.2170::0.2170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7900::1.7900) (0.6807::0.6808)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8211::1.8211) (0.0179::0.0179) (0.7265::0.7265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0776::0.0776) (0.0632::0.0632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3985::0.3985) (0.3464::0.3464)) (IOPATH D Q (0.3898::0.3898) (0.2745::0.2766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1001::0.1001) (0.0786::0.0786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6327::1.6327) (0.6299::0.6299)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6660::1.6660) (0.0169::0.0169) (0.6781::0.6781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3604::0.3604) (0.2652::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8574::1.8574) (0.7013::0.7013)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8890::1.8890) (0.0173::0.0173) (0.7480::0.7480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9103::1.9103) (0.7200::0.7200)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9288::1.9288) (0.0172::0.0172) (0.7531::0.7531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3548::0.3558) (0.2575::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3690::0.3690) (0.2753::0.2753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1809::0.1809) (0.2239::0.2239)) (IOPATH B X (0.1510::0.1510) (0.1911::0.1911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0900::0.0900) (0.0705::0.0705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1264::2.1264) (0.7920::0.7921)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1581::2.1581) (0.0170::0.0170) (0.8378::0.8378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3510::0.3510) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0690::0.0690) (0.0553::0.0553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3500::0.3500) (0.2520::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3599::0.3607) (0.2622::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2187::2.2187) (0.8241::0.8242)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.2555::2.2555) (0.0165::0.0165) (0.8756::0.8756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6542::1.6542) (0.6212::0.6212)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.6848::1.6848) (0.0179::0.0179) (0.6666::0.6666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3051::2.3051) (0.8401::0.8402)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.3316::2.3316) (0.0158::0.0158) (0.8893::0.8893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3475::0.3486) (0.2510::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0930::0.0930) (0.0736::0.0736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3276::0.3276)) (IOPATH D Q (0.3634::0.3642) (0.2645::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7886::1.7887) (0.6789::0.6789)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8198::1.8198) (0.0177::0.0177) (0.7249::0.7249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1782::2.1782) (0.7913::0.7913)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1972::2.1972) (0.0191::0.0191) (0.8239::0.8239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1710::0.1710) (0.1923::0.1923)) (IOPATH B X (0.1713::0.1713) (0.2162::0.2162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9879::1.9880) (0.7452::0.7452)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0183::2.0183) (0.0182::0.0182) (0.7902::0.7902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3643::0.3670) (0.2681::0.2763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1923)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0053)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0056::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3558::0.3558) (0.2635::0.2635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0858::0.0858) (0.0684::0.0684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2886::0.2886) (0.2773::0.2773)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8718::1.8718) (0.7053::0.7053)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.8989::1.8989) (0.0170::0.0170) (0.7463::0.7463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7290::1.7290) (0.6617::0.6618)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.7616::1.7616) (0.0161::0.0161) (0.7107::0.7107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1472::0.1472) (0.1669::0.1668)) (IOPATH B X (0.1407::0.1407) (0.1778::0.1778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3520::0.3520) (0.2528::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3789::0.3789) (0.3647::0.3647)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2501::0.2515)) (SETUP (negedge D) (posedge CLK) (0.3342::0.3398)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0563::2.0564) (0.7686::0.7686)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0765::2.0765) (0.0178::0.0178) (0.8031::0.8031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8108::1.8109) (0.6898::0.6899)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.8352::1.8352) (0.0190::0.0190) (0.7293::0.7293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3762::0.3762) (0.3630::0.3630)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2794::0.2818)) (SETUP (negedge D) (posedge CLK) (0.3755::0.3836)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3476::0.3476) (0.2481::0.2481)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3617::0.3617) (0.2652::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3560::0.3560) (0.2548::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0904::0.0904) (0.0705::0.0705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0941::0.0941) (0.0734::0.0734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9759::1.9759) (0.7428::0.7428)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0144::2.0144) (0.0168::0.0168) (0.7959::0.7959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3195::0.3195)) (IOPATH D Q (0.3479::0.3479) (0.2504::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7264::1.7264) (0.6597::0.6597)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7558::1.7558) (0.0181::0.0181) (0.7047::0.7047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3865::2.3865) (0.8750::0.8750)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.4058::2.4058) (0.0192::0.0192) (0.9075::0.9075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3587::0.3613) (0.2632::0.2710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3218::0.3218)) (IOPATH D Q (0.3492::0.3492) (0.2496::0.2496)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2832::2.2832) (0.8171::0.8171)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.3005::2.3005) (0.0191::0.0191) (0.8476::0.8476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3965::0.3965) (0.3452::0.3452)) (IOPATH D Q (0.3873::0.3873) (0.2731::0.2736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4124::0.4124) (0.3542::0.3542)) (IOPATH D Q (0.4058::0.4058) (0.2857::0.2873)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3766::0.3766) (0.3633::0.3633)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2455::0.2474)) (SETUP (negedge D) (posedge CLK) (0.3280::0.3349)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3781::0.3781) (0.3641::0.3641)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2785::0.2809)) (SETUP (negedge D) (posedge CLK) (0.3739::0.3831)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3531::0.3531) (0.2525::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9605::1.9605) (0.7161::0.7162)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9829::1.9829) (0.0183::0.0183) (0.7528::0.7528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3719::0.3746) (0.2769::0.2850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1980)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3476::0.3476) (0.2489::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3617::0.3617) (0.2636::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9278::1.9279) (0.7277::0.7278)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9486::1.9486) (0.0187::0.0187) (0.7630::0.7630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3094::0.3094) (0.2143::0.2144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3092::0.3092) (0.2144::0.2144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0875::2.0875) (0.7775::0.7775)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1176::2.1176) (0.0180::0.0180) (0.8214::0.8214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0004::2.0004) (0.7339::0.7339)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0351::2.0351) (0.0174::0.0174) (0.7826::0.7826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0356::2.0356) (0.7433::0.7434)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0493::2.0493) (0.0191::0.0191) (0.7713::0.7713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2910::0.2910) (0.2785::0.2785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0813::0.0825)) (SETUP (negedge GATE) (posedge CLK) (0.0817::0.0822)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3600::0.3614) (0.2639::0.2683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0928::0.0928) (0.0727::0.0727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3500::0.3501) (0.2518::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7175::1.7175) (0.6578::0.6579)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7505::1.7505) (0.0176::0.0176) (0.7052::0.7052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3741::0.3741) (0.3618::0.3618)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2465::0.2480)) (SETUP (negedge D) (posedge CLK) (0.3295::0.3349)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3735::0.3735) (0.3613::0.3613)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2808::0.2834)) (SETUP (negedge D) (posedge CLK) (0.3774::0.3859)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3553::0.3553) (0.2551::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1612::0.1612) (0.1822::0.1822)) (IOPATH B X (0.1581::0.1581) (0.2000::0.2000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3220::0.3220)) (IOPATH D Q (0.3651::0.3702) (0.2700::0.2868)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1993)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0170)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3536::0.3536) (0.2526::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0979::0.0979) (0.0767::0.0767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3632::0.3632) (0.2647::0.2675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1905::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3550::0.3558) (0.2563::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2969::0.2969) (0.2817::0.2817)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3518::0.3526) (0.2551::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3713::0.3713) (0.3599::0.3599)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2433::0.2449)) (SETUP (negedge D) (posedge CLK) (0.3245::0.3304)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3707::0.3707) (0.3295::0.3295)) (IOPATH D Q (0.3613::0.3613) (0.2587::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3726::0.3726) (0.3608::0.3608)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2695::0.2717)) (SETUP (negedge D) (posedge CLK) (0.3611::0.3692)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3387::0.3388) (0.2425::0.2425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3570::0.3600) (0.2609::0.2698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6602::1.6602) (0.6390::0.6390)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6933::1.6933) (0.0174::0.0174) (0.6870::0.6870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7794::1.7794) (0.6785::0.6785)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.8017::1.8017) (0.0160::0.0160) (0.7229::0.7229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2903::0.2903) (0.2781::0.2781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2784::0.2784) (0.2719::0.2719)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1858::0.1858) (0.2328::0.2329)) (IOPATH B X (0.1431::0.1431) (0.1784::0.1784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6958::1.6958) (0.6507::0.6507)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.7212::1.7212) (0.0190::0.0190) (0.6908::0.6908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0656::2.0656) (0.7710::0.7710)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1059::2.1059) (0.0165::0.0165) (0.8258::0.8258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3469::0.3469) (0.2468::0.2468)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3593::0.3599) (0.2623::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3757::0.3757) (0.3627::0.3627)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2420::0.2441)) (SETUP (negedge D) (posedge CLK) (0.3232::0.3309)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3689::0.3689) (0.3284::0.3284)) (IOPATH D Q (0.3601::0.3601) (0.2585::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2745::0.2745) (0.3096::0.3096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3755::0.3755) (0.3626::0.3626)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2779::0.2805)) (SETUP (negedge D) (posedge CLK) (0.3728::0.3822)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2890::0.2890) (0.2774::0.2774)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0817::0.0830)) (SETUP (negedge GATE) (posedge CLK) (0.0820::0.0827)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3584::0.3615) (0.2636::0.2727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6140::1.6140) (0.6239::0.6239)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6478::1.6478) (0.0174::0.0174) (0.6723::0.6723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3259::0.3259) (0.2686::0.2708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7095::1.7095) (0.6549::0.6549)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7406::1.7406) (0.0173::0.0173) (0.7012::0.7012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0814::0.0814) (0.0665::0.0665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0737::0.0737) (0.0602::0.0602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4354::0.4354) (0.3664::0.3664)) (IOPATH D Q (0.4263::0.4263) (0.2959::0.2959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3845::2.3845) (0.8560::0.8560)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.4025::2.4025) (0.0191::0.0191) (0.8868::0.8868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8120::1.8120) (0.6752::0.6752)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8341::1.8341) (0.0174::0.0174) (0.7128::0.7128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1607::0.1607) (0.1836::0.1836)) (IOPATH B X (0.1475::0.1475) (0.1864::0.1864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3539::0.3539) (0.2533::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3465::0.3465) (0.2467::0.2467)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2996::0.2996) (0.1934::0.1934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3600::0.3620) (0.2654::0.2715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1927)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0044)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0065::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8030::1.8030) (0.6833::0.6833)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8284::1.8284) (0.0174::0.0174) (0.7230::0.7230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2937::0.2937) (0.2799::0.2799)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0648::2.0648) (0.7697::0.7698)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0969::2.0969) (0.0174::0.0174) (0.8169::0.8169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3692::0.3692) (0.3286::0.3286)) (IOPATH D Q (0.3604::0.3604) (0.2572::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7841::1.7841) (0.6811::0.6812)) (IOPATH TE_B Z () () (0.1222::0.1222) (1.8152::1.8152) (0.0113::0.0113) (0.7388::0.7388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7842::1.7842) (0.6777::0.6777)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8132::1.8132) (0.0173::0.0173) (0.7218::0.7218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3767::0.3767) (0.3634::0.3634)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2479::0.2495)) (SETUP (negedge D) (posedge CLK) (0.3314::0.3374)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3723::0.3723) (0.3606::0.3606)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2870::0.2897)) (SETUP (negedge D) (posedge CLK) (0.3862::0.3958)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0108::2.0108) (0.7444::0.7445)) (IOPATH TE_B Z () () (0.1225::0.1225) (2.0355::2.0355) (0.0111::0.0111) (0.7985::0.7985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3692::0.3692) (0.3286::0.3286)) (IOPATH D Q (0.3636::0.3649) (0.2636::0.2678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3474::0.3474) (0.2483::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0958::0.0958) (0.0755::0.0755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3666::2.3666) (0.8577::0.8577)) (IOPATH TE_B Z () () (0.1134::0.1134) (2.3806::2.3806) (0.0196::0.0196) (0.8849::0.8849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2046::2.2046) (0.8175::0.8175)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2340::2.2340) (0.0177::0.0177) (0.8631::0.8631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3656::0.3667) (0.2682::0.2720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2961::2.2961) (0.8461::0.8461)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3189::2.3189) (0.0181::0.0181) (0.8823::0.8823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9156::1.9156) (0.7239::0.7239)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9411::1.9411) (0.0174::0.0174) (0.7674::0.7674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3956::0.3957) (0.2941::0.2941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6873::1.6873) (0.6485::0.6485)) (IOPATH TE_B Z () () (0.1158::0.1159) (1.7223::1.7223) (0.0170::0.0170) (0.6985::0.6985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0864::0.0864) (0.0682::0.0682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1813::0.1813) (0.2145::0.2145)) (IOPATH B X (0.1514::0.1514) (0.1876::0.1876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2778::0.2778) (0.2717::0.2717)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0827::0.0833)) (SETUP (negedge GATE) (posedge CLK) (0.0826::0.0827)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0730::0.0730) (0.0594::0.0594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3467::0.3472) (0.2496::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1796::2.1796) (0.7899::0.7899)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2095::2.2095) (0.0179::0.0179) (0.8335::0.8335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0717::0.0717) (0.0582::0.0582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1311::2.1312) (0.7705::0.7705)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1552::2.1552) (0.0172::0.0172) (0.8093::0.8093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3681::0.3681) (0.3576::0.3576)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2468::0.2486)) (SETUP (negedge D) (posedge CLK) (0.3298::0.3358)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3719::0.3719) (0.3603::0.3603)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2744::0.2764)) (SETUP (negedge D) (posedge CLK) (0.3680::0.3752)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2964::0.2964) (0.2813::0.2813)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0819::0.0823)) (SETUP (negedge GATE) (posedge CLK) (0.0821::0.0821)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3532::0.3532) (0.2528::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3508::0.3508) (0.2530::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3131::0.3131) (0.2150::0.2150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8180::1.8180) (0.6878::0.6878)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8448::1.8448) (0.0179::0.0179) (0.7289::0.7289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3578::0.3578) (0.2572::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9885::1.9886) (0.7280::0.7281)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0202::2.0202) (0.0182::0.0182) (0.7746::0.7746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3899::0.3899) (0.2893::0.2893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7237::2.7237) (0.9567::0.9567)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.7415::2.7415) (0.0189::0.0189) (0.9867::0.9867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3542::0.3548) (0.2569::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3516::0.3516) (0.2517::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4078::0.4078) (0.3517::0.3517)) (IOPATH D Q (0.4004::0.4004) (0.2823::0.2829)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2972::0.2972) (0.2818::0.2818)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2136::0.2136) (0.1980::0.1980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6867::1.6868) (0.6486::0.6487)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7204::1.7204) (0.0167::0.0167) (0.6983::0.6983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1582::0.1582) (0.1747::0.1747)) (IOPATH B X (0.1637::0.1637) (0.2032::0.2032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3546::0.3553) (0.2557::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2913::2.2914) (0.8482::0.8483)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3159::2.3159) (0.0178::0.0178) (0.8891::0.8891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8043::1.8043) (0.6767::0.6767)) (IOPATH TE_B Z () () (0.1025::0.1025) (1.8008::1.8008) (0.0260::0.0260) (0.6833::0.6834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0998::0.0998) (0.0788::0.0788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3772::0.3772) (0.3637::0.3637)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2455::0.2475)) (SETUP (negedge D) (posedge CLK) (0.3282::0.3345)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3579::0.3603) (0.2625::0.2692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1901)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4850::2.4850) (0.8885::0.8886)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.5153::2.5153) (0.0153::0.0153) (0.9356::0.9356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0171::2.0171) (0.7376::0.7377)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0499::2.0499) (0.0158::0.0158) (0.7882::0.7882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3722::0.3722) (0.3605::0.3605)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2687::0.2709)) (SETUP (negedge D) (posedge CLK) (0.3603::0.3681)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3604::0.3626) (0.2629::0.2693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3539::0.3539) (0.2584::0.2584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2995::2.2995) (0.8202::0.8202)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3186::2.3186) (0.0177::0.0177) (0.8539::0.8539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0988::0.0988) (0.0775::0.0775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3981::0.3981) (0.3462::0.3462)) (IOPATH D Q (0.3909::0.3909) (0.2769::0.2783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1759::0.1759) (0.2153::0.2154)) (IOPATH B X (0.1424::0.1424) (0.1798::0.1798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8947::1.8948) (0.7139::0.7139)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9148::1.9148) (0.0180::0.0180) (0.7483::0.7483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0833::2.0833) (0.7768::0.7769)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1093::2.1093) (0.0182::0.0182) (0.8170::0.8170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9274::1.9274) (0.7244::0.7244)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9568::1.9568) (0.0173::0.0173) (0.7678::0.7678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3537::0.3543) (0.2537::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2904::0.2904) (0.2782::0.2782)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3715::0.3715) (0.3300::0.3300)) (IOPATH D Q (0.3627::0.3635) (0.2603::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1042::2.1042) (0.7703::0.7703)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.1220::2.1220) (0.0185::0.0185) (0.8021::0.8021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2048::0.2048) (0.1655::0.1655)) (IOPATH A Y (0.2805::0.2805) (0.0656::0.0656)) (IOPATH B Y (0.2580::0.2580) (0.0650::0.0650)) (IOPATH C Y (0.2236::0.2236) (0.0629::0.0629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2310::0.2310) (0.2338::0.2338)) (IOPATH D X (0.2282::0.2282) (0.2345::0.2345)) (IOPATH A_N X (0.2923::0.2923) (0.2376::0.2376)) (IOPATH B_N X (0.2966::0.2966) (0.2497::0.2497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3566::0.3605) (0.2607::0.2722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2317::0.2317) (0.2326::0.2326)) (IOPATH D X (0.2309::0.2309) (0.2365::0.2365)) (IOPATH A_N X (0.2950::0.2950) (0.2395::0.2395)) (IOPATH B_N X (0.3025::0.3025) (0.2532::0.2532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2259::0.2259) (0.2181::0.2181)) (IOPATH C X (0.2316::0.2316) (0.2347::0.2347)) (IOPATH D X (0.2316::0.2316) (0.2446::0.2446)) (IOPATH A_N X (0.2820::0.2820) (0.2389::0.2389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3684::0.3709) (0.2745::0.2823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1978)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0118)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4098::0.4099) (0.3103::0.3103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2336::0.2336) (0.2348::0.2348)) (IOPATH D X (0.2314::0.2314) (0.2368::0.2368)) (IOPATH A_N X (0.2968::0.2968) (0.2403::0.2403)) (IOPATH B_N X (0.2998::0.2998) (0.2520::0.2520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6828::1.6828) (0.6441::0.6442)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7185::1.7185) (0.0165::0.0165) (0.6942::0.6942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2223::0.2223) (0.2168::0.2168)) (IOPATH C X (0.2248::0.2248) (0.2291::0.2291)) (IOPATH D X (0.2255::0.2255) (0.2401::0.2401)) (IOPATH A_N X (0.2740::0.2740) (0.2334::0.2334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3616::0.3628) (0.2637::0.2677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3114::0.3115) (0.2585::0.2605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2180::0.2180) (0.2125::0.2125)) (IOPATH C X (0.2231::0.2231) (0.2278::0.2278)) (IOPATH D X (0.2238::0.2238) (0.2388::0.2388)) (IOPATH A_N X (0.2754::0.2754) (0.2339::0.2339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2210::0.2210) (0.1950::0.1950)) (IOPATH B X (0.2268::0.2268) (0.2196::0.2196)) (IOPATH C X (0.2315::0.2315) (0.2373::0.2373)) (IOPATH D X (0.2302::0.2302) (0.2402::0.2402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3888::0.3909) (0.2825::0.2861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3279::0.3279)) (IOPATH D Q (0.3683::0.3709) (0.2699::0.2777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3474::0.3479) (0.2497::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3614::0.3614) (0.2662::0.2662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1900::0.1900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0128::0.0128)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1731::0.1731) (0.2086::0.2086)) (IOPATH B X (0.1505::0.1505) (0.1923::0.1923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3265::0.3265)) (IOPATH D Q (0.3602::0.3610) (0.2613::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3609::0.3609) (0.2646::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1883::0.1883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0922::0.0922) (0.0722::0.0722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2934::0.2934) (0.2797::0.2797)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8718::1.8718) (0.6924::0.6925)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8929::1.8929) (0.0178::0.0178) (0.7291::0.7291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3573::0.3614) (0.2627::0.2745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0032::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3526::0.3541) (0.2565::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3726::0.3726) (0.3307::0.3307)) (IOPATH D Q (0.3622::0.3622) (0.2580::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3589::0.3589) (0.2619::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3787::0.3787) (0.2766::0.2766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3733::0.3733) (0.3311::0.3311)) (IOPATH D Q (0.3672::0.3683) (0.2653::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2952::2.2952) (0.8322::0.8323)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3216::2.3216) (0.0178::0.0178) (0.8765::0.8765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9918::1.9918) (0.7292::0.7293)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0117::2.0117) (0.0182::0.0182) (0.7629::0.7629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6956::1.6956) (0.6517::0.6518)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7292::1.7292) (0.0160::0.0160) (0.7011::0.7011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3552::0.3557) (0.2592::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2975::2.2975) (0.8465::0.8466)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3200::2.3200) (0.0177::0.0177) (0.8830::0.8830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1685::0.1685) (0.1941::0.1942)) (IOPATH B X (0.1594::0.1594) (0.2045::0.2045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3202::0.3202)) (IOPATH D Q (0.3468::0.3472) (0.2483::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3503::0.3503) (0.2507::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0824::0.0824) (0.0663::0.0663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3223::0.3223)) (IOPATH D Q (0.3516::0.3529) (0.2533::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1994::0.1994) (0.1882::0.1882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2897::0.2897) (0.2778::0.2778)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3698::0.3698) (0.3290::0.3290)) (IOPATH D Q (0.3665::0.3665) (0.2669::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6496::2.6500) (1.0069::1.0073)) (IOPATH TE_B Z () () (0.1545::0.1545) (2.7566::2.7566) (-0.0483::-0.0483) (1.0748::1.0748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0306::2.0306) (0.7606::0.7607)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0553::2.0553) (0.0166::0.0166) (0.8063::0.8063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6555::1.6555) (0.6353::0.6353)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.6870::1.6870) (0.0180::0.0180) (0.6821::0.6821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2882::2.2882) (0.8200::0.8200)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.3098::2.3098) (0.0166::0.0166) (0.8574::0.8574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3953::2.3953) (0.8829::0.8829)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.4156::2.4156) (0.0178::0.0178) (0.9221::0.9221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6732::1.6732) (0.6424::0.6425)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7043::1.7043) (0.0174::0.0174) (0.6892::0.6892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2611::2.2612) (0.8143::0.8143)) (IOPATH TE_B Z () () (0.1136::0.1136) (2.2779::2.2779) (0.0193::0.0193) (0.8440::0.8440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8459::1.8459) (0.6984::0.6984)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.8806::1.8805) (0.0157::0.0157) (0.7491::0.7491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3482::0.3482) (0.2499::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1203::2.1203) (0.7882::0.7882)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1480::2.1480) (0.0184::0.0184) (0.8298::0.8298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3981::0.3981) (0.3461::0.3461)) (IOPATH D Q (0.3912::0.3912) (0.2772::0.2790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2301::2.2302) (0.8095::0.8096)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.2523::2.2523) (0.0169::0.0169) (0.8461::0.8461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9333::1.9333) (0.7255::0.7255)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9543::1.9543) (0.0181::0.0181) (0.7603::0.7603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1289::2.1290) (0.7940::0.7941)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1523::2.1523) (0.0175::0.0175) (0.8317::0.8317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0826::0.0826) (0.0660::0.0660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3513::0.3523) (0.2557::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2798::0.2798) (0.2726::0.2726)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8459::1.8459) (0.6991::0.6992)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8673::1.8673) (0.0188::0.0188) (0.7349::0.7349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9942::1.9942) (0.7458::0.7459)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0220::2.0220) (0.0171::0.0171) (0.7884::0.7884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1873::0.1873) (0.1627::0.1641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1232::2.1233) (0.7884::0.7885)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1434::2.1434) (0.0182::0.0182) (0.8231::0.8231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3748::0.3748) (0.3320::0.3320)) (IOPATH D Q (0.3681::0.3688) (0.2657::0.2680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8711::1.8711) (0.7081::0.7081)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8963::1.8963) (0.0188::0.0188) (0.7473::0.7473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1394::2.1394) (0.7949::0.7949)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1700::2.1700) (0.0192::0.0192) (0.8392::0.8392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0685::0.0685) (0.0550::0.0550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2318::0.2318) (0.2049::0.2049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1287::2.1287) (0.7918::0.7919)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.1447::2.1447) (0.0185::0.0185) (0.8225::0.8225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3577::0.3578) (0.2650::0.2650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2395::0.2395) (0.2264::0.2264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1931::0.1931) (0.1656::0.1656)) (IOPATH A Y (0.2621::0.2621) (0.0608::0.0608)) (IOPATH B Y (0.2424::0.2424) (0.0623::0.0623)) (IOPATH C Y (0.2088::0.2088) (0.0604::0.0604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3547::0.3547) (0.2530::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3602::0.3612) (0.2626::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2431::2.2431) (0.8073::0.8073)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.2632::2.2632) (0.0184::0.0184) (0.8407::0.8407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7431::1.7431) (0.6654::0.6655)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7721::1.7721) (0.0167::0.0167) (0.7124::0.7124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2241::0.2241) (0.2274::0.2274)) (IOPATH D X (0.2262::0.2262) (0.2349::0.2349)) (IOPATH A_N X (0.2893::0.2893) (0.2354::0.2354)) (IOPATH B_N X (0.2923::0.2923) (0.2468::0.2468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2314::0.2314) (0.2326::0.2326)) (IOPATH D X (0.2330::0.2330) (0.2398::0.2398)) (IOPATH A_N X (0.2960::0.2960) (0.2400::0.2400)) (IOPATH B_N X (0.2988::0.2988) (0.2512::0.2512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2266::0.2266) (0.2187::0.2187)) (IOPATH C X (0.2297::0.2297) (0.2319::0.2319)) (IOPATH D X (0.2345::0.2345) (0.2486::0.2486)) (IOPATH A_N X (0.2840::0.2840) (0.2401::0.2401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3270::0.3270)) (IOPATH D Q (0.3691::0.3712) (0.2718::0.2783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2353::0.2353) (0.2368::0.2368)) (IOPATH D X (0.2345::0.2345) (0.2409::0.2409)) (IOPATH A_N X (0.2942::0.2942) (0.2389::0.2389)) (IOPATH B_N X (0.3007::0.3007) (0.2526::0.2526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2182::0.2182) (0.2128::0.2128)) (IOPATH C X (0.2247::0.2247) (0.2297::0.2297)) (IOPATH D X (0.2268::0.2268) (0.2429::0.2429)) (IOPATH A_N X (0.2731::0.2731) (0.2328::0.2328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2245::0.2245) (0.2172::0.2172)) (IOPATH C X (0.2304::0.2304) (0.2338::0.2338)) (IOPATH D X (0.2325::0.2325) (0.2471::0.2471)) (IOPATH A_N X (0.2785::0.2785) (0.2364::0.2364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3696::2.3696) (0.8699::0.8699)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3904::2.3904) (0.0178::0.0178) (0.9038::0.9038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7900::1.7900) (0.6809::0.6809)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.8221::1.8221) (0.0161::0.0161) (0.7276::0.7276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2180::0.2180) (0.1922::0.1922)) (IOPATH B X (0.2274::0.2274) (0.2201::0.2201)) (IOPATH C X (0.2329::0.2329) (0.2391::0.2391)) (IOPATH D X (0.2331::0.2331) (0.2442::0.2442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2959::0.2959) (0.2811::0.2811)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2393::0.2405) (0.2256::0.2280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2735::0.2735) (0.2392::0.2392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3534::0.3546) (0.2567::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0176::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3485::2.3485) (0.8401::0.8401)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.3685::2.3685) (0.0184::0.0184) (0.8734::0.8734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9863::1.9863) (0.7439::0.7439)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0221::2.0221) (0.0168::0.0168) (0.7940::0.7940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7786::1.7787) (0.6753::0.6753)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8044::1.8044) (0.0163::0.0163) (0.7161::0.7161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3537::0.3537) (0.2527::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3156::0.3156) (0.2915::0.2915)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0812::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0817::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3106::0.3106) (0.2105::0.2105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8293::1.8294) (0.6919::0.6919)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8528::1.8528) (0.0178::0.0178) (0.7300::0.7300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7937::1.7937) (0.6798::0.6798)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.8226::1.8226) (0.0165::0.0165) (0.7228::0.7228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0925::0.0925) (0.0722::0.0722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3732::0.3732) (0.3311::0.3311)) (IOPATH D Q (0.3646::0.3646) (0.2615::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9228::1.9228) (0.7239::0.7240)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.9544::1.9544) (0.0162::0.0162) (0.7699::0.7699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3506::0.3506) (0.2519::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3253::0.3253)) (IOPATH D Q (0.3648::0.3648) (0.2676::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0463::2.0463) (0.7520::0.7520)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0666::2.0666) (0.0183::0.0183) (0.7857::0.7857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3746::0.3746) (0.3319::0.3319)) (IOPATH D Q (0.3695::0.3709) (0.2677::0.2720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3610::0.3641) (0.2660::0.2751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1943)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3027::0.3027) (0.2846::0.2846)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5461::2.5461) (0.9291::0.9292)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5674::2.5674) (0.0181::0.0181) (0.9632::0.9632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3495::0.3495) (0.2502::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4015::0.4041) (0.2943::0.2987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3258::2.3258) (0.8448::0.8449)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.3439::2.3439) (0.0167::0.0167) (0.8799::0.8799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3131::0.3131) (0.2902::0.2902)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0813::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3000::0.3000) (0.2832::0.2832)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3947::0.3947) (0.3441::0.3441)) (IOPATH D Q (0.3883::0.3883) (0.2756::0.2777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3541::0.3541) (0.2536::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3496::0.3496) (0.2508::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0869::2.0869) (0.7764::0.7764)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1117::2.1117) (0.0180::0.0180) (0.8152::0.8152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3557::0.3557) (0.2545::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1824::0.1824) (0.2331::0.2333)) (IOPATH B X (0.1632::0.1632) (0.2130::0.2130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7579::1.7579) (0.6685::0.6685)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7855::1.7855) (0.0186::0.0186) (0.7112::0.7112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3476::0.3487) (0.2500::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1791::0.1791) (0.2252::0.2252)) (IOPATH B X (0.1421::0.1421) (0.1804::0.1804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3560::0.3594) (0.2611::0.2712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3370::0.3370) (0.2435::0.2435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2795::0.2795) (0.2725::0.2725)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0819)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3527::0.3527) (0.2531::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3502::0.3502) (0.2519::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3509::0.3509) (0.2505::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3500::0.3500) (0.2535::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1713::0.1713) (0.2047::0.2048)) (IOPATH B X (0.1639::0.1639) (0.2134::0.2134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3278::0.3278)) (IOPATH D Q (0.3680::0.3680) (0.2701::0.2701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0144)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3607::0.3622) (0.2636::0.2681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3568::0.3597) (0.2618::0.2705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1903)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3559::0.3559) (0.2606::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0164)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3529::0.3531) (0.2590::0.2590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1856::0.1856) (0.2350::0.2350)) (IOPATH B X (0.1418::0.1418) (0.1777::0.1777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9688::1.9688) (0.7415::0.7416)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9929::1.9929) (0.0183::0.0183) (0.7813::0.7813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0506::2.0506) (0.7672::0.7673)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0802::2.0802) (0.0191::0.0191) (0.8111::0.8111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3546::0.3578) (0.2601::0.2693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3694::2.3694) (0.8712::0.8712)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.3944::2.3944) (0.0172::0.0172) (0.9098::0.9098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0913::2.0913) (0.7773::0.7774)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1255::2.1255) (0.0179::0.0179) (0.8254::0.8254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7539::1.7539) (0.6698::0.6698)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.7898::1.7898) (0.0162::0.0162) (0.7209::0.7209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2951::0.2951) (0.2807::0.2807)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3478::0.3478) (0.2508::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7038::1.7038) (0.6530::0.6530)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.7283::1.7283) (0.0161::0.0160) (0.6958::0.6958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6101::1.6101) (0.6225::0.6225)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6421::1.6421) (0.0180::0.0180) (0.6693::0.6693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3635::0.3655) (0.2709::0.2773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1972)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0006::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4300::2.4300) (0.8689::0.8689)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.4522::2.4522) (0.0182::0.0182) (0.9041::0.9041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3576::0.3579) (0.2563::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2569::0.2571) (0.2407::0.2413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7689::1.7689) (0.6742::0.6742)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8004::1.8004) (0.0171::0.0171) (0.7216::0.7216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1826::0.1826) (0.2256::0.2256)) (IOPATH B X (0.1447::0.1447) (0.1811::0.1811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3475::0.3475) (0.2508::0.2508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3577::0.3577) (0.2617::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0174)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9529::1.9529) (0.7244::0.7244)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9797::1.9797) (0.0184::0.0184) (0.7731::0.7731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7742::1.7742) (0.6755::0.6756)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8009::1.8009) (0.0164::0.0164) (0.7172::0.7172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6937::1.6937) (0.6480::0.6480)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7188::1.7188) (0.0172::0.0172) (0.6881::0.6881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1791::0.1791) (0.2216::0.2217)) (IOPATH B X (0.1497::0.1497) (0.1904::0.1904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2333::0.2333) (0.2029::0.2029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5635::2.5635) (0.9352::0.9352)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5869::2.5869) (0.0181::0.0181) (0.9715::0.9715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1154::2.1154) (0.7686::0.7686)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1463::2.1463) (0.0176::0.0176) (0.8140::0.8140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3598::0.3611) (0.2626::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9762::1.9762) (0.7351::0.7352)) (IOPATH TE_B Z () () (0.1254::0.1254) (1.9999::1.9999) (0.0084::0.0084) (0.7911::0.7911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2868::2.2868) (0.8303::0.8303)) (IOPATH TE_B Z () () (0.1349::0.1349) (2.3611::2.3611) (-0.0002::-0.0002) (0.9117::0.9117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4990::2.4990) (0.9137::0.9137)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5183::2.5183) (0.0181::0.0181) (0.9466::0.9466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3496::0.3496) (0.2501::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3716::0.3716) (0.3301::0.3301)) (IOPATH D Q (0.3693::0.3693) (0.2670::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1859::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3643::0.3674) (0.2677::0.2768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3572::0.3583) (0.2605::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1444::0.1444) (0.1625::0.1625)) (IOPATH B X (0.1514::0.1514) (0.1928::0.1928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3390::2.3391) (0.8883::0.8885)) (IOPATH TE_B Z () () (0.1460::0.1460) (2.4347::2.4347) (-0.0260::-0.0260) (0.9790::0.9790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6282::1.6283) (0.6284::0.6284)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.6645::1.6645) (0.0159::0.0159) (0.6801::0.6801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3116::2.3116) (0.8348::0.8349)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.3330::2.3330) (0.0168::0.0168) (0.8713::0.8713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0749::2.0749) (0.7734::0.7735)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0965::2.0965) (0.0171::0.0171) (0.8097::0.8097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3956::2.3956) (0.8666::0.8666)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.4170::2.4170) (0.0175::0.0175) (0.9015::0.9015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4030::0.4030) (0.3491::0.3491)) (IOPATH D Q (0.3943::0.3943) (0.2791::0.2791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1503::0.1503) (0.1709::0.1709)) (IOPATH B X (0.1398::0.1398) (0.1765::0.1765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6931::1.6931) (0.6497::0.6498)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7242::1.7242) (0.0165::0.0165) (0.6978::0.6978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6463::1.6463) (0.6313::0.6313)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6852::1.6852) (0.0167::0.0167) (0.6852::0.6852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9244::1.9244) (0.7110::0.7110)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9488::1.9488) (0.0179::0.0179) (0.7497::0.7497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3557::0.3570) (0.2580::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3968::0.3968) (0.3453::0.3453)) (IOPATH D Q (0.3877::0.3878) (0.2749::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7856::1.7856) (0.6802::0.6802)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8107::1.8107) (0.0178::0.0178) (0.7195::0.7195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0559::2.0559) (0.7471::0.7471)) (IOPATH TE_B Z () () (0.1189::0.1189) (2.0966::2.0966) (0.0144::0.0144) (0.8020::0.8020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0860::0.0860) (0.0705::0.0705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3592::0.3628) (0.2635::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3532::0.3532) (0.2555::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2224::0.2224) (0.2068::0.2068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3516::0.3516) (0.2514::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8670::1.8670) (0.7057::0.7057)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8941::1.8941) (0.0186::0.0186) (0.7480::0.7480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2170::2.2170) (0.8224::0.8225)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.2367::2.2367) (0.0181::0.0181) (0.8564::0.8564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5029::2.5029) (0.8993::0.8993)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.5276::2.5276) (0.0168::0.0168) (0.9382::0.9382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2178::0.2178) (0.1902::0.1902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1082::2.1082) (0.7715::0.7716)) (IOPATH TE_B Z () () (0.1195::0.1195) (2.1468::2.1468) (0.0138::0.0138) (0.8283::0.8283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3903::0.3903) (0.3414::0.3414)) (IOPATH D Q (0.3968::0.3985) (0.2914::0.2968)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0024::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0731::0.0731) (0.0588::0.0588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6444::1.6444) (0.6313::0.6313)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.6733::1.6733) (0.0185::0.0185) (0.6756::0.6756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0964::0.0964) (0.0762::0.0762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3751::0.3752) (0.2780::0.2780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1823::0.1823) (0.2098::0.2099)) (IOPATH B X (0.1822::0.1822) (0.2379::0.2379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3724::0.3724) (0.3306::0.3306)) (IOPATH D Q (0.3632::0.3637) (0.2597::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9978::1.9978) (0.7328::0.7328)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.0389::2.0389) (0.0155::0.0155) (0.7892::0.7892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3507::0.3507) (0.2514::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3476::0.3476) (0.2498::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3504::0.3504) (0.2507::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0998::0.0998) (0.0782::0.0782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9990::1.9990) (0.7336::0.7336)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.0213::2.0213) (0.0155::0.0155) (0.7726::0.7726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5049::0.5049) (0.3965::0.3965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3563::0.3581) (0.2602::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0126::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3523::0.3523) (0.2526::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3055::0.3055) (0.2861::0.2861)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2078::2.2078) (0.8002::0.8002)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2326::2.2326) (0.0177::0.0177) (0.8383::0.8383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1561::0.1561) (0.1786::0.1786)) (IOPATH B X (0.1477::0.1477) (0.1881::0.1881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3332::0.3332) (0.2386::0.2386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4872::2.4872) (0.9101::0.9101)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.5136::2.5136) (0.0178::0.0178) (0.9494::0.9494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3598::0.3642) (0.2658::0.2788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0796::0.0796) (0.0638::0.0638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3239::0.3239)) (IOPATH D Q (0.3569::0.3580) (0.2591::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3166::2.3166) (0.8339::0.8340)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3447::2.3447) (0.0177::0.0177) (0.8765::0.8765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3519::0.3519) (0.2532::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3055::0.3055) (0.2861::0.2861)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3252::0.3252)) (IOPATH D Q (0.3569::0.3569) (0.2561::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3524::0.3536) (0.2571::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0868::0.0868) (0.0685::0.0685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3256::0.3256)) (IOPATH D Q (0.3556::0.3556) (0.2535::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3088::0.3088) (0.2879::0.2879)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3283::0.3283)) (IOPATH D Q (0.3603::0.3603) (0.2572::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2262::0.2262) (0.1733::0.1733)) (IOPATH A Y (0.2950::0.2950) (0.0675::0.0675)) (IOPATH B Y (0.2761::0.2761) (0.0696::0.0696)) (IOPATH C Y (0.2388::0.2388) (0.0652::0.0652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3491::0.3498) (0.2512::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2332::0.2332) (0.2343::0.2343)) (IOPATH D X (0.2349::0.2349) (0.2416::0.2416)) (IOPATH A_N X (0.2943::0.2943) (0.2393::0.2393)) (IOPATH B_N X (0.3026::0.3026) (0.2537::0.2537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0939::0.0939) (0.0733::0.0733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3652::0.3652) (0.2661::0.2683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1898::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2292::0.2292) (0.2320::0.2320)) (IOPATH D X (0.2297::0.2297) (0.2379::0.2379)) (IOPATH A_N X (0.2892::0.2892) (0.2357::0.2357)) (IOPATH B_N X (0.2960::0.2960) (0.2491::0.2491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6233::2.6236) (0.9775::0.9779)) (IOPATH TE_B Z () () (0.1460::0.1460) (2.6885::2.6885) (-0.0260::-0.0260) (1.0336::1.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3255::0.3255)) (IOPATH D Q (0.3570::0.3570) (0.2554::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2273::0.2273) (0.2197::0.2197)) (IOPATH C X (0.2292::0.2292) (0.2319::0.2319)) (IOPATH D X (0.2337::0.2337) (0.2484::0.2484)) (IOPATH A_N X (0.2794::0.2794) (0.2373::0.2373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2362::0.2362) (0.2358::0.2358)) (IOPATH D X (0.2382::0.2382) (0.2440::0.2440)) (IOPATH A_N X (0.2983::0.2983) (0.2417::0.2417)) (IOPATH B_N X (0.3059::0.3059) (0.2560::0.2560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2325::0.2325) (0.2233::0.2233)) (IOPATH C X (0.2357::0.2357) (0.2361::0.2361)) (IOPATH D X (0.2404::0.2404) (0.2535::0.2535)) (IOPATH A_N X (0.2883::0.2883) (0.2434::0.2434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2301::0.2301) (0.2218::0.2218)) (IOPATH C X (0.2318::0.2318) (0.2333::0.2333)) (IOPATH D X (0.2365::0.2365) (0.2505::0.2505)) (IOPATH A_N X (0.2831::0.2831) (0.2395::0.2395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2109::0.2109) (0.1878::0.1878)) (IOPATH B X (0.2211::0.2211) (0.2164::0.2164)) (IOPATH C X (0.2223::0.2223) (0.2300::0.2300)) (IOPATH D X (0.2253::0.2254) (0.2391::0.2391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2285::2.2285) (0.8083::0.8084)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.2518::2.2518) (0.0172::0.0172) (0.8454::0.8454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1083::2.1083) (0.7723::0.7723)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1259::2.1259) (0.0188::0.0188) (0.8037::0.8037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3486::0.3486) (0.2521::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6944::1.6944) (0.6512::0.6513)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7304::1.7304) (0.0167::0.0167) (0.7035::0.7035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3537::0.3550) (0.2572::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0968::0.0968) (0.0759::0.0759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1782::0.1782) (0.2136::0.2136)) (IOPATH B X (0.1488::0.1488) (0.1866::0.1866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3203::0.3203) (0.2294::0.2294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8733::1.8733) (0.7093::0.7094)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8963::1.8963) (0.0178::0.0178) (0.7473::0.7473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1412::2.1412) (0.7840::0.7841)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1666::2.1666) (0.0173::0.0173) (0.8258::0.8258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5326::0.5326) (0.4173::0.4173)) (IOPATH D Q (0.5247::0.5250) (0.3489::0.3500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1761::0.1761) (0.2163::0.2164)) (IOPATH B X (0.1477::0.1477) (0.1884::0.1884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3070::0.3070) (0.2869::0.2869)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9341::1.9342) (0.7189::0.7190)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9636::1.9636) (0.0175::0.0175) (0.7707::0.7707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0531::2.0531) (0.7682::0.7683)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0859::2.0859) (0.0165::0.0165) (0.8157::0.8157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1519::0.1519) (0.1589::0.1589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2438::0.2438) (0.2243::0.2256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3259::0.3259)) (IOPATH D Q (0.3565::0.3565) (0.2547::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2570::2.2570) (0.8346::0.8346)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.2781::2.2781) (0.0181::0.0181) (0.8693::0.8693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3000::0.3000) (0.2832::0.2832)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5363::2.5363) (0.9244::0.9244)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.5613::2.5613) (0.0168::0.0168) (0.9635::0.9635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6091::0.6091) (0.4566::0.4566)) (IOPATH D Q (0.6017::0.6024) (0.3890::0.3914)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3211::0.3211)) (IOPATH D Q (0.3521::0.3533) (0.2554::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7503::1.7504) (0.6535::0.6535)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7809::1.7809) (0.0185::0.0185) (0.6986::0.6986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6939::1.6939) (0.6498::0.6498)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7255::1.7255) (0.0167::0.0167) (0.6972::0.6972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3619::0.3629) (0.2665::0.2699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0095::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0934::0.0934) (0.0728::0.0728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6918::1.6918) (0.6466::0.6466)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7224::1.7224) (0.0182::0.0182) (0.6922::0.6922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3126::2.3126) (0.8366::0.8366)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.3322::2.3322) (0.0186::0.0186) (0.8691::0.8691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9532::1.9532) (0.7346::0.7346)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9883::1.9883) (0.0174::0.0174) (0.7844::0.7844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8536::1.8536) (0.7039::0.7039)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8839::1.8839) (0.0187::0.0187) (0.7492::0.7492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3571::0.3578) (0.2576::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3513::0.3513) (0.2532::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3528::0.3540) (0.2541::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9539::1.9539) (0.7326::0.7326)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9832::1.9832) (0.0180::0.0180) (0.7766::0.7766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3618::0.3618) (0.2643::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9260::1.9260) (0.7269::0.7269)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.9568::1.9568) (0.0166::0.0166) (0.7731::0.7731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2294::0.2294) (0.1992::0.1992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2844::0.2844) (0.2751::0.2751)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3730::0.3730) (0.3309::0.3309)) (IOPATH D Q (0.3736::0.3758) (0.2730::0.2798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0084::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5488::2.5488) (0.9316::0.9316)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.5707::2.5707) (0.0177::0.0177) (0.9669::0.9669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3493::0.3502) (0.2496::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0431::2.0431) (0.7658::0.7658)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0587::2.0587) (0.0169::0.0169) (0.7980::0.7980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2607::0.2616) (0.2417::0.2439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3319::0.3319) (0.2381::0.2381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7079::1.7079) (0.6537::0.6537)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7363::1.7363) (0.0182::0.0182) (0.6973::0.6973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3020::2.3020) (0.8289::0.8290)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.3194::2.3194) (0.0188::0.0188) (0.8599::0.8599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3509::0.3509) (0.2519::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3763::0.3763) (0.3329::0.3329)) (IOPATH D Q (0.3686::0.3686) (0.2631::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7250::1.7250) (0.6498::0.6498)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7556::1.7556) (0.0173::0.0173) (0.6964::0.6964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1105::2.1105) (0.7640::0.7640)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1297::2.1297) (0.0190::0.0190) (0.7979::0.7979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9050::1.9050) (0.7196::0.7197)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9383::1.9383) (0.0178::0.0178) (0.7676::0.7676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3525::0.3538) (0.2575::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3576::0.3576) (0.2588::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9417::1.9417) (0.7333::0.7333)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9626::1.9626) (0.0175::0.0175) (0.7692::0.7692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2838::0.2838) (0.2747::0.2747)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7590::1.7590) (0.6697::0.6697)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7877::1.7877) (0.0179::0.0179) (0.7134::0.7134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7634::1.7634) (0.6610::0.6611)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7874::1.7874) (0.0184::0.0184) (0.7004::0.7004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3253::0.3253)) (IOPATH D Q (0.3579::0.3583) (0.2592::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3600::0.3601) (0.2672::0.2672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3719::0.3720) (0.2767::0.2767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3520::0.3520) (0.2526::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3595::0.3609) (0.2621::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3529::0.3535) (0.2543::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3471::0.3477) (0.2501::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3060::0.3060) (0.2864::0.2864)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3630::2.3630) (0.8688::0.8689)) (IOPATH TE_B Z () () (0.1133::0.1133) (2.3773::2.3773) (0.0196::0.0196) (0.8966::0.8966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9452::1.9452) (0.7177::0.7177)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9660::1.9660) (0.0179::0.0179) (0.7530::0.7530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3526::0.3526) (0.2546::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8212::1.8212) (0.6733::0.6734)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8396::1.8396) (0.0183::0.0183) (0.7062::0.7062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1788::0.1788) (0.2147::0.2148)) (IOPATH B X (0.1515::0.1515) (0.1904::0.1904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0950::2.0950) (0.7814::0.7815)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1292::2.1292) (0.0165::0.0165) (0.8298::0.8298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1803::0.1803) (0.2200::0.2201)) (IOPATH B X (0.1498::0.1498) (0.1883::0.1883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3508::0.3508) (0.2526::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3240::0.3240) (0.2256::0.2256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3684::0.3684) (0.3281::0.3281)) (IOPATH D Q (0.3600::0.3602) (0.2589::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0616::2.0616) (0.7577::0.7578)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0740::2.0740) (0.0167::0.0167) (0.7925::0.7925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3612::0.3638) (0.2659::0.2737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1922)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0060::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3219::0.3219) (0.2224::0.2224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6094::1.6094) (0.6218::0.6218)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6436::1.6436) (0.0167::0.0167) (0.6708::0.6708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2708::0.2708) (0.2394::0.2394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7108::1.7108) (0.6557::0.6558)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7376::1.7376) (0.0182::0.0182) (0.6992::0.6992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8915::1.8915) (0.7148::0.7149)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9256::1.9256) (0.0177::0.0177) (0.7637::0.7637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3514::0.3515) (0.2541::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1591::0.1591) (0.1829::0.1829)) (IOPATH B X (0.1404::0.1404) (0.1775::0.1775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3548::0.3562) (0.2585::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0157::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3671::0.3671) (0.3273::0.3273)) (IOPATH D Q (0.3579::0.3579) (0.2572::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2674::0.2674) (0.2354::0.2354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3497::0.3497) (0.2504::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3721::0.3721) (0.3303::0.3303)) (IOPATH D Q (0.3649::0.3649) (0.2608::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3525::0.3540) (0.2570::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3623::0.3643) (0.2682::0.2748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1945)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0038::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9372::1.9372) (0.7326::0.7326)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9551::1.9551) (0.0176::0.0176) (0.7739::0.7739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1780::0.1780) (0.2155::0.2156)) (IOPATH B X (0.1413::0.1413) (0.1767::0.1767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3585::0.3609) (0.2631::0.2702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0081::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2989::0.2990) (0.2354::0.2365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3608::0.3628) (0.2641::0.2702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3513::0.3513) (0.2519::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3584::0.3584) (0.2631::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3954::2.3954) (0.8800::0.8800)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.4139::2.4139) (0.0178::0.0178) (0.9123::0.9123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3530::0.3538) (0.2533::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2981::0.2981) (0.2823::0.2823)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3273::0.3273)) (IOPATH D Q (0.3680::0.3708) (0.2703::0.2787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1919)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0060::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3539::0.3545) (0.2537::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6711::1.6711) (0.6320::0.6320)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7027::1.7027) (0.0173::0.0173) (0.6789::0.6789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1083::2.1083) (0.7745::0.7745)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1308::2.1308) (0.0190::0.0190) (0.8103::0.8103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6477::1.6477) (0.6326::0.6327)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6840::1.6840) (0.0167::0.0167) (0.6841::0.6841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7738::1.7738) (0.6775::0.6775)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8084::1.8084) (0.0175::0.0175) (0.7267::0.7267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3524::0.3529) (0.2556::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1877::0.1877) (0.2375::0.2375)) (IOPATH B X (0.1501::0.1501) (0.1892::0.1892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8373::1.8373) (0.6951::0.6951)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8627::1.8627) (0.0184::0.0184) (0.7353::0.7353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3505::0.3505) (0.2499::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3696::0.3696) (0.3289::0.3289)) (IOPATH D Q (0.3668::0.3690) (0.2672::0.2736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8828::1.8828) (0.7129::0.7130)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9157::1.9157) (0.0182::0.0182) (0.7606::0.7606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1020::0.1020) (0.0809::0.0809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1837::0.1837) (0.2343::0.2343)) (IOPATH B X (0.1491::0.1491) (0.1900::0.1900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0482::2.0482) (0.7536::0.7537)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0790::2.0790) (0.0171::0.0171) (0.8003::0.8003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3950::0.3951) (0.2970::0.2970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8546::1.8546) (0.7037::0.7037)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8896::1.8896) (0.0171::0.0171) (0.7547::0.7547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2895::0.2895) (0.2778::0.2778)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6579::2.6579) (0.9647::0.9647)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.6745::2.6745) (0.0191::0.0191) (0.9935::0.9935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6425::1.6425) (0.6234::0.6234)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.6716::1.6716) (0.0185::0.0185) (0.6738::0.6738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7197::1.7197) (0.6429::0.6429)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7494::1.7494) (0.0182::0.0182) (0.6871::0.6871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3539::0.3539) (0.2553::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3594::0.3594) (0.2617::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3612::0.3612) (0.2629::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2541::2.2541) (0.8216::0.8216)) (IOPATH TE_B Z () () (0.1134::0.1134) (2.2672::2.2672) (0.0195::0.0195) (0.8488::0.8488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1382::2.1382) (0.7962::0.7963)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.1779::2.1779) (0.0162::0.0162) (0.8505::0.8505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3469::0.3472) (0.2810::0.2826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3697::0.3697) (0.3289::0.3289)) (IOPATH D Q (0.3627::0.3632) (0.2618::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2999::0.2999) (0.2832::0.2832)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7565::1.7565) (0.6527::0.6528)) (IOPATH TE_B Z () () (0.1183::0.1183) (1.7876::1.7876) (0.0148::0.0148) (0.6981::0.6981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7722::1.7722) (0.6642::0.6643)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7911::1.7911) (0.0172::0.0172) (0.6989::0.6989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9813::1.9813) (0.7437::0.7438)) (IOPATH TE_B Z () () (0.1187::0.1187) (2.0081::2.0081) (0.0146::0.0146) (0.7927::0.7927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3604::0.3611) (0.2645::0.2665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3544::0.3544) (0.2888::0.2888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9597::1.9597) (0.7365::0.7366)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9745::1.9745) (0.0170::0.0170) (0.7739::0.7739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2976::0.2976) (0.2820::0.2820)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0825::0.0826)) (SETUP (negedge GATE) (posedge CLK) (0.0822::0.0824)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4154::0.4154) (0.3558::0.3558)) (IOPATH D Q (0.4058::0.4058) (0.2847::0.2847)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0671::2.0671) (0.7709::0.7709)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0831::2.0831) (0.0184::0.0184) (0.8008::0.8008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4860::2.4860) (0.8859::0.8859)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.5159::2.5159) (0.0156::0.0156) (0.9300::0.9300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2922::2.2923) (0.8458::0.8459)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.3203::2.3203) (0.0158::0.0158) (0.8936::0.8936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3538::0.3539) (0.2550::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3496::0.3502) (0.2536::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3019::2.3019) (0.8248::0.8249)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.3243::2.3243) (0.0169::0.0169) (0.8614::0.8614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3718::0.3718) (0.3302::0.3302)) (IOPATH D Q (0.3648::0.3654) (0.2632::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3553::0.3566) (0.2595::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3655::0.3669) (0.2678::0.2722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0106::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3567::0.3567) (0.2596::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0197)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1346::2.1347) (0.7790::0.7790)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1533::2.1533) (0.0184::0.0184) (0.8115::0.8115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9859::1.9859) (0.7288::0.7288)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0110::2.0110) (0.0188::0.0188) (0.7685::0.7685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1692::0.1692) (0.1926::0.1926)) (IOPATH B X (0.1666::0.1666) (0.2128::0.2128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2815::0.2815) (0.2735::0.2735)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0813::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3460::0.3460) (0.2835::0.2851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1282::2.1282) (0.7799::0.7799)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1512::2.1512) (0.0163::0.0163) (0.8176::0.8176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3515::0.3515) (0.2536::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3605::0.3640) (0.2667::0.2777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1967)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3497::0.3497) (0.2498::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6608::2.6608) (0.9447::0.9447)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.6804::2.6804) (0.0178::0.0178) (0.9804::0.9804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2854::0.2854) (0.2756::0.2756)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0808::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0116::2.0117) (0.7526::0.7527)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0428::2.0428) (0.0170::0.0170) (0.7978::0.7978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3657::0.3675) (0.2719::0.2773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0024::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3559::0.3559) (0.2587::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2818::0.2818) (0.2737::0.2737)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2735::0.2735) (0.2416::0.2416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3971::2.3971) (0.8658::0.8659)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.4156::2.4156) (0.0189::0.0189) (0.8974::0.8974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3867::0.3867) (0.3392::0.3392)) (IOPATH D Q (0.3779::0.3779) (0.2678::0.2683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2896::0.2896) (0.2777::0.2777)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2705::0.2705) (0.2374::0.2374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8714::1.8714) (0.6937::0.6937)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8959::1.8959) (0.0175::0.0175) (0.7332::0.7332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3216::0.3216)) (IOPATH D Q (0.3503::0.3503) (0.2506::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3064::2.3065) (0.8398::0.8398)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3281::2.3281) (0.0175::0.0175) (0.8759::0.8759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1761::0.1761) (0.2181::0.2182)) (IOPATH B X (0.1438::0.1438) (0.1833::0.1833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9723::1.9723) (0.7412::0.7412)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9960::1.9960) (0.0174::0.0174) (0.7787::0.7787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3586::0.3594) (0.2606::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3280::0.3280)) (IOPATH D Q (0.3613::0.3613) (0.2591::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4813::2.4813) (0.9097::0.9098)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.5017::2.5017) (0.0159::0.0159) (0.9556::0.9556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1785::0.1785) (0.2211::0.2212)) (IOPATH B X (0.1433::0.1433) (0.1811::0.1811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4908::2.4908) (0.9093::0.9093)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.5258::2.5258) (0.0183::0.0183) (0.9586::0.9586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3504::0.3503) (0.2517::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3553::0.3577) (0.2595::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0111::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1972::2.1972) (0.7867::0.7867)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.2183::2.2183) (0.0189::0.0189) (0.8211::0.8211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3501::0.3501) (0.2519::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6931::1.6931) (0.6481::0.6481)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7233::1.7233) (0.0181::0.0181) (0.6933::0.6933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6606::1.6606) (0.6277::0.6277)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6922::1.6922) (0.0176::0.0176) (0.6737::0.6737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3493::0.3493) (0.2501::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3495::0.3505) (0.2519::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3461::0.3461) (0.2485::0.2485)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3573::0.3582) (0.2586::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1839::0.1839) (0.2346::0.2346)) (IOPATH B X (0.1397::0.1397) (0.1761::0.1761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3319::0.3320) (0.2361::0.2361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3571::0.3571) (0.2568::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3662::0.3662) (0.2657::0.2659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1863::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3594::0.3624) (0.2647::0.2738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0048::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3607::0.3622) (0.2662::0.2714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1852::0.1852) (0.2336::0.2337)) (IOPATH B X (0.1452::0.1452) (0.1825::0.1825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0568::2.0568) (0.7713::0.7714)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.0902::2.0902) (0.0156::0.0156) (0.8238::0.8238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3001::0.3002) (0.2496::0.2512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3591::0.3617) (0.2637::0.2714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5388::2.5388) (0.9288::0.9288)) (IOPATH TE_B Z () () (0.1195::0.1195) (2.5749::2.5749) (0.0140::0.0140) (0.9828::0.9828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6968::1.6968) (0.6362::0.6362)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7279::1.7279) (0.0179::0.0179) (0.6816::0.6816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3889::2.3890) (0.8805::0.8805)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.4245::2.4245) (0.0158::0.0158) (0.9314::0.9314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2183::0.2183) (0.1979::0.1979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3603::0.3603) (0.2577::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2363::2.2364) (0.8284::0.8284)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.2602::2.2602) (0.0165::0.0165) (0.8663::0.8663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0756::2.0757) (0.7606::0.7606)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0995::2.0995) (0.0189::0.0189) (0.7994::0.7994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6888::1.6888) (0.6472::0.6472)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7209::1.7209) (0.0168::0.0168) (0.6937::0.6937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3598::0.3598) (0.2619::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1875::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8447::1.8447) (0.6979::0.6979)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8684::1.8684) (0.0184::0.0184) (0.7360::0.7360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7456::1.7456) (0.6561::0.6562)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.7787::1.7787) (0.0154::0.0154) (0.7048::0.7048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1773::0.1773) (0.2192::0.2192)) (IOPATH B X (0.1398::0.1398) (0.1764::0.1764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8986::1.8986) (0.7183::0.7183)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9339::1.9339) (0.0181::0.0181) (0.7681::0.7681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9216::1.9216) (0.7220::0.7220)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9398::1.9398) (0.0187::0.0187) (0.7547::0.7547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2756::2.2756) (0.8435::0.8435)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.3005::2.3005) (0.0180::0.0180) (0.8836::0.8836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3480::0.3480) (0.2487::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3530::0.3530) (0.2549::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3485::0.3486) (0.2528::0.2528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8969::1.8969) (0.7143::0.7144)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.9290::1.9290) (0.0165::0.0165) (0.7625::0.7625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3190::0.3190)) (IOPATH D Q (0.3528::0.3540) (0.2576::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5230::2.5230) (0.8963::0.8963)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.5469::2.5469) (0.0175::0.0175) (0.9337::0.9337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3508::0.3508) (0.2510::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1034::2.1034) (0.7864::0.7865)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1330::2.1330) (0.0177::0.0177) (0.8320::0.8320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0919::0.0919) (0.0720::0.0720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3626::2.3626) (0.8679::0.8679)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3863::2.3863) (0.0162::0.0162) (0.9060::0.9060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3656::0.3658) (0.2687::0.2694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3727::0.3727) (0.3308::0.3308)) (IOPATH D Q (0.3691::0.3691) (0.2678::0.2678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6597::1.6597) (0.6363::0.6363)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.6907::1.6907) (0.0170::0.0170) (0.6826::0.6826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2820::0.2822) (0.2221::0.2234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1232::2.1232) (0.7766::0.7766)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.1421::2.1421) (0.0185::0.0185) (0.8091::0.8091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9466::1.9466) (0.7349::0.7349)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9735::1.9735) (0.0168::0.0168) (0.7783::0.7783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8231::1.8231) (0.6757::0.6758)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8504::1.8504) (0.0175::0.0175) (0.7170::0.7170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1868::2.1868) (0.7978::0.7978)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2110::2.2110) (0.0175::0.0175) (0.8356::0.8356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1514::0.1514) (0.1732::0.1732)) (IOPATH B X (0.1485::0.1485) (0.1903::0.1903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7930::1.7931) (0.6710::0.6710)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8202::1.8202) (0.0170::0.0170) (0.7128::0.7128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3524::0.3540) (0.2564::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8939::1.8939) (0.6922::0.6922)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9233::1.9233) (0.0175::0.0175) (0.7356::0.7356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3243::0.3243)) (IOPATH D Q (0.3524::0.3524) (0.2516::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1732::2.1732) (0.7854::0.7854)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1927::2.1927) (0.0190::0.0190) (0.8186::0.8186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9442::1.9443) (0.7207::0.7207)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9670::1.9670) (0.0174::0.0174) (0.7577::0.7577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3553::0.3553) (0.2553::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8792::1.8792) (0.7103::0.7103)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8973::1.8973) (0.0172::0.0172) (0.7447::0.7447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3590::0.3590) (0.2617::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1906::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1802::0.1802) (0.2256::0.2257)) (IOPATH B X (0.1426::0.1426) (0.1804::0.1804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0346::2.0346) (0.7594::0.7595)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0610::2.0610) (0.0185::0.0185) (0.8001::0.8001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3533::0.3539) (0.2579::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3491::0.3503) (0.2522::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0058::2.0058) (0.7528::0.7528)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0377::2.0377) (0.0172::0.0172) (0.8000::0.8000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2122::2.2123) (0.8033::0.8033)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.2308::2.2308) (0.0189::0.0189) (0.8361::0.8361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3535::0.3545) (0.2551::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2566::2.2567) (0.8180::0.8181)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.2852::2.2852) (0.0170::0.0170) (0.8605::0.8605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2586::0.2586) (0.2278::0.2278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3056::2.3057) (0.8358::0.8358)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.3296::2.3296) (0.0168::0.0168) (0.8730::0.8730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3807::0.3808) (0.2803::0.2803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8229::1.8229) (0.6924::0.6924)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8536::1.8536) (0.0180::0.0180) (0.7378::0.7378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3839::2.3839) (0.8579::0.8580)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.4094::2.4094) (0.0161::0.0161) (0.8981::0.8981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8978::1.8978) (0.7005::0.7006)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.9290::1.9290) (0.0164::0.0164) (0.7470::0.7470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2560::0.2560) (0.2292::0.2292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3836::0.3836) (0.3374::0.3374)) (IOPATH D Q (0.3757::0.3763) (0.2691::0.2713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2798::0.2798) (0.2727::0.2727)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3505::0.3505) (0.2543::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3543::0.3548) (0.2545::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7606::1.7606) (0.6723::0.6723)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7836::1.7836) (0.0179::0.0179) (0.7095::0.7095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3474::0.3474) (0.3683::0.3683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9684::1.9684) (0.7262::0.7262)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9889::1.9889) (0.0178::0.0178) (0.7611::0.7611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1518::0.1518) (0.1725::0.1725)) (IOPATH B X (0.1440::0.1440) (0.1819::0.1819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3304::0.3309) (0.2694::0.2697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3303::0.3303) (0.2706::0.2732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3548::0.3548) (0.2523::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3520::0.3520) (0.2529::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2947::0.2947) (0.2805::0.2805)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1155::2.1155) (0.7692::0.7692)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.1409::2.1409) (0.0178::0.0178) (0.8090::0.8090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3455::0.3455) (0.2473::0.2473)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3197::0.3197)) (IOPATH D Q (0.3482::0.3482) (0.2496::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3612::0.3618) (0.2657::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8604::1.8604) (0.7065::0.7065)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.8932::1.8932) (0.0154::0.0154) (0.7549::0.7549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3410::0.3410) (0.2476::0.2476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2786::0.2786) (0.2721::0.2721)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3349::0.3349) (0.3010::0.3010)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3603::0.3620) (0.2646::0.2698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0100::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3485::0.3485) (0.2487::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3601::0.3601) (0.2644::0.2644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3533::0.3533) (0.2523::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7065::2.7065) (0.9822::0.9822)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.7368::2.7368) (0.0184::0.0184) (1.0266::1.0266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2808::0.2808) (0.2731::0.2731)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7246::1.7246) (0.6507::0.6507)) (IOPATH TE_B Z () () (0.1047::0.1047) (1.7326::1.7326) (0.0250::0.0250) (0.6809::0.6809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3500::0.3500) (0.2502::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9617::1.9617) (0.7282::0.7282)) (IOPATH TE_B Z () () (0.1001::0.1001) (1.9560::1.9560) (0.0271::0.0271) (0.7363::0.7364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2797::0.2797) (0.2726::0.2726)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0825::0.0832)) (SETUP (negedge GATE) (posedge CLK) (0.0825::0.0827)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3593::0.3606) (0.2608::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3582::0.3596) (0.2626::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3530::0.3530) (0.2526::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3266::0.3266)) (IOPATH D Q (0.3576::0.3582) (0.2571::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3468::2.3468) (0.8632::0.8632)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.3637::2.3637) (0.0193::0.0193) (0.8930::0.8930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3248::0.3248)) (IOPATH D Q (0.3566::0.3566) (0.2560::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3730::0.3779) (0.2755::0.2915)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1990)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0163)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7722::1.7722) (0.6731::0.6731)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7982::1.7982) (0.0170::0.0170) (0.7142::0.7142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3072::0.3072) (0.2870::0.2870)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1046::2.1047) (0.7639::0.7639)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1254::2.1254) (0.0190::0.0190) (0.7981::0.7981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3608::0.3608) (0.2617::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6627::1.6627) (0.6377::0.6378)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7000::1.7000) (0.0168::0.0168) (0.6904::0.6904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1211::2.1211) (0.7796::0.7796)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1454::2.1454) (0.0170::0.0170) (0.8262::0.8262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3195::0.3195)) (IOPATH D Q (0.3509::0.3523) (0.2554::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3542::0.3542) (0.2523::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1356::2.1356) (0.7780::0.7780)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1667::2.1667) (0.0173::0.0173) (0.8245::0.8245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3677::0.3677) (0.3277::0.3277)) (IOPATH D Q (0.3594::0.3594) (0.2577::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3512::0.3512) (0.2514::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3042::0.3042) (0.2854::0.2854)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3502::0.3502) (0.2527::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1825::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0662::2.0662) (0.7705::0.7705)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1000::2.1000) (0.0174::0.0174) (0.8195::0.8195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6919::1.6919) (0.6478::0.6479)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7225::1.7225) (0.0184::0.0184) (0.6935::0.6935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6757::1.6757) (0.6426::0.6427)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7051::1.7051) (0.0180::0.0180) (0.6874::0.6874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0937::0.0937) (0.0735::0.0735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3587::0.3615) (0.2622::0.2702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0099::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7235::1.7236) (0.6605::0.6605)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7515::1.7515) (0.0166::0.0166) (0.7062::0.7062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2368::0.2368) (0.2019::0.2045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3524::0.3535) (0.2543::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0841::2.0841) (0.7749::0.7749)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1058::2.1058) (0.0175::0.0175) (0.8100::0.8100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7478::1.7478) (0.6671::0.6672)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7755::1.7755) (0.0185::0.0185) (0.7092::0.7092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8982::1.8982) (0.7175::0.7176)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.9307::1.9307) (0.0164::0.0164) (0.7647::0.7647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0215::2.0215) (0.7563::0.7563)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0597::2.0597) (0.0168::0.0168) (0.8094::0.8094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7718::1.7718) (0.6756::0.6757)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7998::1.7998) (0.0185::0.0185) (0.7178::0.7178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3561::0.3573) (0.2559::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3479::0.3479) (0.2494::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0212::2.0212) (0.7464::0.7464)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.0529::2.0529) (0.0154::0.0154) (0.7937::0.7937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3590::0.3624) (0.2633::0.2730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3826::0.3826) (0.3367::0.3367)) (IOPATH D Q (0.3736::0.3743) (0.2666::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3277::0.3277)) (IOPATH D Q (0.3609::0.3621) (0.2609::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8815::1.8815) (0.7116::0.7117)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9111::1.9111) (0.0177::0.0177) (0.7558::0.7558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8117::1.8118) (0.6762::0.6762)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.8278::1.8278) (0.0192::0.0192) (0.7070::0.7070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3595::0.3595) (0.2586::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8376::1.8377) (0.6959::0.6959)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8617::1.8617) (0.0174::0.0174) (0.7343::0.7343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5016::2.5016) (0.8987::0.8987)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.5295::2.5295) (0.0181::0.0181) (0.9403::0.9403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3644::0.3686) (0.2695::0.2826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.1987)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0140)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3672::0.3672) (0.3274::0.3274)) (IOPATH D Q (0.3676::0.3710) (0.2696::0.2795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7640::1.7640) (0.6727::0.6728)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7990::1.7990) (0.0177::0.0177) (0.7223::0.7223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1876::2.1876) (0.8154::0.8155)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.2082::2.2082) (0.0158::0.0158) (0.8597::0.8597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3084::0.3084) (0.2876::0.2876)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3559::0.3561) (0.2615::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4902::2.4902) (0.8908::0.8909)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.5170::2.5170) (0.0176::0.0176) (0.9315::0.9315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0927::0.0927) (0.0726::0.0726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2976::2.2977) (0.8261::0.8261)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.3191::2.3191) (0.0171::0.0171) (0.8615::0.8615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3577::0.3577) (0.2578::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3573::0.3580) (0.2593::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2744::2.2744) (0.8061::0.8061)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.2907::2.2907) (0.0189::0.0189) (0.8356::0.8356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3685::0.3685) (0.3282::0.3282)) (IOPATH D Q (0.3594::0.3594) (0.2577::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9670::1.9670) (0.7277::0.7278)) (IOPATH TE_B Z () () (0.1134::0.1134) (1.9919::1.9919) (0.0194::0.0194) (0.7663::0.7663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3626::0.3626) (0.2660::0.2660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6345::1.6345) (0.6211::0.6212)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6640::1.6640) (0.0170::0.0170) (0.6723::0.6723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8068::1.8068) (0.6867::0.6868)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8347::1.8347) (0.0176::0.0176) (0.7290::0.7290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3266::0.3266)) (IOPATH D Q (0.3554::0.3554) (0.2529::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3248::0.3248)) (IOPATH D Q (0.3636::0.3657) (0.2668::0.2729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0091::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3499::0.3500) (0.2502::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0059::2.0059) (0.7340::0.7340)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0284::2.0284) (0.0174::0.0174) (0.7714::0.7714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3550::0.3553) (0.2581::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0976::0.0976) (0.0763::0.0763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0224::2.0224) (0.7577::0.7577)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0485::2.0485) (0.0183::0.0183) (0.7977::0.7977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2094::2.2094) (0.7999::0.7999)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.2371::2.2371) (0.0170::0.0170) (0.8428::0.8428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7658::1.7658) (0.6641::0.6641)) (IOPATH TE_B Z () () (0.1003::0.1003) (1.7626::1.7626) (0.0270::0.0270) (0.6744::0.6744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3203::0.3203) (0.2938::0.2938)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0674::2.0675) (0.7714::0.7714)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0896::2.0896) (0.0175::0.0175) (0.8076::0.8076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3232::0.3232)) (IOPATH D Q (0.3586::0.3586) (0.2623::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0174)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3699::0.3699) (0.3290::0.3290)) (IOPATH D Q (0.3648::0.3662) (0.2647::0.2694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7418::2.7418) (0.9930::0.9930)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.7627::2.7627) (0.0194::0.0194) (1.0261::1.0261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3483::0.3483) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3659::0.3692) (0.2693::0.2794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1934)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0034::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3529::0.3544) (0.2579::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1788::0.1788) (0.2234::0.2235)) (IOPATH B X (0.1528::0.1528) (0.1962::0.1962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3545::0.3545) (0.2598::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1855::0.1855) (0.2388::0.2388)) (IOPATH B X (0.1432::0.1432) (0.1815::0.1815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0754::0.0754) (0.0617::0.0617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0951::0.0951) (0.0750::0.0750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1908::0.1908) (0.2402::0.2402)) (IOPATH B X (0.1461::0.1461) (0.1817::0.1817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2723::0.2725) (0.2144::0.2160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3845::0.3847) (0.2871::0.2871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4024::0.4024) (0.3488::0.3488)) (IOPATH D Q (0.3933::0.3944) (0.2786::0.2827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7979::1.7980) (0.6844::0.6845)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8261::1.8261) (0.0167::0.0167) (0.7302::0.7302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3528::0.3534) (0.2543::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3583::0.3583) (0.2609::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7278::1.7278) (0.6609::0.6610)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7531::1.7531) (0.0185::0.0185) (0.7016::0.7016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3510::0.3510) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2605::0.2605) (0.2202::0.2217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2993::0.2993) (0.2828::0.2828)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0811::0.0826)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0825)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1824::0.1824) (0.2333::0.2333)) (IOPATH B X (0.1413::0.1413) (0.1795::0.1795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3495::0.3495) (0.2499::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3479::0.3483) (0.2506::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4719::2.4720) (0.9072::0.9073)) (IOPATH TE_B Z () () (0.1183::0.1183) (2.5011::2.5011) (0.0151::0.0151) (0.9549::0.9549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3454::0.3454) (0.2470::0.2470)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3506::0.3506) (0.2519::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3620::0.3666) (0.2662::0.2794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1948)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0009::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1893::0.1893) (0.2412::0.2412)) (IOPATH B X (0.1668::0.1668) (0.2156::0.2156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3598::0.3608) (0.2616::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0555::2.0555) (0.7585::0.7586)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0852::2.0852) (0.0182::0.0182) (0.8116::0.8116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3052::0.3052) (0.2860::0.2860)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0826::0.0837)) (SETUP (negedge GATE) (posedge CLK) (0.0826::0.0830)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3221::2.3221) (0.8593::0.8594)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.3344::2.3344) (0.0153::0.0153) (0.9016::0.9016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3509::0.3523) (0.2549::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3279::0.3279)) (IOPATH D Q (0.3752::0.3779) (0.2792::0.2872)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1980)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3587::0.3587) (0.2651::0.2651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1837::2.1838) (0.8095::0.8095)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.2085::2.2085) (0.0165::0.0165) (0.8476::0.8476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3004::0.3004) (0.2834::0.2834)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3519::0.3519) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1863::0.1863) (0.2360::0.2361)) (IOPATH B X (0.1484::0.1484) (0.1870::0.1870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8773::1.8773) (0.7104::0.7104)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9040::1.9040) (0.0177::0.0177) (0.7518::0.7518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3716::0.3716) (0.3301::0.3301)) (IOPATH D Q (0.3692::0.3711) (0.2688::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3501::0.3511) (0.2524::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6024::1.6024) (0.6202::0.6203)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.6399::1.6399) (0.0178::0.0178) (0.6726::0.6726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1820::0.1820) (0.2310::0.2310)) (IOPATH B X (0.1408::0.1408) (0.1779::0.1779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3625::0.3625) (0.2669::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0129)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3255::0.3255)) (IOPATH D Q (0.3578::0.3588) (0.2591::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9539::1.9539) (0.7366::0.7367)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9706::1.9706) (0.0180::0.0180) (0.7702::0.7702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0022::2.0022) (0.7502::0.7502)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0363::2.0363) (0.0164::0.0164) (0.7985::0.7985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0483::2.0483) (0.7662::0.7663)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0822::2.0822) (0.0166::0.0166) (0.8155::0.8155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2633::2.2633) (0.8368::0.8368)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.2858::2.2858) (0.0175::0.0175) (0.8730::0.8730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8208::1.8208) (0.6899::0.6899)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8524::1.8524) (0.0182::0.0182) (0.7365::0.7365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7698::2.7698) (1.0068::1.0071)) (IOPATH TE_B Z () () (0.1385::0.1385) (2.7962::2.7962) (-0.0060::-0.0060) (1.0521::1.0521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7126::1.7126) (0.6554::0.6555)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7431::1.7431) (0.0181::0.0181) (0.7005::0.7005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2774::0.2774) (0.2714::0.2714)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7132::2.7132) (0.9551::0.9551)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.7297::2.7297) (0.0194::0.0194) (0.9857::0.9857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3696::0.3696) (0.3289::0.3289)) (IOPATH D Q (0.3609::0.3609) (0.2593::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5609::0.5609) (0.4321::0.4321)) (IOPATH D Q (0.5523::0.5523) (0.3620::0.3620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7002::1.7002) (0.6406::0.6406)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7283::1.7283) (0.0179::0.0179) (0.6836::0.6836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3517::0.3521) (0.2517::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2982::0.2982) (0.2823::0.2823)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3649::0.3649) (0.2650::0.2672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3001::2.3001) (0.8488::0.8488)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.3157::2.3157) (0.0187::0.0187) (0.8780::0.8780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0693::2.0694) (0.7532::0.7532)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0981::2.0981) (0.0185::0.0185) (0.7963::0.7963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3528::0.3541) (0.2553::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8467::1.8467) (0.6996::0.6996)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8761::1.8761) (0.0175::0.0175) (0.7447::0.7447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9265::1.9265) (0.7257::0.7257)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9507::1.9507) (0.0175::0.0175) (0.7651::0.7651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3211::0.3211)) (IOPATH D Q (0.3573::0.3624) (0.2610::0.2759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1924)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0030::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0089::2.0089) (0.7535::0.7535)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0332::2.0332) (0.0191::0.0191) (0.7917::0.7917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2170::0.2170) (0.2012::0.2012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0401::2.0401) (0.7513::0.7513)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0665::2.0665) (0.0166::0.0166) (0.7920::0.7920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3689::0.3689) (0.3284::0.3284)) (IOPATH D Q (0.3639::0.3639) (0.2624::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2951::0.2951) (0.2806::0.2806)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3463::0.3463) (0.2483::0.2483)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3512::0.3512) (0.2540::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3262::0.3262)) (IOPATH D Q (0.3568::0.3578) (0.2564::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2908::0.2908) (0.2783::0.2783)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0141::2.0142) (0.7380::0.7381)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0429::2.0429) (0.0177::0.0177) (0.7823::0.7823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3533::0.3533) (0.2535::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9343::1.9343) (0.7056::0.7056)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9490::1.9490) (0.0186::0.0186) (0.7347::0.7347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3575::0.3582) (0.2583::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2974::0.2974) (0.2819::0.2819)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2862::0.2862) (0.2760::0.2760)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0818::0.0821)) (SETUP (negedge GATE) (posedge CLK) (0.0819::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1869::2.1869) (0.8091::0.8092)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.2197::2.2197) (0.0180::0.0180) (0.8557::0.8557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3577::0.3583) (0.2571::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3714::0.3715) (0.2781::0.2781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7827::1.7828) (0.6801::0.6802)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8091::1.8091) (0.0179::0.0179) (0.7212::0.7212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3630::0.3630) (0.2668::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1876::0.1876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3710::0.3710) (0.3297::0.3297)) (IOPATH D Q (0.3700::0.3730) (0.2705::0.2796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3551::0.3551) (0.2556::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3665::0.3683) (0.2699::0.2757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1924)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0069::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3489::0.3489) (0.2494::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8418::1.8418) (0.6984::0.6985)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8602::1.8602) (0.0176::0.0176) (0.7310::0.7310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3573::0.3582) (0.2551::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3524::0.3527) (0.2567::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9740::1.9740) (0.7417::0.7417)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9898::1.9898) (0.0186::0.0186) (0.7719::0.7719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0714::2.0714) (0.7754::0.7755)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1040::2.1040) (0.0166::0.0166) (0.8239::0.8239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1818::0.1818) (0.2309::0.2310)) (IOPATH B X (0.1396::0.1396) (0.1764::0.1764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3502::0.3510) (0.2520::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3211::0.3211)) (IOPATH D Q (0.3577::0.3587) (0.2623::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7433::1.7433) (0.6702::0.6703)) (IOPATH TE_B Z () () (0.1265::0.1265) (1.7787::1.7787) (0.0074::0.0074) (0.7324::0.7324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7798::1.7798) (0.6790::0.6791)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7945::1.7945) (0.0176::0.0176) (0.7171::0.7171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6925::1.6925) (0.6464::0.6464)) (IOPATH TE_B Z () () (0.1149::0.1150) (1.7207::1.7207) (0.0179::0.0179) (0.6895::0.6895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3525::0.3538) (0.2575::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3869::0.3871) (0.2890::0.2889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3690::0.3690) (0.3285::0.3285)) (IOPATH D Q (0.3590::0.3590) (0.2567::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8541::1.8541) (0.6911::0.6911)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8828::1.8828) (0.0173::0.0173) (0.7357::0.7357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3426::0.3426) (0.2788::0.2806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3812::0.3812) (0.3359::0.3359)) (IOPATH D Q (0.3734::0.3734) (0.2657::0.2674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2587::0.2598) (0.2381::0.2404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8022::1.8022) (0.6744::0.6744)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8261::1.8261) (0.0181::0.0181) (0.7129::0.7129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3603::0.3639) (0.2643::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1914)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0054)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0055::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9895::1.9895) (0.7456::0.7457)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0214::2.0214) (0.0174::0.0174) (0.7931::0.7931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2222::0.2222) (0.1939::0.1939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3544::0.3544) (0.2542::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3656::2.3656) (0.8576::0.8576)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3909::2.3909) (0.0177::0.0177) (0.8960::0.8960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3178::0.3178) (0.2258::0.2258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2186::2.2186) (0.8220::0.8221)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.2362::2.2362) (0.0156::0.0156) (0.8652::0.8652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1962::0.1962) (0.2570::0.2570)) (IOPATH B X (0.1445::0.1445) (0.1834::0.1834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3522::0.3522) (0.2515::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2846::0.2846) (0.2751::0.2751)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0823::0.0834)) (SETUP (negedge GATE) (posedge CLK) (0.0824::0.0830)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3921::0.3921) (0.3729::0.3729)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2866::0.2897)) (SETUP (negedge D) (posedge CLK) (0.3860::0.3931)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3784::0.3784) (0.3643::0.3643)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2812::0.2845)) (SETUP (negedge D) (posedge CLK) (0.3795::0.3868)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3748::0.3748) (0.3320::0.3320)) (IOPATH D Q (0.3665::0.3665) (0.2610::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6815::1.6815) (0.6426::0.6427)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.7215::1.7215) (0.0169::0.0169) (0.6973::0.6973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3618::0.3618) (0.2611::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6633::1.6634) (0.6394::0.6394)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.6956::1.6956) (0.0166::0.0166) (0.6871::0.6871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3250::0.3250)) (IOPATH D Q (0.3532::0.3532) (0.2521::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2787::0.2787) (0.2439::0.2439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3565::0.3565) (0.2623::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0215::2.0216) (0.7557::0.7557)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0517::2.0517) (0.0179::0.0179) (0.8008::0.8008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8007::1.8007) (0.6857::0.6858)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8315::1.8315) (0.0174::0.0174) (0.7318::0.7318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3562::0.3585) (0.2606::0.2674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1387::2.1387) (0.7832::0.7833)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1660::2.1660) (0.0174::0.0174) (0.8244::0.8244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2204::0.2204) (0.2087::0.2087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9541::1.9541) (0.7189::0.7190)) (IOPATH TE_B Z () () (0.1182::0.1182) (1.9920::1.9920) (0.0150::0.0150) (0.7720::0.7720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0025::2.0025) (0.7509::0.7510)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0292::2.0292) (0.0177::0.0177) (0.7955::0.7955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8235::1.8235) (0.6926::0.6926)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8481::1.8481) (0.0179::0.0179) (0.7326::0.7326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3671::0.3672) (0.2716::0.2716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3211::0.3211)) (IOPATH D Q (0.3512::0.3512) (0.2541::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3569::0.3569) (0.2542::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4091::0.4091) (0.3524::0.3524)) (IOPATH D Q (0.4017::0.4017) (0.2829::0.2845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3524::0.3524) (0.2523::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3759::0.3759) (0.3628::0.3628)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2918::0.2945)) (SETUP (negedge D) (posedge CLK) (0.3936::0.4020)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9541::1.9541) (0.7336::0.7336)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9838::1.9838) (0.0182::0.0182) (0.7776::0.7776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7414::2.7414) (0.9923::0.9923)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.7679::2.7679) (0.0172::0.0172) (1.0318::1.0318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3898::0.3898) (0.3714::0.3714)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2922::0.2958)) (SETUP (negedge D) (posedge CLK) (0.3935::0.4023)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3276::0.3276)) (IOPATH D Q (0.3586::0.3586) (0.2556::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3471::0.3477) (0.2495::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3522::0.3522) (0.2516::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6763::1.6763) (0.6443::0.6443)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7092::1.7092) (0.0181::0.0181) (0.6917::0.6917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0197::2.0197) (0.7550::0.7550)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0531::2.0531) (0.0163::0.0163) (0.8039::0.8039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3511::0.3526) (0.2559::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5586::2.5586) (0.9155::0.9155)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.5812::2.5812) (0.0184::0.0184) (0.9520::0.9520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6837::1.6837) (0.6463::0.6463)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7214::1.7214) (0.0173::0.0173) (0.6992::0.6992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7139::1.7140) (0.6547::0.6547)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7477::1.7477) (0.0172::0.0172) (0.7037::0.7037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3754::0.3755) (0.2792::0.2792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3652::0.3652) (0.2676::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1882::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0151)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1761::0.1761) (0.2132::0.2134)) (IOPATH B X (0.1546::0.1546) (0.1975::0.1975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3586::0.3627) (0.2636::0.2754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0077)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0032::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0189::2.0189) (0.7437::0.7437)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0538::2.0538) (0.0167::0.0167) (0.7939::0.7939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3490::0.3499) (0.2528::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3507::0.3507) (0.2513::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3695::0.3695) (0.3288::0.3288)) (IOPATH D Q (0.3599::0.3606) (0.2578::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7648::1.7648) (0.6721::0.6722)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7869::1.7869) (0.0158::0.0158) (0.7092::0.7092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9269::1.9269) (0.7265::0.7265)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9437::1.9437) (0.0186::0.0186) (0.7574::0.7574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3504::0.3509) (0.2513::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3804::0.3804) (0.3656::0.3656)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2916::0.2953)) (SETUP (negedge D) (posedge CLK) (0.3926::0.4017)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3773::0.3773) (0.3636::0.3636)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2935::0.2968)) (SETUP (negedge D) (posedge CLK) (0.3949::0.4048)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1959::0.1959) (0.2476::0.2477)) (IOPATH B X (0.1467::0.1467) (0.1812::0.1812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8165::1.8165) (0.6902::0.6902)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8349::1.8349) (0.0178::0.0178) (0.7231::0.7231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3624::0.3674) (0.2681::0.2860)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2002)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0183)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3979::0.3979) (0.3460::0.3460)) (IOPATH D Q (0.3967::0.3967) (0.2838::0.2864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3529::0.3534) (0.2525::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3524::0.3524) (0.2541::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2949::0.2949) (0.2805::0.2805)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3465::0.3468) (0.2491::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6200::0.6201) (0.4436::0.4436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0921::2.0921) (0.7549::0.7549)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1206::2.1206) (0.0169::0.0169) (0.7970::0.7970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1746::2.1746) (0.8100::0.8101)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2049::2.2049) (0.0177::0.0177) (0.8562::0.8562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7652::1.7652) (0.6586::0.6586)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7924::1.7924) (0.0175::0.0175) (0.7016::0.7016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3011::2.3012) (0.8289::0.8289)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.3222::2.3222) (0.0163::0.0163) (0.8663::0.8663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3506::0.3508) (0.2522::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3616::0.3616) (0.2636::0.2659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4119::0.4119) (0.3539::0.3539)) (IOPATH D Q (0.4042::0.4042) (0.2837::0.2856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3280::0.3280)) (IOPATH D Q (0.3623::0.3629) (0.2628::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0023::2.0023) (0.7399::0.7400)) (IOPATH TE_B Z () () (0.1186::0.1186) (2.0458::2.0458) (0.0146::0.0146) (0.7986::0.7986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3891::0.3891) (0.3710::0.3710)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2975::0.3007)) (SETUP (negedge D) (posedge CLK) (0.4012::0.4101)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3513::0.3513) (0.2522::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3902::0.3902) (0.3716::0.3716)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2816::0.2842)) (SETUP (negedge D) (posedge CLK) (0.3795::0.3862)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3687::0.3687) (0.3283::0.3283)) (IOPATH D Q (0.3598::0.3599) (0.2580::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1579::0.1579) (0.1789::0.1789)) (IOPATH B X (0.1493::0.1493) (0.1878::0.1878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2932::0.2932) (0.2797::0.2797)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3565::0.3577) (0.2585::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0208::2.0208) (0.7575::0.7575)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0373::2.0373) (0.0184::0.0184) (0.7883::0.7883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3519::0.3534) (0.2560::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4069::0.4070) (0.3021::0.3021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2903::0.2903) (0.2781::0.2781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0818::0.0828)) (SETUP (negedge GATE) (posedge CLK) (0.0821::0.0824)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2893::0.2893) (0.2776::0.2776)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1838::0.1838) (0.1792::0.1792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3534::0.3540) (0.2552::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3516::0.3516) (0.2530::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2667::0.2668) (0.2247::0.2262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0716::2.0716) (0.7641::0.7641)) (IOPATH TE_B Z () () (0.1002::0.1002) (2.0658::2.0660) (0.0271::0.0271) (0.7742::0.7745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3817::0.3817) (0.3664::0.3664)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3026::0.3055)) (SETUP (negedge D) (posedge CLK) (0.4079::0.4176)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3878::0.3878) (0.3701::0.3701)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2843::0.2867)) (SETUP (negedge D) (posedge CLK) (0.3819::0.3903)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0049::2.0049) (0.7423::0.7423)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.0001::2.0003) (0.0269::0.0269) (0.7527::0.7529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3716::0.3716) (0.3301::0.3301)) (IOPATH D Q (0.3696::0.3696) (0.2692::0.2693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2905::0.2905) (0.2783::0.2783)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0811::0.0821)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0819)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2898::0.2898) (0.2779::0.2779)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3706::0.3720) (0.2743::0.2787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1940)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0054)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0055::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9511::1.9511) (0.7195::0.7195)) (IOPATH TE_B Z () () (0.1182::0.1182) (1.9892::1.9892) (0.0150::0.0150) (0.7728::0.7728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1835::0.1835) (0.2336::0.2337)) (IOPATH B X (0.1444::0.1444) (0.1827::0.1827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3008::0.3008) (0.2837::0.2837)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5498::2.5498) (0.9178::0.9179)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.5771::2.5771) (0.0092::0.0092) (0.9748::0.9748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1809::0.1809) (0.2280::0.2281)) (IOPATH B X (0.1461::0.1461) (0.1857::0.1857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3551::2.3551) (0.8693::0.8694)) (IOPATH TE_B Z () () (0.1271::0.1271) (2.3821::2.3821) (0.0069::0.0069) (0.9281::0.9281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0184::2.0184) (0.7547::0.7547)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0538::2.0538) (0.0163::0.0163) (0.8048::0.8048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7952::1.7952) (0.6842::0.6842)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8325::1.8325) (0.0157::0.0157) (0.7368::0.7368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3486::0.3496) (0.2515::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3551::0.3551) (0.2587::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1841::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0194)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7848::1.7848) (0.6673::0.6673)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8189::1.8189) (0.0170::0.0170) (0.7159::0.7159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3539::0.3549) (0.2580::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2353::0.2353) (0.2151::0.2151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1308::2.1308) (0.7783::0.7784)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1590::2.1590) (0.0164::0.0164) (0.8234::0.8234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3492::0.3500) (0.2496::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6499::1.6499) (0.6209::0.6209)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6866::1.6866) (0.0180::0.0180) (0.6724::0.6724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3972::0.3973) (0.2947::0.2947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3712::0.3712) (0.3598::0.3598)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3088::0.3132)) (SETUP (negedge D) (posedge CLK) (0.4168::0.4266)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3714::0.3714) (0.3599::0.3599)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2777::0.2814)) (SETUP (negedge D) (posedge CLK) (0.3733::0.3804)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6255::1.6255) (0.6132::0.6132)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6620::1.6620) (0.0165::0.0165) (0.6647::0.6647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2879::0.2879) (0.2769::0.2769)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8425::1.8425) (0.6876::0.6876)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8775::1.8775) (0.0167::0.0167) (0.7381::0.7381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3545::0.3559) (0.2575::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1842)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8610::1.8610) (0.7047::0.7048)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8932::1.8932) (0.0182::0.0182) (0.7527::0.7527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3578::0.3594) (0.2609::0.2659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9093::1.9093) (0.7197::0.7197)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9289::1.9289) (0.0178::0.0178) (0.7532::0.7532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3269::0.3269)) (IOPATH D Q (0.3589::0.3589) (0.2572::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1279::2.1279) (0.7934::0.7935)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1524::2.1524) (0.0181::0.0181) (0.8318::0.8318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3253::0.3253)) (IOPATH D Q (0.3576::0.3586) (0.2592::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3583::0.3595) (0.2612::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3552::0.3552) (0.2548::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2545::0.2545) (0.2264::0.2264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1333::2.1333) (0.7763::0.7763)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1670::2.1670) (0.0169::0.0169) (0.8241::0.8241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3600::0.3645) (0.2648::0.2780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1948)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0009::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3720::0.3720) (0.3604::0.3604)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2902::0.2935)) (SETUP (negedge D) (posedge CLK) (0.3909::0.4000)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3905::0.3905) (0.3718::0.3718)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2848::0.2876)) (SETUP (negedge D) (posedge CLK) (0.3842::0.3917)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2170::2.2170) (0.8232::0.8232)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2523::2.2523) (0.0178::0.0178) (0.8723::0.8723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6600::1.6600) (0.6370::0.6370)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6895::1.6895) (0.0184::0.0184) (0.6814::0.6814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7349::1.7350) (0.6604::0.6604)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7654::1.7654) (0.0175::0.0175) (0.7054::0.7054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2944::2.2944) (0.8458::0.8458)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.3211::2.3211) (0.0185::0.0185) (0.8874::0.8874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7178::1.7178) (0.6571::0.6571)) (IOPATH TE_B Z () () (0.1179::0.1179) (1.7394::1.7394) (0.0152::0.0152) (0.7011::0.7011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3558::0.3560) (0.2589::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1778::2.1778) (0.7853::0.7853)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.2048::2.2048) (0.0163::0.0163) (0.8261::0.8261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7829::1.7829) (0.6639::0.6639)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8171::1.8171) (0.0179::0.0179) (0.7123::0.7123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1871::2.1872) (0.8122::0.8122)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.2073::2.2073) (0.0181::0.0181) (0.8465::0.8465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE Do0MUX\.SEL0BUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2276::0.2276) (0.2059::0.2059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3391::0.3391) (0.2450::0.2450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9888::1.9888) (0.7344::0.7345)) (IOPATH TE_B Z () () (0.1186::0.1186) (2.0277::2.0277) (0.0147::0.0147) (0.7906::0.7906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2998::0.2998) (0.2831::0.2831)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8732::1.8732) (0.6962::0.6962)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.8975::1.8975) (0.0170::0.0170) (0.7361::0.7361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7257::1.7257) (0.6600::0.6600)) (IOPATH TE_B Z () () (0.1192::0.1192) (1.7713::1.7713) (0.0140::0.0140) (0.7208::0.7208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7741::1.7741) (0.6617::0.6617)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8003::1.8003) (0.0171::0.0171) (0.7024::0.7024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0584::2.0584) (0.7703::0.7703)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0735::2.0735) (0.0187::0.0187) (0.8001::0.8001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8044::1.8044) (0.6837::0.6837)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8337::1.8337) (0.0185::0.0185) (0.7274::0.7274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3484::0.3484) (0.2490::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3541::0.3541) (0.2532::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3785::0.3785) (0.3644::0.3644)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2908::0.2943)) (SETUP (negedge D) (posedge CLK) (0.3919::0.4001)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3506::0.3506) (0.2521::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9787::1.9787) (0.7445::0.7445)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0103::2.0103) (0.0164::0.0164) (0.7917::0.7917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3921::0.3921) (0.3728::0.3728)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2718::0.2740)) (SETUP (negedge D) (posedge CLK) (0.3659::0.3720)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE Do0MUX\.SEL0BUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2475::0.2475) (0.2206::0.2206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3669::0.3669) (0.3272::0.3272)) (IOPATH D Q (0.3589::0.3589) (0.2581::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7279::1.7280) (0.6618::0.6619)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.7645::1.7645) (0.0169::0.0169) (0.7137::0.7137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3803::2.3803) (0.8561::0.8561)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.4056::2.4056) (0.0171::0.0171) (0.8946::0.8946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3202::0.3202)) (IOPATH D Q (0.3584::0.3613) (0.2640::0.2730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0048::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2878::0.2878) (0.2768::0.2768)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3789::0.3789) (0.3345::0.3345)) (IOPATH D Q (0.3708::0.3711) (0.2659::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3524::0.3524) (0.2555::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7081::1.7081) (0.6549::0.6549)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7421::1.7421) (0.0170::0.0170) (0.7034::0.7034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9654::1.9654) (0.7205::0.7205)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9889::1.9889) (0.0171::0.0171) (0.7597::0.7597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3546::0.3546) (0.2535::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3622::0.3646) (0.2658::0.2735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8378::1.8378) (0.6966::0.6966)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8571::1.8571) (0.0175::0.0175) (0.7305::0.7305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3272::0.3272)) (IOPATH D Q (0.3697::0.3704) (0.2723::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0100::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0882::2.0882) (0.7644::0.7645)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1184::2.1184) (0.0164::0.0164) (0.8112::0.8112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6574::1.6574) (0.6287::0.6287)) (IOPATH TE_B Z () () (0.1001::0.1001) (1.6589::1.6589) (0.0270::0.0270) (0.6516::0.6516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9965::1.9965) (0.7395::0.7395)) (IOPATH TE_B Z () () (0.1001::0.1001) (1.9976::1.9977) (0.0271::0.0271) (0.7651::0.7651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0076::2.0076) (0.7432::0.7432)) (IOPATH TE_B Z () () (0.1012::0.1012) (2.0072::2.0072) (0.0266::0.0266) (0.7670::0.7670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9382::1.9382) (0.7310::0.7310)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9571::1.9571) (0.0188::0.0188) (0.7636::0.7636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3672::0.3673) (0.2691::0.2691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE Do0MUX\.SEL0BUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2914::0.2914) (0.2533::0.2533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9913::1.9913) (0.7379::0.7379)) (IOPATH TE_B Z () () (0.1008::0.1008) (1.9820::1.9820) (0.0268::0.0268) (0.7400::0.7400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7718::1.7718) (0.6762::0.6762)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7989::1.7989) (0.0184::0.0184) (0.7185::0.7185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3275::0.3275)) (IOPATH D Q (0.3585::0.3585) (0.2573::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3248::0.3248)) (IOPATH D Q (0.3540::0.3541) (0.2539::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3582::0.3582) (0.2632::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0142)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7149::1.7149) (0.6551::0.6552)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7533::1.7533) (0.0163::0.0163) (0.7080::0.7080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3633::0.3653) (0.2670::0.2732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0081::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3461::0.3467) (0.2483::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3605::0.3620) (0.2649::0.2696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0096::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1792::0.1792) (0.2227::0.2228)) (IOPATH B X (0.1459::0.1459) (0.1854::0.1854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3528::0.3528) (0.2558::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9494::1.9495) (0.7334::0.7335)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.9677::1.9677) (0.0192::0.0192) (0.7652::0.7652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE Do0MUX\.SEL0BUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.2427::0.2427) (0.2172::0.2172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2818::0.2818) (0.2737::0.2737)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4151::0.4151) (0.3556::0.3556)) (IOPATH D Q (0.4064::0.4064) (0.2855::0.2855)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2481::0.2481) (0.2314::0.2314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1821::0.1821) (0.2310::0.2311)) (IOPATH B X (0.1496::0.1496) (0.1912::0.1912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7664::1.7664) (0.6670::0.6671)) (IOPATH TE_B Z () () (0.1180::0.1180) (1.7831::1.7831) (0.0151::0.0151) (0.7048::0.7048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3257::0.3257)) (IOPATH D Q (0.3569::0.3572) (0.2574::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6629::1.6629) (0.6405::0.6406)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6975::1.6975) (0.0170::0.0170) (0.6913::0.6913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9276::1.9276) (0.7170::0.7170)) (IOPATH TE_B Z () () (0.1022::0.1022) (1.9211::1.9211) (0.0262::0.0262) (0.7223::0.7224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0925::0.0925) (0.0723::0.0723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3710::0.3711) (0.2714::0.2714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4003::0.4004) (0.2967::0.2967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1173::2.1173) (0.7889::0.7889)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1393::2.1393) (0.0180::0.0180) (0.8245::0.8245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3614::0.3626) (0.2619::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2448::0.2448) (0.2244::0.2244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6128::1.6128) (0.6234::0.6235)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.6439::1.6439) (0.0164::0.0164) (0.6711::0.6711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7723::1.7724) (0.6742::0.6743)) (IOPATH TE_B Z () () (0.1193::0.1193) (1.8094::1.8094) (0.0140::0.0140) (0.7307::0.7307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2849::0.2849) (0.2753::0.2753)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0815::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6969::1.6969) (0.6510::0.6511)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7238::1.7238) (0.0184::0.0184) (0.6935::0.6935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3200::0.3201) (0.2649::0.2669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3521::0.3521) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1869::0.1869) (0.2360::0.2361)) (IOPATH B X (0.1486::0.1486) (0.1869::0.1869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3485::0.3485) (0.2495::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3516::0.3527) (0.2538::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7164::1.7164) (0.6577::0.6577)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.7533::1.7533) (0.0169::0.0169) (0.7097::0.7097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3573::0.3582) (0.2625::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1845::0.1845) (0.2330::0.2330)) (IOPATH B X (0.1502::0.1502) (0.1903::0.1903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6149::1.6150) (0.6237::0.6238)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6490::1.6490) (0.0176::0.0176) (0.6735::0.6735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3069::0.3069) (0.2868::0.2868)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0820::0.0832)) (SETUP (negedge GATE) (posedge CLK) (0.0822::0.0828)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7046::1.7046) (0.6505::0.6505)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7344::1.7344) (0.0175::0.0175) (0.6946::0.6946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6288::1.6288) (0.6292::0.6292)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6616::1.6616) (0.0170::0.0170) (0.6772::0.6772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3530::0.3530) (0.2545::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0953::0.0953) (0.0745::0.0745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0547::2.0547) (0.7586::0.7586)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.0324::2.0324) (0.0269::0.0269) (0.7444::0.7444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3464::0.3468) (0.2490::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3937::2.3937) (0.8792::0.8792)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.4148::2.4148) (0.0185::0.0185) (0.9136::0.9136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8125::1.8125) (0.6783::0.6784)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8389::1.8389) (0.0168::0.0168) (0.7197::0.7197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6409::0.6409) (0.4730::0.4730)) (IOPATH D Q (0.6339::0.6345) (0.4060::0.4082)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6457::1.6458) (0.6198::0.6198)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6782::1.6782) (0.0165::0.0165) (0.6684::0.6684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3591::0.3603) (0.2622::0.2659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3830::0.3831) (0.2857::0.2856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0629::2.0630) (0.7590::0.7591)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0887::2.0887) (0.0178::0.0178) (0.7997::0.7997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7893::1.7893) (0.6819::0.6819)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8168::1.8168) (0.0174::0.0174) (0.7259::0.7259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3735::0.3736) (0.2769::0.2769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3562::0.3578) (0.2596::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2653::0.2668) (0.2377::0.2410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0646::2.0647) (0.7575::0.7575)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0964::2.0964) (0.0184::0.0184) (0.8037::0.8037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7111::1.7112) (0.6572::0.6572)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7369::1.7369) (0.0182::0.0182) (0.6989::0.6989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8286::1.8286) (0.6942::0.6942)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8635::1.8635) (0.0164::0.0164) (0.7448::0.7448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3267::0.3267)) (IOPATH D Q (0.3705::0.3726) (0.2739::0.2806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0038::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3438::0.3438) (0.2405::0.2405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9108::1.9108) (0.7225::0.7225)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9431::1.9431) (0.0181::0.0181) (0.7695::0.7695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0887::2.0887) (0.7630::0.7630)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1114::2.1114) (0.0175::0.0175) (0.7997::0.7997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1851::2.1852) (0.7994::0.7995)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2048::2.2048) (0.0177::0.0177) (0.8329::0.8329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3482::0.3482) (0.2500::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3529::0.3540) (0.2575::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1740::0.1740) (0.2050::0.2050)) (IOPATH B X (0.1568::0.1568) (0.1995::0.1995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0078::2.0078) (0.7526::0.7527)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0402::2.0402) (0.0165::0.0165) (0.8012::0.8012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2906::0.2906) (0.2783::0.2783)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1389::2.1389) (0.7777::0.7777)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.1604::2.1604) (0.0161::0.0161) (0.8162::0.8162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2887::0.2887) (0.2651::0.2651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8069::1.8069) (0.6859::0.6859)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8309::1.8309) (0.0187::0.0187) (0.7246::0.7246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3585::0.3604) (0.2616::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0126::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8145::1.8145) (0.6739::0.6739)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8401::1.8401) (0.0170::0.0170) (0.7140::0.7140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3903::0.3903) (0.3414::0.3414)) (IOPATH D Q (0.3832::0.3832) (0.2722::0.2737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9897::1.9897) (0.7290::0.7291)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0232::2.0232) (0.0182::0.0182) (0.7772::0.7772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7697::1.7697) (0.6759::0.6759)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.7932::1.7932) (0.0155::0.0155) (0.7154::0.7154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1842::0.1842) (0.2353::0.2353)) (IOPATH B X (0.1394::0.1394) (0.1758::0.1758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6805::2.6805) (0.9387::0.9388)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.6987::2.6987) (0.0186::0.0186) (0.9693::0.9693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3509::0.3509) (0.2521::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3707::0.3707) (0.3295::0.3295)) (IOPATH D Q (0.3621::0.3627) (0.2599::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3322::0.3322) (0.2304::0.2304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2826::0.2826) (0.2741::0.2741)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3570::0.3571) (0.2672::0.2672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0735::0.0735) (0.0590::0.0590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3628::0.3644) (0.2637::0.2687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3689::0.3689) (0.3284::0.3284)) (IOPATH D Q (0.3602::0.3607) (0.2588::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3585::0.3585) (0.2601::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2990::0.2990) (0.2584::0.2584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0719::0.0719) (0.0581::0.0581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4849::2.4849) (0.8950::0.8951)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.5019::2.5019) (0.0183::0.0183) (0.9258::0.9258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3553::0.3562) (0.2599::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2644::0.2644) (0.2364::0.2364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3798::0.3799) (0.2828::0.2828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8869::1.8869) (0.6958::0.6958)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9132::1.9132) (0.0174::0.0174) (0.7363::0.7363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3592::0.3601) (0.2599::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0819::2.0819) (0.7753::0.7753)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1038::2.1038) (0.0184::0.0184) (0.8113::0.8113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3719::0.3719) (0.3303::0.3303)) (IOPATH D Q (0.3639::0.3651) (0.2620::0.2659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3478::0.3478) (0.2504::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3956::0.3956) (0.3446::0.3446)) (IOPATH D Q (0.3860::0.3860) (0.2734::0.2734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2974::0.3003) (0.2191::0.2234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3052::0.3052) (0.2859::0.2859)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1070::2.1070) (0.7746::0.7747)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1269::2.1269) (0.0174::0.0174) (0.8169::0.8169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3546::0.3551) (0.2547::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6330::1.6331) (0.6303::0.6303)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6689::1.6689) (0.0176::0.0176) (0.6810::0.6810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0922::0.0922) (0.0719::0.0719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7717::0.7718) (0.5288::0.5288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6846::1.6846) (0.6374::0.6374)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7104::1.7104) (0.0176::0.0176) (0.6791::0.6791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3577::0.3598) (0.2628::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0088::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1677::0.1677) (0.1683::0.1683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3400::0.3401) (0.2490::0.2490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6946::1.6946) (0.6508::0.6508)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7260::1.7260) (0.0166::0.0166) (0.6989::0.6989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3586::0.3608) (0.2630::0.2700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0083::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3862::0.3862) (0.3389::0.3389)) (IOPATH D Q (0.3764::0.3764) (0.2658::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4005::0.4005) (0.3476::0.3476)) (IOPATH D Q (0.4006::0.4006) (0.2868::0.2898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1883::0.1883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0697::0.0697) (0.0545::0.0545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3599::0.3615) (0.2642::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0101::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9277::1.9277) (0.7094::0.7094)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9615::1.9615) (0.0174::0.0174) (0.7581::0.7581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2946::0.2946) (0.2804::0.2804)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0812::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0818::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3669::0.3693) (0.2712::0.2785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1956)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0030::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3614::0.3633) (0.2634::0.2692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3560::0.3560) (0.2596::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3060::0.3059) (0.1996::0.1996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2660::0.2660) (0.2400::0.2400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0914::0.0914) (0.0725::0.0725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6884::1.6884) (0.6455::0.6455)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7179::1.7179) (0.0177::0.0177) (0.6892::0.6892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8487::1.8487) (0.7017::0.7017)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8825::1.8825) (0.0181::0.0181) (0.7497::0.7497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3483::0.3483) (0.2491::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3563::0.3563) (0.2625::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0137)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4002::0.4002) (0.3474::0.3474)) (IOPATH D Q (0.3915::0.3915) (0.2755::0.2775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2935::0.2935) (0.2798::0.2798)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0821)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0819)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3332::0.3333) (0.2741::0.2762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3557::0.3567) (0.2581::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3502::0.3502) (0.2513::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0983::0.0983) (0.0775::0.0775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8869::1.8869) (0.7128::0.7128)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9194::1.9194) (0.0182::0.0182) (0.7603::0.7603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9557::1.9557) (0.7349::0.7349)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9906::1.9906) (0.0173::0.0173) (0.7844::0.7844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5378::2.5378) (0.9114::0.9115)) (IOPATH TE_B Z () () (0.1371::0.1371) (2.6123::2.6123) (-0.0023::-0.0023) (0.9945::0.9945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0168::2.0168) (0.7428::0.7428)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.0550::2.0550) (0.0152::0.0152) (0.7966::0.7966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3750::0.3750) (0.3321::0.3321)) (IOPATH D Q (0.3659::0.3659) (0.2614::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3970::0.3970) (0.3455::0.3455)) (IOPATH D Q (0.3888::0.3888) (0.2764::0.2764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7030::1.7030) (0.6428::0.6428)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7324::1.7324) (0.0175::0.0175) (0.6932::0.6932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3484::0.3488) (0.2506::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3902::2.3902) (0.8809::0.8809)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.4154::2.4154) (0.0190::0.0190) (0.9218::0.9218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6745::1.6746) (0.6440::0.6441)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7082::1.7082) (0.0173::0.0173) (0.6933::0.6933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1191::2.1191) (0.7871::0.7871)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1359::2.1359) (0.0192::0.0192) (0.8171::0.8171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3534::0.3544) (0.2550::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3511::0.3521) (0.2559::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9282::1.9282) (0.7084::0.7085)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9529::1.9529) (0.0174::0.0174) (0.7479::0.7479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3992::0.3992) (0.3468::0.3468)) (IOPATH D Q (0.3907::0.3911) (0.2775::0.2791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3528::0.3529) (0.2576::0.2576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8465::1.8466) (0.6991::0.6991)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8652::1.8652) (0.0185::0.0185) (0.7328::0.7328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9871::1.9871) (0.7274::0.7274)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0091::2.0091) (0.0183::0.0183) (0.7637::0.7637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2065::0.2065) (0.1817::0.1817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3696::0.3696) (0.3289::0.3289)) (IOPATH D Q (0.3727::0.3744) (0.2744::0.2796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1408::2.1408) (0.7783::0.7784)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.1672::2.1672) (0.0168::0.0168) (0.8240::0.8240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1226::2.1226) (0.7780::0.7780)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1443::2.1443) (0.0174::0.0174) (0.8133::0.8133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3519::0.3519) (0.2528::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7171::1.7171) (0.6558::0.6559)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7494::1.7494) (0.0173::0.0173) (0.7039::0.7039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7388::1.7388) (0.6644::0.6644)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7737::1.7737) (0.0171::0.0171) (0.7141::0.7141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3539::0.3539) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1770::0.1770)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3190::0.3190)) (IOPATH D Q (0.3558::0.3558) (0.2613::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2460::2.2460) (0.8100::0.8101)) (IOPATH TE_B Z () () (0.1131::0.1131) (2.2613::2.2613) (0.0198::0.0198) (0.8392::0.8392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0985::2.0985) (0.7840::0.7840)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1327::2.1327) (0.0175::0.0175) (0.8321::0.8321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3518::0.3518) (0.2531::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7909::1.7909) (0.6820::0.6820)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8225::1.8225) (0.0173::0.0173) (0.7280::0.7280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3711::2.3711) (0.8543::0.8543)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.3919::2.3919) (0.0161::0.0161) (0.8921::0.8921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2696::0.2696) (0.2373::0.2373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9910::1.9910) (0.7486::0.7486)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.0174::2.0174) (0.0191::0.0191) (0.7893::0.7893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1694::0.1694) (0.1983::0.1983)) (IOPATH B X (0.1421::0.1421) (0.1794::0.1794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3433::2.3433) (0.8332::0.8332)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.3617::2.3617) (0.0191::0.0191) (0.8644::0.8644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2873::0.2873) (0.2766::0.2766)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0823::0.0824)) (SETUP (negedge GATE) (posedge CLK) (0.0821::0.0824)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3254::0.3254)) (IOPATH D Q (0.3543::0.3543) (0.2531::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8298::1.8299) (0.6927::0.6927)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.8487::1.8487) (0.0189::0.0189) (0.7260::0.7260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3940::0.3940) (0.3437::0.3437)) (IOPATH D Q (0.3874::0.3874) (0.2752::0.2767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3522::0.3532) (0.2558::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3452::0.3452) (0.2470::0.2470)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3229::0.3229) (0.2182::0.2182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3243::0.3243)) (IOPATH D Q (0.3548::0.3548) (0.2538::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2633::0.2662) (0.1941::0.1986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9235::1.9235) (0.7151::0.7151)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.9472::1.9472) (0.0165::0.0165) (0.7546::0.7546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3541::0.3541) (0.2583::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3553::0.3568) (0.2580::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2813::0.2813) (0.2734::0.2734)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0791::0.0794)) (SETUP (negedge GATE) (posedge CLK) (0.0800::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2354::0.2354) (0.2170::0.2170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0451::2.0451) (0.7481::0.7482)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0640::2.0640) (0.0186::0.0186) (0.7810::0.7810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3236::2.3236) (0.8556::0.8556)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.3457::2.3457) (0.0170::0.0170) (0.8917::0.8917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2835::0.2835) (0.2746::0.2746)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3552::0.3566) (0.2605::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3559::0.3564) (0.2559::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3635::0.3686) (0.2689::0.2857)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1993)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0170)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3502::0.3502) (0.2516::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3448::0.3448) (0.2460::0.2460)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1671::0.1671) (0.1878::0.1878)) (IOPATH B X (0.1673::0.1673) (0.2109::0.2109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3532::0.3546) (0.2545::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6152::2.6152) (0.9322::0.9322)) (IOPATH TE_B Z () () (0.1371::0.1371) (2.6878::2.6878) (-0.0023::-0.0023) (1.0139::1.0139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3278::0.3278)) (IOPATH D Q (0.3598::0.3598) (0.2569::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0976::2.0976) (0.7729::0.7730)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1219::2.1219) (0.0164::0.0164) (0.8255::0.8255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7591::1.7591) (0.6702::0.6702)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7858::1.7858) (0.0176::0.0176) (0.7116::0.7116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3486::0.3498) (0.2519::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2916::0.2916) (0.2788::0.2788)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2917::0.2917) (0.2789::0.2789)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3585::0.3594) (0.2597::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2269::0.2269) (0.2092::0.2092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6752::1.6752) (0.6442::0.6442)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7111::1.7111) (0.0172::0.0172) (0.6948::0.6948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3861::0.3861) (0.2887::0.2887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3554::0.3586) (0.2597::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0080::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3570::0.3601) (0.2610::0.2698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3263::0.3264) (0.2691::0.2712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1850::0.1850) (0.2368::0.2368)) (IOPATH B X (0.1453::0.1453) (0.1847::0.1847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2957::0.2957) (0.2810::0.2810)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3273::0.3273)) (IOPATH D Q (0.3706::0.3731) (0.2732::0.2808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1942)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0042::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3782::0.3783) (0.2839::0.2839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0699::0.0699) (0.0545::0.0545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.3767::2.3767) (0.8639::0.8639)) (IOPATH TE_B Z () () (0.1004::0.1004) (2.3684::2.3686) (0.0271::0.0271) (0.8822::0.8824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1938::0.1938) (0.2428::0.2428)) (IOPATH B X (0.1519::0.1519) (0.1881::0.1881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0491::2.0492) (0.7647::0.7647)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0834::2.0834) (0.0168::0.0168) (0.8141::0.8141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9104::1.9104) (0.7221::0.7221)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9448::1.9448) (0.0173::0.0173) (0.7712::0.7712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7554::1.7554) (0.6711::0.6711)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.7936::1.7936) (0.0155::0.0155) (0.7248::0.7248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3497::0.3497) (0.2487::0.2487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3195::0.3195)) (IOPATH D Q (0.3471::0.3471) (0.2496::0.2496)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6989::1.6989) (0.6508::0.6508)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7279::1.7279) (0.0173::0.0173) (0.6953::0.6953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1775::2.1775) (0.7847::0.7848)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.2004::2.2004) (0.0161::0.0161) (0.8235::0.8235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3562::0.3568) (0.2602::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4357::2.4357) (0.8766::0.8766)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.4553::2.4553) (0.0177::0.0177) (0.9103::0.9103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0732::0.0732) (0.0587::0.0587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2899::0.2899) (0.1905::0.1905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7717::1.7718) (0.6768::0.6768)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7953::1.7953) (0.0186::0.0186) (0.7165::0.7165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4007::0.4007) (0.2977::0.2977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3265::0.3265)) (IOPATH D Q (0.3673::0.3701) (0.2698::0.2780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1923)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7756::1.7757) (0.6767::0.6767)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7984::1.7984) (0.0169::0.0169) (0.7147::0.7147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6923::1.6923) (0.6476::0.6476)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7246::1.7246) (0.0178::0.0178) (0.6942::0.6942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9525::1.9525) (0.7236::0.7236)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9794::1.9794) (0.0184::0.0184) (0.7651::0.7651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3832::0.3832) (0.3371::0.3371)) (IOPATH D Q (0.3741::0.3741) (0.2666::0.2666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3250::0.3250)) (IOPATH D Q (0.3563::0.3563) (0.2550::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3483::0.3483) (0.2480::0.2480)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1273::2.1273) (0.7938::0.7938)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1526::2.1526) (0.0178::0.0178) (0.8339::0.8339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5570::0.5570) (0.4297::0.4297)) (IOPATH D Q (0.5482::0.5482) (0.3582::0.3589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9525::1.9525) (0.7334::0.7335)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9810::1.9810) (0.0157::0.0157) (0.7806::0.7806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4990::2.4990) (0.9138::0.9138)) (IOPATH TE_B Z () () (0.1179::0.1179) (2.5264::2.5264) (0.0155::0.0155) (0.9551::0.9551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3256::0.3256)) (IOPATH D Q (0.3564::0.3564) (0.2546::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2956::2.2956) (0.8357::0.8358)) (IOPATH TE_B Z () () (0.1394::0.1394) (2.3888::2.3888) (-0.0084::-0.0084) (0.9304::0.9304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3542::0.3555) (0.2573::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3700::0.3700) (0.3291::0.3291)) (IOPATH D Q (0.3673::0.3690) (0.2674::0.2726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3560::0.3568) (0.2616::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3125::2.3125) (0.8403::0.8403)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.3349::2.3349) (0.0170::0.0170) (0.8766::0.8766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6272::1.6272) (0.6278::0.6278)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.6672::1.6672) (0.0163::0.0163) (0.6828::0.6828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6895::1.6895) (0.6485::0.6485)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.7250::1.7250) (0.0156::0.0156) (0.6987::0.6987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3484::0.3490) (0.2518::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0661::0.0661) (0.0523::0.0523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3246::0.3246)) (IOPATH D Q (0.3544::0.3553) (0.2549::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3713::0.3713) (0.3299::0.3299)) (IOPATH D Q (0.3693::0.3693) (0.2691::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1862::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.2708::2.2708) (0.8292::0.8292)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.2526::2.2526) (0.0269::0.0269) (0.8190::0.8190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1286::2.1286) (0.7905::0.7905)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1513::2.1513) (0.0179::0.0179) (0.8270::0.8270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9261::1.9262) (0.7098::0.7098)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.9582::1.9582) (0.0163::0.0163) (0.7578::0.7578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8644::1.8644) (0.7042::0.7043)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8926::1.8926) (0.0177::0.0177) (0.7465::0.7465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0134::2.0134) (0.7431::0.7431)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0435::2.0435) (0.0165::0.0165) (0.7895::0.7895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3538::0.3538) (0.2532::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3540::0.3540) (0.2555::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2153::2.2153) (0.8215::0.8215)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.2371::2.2371) (0.0168::0.0168) (0.8569::0.8569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3533::0.3533) (0.2541::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3502::0.3503) (0.2556::0.2556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3749::0.3750) (0.2788::0.2788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8803::1.8803) (0.7094::0.7094)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9109::1.9109) (0.0184::0.0184) (0.7555::0.7555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6730::2.6731) (0.9746::0.9746)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.6969::2.6969) (0.0162::0.0162) (1.0129::1.0129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5118::2.5118) (0.9199::0.9200)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.5357::2.5357) (0.0164::0.0164) (0.9589::0.9589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2026::0.2026) (0.1925::0.1925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1128::2.1128) (0.7747::0.7748)) (IOPATH TE_B Z () () (0.1193::0.1193) (2.1458::2.1458) (0.0141::0.0141) (0.8281::0.8281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7252::1.7252) (0.6587::0.6587)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7611::1.7611) (0.0182::0.0182) (0.7092::0.7092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6461::1.6461) (0.6251::0.6251)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.6729::1.6729) (0.0186::0.0186) (0.6685::0.6685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3513::0.3513) (0.2519::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3718::0.3718) (0.3302::0.3302)) (IOPATH D Q (0.3613::0.3613) (0.2581::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3856::0.3856) (0.3386::0.3386)) (IOPATH D Q (0.3785::0.3785) (0.2692::0.2708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3524::0.3534) (0.2542::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3492::0.3492) (0.2502::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9985::1.9985) (0.7334::0.7335)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0284::2.0284) (0.0180::0.0180) (0.7778::0.7778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0984::0.0984) (0.0773::0.0773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3982::0.4004) (0.2899::0.2929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1441::0.1441) (0.1619::0.1619)) (IOPATH B X (0.1545::0.1545) (0.1971::0.1971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3545::0.3553) (0.2575::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0022::2.0022) (0.7499::0.7499)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0230::2.0230) (0.0165::0.0165) (0.7853::0.7853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2102::2.2102) (0.7994::0.7994)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.2375::2.2375) (0.0152::0.0152) (0.8419::0.8419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3529::0.3536) (0.2531::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3090::0.3090) (0.2074::0.2074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2969::0.2969) (0.2816::0.2816)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4899::2.4899) (0.9120::0.9120)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.5102::2.5102) (0.0186::0.0186) (0.9458::0.9458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2569::0.2569) (0.2200::0.2200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2372::0.2372) (0.2217::0.2217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3690::0.3715) (0.2749::0.2828)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1978)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3541::0.3553) (0.2585::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3203::2.3204) (0.8392::0.8392)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.3480::2.3480) (0.0174::0.0174) (0.8821::0.8820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3502::0.3510) (0.2538::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3646::0.3646) (0.2683::0.2683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0129)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3596::0.3596) (0.2637::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1882::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3410::0.3410) (0.2410::0.2410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2333::0.2341) (0.2188::0.2201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3271::0.3271)) (IOPATH D Q (0.3608::0.3616) (0.2618::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2809::0.2809) (0.2733::0.2733)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3633::0.3672) (0.2668::0.2786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0033::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3531::0.3546) (0.2568::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3566::0.3566) (0.2602::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5426::2.5426) (0.9127::0.9128)) (IOPATH TE_B Z () () (0.1202::0.1202) (2.5708::2.5708) (0.0133::0.0133) (0.9639::0.9639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3702::0.3702) (0.3292::0.3292)) (IOPATH D Q (0.3599::0.3599) (0.2566::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0802::0.0802) (0.0652::0.0652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3551::0.3561) (0.2574::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2308::2.2308) (0.8143::0.8143)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.2518::2.2518) (0.0180::0.0180) (0.8485::0.8485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6866::1.6866) (0.6449::0.6449)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7170::1.7170) (0.0181::0.0181) (0.6896::0.6896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3239::0.3239)) (IOPATH D Q (0.3593::0.3599) (0.2620::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0839::0.0839) (0.0682::0.0682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3029::0.3029) (0.2847::0.2847)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0817::0.0828)) (SETUP (negedge GATE) (posedge CLK) (0.0820::0.0824)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8722::1.8723) (0.7072::0.7073)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9028::1.9028) (0.0168::0.0168) (0.7538::0.7538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3497::0.3503) (0.2503::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3707::0.3707) (0.3295::0.3295)) (IOPATH D Q (0.3628::0.3628) (0.2590::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3729::0.3730) (0.2753::0.2753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1406::2.1406) (0.7957::0.7958)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1682::2.1682) (0.0186::0.0186) (0.8374::0.8374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3369::2.3370) (0.8666::0.8668)) (IOPATH TE_B Z () () (0.1415::0.1415) (2.3857::2.3857) (-0.0139::-0.0139) (0.9268::0.9268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2619::2.2619) (0.8379::0.8380)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.2795::2.2795) (0.0168::0.0168) (0.8708::0.8708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3508::0.3521) (0.2527::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8961::1.8962) (0.7159::0.7159)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9298::1.9298) (0.0184::0.0184) (0.7637::0.7637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3709::0.3709) (0.3297::0.3297)) (IOPATH D Q (0.3630::0.3636) (0.2614::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4844::2.4845) (0.9108::0.9109)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.5038::2.5038) (0.0152::0.0152) (0.9577::0.9577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3582::0.3582) (0.2613::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0995::2.0995) (0.7731::0.7732)) (IOPATH TE_B Z () () (0.1193::0.1193) (2.1381::2.1381) (0.0140::0.0140) (0.8368::0.8368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0966::0.0966) (0.0758::0.0758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5379::2.5379) (0.9270::0.9271)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.5656::2.5656) (0.0164::0.0164) (0.9682::0.9682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0603::2.0603) (0.7608::0.7609)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.0927::2.0927) (0.0156::0.0156) (0.8192::0.8192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6679::1.6679) (0.6396::0.6396)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.7018::1.7018) (0.0188::0.0188) (0.6882::0.6882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7503::1.7503) (0.6536::0.6537)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7817::1.7817) (0.0186::0.0186) (0.6996::0.6996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3480::0.3480) (0.2514::0.2514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3053::2.3053) (0.8260::0.8261)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3272::2.3272) (0.0176::0.0176) (0.8615::0.8615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9518::1.9518) (0.7321::0.7322)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.9840::1.9840) (0.0158::0.0158) (0.7797::0.7797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9423::1.9423) (0.7324::0.7324)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9720::1.9720) (0.0180::0.0180) (0.7767::0.7767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6941::1.6941) (0.6485::0.6485)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7252::1.7252) (0.0178::0.0178) (0.6952::0.6952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8505::1.8505) (0.7003::0.7004)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8803::1.8803) (0.0180::0.0180) (0.7454::0.7454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3502::0.3502) (0.2513::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0847::0.0847) (0.0694::0.0694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3456::0.3456) (0.2458::0.2458)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1742::0.1742) (0.2033::0.2033)) (IOPATH B X (0.1559::0.1559) (0.1970::0.1970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3629::0.3629) (0.2625::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9606::1.9606) (0.7395::0.7395)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9870::1.9870) (0.0175::0.0175) (0.7807::0.7807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9235::1.9235) (0.7255::0.7255)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9580::1.9580) (0.0175::0.0175) (0.7743::0.7743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5494::2.5494) (0.9322::0.9323)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5701::2.5701) (0.0171::0.0171) (0.9663::0.9663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0022::2.0022) (0.7495::0.7495)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0380::2.0380) (0.0170::0.0170) (0.8002::0.8002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3612::0.3623) (0.2626::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3634::0.3635) (0.2677::0.2677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0374::2.0375) (0.7628::0.7629)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0604::2.0604) (0.0173::0.0173) (0.7998::0.7998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7048::1.7048) (0.6438::0.6438)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7371::1.7371) (0.0176::0.0176) (0.6979::0.6979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8177::1.8177) (0.6790::0.6791)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.8545::1.8545) (0.0166::0.0166) (0.7307::0.7307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4012::2.4012) (0.8836::0.8836)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.4234::2.4234) (0.0186::0.0186) (0.9187::0.9187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3021::2.3021) (0.8282::0.8282)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.3253::2.3253) (0.0166::0.0166) (0.8656::0.8656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3280::0.3280)) (IOPATH D Q (0.3603::0.3611) (0.2597::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7251::1.7251) (0.6585::0.6585)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7597::1.7597) (0.0171::0.0171) (0.7081::0.7081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1213::2.1213) (0.7893::0.7893)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1436::2.1436) (0.0180::0.0180) (0.8254::0.8254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3552::0.3571) (0.2591::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1620::0.1620) (0.1860::0.1860)) (IOPATH B X (0.1427::0.1427) (0.1805::0.1805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2212::2.2212) (0.8083::0.8084)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.2441::2.2441) (0.0174::0.0174) (0.8449::0.8449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9071::1.9071) (0.7212::0.7212)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9377::1.9377) (0.0175::0.0175) (0.7671::0.7671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3603::0.3624) (0.2656::0.2721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9324::1.9325) (0.7165::0.7165)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9517::1.9517) (0.0183::0.0183) (0.7496::0.7496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3483::0.3505) (0.2524::0.2559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3504::0.3504) (0.2555::0.2555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0975::0.0975) (0.0764::0.0764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7583::1.7583) (0.6700::0.6700)) (IOPATH TE_B Z () () (0.1131::0.1131) (1.7812::1.7812) (0.0196::0.0196) (0.7069::0.7069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7664::1.7664) (0.6716::0.6716)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7873::1.7873) (0.0173::0.0173) (0.7084::0.7084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3509::0.3509) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3750::0.3750) (0.3322::0.3322)) (IOPATH D Q (0.3661::0.3661) (0.2622::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2615::0.2640) (0.2321::0.2389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3543::0.3557) (0.2577::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3492::0.3492) (0.2500::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3610::0.3610) (0.2649::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0877::0.0877) (0.0692::0.0692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9471::1.9471) (0.7171::0.7172)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9642::1.9642) (0.0175::0.0175) (0.7501::0.7501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3534::0.3534) (0.2548::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3996::0.3996) (0.2981::0.2981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3552::0.3552) (0.2548::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0962::2.0963) (0.7827::0.7827)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1287::2.1287) (0.0184::0.0184) (0.8293::0.8293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3697::0.3697) (0.3289::0.3289)) (IOPATH D Q (0.3634::0.3634) (0.2605::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2264::0.2264) (0.2060::0.2060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3504::0.3504) (0.2511::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0943::0.0943) (0.0739::0.0739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3531::0.3531) (0.2533::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3276::0.3276) (0.2277::0.2277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7150::2.7150) (0.9636::0.9637)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.7359::2.7359) (0.0153::0.0153) (1.0085::1.0085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3585::0.3586) (0.2608::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6085::1.6085) (0.6202::0.6202)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.6464::1.6464) (0.0155::0.0155) (0.6735::0.6735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3608::0.3608) (0.2951::0.2970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3477::0.3488) (0.2501::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2960::0.2960) (0.2811::0.2811)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0832::0.0833)) (SETUP (negedge GATE) (posedge CLK) (0.0827::0.0828)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7051::1.7051) (0.6522::0.6522)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7392::1.7392) (0.0178::0.0178) (0.7007::0.7007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3331::2.3331) (0.8339::0.8339)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3544::2.3544) (0.0176::0.0176) (0.8689::0.8689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0741::0.0741) (0.0606::0.0606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3601::0.3601) (0.2571::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3528::0.3528) (0.2523::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2585::0.2585) (0.2213::0.2213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3534::0.3534) (0.2536::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2170::0.2170) (0.1964::0.1964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3202::0.3202)) (IOPATH D Q (0.3510::0.3510) (0.2524::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1265::2.1265) (0.7939::0.7940)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1545::2.1545) (0.0176::0.0176) (0.8359::0.8359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3213::0.3213)) (IOPATH D Q (0.3479::0.3479) (0.2485::0.2485)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3581::0.3581) (0.2631::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9198::1.9198) (0.7229::0.7229)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9530::1.9530) (0.0169::0.0169) (0.7715::0.7715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3778::0.3779) (0.2365::0.2436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3570::0.3590) (0.2611::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0111::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3547::0.3576) (0.2603::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3992::2.3993) (0.8837::0.8838)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.4225::2.4225) (0.0166::0.0166) (0.9215::0.9215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3592::0.3592) (0.2629::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0164)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3580::0.3580) (0.2595::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7223::1.7224) (0.6584::0.6585)) (IOPATH TE_B Z () () (0.1182::0.1182) (1.7560::1.7560) (0.0149::0.0149) (0.7106::0.7106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3594::0.3625) (0.2634::0.2726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6723::1.6723) (0.6411::0.6411)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7096::1.7096) (0.0168::0.0168) (0.6930::0.6930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1140::2.1140) (0.7883::0.7883)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1365::2.1365) (0.0180::0.0180) (0.8245::0.8245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6554::1.6555) (0.6382::0.6382)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.6817::1.6817) (0.0164::0.0164) (0.6819::0.6819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3524::0.3524) (0.2540::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6976::1.6976) (0.6506::0.6507)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7287::1.7287) (0.0174::0.0174) (0.6979::0.6979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2299::0.2299) (0.2061::0.2062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3888::0.3889) (0.2927::0.2927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3384::0.3385) (0.2407::0.2407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0894::2.0894) (0.7795::0.7796)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1105::2.1105) (0.0173::0.0173) (0.8152::0.8152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7725::1.7725) (0.6752::0.6752)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8027::1.8027) (0.0177::0.0177) (0.7208::0.7208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0770::0.0770) (0.0630::0.0630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3647::0.3667) (0.2718::0.2781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1971)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0103)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0006::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3496::0.3503) (0.2507::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1725::0.1725) (0.2088::0.2089)) (IOPATH B X (0.1509::0.1509) (0.1936::0.1936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0677::0.0677) (0.0539::0.0539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8365::1.8365) (0.6946::0.6947)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8609::1.8609) (0.0173::0.0173) (0.7334::0.7334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8814::1.8814) (0.7121::0.7122)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.9113::1.9113) (0.0193::0.0193) (0.7561::0.7561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2840::0.2840) (0.2748::0.2748)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8526::1.8526) (0.7027::0.7027)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8847::1.8847) (0.0176::0.0176) (0.7496::0.7496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5111::2.5111) (0.9198::0.9198)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.5297::2.5297) (0.0182::0.0182) (0.9527::0.9527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6612::2.6613) (0.9671::0.9671)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.6803::2.6803) (0.0182::0.0182) (0.9997::0.9997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2169::0.2169) (0.2014::0.2014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0658::0.0658) (0.0521::0.0521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6460::1.6460) (0.6327::0.6328)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.6798::1.6798) (0.0171::0.0171) (0.6823::0.6823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7300::1.7300) (0.6624::0.6624)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7715::1.7715) (0.0170::0.0170) (0.7191::0.7191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3561::0.3575) (0.2601::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0002::2.0002) (0.7380::0.7380)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.0340::2.0340) (0.0161::0.0161) (0.7861::0.7861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6397::1.6397) (0.6327::0.6328)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.6786::1.6786) (0.0156::0.0156) (0.6866::0.6866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3489::0.3489) (0.2495::0.2495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1011::0.1011) (0.0796::0.0796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2558::2.2558) (0.8337::0.8337)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.2737::2.2737) (0.0181::0.0181) (0.8651::0.8651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3195::0.3195)) (IOPATH D Q (0.3526::0.3534) (0.2573::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3569::0.3569) (0.2588::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1859::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3062::0.3068) (0.2441::0.2458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1366::2.1366) (0.7939::0.7940)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1685::2.1685) (0.0170::0.0170) (0.8405::0.8405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7649::1.7649) (0.6617::0.6617)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7832::1.7832) (0.0168::0.0168) (0.6964::0.6964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3031::0.3031) (0.2046::0.2046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6595::1.6595) (0.6357::0.6358)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6978::1.6978) (0.0165::0.0165) (0.6891::0.6891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0693::0.0693) (0.0549::0.0549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3767::0.3767) (0.3331::0.3331)) (IOPATH D Q (0.3680::0.3680) (0.2632::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0172::2.0172) (0.7392::0.7392)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.0470::2.0470) (0.0151::0.0151) (0.7851::0.7851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1839::0.1839) (0.2308::0.2308)) (IOPATH B X (0.1503::0.1503) (0.1899::0.1899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3578::0.3589) (0.2594::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0686::2.0686) (0.7725::0.7726)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.0939::2.0939) (0.0160::0.0160) (0.8122::0.8122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6353::0.6353) (0.4705::0.4705)) (IOPATH D Q (0.6264::0.6264) (0.4003::0.4003)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3602::0.3638) (0.2643::0.2753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3537::0.3537) (0.2529::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3720::0.3720) (0.3303::0.3303)) (IOPATH D Q (0.3682::0.3682) (0.2652::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1496::0.1496) (0.1580::0.1580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0743::0.0743) (0.0603::0.0603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2406::0.2406) (0.2237::0.2247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2199::2.2199) (0.8064::0.8064)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.2357::2.2357) (0.0190::0.0190) (0.8355::0.8355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3709::0.3709) (0.3296::0.3296)) (IOPATH D Q (0.3774::0.3791) (0.2796::0.2851)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0024::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0932::0.0932) (0.0725::0.0725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1354::2.1354) (0.7805::0.7806)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1574::2.1574) (0.0176::0.0176) (0.8165::0.8165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1287::2.1287) (0.7907::0.7907)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1539::2.1539) (0.0163::0.0163) (0.8296::0.8296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1526::0.1526) (0.1406::0.1421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1733::0.1733) (0.2028::0.2028)) (IOPATH B X (0.1451::0.1451) (0.1816::0.1816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3544::0.3547) (0.2541::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3432::0.3432) (0.3050::0.3050)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3489::0.3489) (0.2501::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3496::0.3496) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0142::2.0143) (0.7542::0.7542)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0461::2.0461) (0.0177::0.0177) (0.8011::0.8011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0951::0.0951) (0.0744::0.0744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3527::0.3527) (0.2523::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3577::0.3577) (0.2566::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2130::0.2131) (0.1854::0.1874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6617::2.6617) (0.9512::0.9512)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.6828::2.6828) (0.0185::0.0185) (0.9856::0.9856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3385::0.3385) (0.2466::0.2466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1042::2.1042) (0.7831::0.7832)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1219::2.1219) (0.0187::0.0187) (0.8149::0.8149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2596::0.2596) (0.2378::0.2393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3615::0.3634) (0.2638::0.2696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2964::0.2964) (0.2813::0.2813)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0796)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3197::0.3197)) (IOPATH D Q (0.3465::0.3465) (0.2482::0.2482)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2312::0.2312) (0.2004::0.2004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0697::0.0697) (0.0551::0.0551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3690::0.3690) (0.3285::0.3285)) (IOPATH D Q (0.3612::0.3612) (0.2579::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3996::2.3996) (0.8792::0.8792)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.4235::2.4235) (0.0172::0.0172) (0.9164::0.9164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1511::0.1511) (0.1719::0.1719)) (IOPATH B X (0.1572::0.1572) (0.2026::0.2026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3810::0.3810) (0.3358::0.3358)) (IOPATH D Q (0.3727::0.3730) (0.2668::0.2679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3447::0.3447) (0.3057::0.3057)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3622::0.3666) (0.2675::0.2805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3530::0.3530) (0.2540::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9725::1.9725) (0.7404::0.7404)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9874::1.9874) (0.0189::0.0189) (0.7697::0.7697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3563::0.3576) (0.2587::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1679::0.1679) (0.1939::0.1939)) (IOPATH B X (0.1667::0.1667) (0.2178::0.2178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1585::0.1585) (0.1796::0.1796)) (IOPATH B X (0.1567::0.1567) (0.1991::0.1991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4777::2.4778) (0.9096::0.9097)) (IOPATH TE_B Z () () (0.1194::0.1194) (2.5070::2.5070) (0.0140::0.0140) (0.9611::0.9611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0987::0.0987) (0.0774::0.0774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1933::2.1934) (0.7801::0.7801)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.2181::2.2181) (0.0171::0.0171) (0.8189::0.8189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3524::0.3535) (0.2571::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3498::0.3498) (0.2511::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6919::1.6919) (0.6469::0.6470)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7261::1.7261) (0.0177::0.0177) (0.6961::0.6961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3484::0.3484) (0.2486::0.2492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3564::0.3564) (0.2545::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3488::0.3495) (0.2510::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3234::0.3234)) (IOPATH D Q (0.3537::0.3537) (0.2549::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8454::1.8454) (0.6871::0.6871)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8781::1.8781) (0.0169::0.0169) (0.7344::0.7344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2762::0.2762) (0.2419::0.2419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6013::1.6014) (0.6180::0.6181)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6378::1.6378) (0.0165::0.0165) (0.6704::0.6704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3293::0.3293) (0.2289::0.2289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3257::0.3257)) (IOPATH D Q (0.3569::0.3569) (0.2555::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0516::2.0516) (0.7690::0.7690)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0829::2.0829) (0.0168::0.0168) (0.8163::0.8163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3496::0.3496) (0.2529::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9553::1.9553) (0.7341::0.7341)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.9850::1.9850) (0.0162::0.0162) (0.7786::0.7786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5943::0.5943) (0.4494::0.4494)) (IOPATH D Q (0.5864::0.5867) (0.3810::0.3821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3504::0.3504) (0.2504::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3873::0.3873) (0.3396::0.3396)) (IOPATH D Q (0.3799::0.3806) (0.2721::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3518::0.3530) (0.2551::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2275::0.2275) (0.2082::0.2082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7046::1.7046) (0.6531::0.6531)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7465::1.7465) (0.0169::0.0169) (0.7101::0.7101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0781::2.0781) (0.7742::0.7742)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.1138::2.1138) (0.0160::0.0160) (0.8248::0.8248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3693::0.3731) (0.2714::0.2824)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1948)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0086)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0023::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3575::0.3586) (0.2592::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9802::1.9802) (0.7264::0.7265)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.9987::1.9987) (0.0163::0.0163) (0.7620::0.7620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1563::0.1563) (0.1735::0.1735)) (IOPATH B X (0.1501::0.1501) (0.1853::0.1853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9200::1.9200) (0.7135::0.7135)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9402::1.9402) (0.0175::0.0175) (0.7551::0.7551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8560::1.8560) (0.7045::0.7046)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8854::1.8854) (0.0176::0.0176) (0.7503::0.7503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0106::2.0106) (0.7547::0.7548)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0374::2.0374) (0.0174::0.0174) (0.7960::0.7960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3477::0.3483) (0.2511::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3565::0.3565) (0.2563::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3512::0.3525) (0.2530::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2836::2.2836) (0.8457::0.8458)) (IOPATH TE_B Z () () (0.1206::0.1206) (2.3167::2.3167) (0.0129::0.0129) (0.9007::0.9007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4089::0.4089) (0.3523::0.3523)) (IOPATH D Q (0.4021::0.4021) (0.2838::0.2852)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1816::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8896::1.8896) (0.6976::0.6976)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9188::1.9188) (0.0177::0.0177) (0.7419::0.7419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3631::0.3631) (0.2652::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0419::2.0419) (0.7615::0.7616)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0596::2.0596) (0.0187::0.0187) (0.7934::0.7934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6439::2.6439) (0.9323::0.9323)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.6643::2.6643) (0.0185::0.0185) (0.9662::0.9662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3966::0.3967) (0.2917::0.2917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5250::2.5250) (0.8982::0.8982)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.5479::2.5479) (0.0175::0.0175) (0.9351::0.9351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0992::2.0992) (0.7826::0.7826)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1277::2.1277) (0.0170::0.0170) (0.8263::0.8263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3650::0.3672) (0.2675::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0084::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4236::2.4236) (0.8909::0.8910)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.4440::2.4440) (0.0182::0.0182) (0.9247::0.9247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0756::0.0756) (0.0611::0.0611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2978::0.2978) (0.2346::0.2356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6581::1.6581) (0.6354::0.6355)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.6972::1.6972) (0.0163::0.0163) (0.6893::0.6893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3471::0.3480) (0.2481::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1223::2.1223) (0.7726::0.7726)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.1407::2.1407) (0.0185::0.0185) (0.8053::0.8053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1901::2.1901) (0.8114::0.8114)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.2092::2.2092) (0.0180::0.0180) (0.8437::0.8437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3529::0.3530) (0.2582::0.2582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0992::0.0992) (0.0782::0.0782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3533::0.3533) (0.2534::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3526::0.3526) (0.2527::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9396::1.9396) (0.7127::0.7127)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9567::1.9567) (0.0189::0.0189) (0.7435::0.7435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3699::0.3699) (0.3290::0.3290)) (IOPATH D Q (0.3670::0.3670) (0.2651::0.2672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3563::0.3577) (0.2602::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3582::0.3584) (0.2594::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2046::2.2046) (0.7929::0.7930)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.2273::2.2273) (0.0171::0.0171) (0.8304::0.8304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7592::1.7592) (0.6722::0.6722)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7892::1.7892) (0.0164::0.0164) (0.7178::0.7178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8233::1.8233) (0.6919::0.6920)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.8595::1.8595) (0.0155::0.0155) (0.7438::0.7438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3097::2.3097) (0.8505::0.8506)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3330::2.3330) (0.0177::0.0177) (0.8872::0.8872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3591::0.3628) (0.2634::0.2742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1915)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3253::0.3253) (0.2268::0.2268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0679::0.0679) (0.0541::0.0541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3487::0.3487) (0.2506::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9021::1.9021) (0.7164::0.7164)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9324::1.9324) (0.0177::0.0177) (0.7614::0.7614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3611::0.3621) (0.2632::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3721::2.3722) (0.8441::0.8441)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3948::2.3948) (0.0163::0.0163) (0.8806::0.8806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3489::0.3494) (0.2515::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9620::1.9620) (0.7171::0.7171)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9811::1.9811) (0.0181::0.0181) (0.7510::0.7510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3523::0.3527) (0.2537::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0948::0.0948) (0.0727::0.0727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3377::0.3377) (0.2447::0.2447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4005::0.4006) (0.3247::0.3266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3270::0.3273) (0.2664::0.2680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3474::0.3474) (0.2491::0.2496)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3598::0.3598) (0.2587::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0953::0.0953) (0.0746::0.0746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3550::0.3552) (0.2555::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1142::2.1142) (0.7664::0.7664)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1327::2.1327) (0.0190::0.0190) (0.8011::0.8011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8565::1.8565) (0.7038::0.7038)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8909::1.8909) (0.0171::0.0171) (0.7525::0.7525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3720::0.3720) (0.3303::0.3303)) (IOPATH D Q (0.3646::0.3646) (0.2605::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0731::0.0731) (0.0584::0.0584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2953::0.2953) (0.2807::0.2807)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3940::0.3941) (0.2834::0.2834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1811::0.1811) (0.2293::0.2295)) (IOPATH B X (0.1467::0.1467) (0.1868::0.1868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4940::2.4940) (0.9016::0.9017)) (IOPATH TE_B Z () () (0.1205::0.1205) (2.5359::2.5359) (0.0130::0.0130) (0.9688::0.9688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3471::0.3471) (0.2496::0.2496)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3471::0.3471) (0.2485::0.2485)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2896::0.2896) (0.2778::0.2778)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0816::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7025::2.7025) (0.9676::0.9676)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.7356::2.7356) (0.0169::0.0169) (1.0147::1.0147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3694::0.3694) (0.3287::0.3287)) (IOPATH D Q (0.3622::0.3622) (0.2592::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3711::2.3711) (0.8724::0.8724)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.3912::2.3912) (0.0182::0.0182) (0.9060::0.9060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2202::0.2202) (0.1997::0.1997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3544::0.3560) (0.2583::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3624::0.3644) (0.2683::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1945)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0038::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2581::0.2581) (0.2301::0.2301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3624::0.3647) (0.2658::0.2728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0081::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3647::0.3667) (0.2668::0.2729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3516::0.3516) (0.2522::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3246::0.3246)) (IOPATH D Q (0.3537::0.3544) (0.2537::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2809::0.2809) (0.2732::0.2732)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3562::0.3562) (0.2619::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0142)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0991::0.0991) (0.0786::0.0786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6856::1.6856) (0.6456::0.6457)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7221::1.7221) (0.0163::0.0163) (0.6980::0.6980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3465::2.3465) (0.8630::0.8631)) (IOPATH TE_B Z () () (0.1136::0.1136) (2.3657::2.3657) (0.0194::0.0194) (0.8952::0.8952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3595::0.3623) (0.2644::0.2728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0060::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6662::1.6662) (0.6420::0.6420)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7000::1.7000) (0.0160::0.0160) (0.6916::0.6916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3501::0.3507) (0.2511::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1142::2.1142) (0.7763::0.7764)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.1287::2.1287) (0.0189::0.0189) (0.8048::0.8048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3562::0.3562) (0.2567::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6687::1.6687) (0.6430::0.6431)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6957::1.6957) (0.0180::0.0180) (0.6862::0.6862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1624::0.1624) (0.1849::0.1849)) (IOPATH B X (0.1523::0.1523) (0.1924::0.1924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0968::0.0968) (0.0765::0.0765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3527::0.3527) (0.2573::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2950::0.2950) (0.2806::0.2806)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3509::0.3513) (0.2546::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3271::0.3271)) (IOPATH D Q (0.3570::0.3570) (0.2544::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2162::0.2162) (0.1950::0.1950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1358::2.1358) (0.7809::0.7809)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1650::2.1650) (0.0181::0.0181) (0.8246::0.8246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2437::0.2437) (0.2179::0.2179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3690::0.3690) (0.3285::0.3285)) (IOPATH D Q (0.3662::0.3683) (0.2668::0.2732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6909::1.6909) (0.6476::0.6476)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7192::1.7192) (0.0183::0.0183) (0.6901::0.6901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6703::1.6703) (0.6295::0.6295)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.7085::1.7085) (0.0155::0.0155) (0.6826::0.6826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7298::1.7298) (0.6626::0.6627)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.7460::1.7460) (0.0187::0.0187) (0.7005::0.7005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1433::2.1433) (0.7984::0.7984)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1641::2.1641) (0.0177::0.0177) (0.8338::0.8338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3494::0.3497) (0.2513::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3504::0.3504) (0.2517::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0881::2.0881) (0.7784::0.7784)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1053::2.1053) (0.0175::0.0175) (0.8098::0.8098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2764::2.2764) (0.8427::0.8427)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.2997::2.2997) (0.0162::0.0162) (0.8797::0.8797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8963::1.8963) (0.7148::0.7148)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9255::1.9255) (0.0177::0.0177) (0.7592::0.7592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0258::2.0259) (0.7594::0.7594)) (IOPATH TE_B Z () () (0.1185::0.1185) (2.0616::2.0616) (0.0147::0.0147) (0.8113::0.8113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1711::0.1711) (0.2071::0.2072)) (IOPATH B X (0.1657::0.1657) (0.2210::0.2210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3557::0.3557) (0.2564::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0199::2.0199) (0.7551::0.7551)) (IOPATH TE_B Z () () (0.1132::0.1132) (2.0407::2.0407) (0.0196::0.0196) (0.7893::0.7893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7734::1.7734) (0.6760::0.6761)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8020::1.8020) (0.0177::0.0177) (0.7201::0.7201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3547::0.3559) (0.2561::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3576::0.3576) (0.2605::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3538::0.3541) (0.2558::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3761::0.3761) (0.3328::0.3328)) (IOPATH D Q (0.3673::0.3681) (0.2631::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1912::0.1912) (0.1626::0.1626)) (IOPATH A Y (0.2663::0.2663) (0.0625::0.0625)) (IOPATH B Y (0.2466::0.2466) (0.0639::0.0639)) (IOPATH C Y (0.2084::0.2084) (0.0594::0.0594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2181::0.2181) (0.1993::0.1993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2253::0.2253) (0.2292::0.2292)) (IOPATH D X (0.2232::0.2232) (0.2309::0.2309)) (IOPATH A_N X (0.2851::0.2851) (0.2330::0.2330)) (IOPATH B_N X (0.2942::0.2942) (0.2477::0.2477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2655::0.2655) (0.2568::0.2568)) (IOPATH D X (0.2628::0.2628) (0.2587::0.2587)) (IOPATH A_N X (0.3247::0.3247) (0.2591::0.2591)) (IOPATH B_N X (0.3332::0.3332) (0.2741::0.2741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3260::0.3260) (0.2214::0.2214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8183::1.8183) (0.6897::0.6898)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8362::1.8362) (0.0172::0.0172) (0.7243::0.7243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2251::0.2251) (0.2184::0.2184)) (IOPATH C X (0.2277::0.2277) (0.2314::0.2314)) (IOPATH D X (0.2284::0.2284) (0.2423::0.2423)) (IOPATH A_N X (0.2766::0.2766) (0.2354::0.2354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8817::1.8818) (0.7123::0.7124)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9111::1.9111) (0.0189::0.0189) (0.7559::0.7559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2303::0.2303) (0.2313::0.2313)) (IOPATH D X (0.2296::0.2296) (0.2356::0.2356)) (IOPATH A_N X (0.2941::0.2941) (0.2386::0.2386)) (IOPATH B_N X (0.3007::0.3007) (0.2522::0.2522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8350::1.8350) (0.6932::0.6933)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8559::1.8559) (0.0185::0.0185) (0.7282::0.7282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3352::0.3353) (0.2435::0.2435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2261::0.2261) (0.2191::0.2191)) (IOPATH C X (0.2279::0.2279) (0.2302::0.2302)) (IOPATH D X (0.2301::0.2301) (0.2435::0.2435)) (IOPATH A_N X (0.2813::0.2813) (0.2382::0.2382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2213::0.2213) (0.2158::0.2158)) (IOPATH C X (0.2224::0.2224) (0.2262::0.2262)) (IOPATH D X (0.2247::0.2247) (0.2394::0.2394)) (IOPATH A_N X (0.2753::0.2753) (0.2340::0.2340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0961::0.0961) (0.0759::0.0759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2156::0.2156) (0.1913::0.1913)) (IOPATH B X (0.2248::0.2248) (0.2192::0.2192)) (IOPATH C X (0.2255::0.2255) (0.2320::0.2320)) (IOPATH D X (0.2258::0.2258) (0.2371::0.2371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7673::1.7673) (0.6644::0.6644)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7912::1.7912) (0.0170::0.0170) (0.7066::0.7066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3569::0.3578) (0.2621::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0121::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4873::2.4873) (0.8881::0.8882)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.5217::2.5217) (0.0146::0.0146) (0.9372::0.9372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3735::0.3735) (0.3312::0.3312)) (IOPATH D Q (0.3640::0.3640) (0.2602::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1836::2.1836) (0.8015::0.8016)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.2197::2.2197) (0.0091::0.0091) (0.8712::0.8712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2968::2.2968) (0.8263::0.8263)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.3140::2.3140) (0.0181::0.0181) (0.8567::0.8567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3498::0.3498) (0.2528::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3549::0.3557) (0.2573::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1459::0.1459) (0.1656::0.1656)) (IOPATH B X (0.1500::0.1500) (0.1921::0.1921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6334::1.6334) (0.6270::0.6270)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6647::1.6647) (0.0176::0.0176) (0.6730::0.6730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3869::0.3869) (0.3394::0.3394)) (IOPATH D Q (0.3799::0.3805) (0.2724::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9710::1.9710) (0.7394::0.7395)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9966::1.9966) (0.0173::0.0173) (0.7793::0.7793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0184::2.0185) (0.7456::0.7456)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0345::2.0345) (0.0187::0.0187) (0.7768::0.7768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3596::0.3610) (0.2625::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3612::0.3624) (0.2649::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0023::2.0023) (0.7302::0.7303)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0222::2.0222) (0.0187::0.0187) (0.7642::0.7642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1779::0.1779) (0.2167::0.2168)) (IOPATH B X (0.1474::0.1474) (0.1860::0.1860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0451::2.0451) (0.7494::0.7494)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0735::2.0735) (0.0184::0.0184) (0.7919::0.7919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2923::0.2923) (0.2792::0.2792)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9950::1.9950) (0.7470::0.7471)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0268::2.0268) (0.0183::0.0183) (0.7929::0.7929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6030::2.6030) (0.9241::0.9242)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.6306::2.6306) (0.0169::0.0169) (0.9662::0.9662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3454::0.3454) (0.2533::0.2533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3474::0.3474) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7442::2.7442) (0.9791::0.9791)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.7645::2.7645) (0.0176::0.0176) (1.0156::1.0156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3655::0.3690) (0.2702::0.2809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1967)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0110)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3618::0.3629) (0.2691::0.2724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0066)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0043::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1678::0.1678) (0.1957::0.1957)) (IOPATH B X (0.1482::0.1482) (0.1891::0.1891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3121::0.3121) (0.2896::0.2896)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3516::0.3516) (0.2558::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1732::0.1732) (0.2089::0.2090)) (IOPATH B X (0.1542::0.1542) (0.1982::0.1982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0852::0.0852) (0.0678::0.0678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3849::0.3849) (0.3382::0.3382)) (IOPATH D Q (0.3763::0.3763) (0.2667::0.2677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3475::0.3475) (0.2484::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2828::0.2829) (0.2227::0.2240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3713::0.3713) (0.3299::0.3299)) (IOPATH D Q (0.3662::0.3670) (0.2655::0.2683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3829::0.3829) (0.3369::0.3369)) (IOPATH D Q (0.3758::0.3758) (0.2681::0.2683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0806::0.0806) (0.0645::0.0645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3262::0.3262)) (IOPATH D Q (0.3585::0.3585) (0.2574::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7942::1.7942) (0.6727::0.6728)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8179::1.8179) (0.0187::0.0187) (0.7139::0.7139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0999::0.0999) (0.0791::0.0791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3574::0.3597) (0.2610::0.2679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0114::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3628::0.3628) (0.2959::0.2980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3729::0.3729) (0.3308::0.3308)) (IOPATH D Q (0.3647::0.3647) (0.2616::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7282::1.7282) (0.6602::0.6603)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7547::1.7547) (0.0177::0.0177) (0.7032::0.7032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9258::1.9259) (0.7259::0.7259)) (IOPATH TE_B Z () () (0.1132::0.1132) (1.9427::1.9427) (0.0196::0.0196) (0.7579::0.7579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3519::0.3519) (0.2519::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3468::0.3468) (0.2489::0.2489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3544::0.3544) (0.2549::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3675::0.3675) (0.2697::0.2697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1703::0.1703) (0.1957::0.1957)) (IOPATH B X (0.1567::0.1567) (0.1991::0.1991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2314::0.2314) (0.2328::0.2328)) (IOPATH D X (0.2307::0.2307) (0.2367::0.2367)) (IOPATH A_N X (0.2937::0.2937) (0.2386::0.2386)) (IOPATH B_N X (0.2985::0.2985) (0.2511::0.2511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2010::0.2010) (0.1653::0.1653)) (IOPATH A Y (0.2741::0.2741) (0.0634::0.0634)) (IOPATH B Y (0.2535::0.2535) (0.0641::0.0641)) (IOPATH C Y (0.2187::0.2187) (0.0618::0.0618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9072::1.9072) (0.7170::0.7170)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9304::1.9304) (0.0172::0.0172) (0.7543::0.7543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8994::1.8995) (0.7158::0.7159)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9226::1.9226) (0.0189::0.0189) (0.7560::0.7560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2288::0.2288) (0.2304::0.2304)) (IOPATH D X (0.2286::0.2286) (0.2352::0.2352)) (IOPATH A_N X (0.2916::0.2916) (0.2372::0.2372)) (IOPATH B_N X (0.2972::0.2972) (0.2500::0.2500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2302::0.2302) (0.2321::0.2321)) (IOPATH D X (0.2289::0.2289) (0.2354::0.2354)) (IOPATH A_N X (0.2915::0.2915) (0.2370::0.2370)) (IOPATH B_N X (0.2967::0.2967) (0.2499::0.2499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4877::2.4877) (0.9132::0.9133)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.5018::2.5018) (0.0156::0.0156) (0.9556::0.9556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2583::0.2583) (0.2257::0.2257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2272::0.2272) (0.2189::0.2189)) (IOPATH C X (0.2313::0.2313) (0.2333::0.2333)) (IOPATH D X (0.2335::0.2335) (0.2463::0.2464)) (IOPATH A_N X (0.2828::0.2828) (0.2395::0.2395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2276::0.2276) (0.2197::0.2197)) (IOPATH C X (0.2318::0.2318) (0.2337::0.2337)) (IOPATH D X (0.2333::0.2333) (0.2462::0.2462)) (IOPATH A_N X (0.2814::0.2814) (0.2386::0.2386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2208::0.2208) (0.2145::0.2145)) (IOPATH C X (0.2256::0.2256) (0.2293::0.2293)) (IOPATH D X (0.2272::0.2272) (0.2417::0.2417)) (IOPATH A_N X (0.2760::0.2760) (0.2346::0.2346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2094::0.2094) (0.1869::0.1869)) (IOPATH B X (0.2176::0.2176) (0.2132::0.2132)) (IOPATH C X (0.2220::0.2220) (0.2302::0.2302)) (IOPATH D X (0.2217::0.2217) (0.2345::0.2345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9703::1.9703) (0.7243::0.7244)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9861::1.9861) (0.0171::0.0171) (0.7629::0.7629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3598::0.3627) (0.2650::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0060)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0049::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0921::0.0921) (0.0718::0.0718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0969::0.0969) (0.0760::0.0760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3716::0.3716) (0.3301::0.3301)) (IOPATH D Q (0.3747::0.3764) (0.2756::0.2807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1929)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0068::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0552::2.0552) (0.7553::0.7553)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0852::2.0852) (0.0176::0.0175) (0.8017::0.8017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3656::2.3656) (0.8586::0.8586)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.4024::2.4024) (0.0146::0.0146) (0.9178::0.9178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3100::2.3100) (0.8409::0.8409)) (IOPATH TE_B Z () () (0.1189::0.1189) (2.3313::2.3313) (0.0145::0.0145) (0.8883::0.8883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3628::0.3654) (0.2663::0.2740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1881::2.1882) (0.8129::0.8129)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2043::2.2043) (0.0176::0.0176) (0.8435::0.8435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3486::0.3486) (0.2499::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6036::1.6036) (0.6094::0.6095)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6228::1.6228) (0.0175::0.0175) (0.6471::0.6471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3634::0.3686) (0.2676::0.2833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3223::0.3228) (0.2632::0.2635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8757::1.8757) (0.7082::0.7082)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8986::1.8986) (0.0187::0.0187) (0.7462::0.7462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4611::0.4611) (0.6901::0.6901)) (IOPATH A1 X (0.4806::0.4806) (0.7089::0.7089)) (IOPATH A2 X (0.4722::0.4722) (0.6910::0.6910)) (IOPATH A3 X (0.4655::0.4655) (0.6765::0.6765)) (IOPATH (posedge S0) X (0.5187::0.5187) (0.7958::0.7958)) (IOPATH (negedge S0) X (0.6163::0.6163) (0.6937::0.6937)) (IOPATH (posedge S1) X (0.4306::0.4306) (0.5153::0.5153)) (IOPATH (negedge S1) X (0.4880::0.4880) (0.4580::0.4580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3254::0.3254)) (IOPATH D Q (0.3642::0.3642) (0.2646::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9488::1.9488) (0.7342::0.7342)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9710::1.9710) (0.0177::0.0177) (0.7706::0.7706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0055::2.0056) (0.7530::0.7530)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0380::2.0380) (0.0171::0.0171) (0.8003::0.8003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2680::0.2680) (0.2251::0.2276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6896::2.6897) (0.9530::0.9530)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.7245::2.7245) (0.0162::0.0162) (1.0015::1.0015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2569::2.2569) (0.8193::0.8194)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.2799::2.2799) (0.0167::0.0167) (0.8559::0.8559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8241::1.8242) (0.6935::0.6935)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8575::1.8575) (0.0177::0.0177) (0.7418::0.7418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8868::1.8868) (0.7128::0.7128)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9167::1.9167) (0.0182::0.0182) (0.7577::0.7577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0901::0.0901) (0.0701::0.0701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3257::0.3257)) (IOPATH D Q (0.3568::0.3568) (0.2552::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3576::0.3576) (0.2581::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3574::0.3586) (0.2608::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9767::1.9767) (0.7412::0.7412)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0061::2.0061) (0.0173::0.0173) (0.7871::0.7871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7036::2.7036) (0.9409::0.9410)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.7268::2.7268) (0.0176::0.0176) (0.9787::0.9787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0207::2.0207) (0.7574::0.7574)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.0615::2.0615) (0.0157::0.0157) (0.8130::0.8130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3901::2.3901) (0.8795::0.8795)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.4061::2.4061) (0.0189::0.0189) (0.9081::0.9081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3571::0.3571) (0.2553::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3583::0.3600) (0.2637::0.2683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0081::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3038::2.3038) (0.8521::0.8521)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.3187::2.3187) (0.0188::0.0188) (0.8812::0.8812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4569::0.4569) (0.6872::0.6872)) (IOPATH A1 X (0.4713::0.4713) (0.7025::0.7025)) (IOPATH A2 X (0.4643::0.4643) (0.6857::0.6857)) (IOPATH A3 X (0.4648::0.4648) (0.6759::0.6759)) (IOPATH (posedge S0) X (0.5158::0.5158) (0.7938::0.7938)) (IOPATH (negedge S0) X (0.6134::0.6134) (0.6918::0.6918)) (IOPATH (posedge S1) X (0.4277::0.4277) (0.5133::0.5133)) (IOPATH (negedge S1) X (0.4850::0.4850) (0.4560::0.4560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8362::1.8362) (0.6977::0.6977)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8620::1.8620) (0.0175::0.0175) (0.7386::0.7386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3532::0.3532) (0.2573::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9283::1.9283) (0.7283::0.7284)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9441::1.9441) (0.0185::0.0185) (0.7584::0.7584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0733::0.0733) (0.0598::0.0598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8472::1.8472) (0.7011::0.7011)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8748::1.8748) (0.0183::0.0183) (0.7434::0.7434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9171::1.9171) (0.7230::0.7230)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9393::1.9393) (0.0174::0.0174) (0.7599::0.7599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7848::1.7848) (0.6704::0.6704)) (IOPATH TE_B Z () () (0.1002::0.1002) (1.7851::1.7851) (0.0270::0.0270) (0.6931::0.6931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0128::2.0128) (0.7567::0.7567)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.0426::2.0426) (0.0157::0.0157) (0.8015::0.8015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3561::0.3575) (0.2589::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3503::0.3503) (0.2502::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1700::0.1700) (0.1945::0.1945)) (IOPATH B X (0.1517::0.1517) (0.1908::0.1908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0425::2.0425) (0.7632::0.7633)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0671::2.0671) (0.0165::0.0165) (0.8016::0.8016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3556::0.3556) (0.2555::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3574::0.3580) (0.2607::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3500::0.3513) (0.2528::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7182::1.7182) (0.6573::0.6573)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7513::1.7513) (0.0180::0.0180) (0.7059::0.7059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3598::0.3598) (0.2533::0.2533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2817::0.2817) (0.2736::0.2736)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0836::0.0840)) (SETUP (negedge GATE) (posedge CLK) (0.0831::0.0832)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1422::0.1422) (0.1593::0.1593)) (IOPATH B X (0.1456::0.1456) (0.1835::0.1835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4177::0.4177) (0.6600::0.6600)) (IOPATH A1 X (0.4335::0.4335) (0.6762::0.6762)) (IOPATH A2 X (0.4322::0.4322) (0.6634::0.6634)) (IOPATH A3 X (0.4168::0.4168) (0.6436::0.6436)) (IOPATH (posedge S0) X (0.4761::0.4761) (0.7662::0.7662)) (IOPATH (negedge S0) X (0.5738::0.5738) (0.6645::0.6645)) (IOPATH (posedge S1) X (0.3882::0.3882) (0.4863::0.4863)) (IOPATH (negedge S1) X (0.4455::0.4455) (0.4290::0.4290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0153::2.0153) (0.7374::0.7374)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0398::2.0398) (0.0180::0.0180) (0.7782::0.7782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3545::0.3556) (0.2558::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9404::1.9404) (0.7125::0.7125)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9580::1.9580) (0.0188::0.0188) (0.7443::0.7443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3167::0.3167) (0.2619::0.2635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3564::0.3569) (0.2571::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0824::0.0824) (0.0662::0.0662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2966::0.2966) (0.2814::0.2814)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0812::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7266::2.7266) (0.9918::0.9919)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.7459::2.7459) (0.0156::0.0156) (1.0364::1.0364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3573::0.3586) (0.2602::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3522::0.3522) (0.2553::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1832::0.1832) (0.2337::0.2338)) (IOPATH B X (0.1597::0.1597) (0.2069::0.2069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3583::0.3588) (0.2572::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3599::0.3635) (0.2657::0.2764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1953)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0013::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2041::0.2041) (0.1923::0.1923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1803::0.1803) (0.2263::0.2264)) (IOPATH B X (0.1413::0.1413) (0.1787::0.1787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4424::0.4424) (0.6771::0.6771)) (IOPATH A1 X (0.4614::0.4614) (0.6956::0.6956)) (IOPATH A2 X (0.4559::0.4559) (0.6798::0.6798)) (IOPATH A3 X (0.4455::0.4455) (0.6630::0.6630)) (IOPATH (posedge S0) X (0.5007::0.5007) (0.7833::0.7833)) (IOPATH (negedge S0) X (0.5983::0.5983) (0.6814::0.6814)) (IOPATH (posedge S1) X (0.4127::0.4127) (0.5031::0.5031)) (IOPATH (negedge S1) X (0.4700::0.4700) (0.4458::0.4458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0747::0.0747) (0.0612::0.0612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3447::0.3447) (0.2453::0.2453)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3895::0.3895) (0.3409::0.3409)) (IOPATH D Q (0.3823::0.3823) (0.2720::0.2723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2960::0.2960) (0.2811::0.2811)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3264::0.3264)) (IOPATH D Q (0.3558::0.3558) (0.2544::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3478::0.3478) (0.2489::0.2489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2183::0.2183) (0.2016::0.2016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1762::0.1762) (0.2081::0.2081)) (IOPATH B X (0.1543::0.1543) (0.1946::0.1946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3552::0.3563) (0.2584::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3476::0.3476) (0.2491::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3411::0.3411) (0.2466::0.2466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8405::1.8405) (0.6968::0.6968)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.8573::1.8573) (0.0190::0.0190) (0.7279::0.7279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1687::0.1687) (0.1924::0.1925)) (IOPATH B X (0.1577::0.1577) (0.1996::0.1996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3587::0.3617) (0.2639::0.2728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0705::2.0705) (0.7754::0.7754)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.1076::2.1076) (0.0161::0.0161) (0.8276::0.8276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1830::0.1830) (0.2331::0.2332)) (IOPATH B X (0.1475::0.1475) (0.1877::0.1877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0917::0.0917) (0.0712::0.0712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3554::0.3568) (0.2612::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0663::0.0663) (0.0520::0.0520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7379::1.7379) (0.6571::0.6572)) (IOPATH TE_B Z () () (0.1251::0.1251) (1.7706::1.7706) (0.0086::0.0086) (0.7249::0.7249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6068::2.6068) (0.9337::0.9337)) (IOPATH TE_B Z () () (0.1220::0.1220) (2.6493::2.6493) (0.0117::0.0117) (0.9917::0.9917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6978::1.6979) (0.6519::0.6519)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7326::1.7326) (0.0168::0.0168) (0.7020::0.7020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3514::0.3514) (0.2507::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4491::0.4491) (0.6817::0.6817)) (IOPATH A1 X (0.4641::0.4641) (0.6974::0.6974)) (IOPATH A2 X (0.4564::0.4564) (0.6802::0.6802)) (IOPATH A3 X (0.4563::0.4563) (0.6701::0.6701)) (IOPATH (posedge S0) X (0.5062::0.5062) (0.7871::0.7871)) (IOPATH (negedge S0) X (0.6038::0.6038) (0.6852::0.6852)) (IOPATH (posedge S1) X (0.4181::0.4181) (0.5068::0.5068)) (IOPATH (negedge S1) X (0.4755::0.4755) (0.4495::0.4495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3916::0.3916) (0.3422::0.3422)) (IOPATH D Q (0.3829::0.3829) (0.2708::0.2717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3504::0.3504) (0.2505::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4006::2.4006) (0.8858::0.8858)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.4163::2.4163) (0.0188::0.0188) (0.9152::0.9152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1001::0.1001) (0.0789::0.0789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3565::0.3575) (0.2589::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1837)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3259::0.3259)) (IOPATH D Q (0.3579::0.3579) (0.2560::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1067::0.1067) (0.0851::0.0851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3574::0.3582) (0.2621::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8063::1.8064) (0.6860::0.6860)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8246::1.8246) (0.0173::0.0173) (0.7191::0.7191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3492::0.3504) (0.2517::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3209::0.3209)) (IOPATH D Q (0.3634::0.3684) (0.2688::0.2847)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1990)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0161)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0659::2.0659) (0.7721::0.7721)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.0974::2.0974) (0.0158::0.0158) (0.8178::0.8178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7670::1.7670) (0.6742::0.6742)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7966::1.7966) (0.0181::0.0181) (0.7198::0.7198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4468::0.4468) (0.6802::0.6802)) (IOPATH A1 X (0.4578::0.4578) (0.6932::0.6932)) (IOPATH A2 X (0.4647::0.4647) (0.6857::0.6857)) (IOPATH A3 X (0.4487::0.4487) (0.6652::0.6652)) (IOPATH (posedge S0) X (0.5043::0.5043) (0.7858::0.7858)) (IOPATH (negedge S0) X (0.6020::0.6020) (0.6840::0.6840)) (IOPATH (posedge S1) X (0.4162::0.4162) (0.5055::0.5055)) (IOPATH (negedge S1) X (0.4736::0.4736) (0.4482::0.4482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3543::0.3558) (0.2578::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1787::0.1787) (0.2214::0.2214)) (IOPATH B X (0.1497::0.1497) (0.1907::0.1907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0917::0.0917) (0.0714::0.0714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9804::1.9804) (0.7261::0.7262)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0127::2.0127) (0.0176::0.0176) (0.7724::0.7724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2795::2.2796) (0.8541::0.8545)) (IOPATH TE_B Z () () (0.1400::0.1400) (2.3033::2.3033) (-0.0100::-0.0100) (0.8929::0.8929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3650::2.3651) (0.8556::0.8556)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.3861::2.3861) (0.0179::0.0179) (0.8899::0.8899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3413::0.3413) (0.2516::0.2516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3522::0.3522) (0.2521::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3475::0.3475) (0.2494::0.2494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0947::0.0947) (0.0740::0.0740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6373::1.6374) (0.6295::0.6295)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6680::1.6680) (0.0183::0.0183) (0.6755::0.6755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3507::0.3507) (0.2499::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3534::0.3534) (0.2529::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9269::1.9269) (0.7276::0.7277)) (IOPATH TE_B Z () () (0.1181::0.1181) (1.9494::1.9494) (0.0150::0.0150) (0.7760::0.7760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3580::0.3580) (0.2581::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6838::1.6838) (0.6450::0.6450)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7167::1.7167) (0.0168::0.0168) (0.6926::0.6926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6596::1.6597) (0.6284::0.6284)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6939::1.6939) (0.0167::0.0167) (0.6781::0.6781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2720::0.2722) (0.2142::0.2158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1858::2.1859) (0.8092::0.8092)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.2101::2.2101) (0.0173::0.0173) (0.8473::0.8473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1542::0.1542) (0.1739::0.1739)) (IOPATH B X (0.1511::0.1511) (0.1906::0.1906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3621::0.3648) (0.2645::0.2724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0100::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8012::1.8013) (0.6860::0.6860)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8315::1.8315) (0.0167::0.0167) (0.7318::0.7318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3840::0.3840) (0.6365::0.6365)) (IOPATH A1 X (0.3948::0.3948) (0.6493::0.6493)) (IOPATH A2 X (0.3961::0.3961) (0.6384::0.6384)) (IOPATH A3 X (0.3831::0.3831) (0.6204::0.6204)) (IOPATH (posedge S0) X (0.4408::0.4408) (0.7417::0.7417)) (IOPATH (negedge S0) X (0.5385::0.5385) (0.6402::0.6402)) (IOPATH (posedge S1) X (0.3530::0.3530) (0.4621::0.4621)) (IOPATH (negedge S1) X (0.4102::0.4102) (0.4048::0.4048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0676::0.0676) (0.0534::0.0534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0218::2.0218) (0.7469::0.7469)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0493::2.0493) (0.0175::0.0175) (0.7902::0.7902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1470::2.1470) (0.7997::0.7998)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1622::2.1622) (0.0181::0.0181) (0.8297::0.8297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9989::1.9990) (0.7503::0.7503)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0288::2.0288) (0.0176::0.0176) (0.7952::0.7952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3545::0.3545) (0.2539::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8195::1.8195) (0.6891::0.6892)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8479::1.8479) (0.0172::0.0172) (0.7322::0.7322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3747::0.3747) (0.3319::0.3319)) (IOPATH D Q (0.3658::0.3664) (0.2618::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3535::0.3547) (0.2558::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7393::2.7393) (0.9778::0.9779)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.7646::2.7646) (0.0162::0.0162) (1.0164::1.0164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3241::0.3241)) (IOPATH D Q (0.3561::0.3561) (0.2562::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3264::0.3264)) (IOPATH D Q (0.3661::0.3694) (0.2685::0.2781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0058::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3634::0.3680) (0.2688::0.2842)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.1994)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0160)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1002::0.1002) (0.0792::0.0792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6843::1.6843) (0.6464::0.6464)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7128::1.7128) (0.0177::0.0177) (0.6903::0.6903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0327::2.0327) (0.7463::0.7464)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.0532::2.0532) (0.0152::0.0152) (0.7924::0.7924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3559::0.3573) (0.2615::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0108::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4039::0.4040) (0.3004::0.3004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0184::2.0184) (0.7449::0.7449)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0512::2.0512) (0.0178::0.0178) (0.7922::0.7922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4515::0.4515) (0.6835::0.6835)) (IOPATH A1 X (0.4668::0.4668) (0.6993::0.6993)) (IOPATH A2 X (0.4600::0.4600) (0.6827::0.6827)) (IOPATH A3 X (0.4571::0.4571) (0.6708::0.6708)) (IOPATH (posedge S0) X (0.5103::0.5103) (0.7900::0.7900)) (IOPATH (negedge S0) X (0.6077::0.6077) (0.6879::0.6879)) (IOPATH (posedge S1) X (0.4222::0.4222) (0.5096::0.5096)) (IOPATH (negedge S1) X (0.4796::0.4796) (0.4524::0.4524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4091::0.4091) (0.3524::0.3524)) (IOPATH D Q (0.4003::0.4010) (0.2827::0.2852)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3549::0.3549) (0.2608::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0152)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7659::1.7659) (0.6736::0.6736)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7867::1.7867) (0.0173::0.0173) (0.7092::0.7092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3563::0.3563) (0.2569::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3590::0.3597) (0.2605::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6876::1.6876) (0.6459::0.6459)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7144::1.7144) (0.0179::0.0179) (0.6876::0.6876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8974::1.8974) (0.7166::0.7167)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9224::1.9224) (0.0184::0.0184) (0.7563::0.7563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9231::1.9232) (0.7145::0.7145)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9431::1.9431) (0.0176::0.0176) (0.7490::0.7490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0980::0.0980) (0.0769::0.0769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3243::0.3243)) (IOPATH D Q (0.3618::0.3649) (0.2651::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3597::0.3619) (0.2640::0.2711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0082::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3531::0.3531) (0.2513::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3559::0.3559) (0.2543::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9197::1.9197) (0.7057::0.7057)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9471::1.9471) (0.0171::0.0171) (0.7473::0.7473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3113::0.3113) (0.2035::0.2035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1068::2.1068) (0.7834::0.7834)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1301::2.1301) (0.0178::0.0178) (0.8204::0.8204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3509::0.3513) (0.2553::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3588::0.3588) (0.2624::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0174)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2346::0.2346) (0.2127::0.2127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3586::0.3591) (0.2569::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3667::0.3701) (0.2699::0.2801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1935)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0033::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3627::0.3627) (0.2655::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0165)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3515::0.3525) (0.2557::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0154::2.0154) (0.7421::0.7421)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0343::2.0343) (0.0179::0.0179) (0.7754::0.7754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3547::0.3552) (0.2571::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9998::1.9998) (0.7382::0.7383)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0251::2.0251) (0.0164::0.0164) (0.7784::0.7784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3965::0.3965) (0.3452::0.3452)) (IOPATH D Q (0.3873::0.3884) (0.2750::0.2790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3538::0.3547) (0.2550::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3507::0.3507) (0.2556::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0736::0.0736) (0.0599::0.0599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1747::0.1747) (0.2110::0.2111)) (IOPATH B X (0.1545::0.1545) (0.1979::0.1979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9535::1.9535) (0.7329::0.7330)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9851::1.9851) (0.0175::0.0175) (0.7787::0.7787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2902::0.2902) (0.2781::0.2781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1758::0.1758) (0.2162::0.2163)) (IOPATH B X (0.1425::0.1425) (0.1806::0.1806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5368::2.5368) (0.9076::0.9077)) (IOPATH TE_B Z () () (0.1246::0.1246) (2.5699::2.5699) (0.0092::0.0092) (0.9650::0.9650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0307::2.0307) (0.7493::0.7494)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.0551::2.0551) (0.0152::0.0152) (0.7970::0.7970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3491::0.3495) (0.2513::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3531::0.3531) (0.2536::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3602::0.3648) (0.2650::0.2782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1948)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0009::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6509::1.6509) (0.6238::0.6238)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6829::1.6829) (0.0173::0.0173) (0.6702::0.6702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3590::0.3599) (0.2611::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0958::0.0958) (0.0749::0.0749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3047::0.3047) (0.2857::0.2857)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3539::0.3553) (0.2569::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3677::0.3677) (0.3277::0.3277)) (IOPATH D Q (0.3748::0.3775) (0.2789::0.2870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1980)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1211::2.1211) (0.7793::0.7794)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1390::2.1390) (0.0187::0.0187) (0.8120::0.8120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8447::1.8447) (0.6982::0.6982)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8767::1.8767) (0.0178::0.0178) (0.7453::0.7453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0791::0.0791) (0.0641::0.0641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3462::0.3462) (0.2482::0.2482)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0089::2.0089) (0.7535::0.7535)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.0447::2.0447) (0.0159::0.0159) (0.8035::0.8035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6827::1.6828) (0.6444::0.6444)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7079::1.7079) (0.0179::0.0179) (0.6851::0.6851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9124::1.9124) (0.7218::0.7219)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.9338::1.9338) (0.0167::0.0167) (0.7583::0.7583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1279::2.1279) (0.7936::0.7937)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1598::2.1598) (0.0171::0.0171) (0.8395::0.8395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3699::0.3699) (0.3290::0.3290)) (IOPATH D Q (0.3675::0.3694) (0.2678::0.2736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3610::0.3629) (0.2631::0.2689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9928::1.9928) (0.7352::0.7352)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0173::2.0173) (0.0183::0.0183) (0.7745::0.7745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3546::0.3557) (0.2555::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3899::0.3899) (0.3412::0.3412)) (IOPATH D Q (0.3831::0.3841) (0.2747::0.2779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8754::1.8754) (0.7106::0.7107)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8963::1.8963) (0.0181::0.0181) (0.7474::0.7474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1402::2.1402) (0.7959::0.7959)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1728::2.1728) (0.0177::0.0177) (0.8422::0.8422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3624::0.3624) (0.2667::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0751::0.0751) (0.0610::0.0610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1822::0.1822) (0.2322::0.2323)) (IOPATH B X (0.1513::0.1513) (0.1939::0.1939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1576::0.1576) (0.1437::0.1453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7361::1.7361) (0.6615::0.6615)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7661::1.7661) (0.0181::0.0181) (0.7063::0.7063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2468::2.2469) (0.8114::0.8115)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.2670::2.2670) (0.0192::0.0192) (0.8451::0.8451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1902::0.1902) (0.2428::0.2429)) (IOPATH B X (0.1505::0.1505) (0.1900::0.1900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3499::0.3499) (0.2529::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7912::1.7912) (0.6810::0.6810)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.8243::1.8243) (0.0160::0.0160) (0.7297::0.7297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0929::0.0929) (0.0726::0.0726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4292::0.4292) (0.3631::0.3631)) (IOPATH D Q (0.4207::0.4207) (0.2934::0.2934)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3501::0.3501) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0379::2.0379) (0.7446::0.7446)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0588::2.0588) (0.0179::0.0179) (0.7791::0.7791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9912::1.9912) (0.7481::0.7482)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0174::2.0174) (0.0187::0.0187) (0.7894::0.7894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3497::0.3502) (0.2503::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1072::0.1072) (0.0853::0.0853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7742::1.7742) (0.6609::0.6609)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8003::1.8003) (0.0186::0.0186) (0.7019::0.7019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2699::0.2735) (0.2449::0.2523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0593::2.0593) (0.7707::0.7707)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0733::2.0733) (0.0180::0.0180) (0.7999::0.7999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3548::0.3562) (0.2567::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1500::0.1500) (0.1696::0.1696)) (IOPATH B X (0.1534::0.1534) (0.1957::0.1957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9129::1.9129) (0.7026::0.7026)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9398::1.9398) (0.0172::0.0172) (0.7439::0.7439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0972::0.0972) (0.0761::0.0761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3565::0.3613) (0.2605::0.2745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0037::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9843::1.9843) (0.7479::0.7479)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0149::2.0149) (0.0163::0.0163) (0.7964::0.7964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0459::2.0460) (0.7484::0.7484)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0704::2.0704) (0.0164::0.0164) (0.7881::0.7881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0909::0.0909) (0.0703::0.0703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5432::2.5432) (0.9161::0.9162)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.5691::2.5691) (0.0174::0.0174) (0.9552::0.9552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3009::0.3009) (0.2837::0.2837)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3525::0.3537) (0.2534::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2129::0.2129) (0.1853::0.1853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7090::1.7090) (0.6555::0.6555)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7447::1.7447) (0.0160::0.0160) (0.7062::0.7062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3698::0.3698) (0.3290::0.3290)) (IOPATH D Q (0.3608::0.3608) (0.2583::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3672::0.3672) (0.3274::0.3274)) (IOPATH D Q (0.3681::0.3695) (0.2702::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0097::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1822::0.1822) (0.2153::0.2153)) (IOPATH B X (0.1508::0.1508) (0.1864::0.1864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8330::1.8330) (0.6832::0.6833)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.8460::1.8460) (0.0193::0.0193) (0.7148::0.7148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2588::0.2588) (0.2328::0.2328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0764::2.0764) (0.7537::0.7538)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1056::2.1056) (0.0180::0.0180) (0.7968::0.7968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1747::0.1747) (0.2119::0.2120)) (IOPATH B X (0.1433::0.1433) (0.1812::0.1812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1799::0.1799) (0.2197::0.2198)) (IOPATH B X (0.1514::0.1514) (0.1909::0.1909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4461::0.4461) (0.3292::0.3292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3609::0.3616) (0.2606::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0960::0.0960) (0.0755::0.0755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.5561::2.5561) (0.9225::0.9225)) (IOPATH TE_B Z () () (0.1004::0.1004) (2.5480::2.5483) (0.0272::0.0272) (0.9427::0.9430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7730::1.7730) (0.6772::0.6772)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8035::1.8035) (0.0181::0.0181) (0.7232::0.7232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1856::0.1856) (0.2364::0.2364)) (IOPATH B X (0.1489::0.1489) (0.1888::0.1888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2274::0.2274) (0.2127::0.2127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3276::0.3276)) (IOPATH D Q (0.3668::0.3668) (0.2696::0.2696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2965::0.2965) (0.2814::0.2814)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0816::0.0830)) (SETUP (negedge GATE) (posedge CLK) (0.0820::0.0826)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3600::0.3616) (0.2654::0.2704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1923)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0075::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3547::0.3571) (0.2601::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3522::0.3522) (0.2539::0.2539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1603::0.1603) (0.1835::0.1835)) (IOPATH B X (0.1525::0.1525) (0.1948::0.1948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3555::0.3555) (0.2558::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3524::0.3533) (0.2518::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9470::1.9470) (0.7201::0.7201)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9627::1.9627) (0.0189::0.0189) (0.7507::0.7507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1634::0.1634) (0.1882::0.1882)) (IOPATH B X (0.1417::0.1417) (0.1790::0.1790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0514::2.0515) (0.7680::0.7680)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0824::2.0824) (0.0177::0.0177) (0.8134::0.8134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3711::0.3711) (0.3298::0.3298)) (IOPATH D Q (0.3678::0.3680) (0.2671::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3536::0.3543) (0.2543::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3267::0.3267)) (IOPATH D Q (0.3587::0.3592) (0.2590::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3566::0.3571) (0.2615::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7790::1.7790) (0.6796::0.6797)) (IOPATH TE_B Z () () (0.1245::0.1245) (1.8028::1.8028) (0.0092::0.0092) (0.7339::0.7339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6554::1.6554) (0.6340::0.6340)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6866::1.6866) (0.0179::0.0179) (0.6798::0.6798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7006::1.7006) (0.6522::0.6522)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7329::1.7329) (0.0160::0.0160) (0.7005::0.7005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7710::1.7710) (0.6766::0.6766)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8023::1.8023) (0.0163::0.0163) (0.7238::0.7238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6110::1.6110) (0.6223::0.6224)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6405::1.6405) (0.0176::0.0176) (0.6676::0.6676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3523::0.3533) (0.2574::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3528::0.3528) (0.2525::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6903::1.6903) (0.6453::0.6454)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7205::1.7205) (0.0175::0.0175) (0.6898::0.6898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3749::0.3749) (0.3321::0.3321)) (IOPATH D Q (0.3679::0.3684) (0.2651::0.2666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1843::0.1843) (0.2346::0.2347)) (IOPATH B X (0.1481::0.1481) (0.1880::0.1880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3550::0.3585) (0.2606::0.2707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0050)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0059::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3537::0.3537) (0.2533::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4845::2.4845) (0.8833::0.8833)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.5084::2.5084) (0.0173::0.0173) (0.9213::0.9213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1335::2.1335) (0.7952::0.7952)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1711::2.1711) (0.0163::0.0163) (0.8473::0.8473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3039::2.3039) (0.8512::0.8513)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.3201::2.3201) (0.0159::0.0159) (0.8933::0.8933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7173::1.7173) (0.6568::0.6568)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.7411::1.7411) (0.0191::0.0191) (0.6970::0.6970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6303::1.6303) (0.6301::0.6301)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.6641::1.6641) (0.0160::0.0160) (0.6796::0.6796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3572::0.3572) (0.2550::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3554::0.3554) (0.2561::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3878::2.3878) (0.8572::0.8573)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.4039::2.4039) (0.0193::0.0193) (0.8877::0.8877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3860::0.3860) (0.3388::0.3388)) (IOPATH D Q (0.3777::0.3777) (0.2679::0.2694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6831::1.6831) (0.6343::0.6343)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7128::1.7128) (0.0183::0.0183) (0.6782::0.6782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3547::0.3547) (0.2561::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3689::0.3706) (0.2741::0.2793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0025::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6449::1.6449) (0.6218::0.6218)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6765::1.6765) (0.0176::0.0176) (0.6685::0.6685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9290::1.9290) (0.7261::0.7261)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9584::1.9584) (0.0179::0.0179) (0.7695::0.7695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2078::0.2078) (0.1939::0.1939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3562::0.3562) (0.2620::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7834::1.7834) (0.6777::0.6777)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8097::1.8097) (0.0187::0.0187) (0.7183::0.7183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1986::0.1987) (0.1722::0.1732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0670::2.0670) (0.7700::0.7700)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0961::2.0961) (0.0180::0.0180) (0.8133::0.8133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3538::0.3561) (0.2588::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3218::0.3218)) (IOPATH D Q (0.3523::0.3524) (0.2551::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7063::1.7064) (0.6531::0.6532)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.7456::1.7456) (0.0153::0.0153) (0.7077::0.7077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8296::1.8297) (0.6958::0.6958)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8653::1.8653) (0.0173::0.0173) (0.7467::0.7467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3531::0.3531) (0.2526::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0907::2.0907) (0.7687::0.7688)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.1113::2.1113) (0.0189::0.0189) (0.8028::0.8028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3702::0.3702) (0.3292::0.3292)) (IOPATH D Q (0.3609::0.3609) (0.2566::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3574::0.3585) (0.2603::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1810::2.1810) (0.7927::0.7927)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.2032::2.2032) (0.0175::0.0175) (0.8281::0.8281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3511::0.3511) (0.2509::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0019::2.0019) (0.7383::0.7383)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0331::2.0331) (0.0174::0.0174) (0.7846::0.7846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3628::0.3628) (0.2672::0.2672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1900::0.1900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0128::0.0128)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3304::0.3304) (0.2259::0.2259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1345::2.1345) (0.7740::0.7740)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1570::2.1570) (0.0172::0.0172) (0.8119::0.8119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2337::0.2337) (0.2136::0.2136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9048::1.9048) (0.7077::0.7078)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9232::1.9232) (0.0189::0.0189) (0.7400::0.7400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3539::0.3548) (0.2562::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7702::1.7702) (0.6753::0.6753)) (IOPATH TE_B Z () () (0.1179::0.1179) (1.7929::1.7929) (0.0152::0.0152) (0.7151::0.7151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8146::1.8147) (0.6754::0.6754)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8527::1.8527) (0.0158::0.0158) (0.7279::0.7279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3595::0.3614) (0.2632::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0107::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9957::1.9957) (0.7469::0.7470)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0312::2.0312) (0.0178::0.0178) (0.7974::0.7974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3744::0.3744) (0.3318::0.3318)) (IOPATH D Q (0.3648::0.3655) (0.2608::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0915::0.0915) (0.0720::0.0720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3473::0.3478) (0.2492::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3630::0.3630) (0.2630::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1871::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3654::0.3701) (0.2702::0.2866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.1997)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0170)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3490::0.3494) (0.2508::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4696::2.4696) (0.8748::0.8749)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.4901::2.4901) (0.0181::0.0181) (0.9085::0.9085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3500::0.3500) (0.2524::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2869::0.2869) (0.2764::0.2764)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0795)) (SETUP (negedge GATE) (posedge CLK) (0.0801::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3679::0.3679) (0.3278::0.3278)) (IOPATH D Q (0.3593::0.3599) (0.2582::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3071::0.3071) (0.2024::0.2024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1795::0.1795) (0.2206::0.2206)) (IOPATH B X (0.1449::0.1449) (0.1824::0.1824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3531::0.3538) (0.2565::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4049::0.4049) (0.3502::0.3502)) (IOPATH D Q (0.3972::0.3972) (0.2800::0.2818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0818::2.0818) (0.7761::0.7761)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1146::2.1146) (0.0182::0.0182) (0.8227::0.8227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4393::0.4393) (0.3233::0.3233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2902::0.2902) (0.2780::0.2780)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3550::0.3550) (0.2547::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3518::0.3518) (0.2521::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3783::0.3783) (0.3342::0.3342)) (IOPATH D Q (0.3694::0.3694) (0.2636::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1777::0.1777) (0.2205::0.2205)) (IOPATH B X (0.1424::0.1424) (0.1805::0.1805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3232::0.3232)) (IOPATH D Q (0.3552::0.3561) (0.2576::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1004::0.1004) (0.0789::0.0789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6325::1.6325) (0.6289::0.6290)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.6659::1.6659) (0.0163::0.0163) (0.6779::0.6779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3682::0.3682) (0.3280::0.3280)) (IOPATH D Q (0.3637::0.3652) (0.2641::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6913::1.6913) (0.6489::0.6489)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7222::1.7222) (0.0176::0.0176) (0.6950::0.6950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3497::0.3504) (0.2526::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3803::0.3804) (0.2807::0.2807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1881::0.1881) (0.2376::0.2376)) (IOPATH B X (0.1455::0.1455) (0.1818::0.1818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3644::0.3688) (0.2679::0.2811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1955)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0106)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0003::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3509::0.3509) (0.2525::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9339::1.9339) (0.7267::0.7267)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9641::1.9641) (0.0174::0.0174) (0.7714::0.7714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8674::1.8674) (0.6948::0.6948)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8922::1.8922) (0.0188::0.0188) (0.7344::0.7344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1846::0.1846) (0.2332::0.2332)) (IOPATH B X (0.1416::0.1416) (0.1776::0.1776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3660::0.3673) (0.2711::0.2754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1940)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0054)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0055::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3647::0.3647) (0.2699::0.2699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8508::1.8508) (0.7021::0.7022)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8874::1.8874) (0.0163::0.0163) (0.7547::0.7547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2687::0.2687) (0.2364::0.2364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6960::1.6960) (0.6512::0.6512)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7240::1.7240) (0.0178::0.0178) (0.6957::0.6957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3334::0.3335) (0.2741::0.2761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3269::0.3269)) (IOPATH D Q (0.3671::0.3681) (0.2690::0.2722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0117::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6726::1.6726) (0.6337::0.6337)) (IOPATH TE_B Z () () (0.1001::0.1001) (1.6753::1.6754) (0.0270::0.0270) (0.6581::0.6581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3516::0.3516) (0.2564::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1842::0.1842)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3197::0.3197)) (IOPATH D Q (0.3524::0.3534) (0.2570::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3488::0.3495) (0.2493::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2698::0.2698) (0.2389::0.2389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0563::2.0563) (0.7581::0.7582)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0776::2.0776) (0.0171::0.0171) (0.7955::0.7955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1812::0.1812) (0.2220::0.2221)) (IOPATH B X (0.1417::0.1417) (0.1765::0.1765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8829::1.8829) (0.7012::0.7012)) (IOPATH TE_B Z () () (0.1151::0.1152) (1.9185::1.9185) (0.0178::0.0177) (0.7517::0.7517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3698::0.3698) (0.3290::0.3290)) (IOPATH D Q (0.3668::0.3685) (0.2669::0.2723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8075::1.8075) (0.6876::0.6876)) (IOPATH TE_B Z () () (0.1179::0.1179) (1.8324::1.8324) (0.0152::0.0152) (0.7283::0.7283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5527::2.5527) (0.9183::0.9184)) (IOPATH TE_B Z () () (0.1277::0.1277) (2.5864::2.5864) (0.0064::0.0064) (0.9796::0.9796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9529::1.9529) (0.7324::0.7325)) (IOPATH TE_B Z () () (0.1159::0.1160) (1.9853::1.9853) (0.0170::0.0170) (0.7788::0.7788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0706::0.0706) (0.0565::0.0565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3772::0.3772) (0.3334::0.3334)) (IOPATH D Q (0.3696::0.3696) (0.2637::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9491::1.9491) (0.7241::0.7241)) (IOPATH TE_B Z () () (0.1008::0.1008) (1.9392::1.9392) (0.0268::0.0268) (0.7248::0.7248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0319::2.0319) (0.7620::0.7621)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0542::2.0542) (0.0173::0.0173) (0.8054::0.8054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1828::0.1828) (0.2312::0.2313)) (IOPATH B X (0.1444::0.1444) (0.1825::0.1825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3204::0.3204)) (IOPATH D Q (0.3508::0.3517) (0.2544::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3538::0.3538) (0.2538::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3543::0.3548) (0.2584::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7090::1.7091) (0.6533::0.6533)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7377::1.7377) (0.0174::0.0174) (0.6987::0.6987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3952::2.3952) (0.8825::0.8825)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.4218::2.4218) (0.0162::0.0162) (0.9286::0.9286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3486::0.3486) (0.2493::0.2493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3628::0.3672) (0.2667::0.2798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1947)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0099)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0010::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6696::1.6696) (0.6399::0.6400)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6998::1.6998) (0.0185::0.0185) (0.6845::0.6845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3578::0.3615) (0.2626::0.2734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1915)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0053::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3537::0.3538) (0.2574::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0711::0.0711) (0.0575::0.0575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2350::0.2350) (0.2227::0.2227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1190::2.1190) (0.7865::0.7866)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.1354::2.1354) (0.0193::0.0193) (0.8164::0.8164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4138::0.4139) (0.3059::0.3059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9901::1.9901) (0.7294::0.7294)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0197::2.0197) (0.0182::0.0182) (0.7740::0.7740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9357::1.9357) (0.7275::0.7275)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9581::1.9581) (0.0181::0.0181) (0.7644::0.7644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9107::1.9107) (0.7115::0.7115)) (IOPATH TE_B Z () () (0.1022::0.1022) (1.9040::1.9040) (0.0262::0.0262) (0.7163::0.7163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1183::2.1183) (0.7693::0.7693)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1417::2.1417) (0.0165::0.0165) (0.8063::0.8063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3755::0.3755) (0.3324::0.3324)) (IOPATH D Q (0.3673::0.3673) (0.2614::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7168::1.7169) (0.6550::0.6551)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7507::1.7507) (0.0163::0.0163) (0.7050::0.7050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0918::0.0918) (0.0717::0.0717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1804::0.1804) (0.2257::0.2258)) (IOPATH B X (0.1565::0.1565) (0.2013::0.2013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0995::2.0995) (0.7832::0.7833)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1304::2.1304) (0.0171::0.0171) (0.8297::0.8297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3845::2.3845) (0.8584::0.8585)) (IOPATH TE_B Z () () (0.1184::0.1184) (2.3932::2.3932) (0.0149::0.0149) (0.8938::0.8938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1880::0.1880) (0.1663::0.1663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3506::0.3506) (0.2506::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3524::0.3524) (0.2534::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1017::2.1017) (0.7851::0.7851)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1271::2.1271) (0.0182::0.0182) (0.8259::0.8259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0834::0.0834) (0.0666::0.0666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3546::2.3546) (0.8470::0.8470)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.3820::2.3820) (0.0188::0.0188) (0.8879::0.8879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9483::1.9483) (0.7315::0.7315)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9700::1.9700) (0.0187::0.0187) (0.7673::0.7673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3195::0.3195)) (IOPATH D Q (0.3551::0.3565) (0.2604::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3704::0.3704) (0.3293::0.3293)) (IOPATH D Q (0.3623::0.3629) (0.2607::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8307::1.8307) (0.6939::0.6940)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.8489::1.8489) (0.0189::0.0189) (0.7263::0.7263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3543::0.3543) (0.2568::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1466::0.1466) (0.1662::0.1662)) (IOPATH B X (0.1514::0.1514) (0.1942::0.1942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3599::0.3625) (0.2643::0.2720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3647::0.3698) (0.2698::0.2865)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1993)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0170)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3525::0.3525) (0.2518::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3567::0.3567) (0.2629::0.2629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9248::1.9248) (0.7254::0.7254)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9504::1.9504) (0.0178::0.0178) (0.7659::0.7659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1567::0.1567) (0.1760::0.1760)) (IOPATH B X (0.1566::0.1566) (0.1975::0.1975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0701::0.0701) (0.0551::0.0551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0877::2.0877) (0.7766::0.7766)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1030::2.1030) (0.0191::0.0191) (0.8054::0.8054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0479::2.0479) (0.7531::0.7531)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0690::2.0690) (0.0172::0.0172) (0.7885::0.7885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3636::0.3651) (0.2680::0.2725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0077::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1734::0.1734) (0.1548::0.1548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0945::0.0945) (0.0741::0.0741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6109::1.6109) (0.6231::0.6231)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.6428::1.6428) (0.0177::0.0177) (0.6700::0.6700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7602::1.7602) (0.6732::0.6732)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7858::1.7858) (0.0183::0.0183) (0.7143::0.7143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2538::0.2550) (0.2283::0.2309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3536::0.3536) (0.2536::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3570::0.3570) (0.2626::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3917::0.3917) (0.3422::0.3422)) (IOPATH D Q (0.3820::0.3827) (0.2713::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0842::0.0842) (0.0664::0.0664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3617::0.3641) (0.2659::0.2733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0039)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0070::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1853::0.1853) (0.1637::0.1637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3456::0.3462) (0.2480::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6216::2.6216) (0.9300::0.9301)) (IOPATH TE_B Z () () (0.1277::0.1277) (2.6569::2.6570) (0.0064::0.0064) (0.9891::0.9891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2279::0.2279) (0.1965::0.1985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2873::0.2873) (0.2766::0.2766)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0795)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6752::1.6752) (0.6443::0.6443)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7052::1.7052) (0.0185::0.0185) (0.6887::0.6887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2827::0.2827) (0.2461::0.2461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0980::0.0980) (0.0775::0.0775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3976::0.3977) (0.2968::0.2968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4212::0.4212) (0.3589::0.3589)) (IOPATH D Q (0.4125::0.4125) (0.2888::0.2888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2980::0.2980) (0.2528::0.2528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3552::0.3564) (0.2576::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0478::2.0478) (0.7641::0.7641)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0853::2.0853) (0.0166::0.0166) (0.8161::0.8161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9149::1.9149) (0.7225::0.7226)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.9465::1.9465) (0.0153::0.0153) (0.7729::0.7729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3513::0.3513) (0.2517::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3512::0.3512) (0.2539::0.2539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3519::0.3530) (0.2540::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3516::0.3516) (0.2517::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1884::2.1884) (0.7871::0.7872)) (IOPATH TE_B Z () () (0.1184::0.1184) (2.2021::2.2021) (0.0149::0.0149) (0.8245::0.8245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6971::1.6971) (0.6492::0.6493)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7298::1.7298) (0.0177::0.0177) (0.6973::0.6973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7275::1.7275) (0.6598::0.6598)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7588::1.7588) (0.0179::0.0179) (0.7059::0.7059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2474::2.2474) (0.8121::0.8121)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.2751::2.2751) (0.0188::0.0188) (0.8532::0.8532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3605::0.3615) (0.2647::0.2677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3453::2.3453) (0.8495::0.8496)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.3625::2.3625) (0.0184::0.0184) (0.8811::0.8811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3462::0.3465) (0.2488::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7658::1.7659) (0.6722::0.6722)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7884::1.7884) (0.0173::0.0173) (0.7102::0.7102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7739::1.7740) (0.6758::0.6758)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7947::1.7947) (0.0177::0.0177) (0.7110::0.7110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3486::0.3486) (0.2513::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9398::1.9398) (0.7303::0.7303)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9658::1.9658) (0.0178::0.0178) (0.7710::0.7710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3871::0.3871) (0.3395::0.3395)) (IOPATH D Q (0.3800::0.3807) (0.2725::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1533::0.1533) (0.1603::0.1603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9925::1.9925) (0.7407::0.7409)) (IOPATH TE_B Z () () (0.1225::0.1225) (2.0178::2.0178) (0.0111::0.0111) (0.8026::0.8026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3529::0.3543) (0.2579::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1219::2.1219) (0.7894::0.7894)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1544::2.1544) (0.0163::0.0163) (0.8357::0.8357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9650::1.9650) (0.7305::0.7306)) (IOPATH TE_B Z () () (0.1291::0.1291) (2.0101::2.0101) (0.0050::0.0050) (0.7901::0.7901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5099::2.5099) (0.8922::0.8922)) (IOPATH TE_B Z () () (0.1134::0.1134) (2.5248::2.5248) (0.0196::0.0196) (0.9198::0.9198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3548::0.3553) (0.2586::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1897::0.1897) (0.2442::0.2442)) (IOPATH B X (0.1460::0.1460) (0.1851::0.1851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3268::0.3268)) (IOPATH D Q (0.3585::0.3585) (0.2562::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3655::0.3677) (0.2704::0.2771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0038::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2881::2.2882) (0.8462::0.8462)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.3230::2.3230) (0.0165::0.0165) (0.8965::0.8965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3723::0.3723) (0.3305::0.3305)) (IOPATH D Q (0.3640::0.3649) (0.2615::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4943::2.4943) (0.8988::0.8988)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5169::2.5169) (0.0171::0.0171) (0.9348::0.9348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6725::1.6725) (0.6431::0.6432)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7088::1.7088) (0.0170::0.0170) (0.6939::0.6939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6271::1.6271) (0.6268::0.6268)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6549::1.6549) (0.0168::0.0168) (0.6701::0.6701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6958::1.6958) (0.6511::0.6511)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7230::1.7230) (0.0174::0.0174) (0.6942::0.6942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3112::2.3112) (0.8393::0.8393)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.3284::2.3284) (0.0188::0.0188) (0.8699::0.8699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3500::0.3505) (0.2516::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6904::1.6904) (0.6491::0.6492)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7202::1.7202) (0.0185::0.0185) (0.6939::0.6939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1384::2.1384) (0.7935::0.7935)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.1569::2.1569) (0.0184::0.0184) (0.8261::0.8261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3499::0.3500) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1300::2.1300) (0.7810::0.7811)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.1541::2.1541) (0.0155::0.0155) (0.8207::0.8207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9262::1.9262) (0.7126::0.7126)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9444::1.9444) (0.0191::0.0191) (0.7456::0.7456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1478::0.1478) (0.1675::0.1675)) (IOPATH B X (0.1550::0.1550) (0.1994::0.1994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3530::0.3530) (0.2571::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0131::2.0131) (0.7543::0.7544)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0438::2.0438) (0.0191::0.0191) (0.7989::0.7989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3566::0.3567) (0.2643::0.2643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8633::1.8633) (0.7028::0.7028)) (IOPATH TE_B Z () () (0.1185::0.1185) (1.8992::1.8992) (0.0147::0.0147) (0.7531::0.7531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.9345::0.9345) (0.6149::0.6149)) (IOPATH D Q (0.9271::0.9271) (0.5456::0.5473)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3542::0.3559) (0.2586::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6709::2.6709) (0.9732::0.9732)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.6925::2.6925) (0.0172::0.0172) (1.0082::1.0082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3782::0.3783) (0.2814::0.2814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1079::2.1079) (0.7692::0.7692)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.1398::2.1398) (0.0152::0.0152) (0.8197::0.8197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7246::1.7246) (0.6583::0.6583)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7549::1.7549) (0.0171::0.0171) (0.7028::0.7028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2997::0.3024) (0.2206::0.2251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3517::0.3524) (0.2523::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3496::0.3501) (0.2515::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3540::0.3540) (0.2570::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3815::2.3815) (0.8433::0.8433)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.4036::2.4036) (0.0177::0.0177) (0.8787::0.8787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3556::0.3573) (0.2587::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9974::1.9974) (0.7333::0.7333)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.0367::2.0367) (0.0158::0.0158) (0.7868::0.7868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3686::0.3710) (0.2746::0.2820)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1977)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3546::0.3584) (0.2594::0.2705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9714::1.9715) (0.7392::0.7393)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9919::1.9919) (0.0188::0.0188) (0.7743::0.7743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1818::0.1818) (0.2255::0.2256)) (IOPATH B X (0.1543::0.1543) (0.1961::0.1961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1860::0.1860) (0.2391::0.2391)) (IOPATH B X (0.1386::0.1386) (0.1746::0.1746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3046::0.3046) (0.2857::0.2857)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1892::2.1892) (0.8114::0.8114)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.2180::2.2180) (0.0174::0.0174) (0.8541::0.8541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3314::0.3315) (0.2360::0.2360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0017::2.0017) (0.7497::0.7497)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0232::2.0232) (0.0181::0.0181) (0.7854::0.7854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1846::0.1846) (0.2356::0.2357)) (IOPATH B X (0.1413::0.1413) (0.1783::0.1783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3569::0.3578) (0.2583::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0169::2.0169) (0.7561::0.7561)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0478::2.0478) (0.0169::0.0169) (0.8025::0.8025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3541::0.3553) (0.2556::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2087::2.2087) (0.8013::0.8013)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.2289::2.2289) (0.0184::0.0184) (0.8348::0.8348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3701::0.3701) (0.3292::0.3292)) (IOPATH D Q (0.3621::0.3621) (0.2599::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2760::0.2760) (0.2413::0.2413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3727::0.3727) (0.3307::0.3307)) (IOPATH D Q (0.3632::0.3632) (0.2597::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3715::0.3715) (0.2734::0.2734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6683::1.6683) (0.6418::0.6419)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6990::1.6990) (0.0176::0.0176) (0.6881::0.6881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3573::0.3596) (0.2625::0.2694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0082::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3547::0.3547) (0.2632::0.2632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2851::0.2851) (0.2754::0.2754)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3609::0.3609) (0.2636::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1590::0.1590) (0.1806::0.1806)) (IOPATH B X (0.1471::0.1471) (0.1847::0.1847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3515::0.3521) (0.2526::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3737::0.3737) (0.3313::0.3313)) (IOPATH D Q (0.3738::0.3738) (0.2705::0.2736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1883::0.1883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3869::2.3869) (0.8777::0.8777)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.4209::2.4209) (0.0165::0.0165) (0.9275::0.9275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3456::0.3456) (0.2460::0.2469)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3565::0.3575) (0.2619::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1896)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0117::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3308::0.3308) (0.2334::0.2334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1864::0.1864) (0.2391::0.2392)) (IOPATH B X (0.1596::0.1596) (0.2068::0.2068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3547::0.3567) (0.2588::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5998::2.5998) (0.9699::0.9701)) (IOPATH TE_B Z () () (0.1349::0.1349) (2.6121::2.6121) (-0.0002::-0.0002) (1.0094::1.0094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3644::0.3668) (0.2694::0.2767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1956)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0079)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0030::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3594::0.3594) (0.2618::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7073::1.7074) (0.6545::0.6545)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7346::1.7346) (0.0183::0.0183) (0.6979::0.6979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2333::2.2333) (0.8252::0.8252)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.2590::2.2590) (0.0158::0.0158) (0.8646::0.8646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6838::1.6839) (0.6464::0.6465)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7135::1.7135) (0.0185::0.0185) (0.6911::0.6911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6913::1.6913) (0.6487::0.6488)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7255::1.7255) (0.0165::0.0165) (0.6985::0.6985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3532::0.3532) (0.2525::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3486::0.3486) (0.2481::0.2482)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8707::1.8707) (0.7076::0.7076)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8944::1.8944) (0.0178::0.0178) (0.7454::0.7454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2316::0.2316) (0.2150::0.2150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9213::1.9213) (0.7222::0.7222)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9470::1.9470) (0.0173::0.0173) (0.7622::0.7622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3759::0.3759) (0.3327::0.3327)) (IOPATH D Q (0.3673::0.3673) (0.2608::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1907::0.1907) (0.2373::0.2374)) (IOPATH B X (0.1488::0.1488) (0.1839::0.1839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3766::0.3767) (0.2811::0.2811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2990::2.2990) (0.8503::0.8504)) (IOPATH TE_B Z () () (0.1189::0.1189) (2.3097::2.3097) (0.0145::0.0145) (0.8930::0.8930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2542::2.2542) (0.8315::0.8315)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.2790::2.2790) (0.0171::0.0171) (0.8701::0.8701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8897::1.8898) (0.6968::0.6968)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.9235::1.9235) (0.0166::0.0166) (0.7462::0.7462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3485::0.3485) (0.2501::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5368::2.5368) (0.9261::0.9261)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.5561::2.5561) (0.0188::0.0188) (0.9582::0.9582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3448::2.3448) (0.8348::0.8349)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.3612::2.3612) (0.0193::0.0193) (0.8643::0.8643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1029::2.1029) (0.7716::0.7717)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.1323::2.1323) (0.0152::0.0152) (0.8211::0.8211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3514::0.3524) (0.2551::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1837)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6698::1.6698) (0.6420::0.6420)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.6965::1.6965) (0.0183::0.0183) (0.6830::0.6830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7536::1.7536) (0.6665::0.6665)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7857::1.7857) (0.0181::0.0181) (0.7132::0.7132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3742::0.3742) (0.3317::0.3317)) (IOPATH D Q (0.3654::0.3657) (0.2618::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3562::0.3562) (0.2553::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3091::2.3091) (0.8307::0.8308)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3315::2.3315) (0.0176::0.0176) (0.8667::0.8667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3521::0.3522) (0.2606::0.2606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1292::2.1292) (0.7927::0.7928)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1527::2.1527) (0.0169::0.0169) (0.8302::0.8302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9440::1.9440) (0.7327::0.7327)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9786::1.9786) (0.0157::0.0157) (0.7835::0.7835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4006::0.4006) (0.3477::0.3477)) (IOPATH D Q (0.3925::0.3925) (0.2786::0.2786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3496::0.3507) (0.2524::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9243::1.9243) (0.7257::0.7257)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9488::1.9488) (0.0175::0.0175) (0.7642::0.7642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3581::0.3602) (0.2641::0.2705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3558::0.3563) (0.2592::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9587::1.9588) (0.7378::0.7378)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9855::1.9855) (0.0168::0.0168) (0.7792::0.7792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.4019::2.4019) (0.8721::0.8721)) (IOPATH TE_B Z () () (0.1004::0.1004) (2.3937::2.3939) (0.0271::0.0271) (0.8909::0.8911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9251::1.9251) (0.7262::0.7262)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9508::1.9508) (0.0184::0.0184) (0.7668::0.7668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0539::2.0539) (0.7679::0.7679)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0734::2.0734) (0.0181::0.0181) (0.8023::0.8023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9587::1.9587) (0.7355::0.7356)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9830::1.9830) (0.0188::0.0188) (0.7741::0.7741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1019::2.1019) (0.7835::0.7836)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1337::2.1337) (0.0169::0.0169) (0.8304::0.8304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5519::2.5519) (0.9334::0.9334)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.5736::2.5736) (0.0172::0.0172) (0.9699::0.9699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3657::0.3673) (0.2697::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9447::1.9447) (0.7294::0.7294)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9738::1.9738) (0.0183::0.0183) (0.7732::0.7732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4350::0.4351) (0.3186::0.3186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0010::2.0010) (0.7487::0.7487)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0344::2.0344) (0.0179::0.0179) (0.7964::0.7964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0372::2.0372) (0.7483::0.7484)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.0582::2.0582) (0.0156::0.0156) (0.7868::0.7868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8214::1.8214) (0.6897::0.6897)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.8583::1.8583) (0.0161::0.0161) (0.7424::0.7424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2583::2.2583) (0.8217::0.8217)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2821::2.2821) (0.0177::0.0177) (0.8592::0.8592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3441::0.3441) (0.2455::0.2455)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1770::0.1770)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3500::0.3500) (0.2515::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7295::1.7295) (0.6628::0.6628)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7599::1.7599) (0.0181::0.0181) (0.7085::0.7085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3742::0.3742) (0.3316::0.3316)) (IOPATH D Q (0.3747::0.3747) (0.2738::0.2738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2948::2.2948) (0.8206::0.8206)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.3169::2.3169) (0.0181::0.0181) (0.8558::0.8558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9025::1.9025) (0.7088::0.7088)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9385::1.9385) (0.0170::0.0170) (0.7676::0.7676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3072::0.3073) (0.2596::0.2600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7592::1.7592) (0.6710::0.6710)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7863::1.7863) (0.0173::0.0173) (0.7122::0.7122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4180::0.4180) (0.3064::0.3064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3463::0.3463) (0.2478::0.2478)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9231::1.9232) (0.7274::0.7274)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9497::1.9497) (0.0175::0.0175) (0.7707::0.7707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1854::0.1854) (0.2322::0.2323)) (IOPATH B X (0.1463::0.1463) (0.1830::0.1830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.8879::0.8879) (0.5998::0.5998)) (IOPATH D Q (0.8810::0.8810) (0.5313::0.5317)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3532::0.3532) (0.2528::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1783::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3497::0.3505) (0.2541::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1091::2.1091) (0.7647::0.7647)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1351::2.1351) (0.0172::0.0172) (0.8042::0.8042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3569::0.3569) (0.2553::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3588::0.3603) (0.2604::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2183::0.2183) (0.2001::0.2001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3569::0.3569) (0.2603::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3733::0.3733) (0.3311::0.3311)) (IOPATH D Q (0.3666::0.3675) (0.2647::0.2678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3546::0.3561) (0.2601::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3500::0.3506) (0.2518::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3155::0.3156) (0.2601::0.2623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0997::2.0998) (0.7845::0.7845)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1266::2.1266) (0.0172::0.0172) (0.8271::0.8271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3671::0.3722) (0.2714::0.2882)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1993)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0170)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3694::0.3694) (0.3288::0.3288)) (IOPATH D Q (0.3626::0.3626) (0.2600::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.2062::2.2062) (0.8081::0.8081)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.1884::2.1884) (0.0270::0.0270) (0.7975::0.7975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3261::0.3261)) (IOPATH D Q (0.3583::0.3583) (0.2588::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3492::0.3492) (0.2490::0.2490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3514::0.3514) (0.2511::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.8052::2.8055) (1.0430::1.0433)) (IOPATH TE_B Z () () (0.1445::0.1445) (2.8539::2.8539) (-0.0219::-0.0219) (1.0883::1.0883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3572::0.3572) (0.2624::0.2624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3248::0.3248)) (IOPATH D Q (0.3554::0.3567) (0.2560::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3586::0.3597) (0.2588::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3354::2.3354) (0.8385::0.8386)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3586::2.3586) (0.0177::0.0177) (0.8750::0.8750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7115::1.7115) (0.6572::0.6572)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7398::1.7398) (0.0182::0.0182) (0.7015::0.7015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2233::0.2233) (0.2038::0.2038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3518::0.3525) (0.2551::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3516::0.3523) (0.2526::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3748::0.3748) (0.3320::0.3320)) (IOPATH D Q (0.3676::0.3676) (0.2625::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3598::0.3620) (0.2628::0.2695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3467::0.3467) (0.2475::0.2487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2926::0.2926) (0.2793::0.2793)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3547::0.3577) (0.2594::0.2682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1275::2.1275) (0.7940::0.7940)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1530::2.1530) (0.0169::0.0169) (0.8344::0.8344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9436::1.9436) (0.7291::0.7291)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9721::1.9721) (0.0184::0.0184) (0.7715::0.7715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5030::2.5030) (0.9176::0.9176)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.5257::2.5257) (0.0172::0.0172) (0.9547::0.9547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9251::1.9252) (0.7278::0.7278)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.9542::1.9542) (0.0166::0.0166) (0.7730::0.7730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9884::1.9884) (0.7330::0.7330)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0188::2.0188) (0.0183::0.0183) (0.7775::0.7775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1397::2.1397) (0.7857::0.7857)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1697::2.1697) (0.0180::0.0180) (0.8312::0.8312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3958::2.3958) (0.8814::0.8815)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.4191::2.4191) (0.0176::0.0176) (0.9178::0.9178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3495::0.3495) (0.2507::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3614::0.3639) (0.2668::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1942)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0042::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.2000::0.2000) (0.2598::0.2599)) (IOPATH B X (0.1506::0.1506) (0.1901::0.1901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2932::0.2932) (0.2798::0.2798)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0815::0.0826)) (SETUP (negedge GATE) (posedge CLK) (0.0819::0.0823)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6681::1.6681) (0.6278::0.6278)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6981::1.6981) (0.0182::0.0182) (0.6725::0.6725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7214::1.7214) (0.6587::0.6587)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.7557::1.7557) (0.0159::0.0159) (0.7104::0.7104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2271::0.2271) (0.2056::0.2056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1883::0.1883) (0.2318::0.2319)) (IOPATH B X (0.1495::0.1495) (0.1851::0.1851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7927::1.7927) (0.6836::0.6836)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8244::1.8244) (0.0181::0.0181) (0.7301::0.7301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3241::0.3241)) (IOPATH D Q (0.3514::0.3514) (0.2499::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7021::1.7021) (0.6535::0.6535)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7291::1.7291) (0.0173::0.0173) (0.6984::0.6984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0851::2.0852) (0.7672::0.7672)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1022::2.1022) (0.0187::0.0187) (0.7983::0.7983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3490::0.3491) (0.2575::0.2575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7720::1.7720) (0.6760::0.6760)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8095::1.8095) (0.0177::0.0177) (0.7278::0.7278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3616::0.3626) (0.2639::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8364::1.8364) (0.6950::0.6950)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8673::1.8673) (0.0180::0.0180) (0.7400::0.7400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3493::0.3493) (0.2500::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3593::0.3608) (0.2642::0.2685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0096::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8814::1.8814) (0.7116::0.7116)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9110::1.9110) (0.0179::0.0179) (0.7557::0.7557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2530::0.2530) (0.2173::0.2173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5045::2.5045) (0.9137::0.9138)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.5253::2.5253) (0.0185::0.0185) (0.9476::0.9476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1887::0.1887) (0.2367::0.2368)) (IOPATH B X (0.1536::0.1536) (0.1929::0.1929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5016::2.5016) (0.9174::0.9174)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.5289::2.5289) (0.0162::0.0162) (0.9585::0.9585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1799::2.1799) (0.7934::0.7935)) (IOPATH TE_B Z () () (0.1460::0.1460) (2.3267::2.3267) (-0.0259::-0.0259) (0.9215::0.9215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3715::0.3715) (0.3300::0.3300)) (IOPATH D Q (0.3608::0.3608) (0.2564::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6439::1.6440) (0.6317::0.6317)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.6790::1.6790) (0.0163::0.0163) (0.6816::0.6816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3910::0.3910) (0.3418::0.3418)) (IOPATH D Q (0.3822::0.3822) (0.2704::0.2710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3517::0.3517) (0.2513::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3396::0.3397) (0.2471::0.2471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3532::0.3545) (0.2566::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2971::2.2971) (0.8264::0.8264)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.3169::2.3169) (0.0174::0.0174) (0.8605::0.8605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6367::1.6367) (0.6294::0.6295)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.6699::1.6699) (0.0174::0.0174) (0.6776::0.6776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0917::0.0917) (0.0716::0.0716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2378::0.2378) (0.2242::0.2242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2545::2.2545) (0.8325::0.8325)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.2838::2.2838) (0.0162::0.0162) (0.8756::0.8756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3566::0.3568) (0.2193::0.2671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6343::1.6343) (0.6278::0.6278)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6731::1.6731) (0.0167::0.0167) (0.6817::0.6817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3572::0.3589) (0.2606::0.2659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6618::1.6618) (0.6380::0.6380)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.6947::1.6947) (0.0177::0.0177) (0.6861::0.6861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0107::2.0107) (0.7394::0.7394)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.0483::2.0483) (0.0144::0.0144) (0.7924::0.7924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3570::0.3573) (0.2578::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0187::2.0187) (0.7535::0.7536)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.0443::2.0443) (0.0190::0.0190) (0.7930::0.7930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1931::0.1931) (0.2455::0.2456)) (IOPATH B X (0.1523::0.1523) (0.1911::0.1911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3567::0.3567) (0.2608::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0172)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3955::0.3956) (0.2989::0.2989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3675::0.3675) (0.3276::0.3276)) (IOPATH D Q (0.3607::0.3615) (0.2612::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0680::2.0680) (0.7720::0.7721)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0912::2.0912) (0.0163::0.0163) (0.8093::0.8093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2823::0.2823) (0.2740::0.2740)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3484::0.3484) (0.2494::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3549::0.3549) (0.2559::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2117::2.2117) (0.7943::0.7943)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.2343::2.2343) (0.0181::0.0181) (0.8312::0.8312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3488::0.3488) (0.2499::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2695::0.2695) (0.2382::0.2382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3475::0.3475) (0.2501::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3534::0.3534) (0.2530::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1329::2.1329) (0.7937::0.7938)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.1579::2.1579) (0.0159::0.0159) (0.8339::0.8339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3900::0.3900) (0.3412::0.3412)) (IOPATH D Q (0.3827::0.3827) (0.2719::0.2724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3484::0.3485) (0.2514::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3555::0.3555) (0.2546::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1573::0.1573) (0.1786::0.1786)) (IOPATH B X (0.1517::0.1517) (0.1919::0.1919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0114::2.0115) (0.7517::0.7517)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0427::2.0427) (0.0181::0.0181) (0.7975::0.7975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3553::0.3560) (0.2580::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1078::2.1079) (0.7858::0.7859)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1218::2.1218) (0.0181::0.0181) (0.8149::0.8149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3753::0.3753) (0.3323::0.3323)) (IOPATH D Q (0.3784::0.3837) (0.2774::0.2932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7911::1.7911) (0.6716::0.6717)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.8281::1.8281) (0.0159::0.0159) (0.7246::0.7246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4150::0.4151) (0.3081::0.3081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3531::0.3537) (0.2533::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4020::2.4021) (0.8715::0.8715)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.4247::2.4247) (0.0160::0.0160) (0.9175::0.9175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3847::0.3847) (0.3380::0.3380)) (IOPATH D Q (0.3755::0.3755) (0.2658::0.2675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3480::0.3480) (0.2488::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7288::1.7288) (0.6619::0.6619)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7630::1.7630) (0.0177::0.0177) (0.7119::0.7119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4649::2.4649) (0.9043::0.9043)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.4929::2.4929) (0.0186::0.0186) (0.9463::0.9463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3500::0.3500) (0.2504::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3695::0.3720) (0.2752::0.2831)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1978)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1803::0.1803) (0.2276::0.2277)) (IOPATH B X (0.1473::0.1473) (0.1880::0.1880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6980::1.6980) (0.6523::0.6523)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7298::1.7298) (0.0164::0.0164) (0.7001::0.7001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3270::0.3270)) (IOPATH D Q (0.3598::0.3608) (0.2606::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3586::0.3586) (0.2642::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0129)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3550::0.3555) (0.2577::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1829)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3534::0.3534) (0.2543::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3557::0.3557) (0.2597::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3553::0.3568) (0.2583::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8520::1.8520) (0.7027::0.7027)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8876::1.8876) (0.0173::0.0173) (0.7529::0.7529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1785::2.1785) (0.7907::0.7908)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1956::2.1956) (0.0188::0.0188) (0.8217::0.8217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2370::0.2373) (0.1735::0.1755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3118::0.3118) (0.2583::0.2598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3533::0.3543) (0.2562::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6001::1.6001) (0.6179::0.6179)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.6341::1.6341) (0.0177::0.0177) (0.6667::0.6667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0094::2.0094) (0.7554::0.7555)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0385::2.0385) (0.0165::0.0165) (0.8008::0.8008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4298::0.4299) (0.3287::0.3287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3616::0.3623) (0.2636::0.2659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9470::1.9470) (0.7318::0.7319)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9771::1.9771) (0.0175::0.0175) (0.7768::0.7768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3269::0.3269)) (IOPATH D Q (0.3586::0.3586) (0.2565::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9548::1.9548) (0.7342::0.7342)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9814::1.9814) (0.0184::0.0184) (0.7750::0.7750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2522::0.2539) (0.2256::0.2305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0476::2.0476) (0.7646::0.7646)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0834::2.0834) (0.0158::0.0158) (0.8166::0.8166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2615::2.2615) (0.8353::0.8353)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.2855::2.2855) (0.0164::0.0164) (0.8728::0.8728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7283::1.7283) (0.6602::0.6603)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7586::1.7586) (0.0167::0.0167) (0.7069::0.7069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3718::0.3718) (0.3302::0.3302)) (IOPATH D Q (0.3636::0.3647) (0.2612::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6977::1.6978) (0.6379::0.6380)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7312::1.7312) (0.0174::0.0174) (0.6858::0.6858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0747::2.0747) (0.7631::0.7631)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1134::2.1134) (0.0169::0.0169) (0.8160::0.8160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3521::0.3521) (0.2571::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3706::0.3706) (0.3295::0.3295)) (IOPATH D Q (0.3627::0.3633) (0.2613::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3465::0.3465) (0.2489::0.2490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9880::1.9880) (0.7470::0.7471)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0123::2.0123) (0.0159::0.0159) (0.7870::0.7870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1019::0.1019) (0.0801::0.0801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0104::2.0104) (0.7551::0.7552)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0369::2.0369) (0.0187::0.0187) (0.7956::0.7956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8464::1.8464) (0.6873::0.6874)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8771::1.8771) (0.0180::0.0180) (0.7329::0.7329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3481::0.3481) (0.2499::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2685::2.2685) (0.8243::0.8243)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.2995::2.2995) (0.0167::0.0167) (0.8716::0.8716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3537::0.3537) (0.2516::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3104::0.3103) (0.2133::0.2133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3248::0.3248)) (IOPATH D Q (0.3606::0.3606) (0.2609::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1019::2.1019) (0.7854::0.7855)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.1348::2.1348) (0.0167::0.0167) (0.8339::0.8339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2575::0.2575) (0.2218::0.2218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0480::2.0481) (0.7668::0.7669)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0613::2.0613) (0.0181::0.0181) (0.7956::0.7956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3548::0.3559) (0.2581::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3509::0.3509) (0.2525::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3811::0.3811) (0.3661::0.3661)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2714::0.2740)) (SETUP (negedge D) (posedge CLK) (0.3641::0.3725)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3849::0.3849) (0.3684::0.3684)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2561::0.2583)) (SETUP (negedge D) (posedge CLK) (0.3430::0.3505)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2881::0.2881) (0.2503::0.2503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1803::2.1803) (0.7881::0.7882)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1981::2.1981) (0.0188::0.0188) (0.8196::0.8196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1221::2.1221) (0.7753::0.7754)) (IOPATH TE_B Z () () (0.1133::0.1133) (2.1379::2.1379) (0.0196::0.0196) (0.8043::0.8043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3530::0.3538) (0.2547::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3637::0.3652) (0.2695::0.2747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1942)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3526::0.3546) (0.2573::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3531::0.3531) (0.2532::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2789::0.2789) (0.2439::0.2439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3452::0.3452) (0.2530::0.2530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9369::1.9369) (0.7078::0.7079)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9513::1.9513) (0.0191::0.0191) (0.7374::0.7374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0957::0.0957) (0.0748::0.0748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3621::0.3641) (0.2668::0.2733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2037::2.2037) (0.7944::0.7944)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.2359::2.2359) (0.0154::0.0154) (0.8404::0.8404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7489::1.7489) (0.6524::0.6524)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7824::1.7824) (0.0174::0.0174) (0.7005::0.7005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.4075::0.4075) (0.3824::0.3824)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2850::0.2879)) (SETUP (negedge D) (posedge CLK) (0.3836::0.3925)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3200::0.3200)) (IOPATH D Q (0.3459::0.3465) (0.2472::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3733::0.3733) (0.3612::0.3612)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2546::0.2567)) (SETUP (negedge D) (posedge CLK) (0.3405::0.3479)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2843::0.2843) (0.2750::0.2750)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2869::0.2869) (0.2764::0.2764)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3525::0.3525) (0.2536::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3489::0.3489) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3850::0.3851) (0.2926::0.2926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3617::0.3617) (0.2652::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3836::2.3836) (0.8580::0.8580)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.4071::2.4071) (0.0162::0.0162) (0.8958::0.8958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8344::1.8344) (0.6796::0.6796)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8509::1.8509) (0.0183::0.0183) (0.7114::0.7114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9678::1.9679) (0.7234::0.7234)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9861::1.9861) (0.0184::0.0184) (0.7565::0.7565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3018::0.3019) (0.2510::0.2531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0684::2.0685) (0.7728::0.7728)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.1057::2.1057) (0.0158::0.0158) (0.8256::0.8256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1810::0.1810) (0.2239::0.2240)) (IOPATH B X (0.1453::0.1453) (0.1825::0.1825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3474::0.3474) (0.2488::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3931::0.3931) (0.3735::0.3735)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2761::0.2788)) (SETUP (negedge D) (posedge CLK) (0.3706::0.3785)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0987::2.0987) (0.7638::0.7639)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.1215::2.1215) (0.0168::0.0168) (0.8030::0.8030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3536::0.3536) (0.2538::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3837::0.3837) (0.3676::0.3676)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2511::0.2527)) (SETUP (negedge D) (posedge CLK) (0.3355::0.3418)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3028::0.3028) (0.2847::0.2847)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3061::0.3066) (0.2440::0.2457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3295::0.3295) (0.2314::0.2314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3553::0.3553) (0.2546::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3669::0.3669) (0.3272::0.3272)) (IOPATH D Q (0.3634::0.3635) (0.2642::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6953::1.6953) (0.6483::0.6483)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7250::1.7250) (0.0174::0.0174) (0.6940::0.6940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3515::0.3515) (0.2522::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1163::2.1163) (0.7725::0.7725)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.1391::2.1391) (0.0179::0.0179) (0.8091::0.8091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7771::1.7771) (0.6793::0.6793)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8083::1.8083) (0.0176::0.0176) (0.7266::0.7266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3641::0.3642) (0.2671::0.2671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0773::0.0773) (0.0635::0.0635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8713::1.8714) (0.7100::0.7101)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.8966::1.8966) (0.0156::0.0156) (0.7583::0.7583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3512::0.3523) (0.2525::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3227::0.3227)) (IOPATH D Q (0.3524::0.3524) (0.2518::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3019::0.3019) (0.2843::0.2843)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0818)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3839::0.3839) (0.3678::0.3678)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2557::0.2581)) (SETUP (negedge D) (posedge CLK) (0.3426::0.3497)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3482::0.3482) (0.2491::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3728::0.3728) (0.3609::0.3609)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2613::0.2631)) (SETUP (negedge D) (posedge CLK) (0.3495::0.3564)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3261::0.3261)) (IOPATH D Q (0.3567::0.3567) (0.2559::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3503::0.3503) (0.2521::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1530::0.1530) (0.1601::0.1601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4880::2.4881) (0.8889::0.8889)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.5194::2.5194) (0.0167::0.0167) (0.9362::0.9362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2333::0.2343) (0.2199::0.2218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9911::1.9911) (0.7479::0.7480)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.0298::2.0298) (0.0162::0.0162) (0.8020::0.8020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1921::0.1921) (0.2395::0.2396)) (IOPATH B X (0.1512::0.1512) (0.1873::0.1873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3484::0.3484) (0.2487::0.2487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3578::0.3578) (0.2630::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3704::2.3704) (0.8716::0.8716)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.3902::2.3902) (0.0173::0.0173) (0.9049::0.9049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3591::0.3613) (0.2626::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0109::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3621::0.3649) (0.2655::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0079::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3607::0.3607) (0.2629::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1861::0.1861) (0.2341::0.2341)) (IOPATH B X (0.1533::0.1533) (0.1946::0.1946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3600::0.3600) (0.2634::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0164)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6799::1.6799) (0.6315::0.6315)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.7119::1.7119) (0.0169::0.0169) (0.6786::0.6786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3239::0.3239)) (IOPATH D Q (0.3553::0.3553) (0.2575::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3492::2.3492) (0.8546::0.8546)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3705::2.3705) (0.0162::0.0162) (0.8999::0.8999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2968::2.2968) (0.8468::0.8468)) (IOPATH TE_B Z () () (0.1133::0.1133) (2.3126::2.3126) (0.0196::0.0196) (0.8755::0.8755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6621::1.6621) (0.6388::0.6388)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6993::1.6993) (0.0170::0.0170) (0.6908::0.6908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3627::0.3657) (0.2657::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1903)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3482::0.3483) (0.2545::0.2545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.3055::2.3055) (0.8406::0.8406)) (IOPATH TE_B Z () () (0.0996::0.0996) (2.2954::2.2954) (0.0275::0.0275) (0.8462::0.8462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1056::2.1056) (0.7644::0.7645)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.1243::2.1243) (0.0185::0.0185) (0.7969::0.7969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3503::0.3503) (0.2526::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3870::0.3870) (0.3697::0.3697)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2738::0.2765)) (SETUP (negedge D) (posedge CLK) (0.3668::0.3749)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3844::0.3844) (0.3681::0.3681)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2530::0.2547)) (SETUP (negedge D) (posedge CLK) (0.3386::0.3444)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2557::0.2557) (0.2330::0.2330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3626::0.3654) (0.2673::0.2754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1937)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0045::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3689::0.3689) (0.3284::0.3284)) (IOPATH D Q (0.3591::0.3598) (0.2572::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1412::2.1412) (0.7966::0.7966)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.1736::2.1736) (0.0157::0.0157) (0.8439::0.8439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2781::0.2781) (0.2348::0.2348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3638::0.3652) (0.2712::0.2755)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0025::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6904::1.6904) (0.6466::0.6466)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7249::1.7249) (0.0171::0.0171) (0.6958::0.6958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3507::0.3512) (0.2516::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6727::1.6727) (0.6406::0.6406)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7098::1.7098) (0.0164::0.0164) (0.6922::0.6922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1416::2.1416) (0.7970::0.7970)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1616::2.1616) (0.0177::0.0177) (0.8312::0.8312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3678::0.3679) (0.2716::0.2716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7135::1.7135) (0.6553::0.6553)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7458::1.7458) (0.0174::0.0174) (0.7019::0.7019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3488::0.3494) (0.2502::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3595::0.3608) (0.2624::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2728::2.2728) (0.8380::0.8380)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.2967::2.2967) (0.0162::0.0162) (0.8762::0.8762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8939::1.8939) (0.7127::0.7128)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9190::1.9190) (0.0190::0.0190) (0.7524::0.7524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3859::0.3859) (0.3691::0.3691)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2781::0.2813)) (SETUP (negedge D) (posedge CLK) (0.3742::0.3826)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3894::0.3894) (0.3712::0.3712)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2506::0.2525)) (SETUP (negedge D) (posedge CLK) (0.3359::0.3420)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0225::2.0225) (0.7581::0.7581)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0532::2.0532) (0.0174::0.0174) (0.8027::0.8027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0223::2.0223) (0.7422::0.7422)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0445::2.0445) (0.0165::0.0165) (0.7820::0.7820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3272::0.3272)) (IOPATH D Q (0.3590::0.3590) (0.2591::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3493::0.3501) (0.2534::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3539::0.3539) (0.2567::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1859::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7616::1.7616) (0.6612::0.6612)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7825::1.7825) (0.0172::0.0172) (0.6970::0.6970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9167::1.9167) (0.7039::0.7039)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9379::1.9379) (0.0184::0.0184) (0.7387::0.7387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8113::1.8113) (0.6851::0.6851)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8341::1.8341) (0.0176::0.0176) (0.7219::0.7219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3038::0.3037) (0.2041::0.2041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0581::2.0581) (0.7676::0.7676)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0867::2.0867) (0.0170::0.0170) (0.8111::0.8111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3582::0.3589) (0.2612::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3936::0.3936) (0.3434::0.3434)) (IOPATH D Q (0.3850::0.3850) (0.2734::0.2734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2322::0.2322) (0.2111::0.2111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1845::0.1845) (0.2354::0.2355)) (IOPATH B X (0.1477::0.1477) (0.1879::0.1879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4170::2.4170) (0.8739::0.8739)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.4481::2.4481) (0.0156::0.0156) (0.9188::0.9188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7661::1.7661) (0.6739::0.6739)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8003::1.8003) (0.0163::0.0163) (0.7236::0.7236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1162::2.1162) (0.7703::0.7704)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1399::2.1399) (0.0179::0.0179) (0.8074::0.8074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4865::2.4865) (0.8859::0.8859)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.5078::2.5078) (0.0177::0.0177) (0.9216::0.9216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1750::2.1750) (0.8080::0.8081)) (IOPATH TE_B Z () () (0.1195::0.1195) (2.2107::2.2107) (0.0139::0.0139) (0.8621::0.8621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3892::0.3892) (0.3408::0.3408)) (IOPATH D Q (0.3802::0.3802) (0.2703::0.2704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.4177::0.4177) (0.3880::0.3880)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2710::0.2737)) (SETUP (negedge D) (posedge CLK) (0.3639::0.3724)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3521::0.3533) (0.2555::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3887::0.3887) (0.3707::0.3707)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2617::0.2634)) (SETUP (negedge D) (posedge CLK) (0.3501::0.3566)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2875::2.2875) (0.8147::0.8148)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3086::2.3086) (0.0178::0.0178) (0.8490::0.8490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3280::0.3280)) (IOPATH D Q (0.3684::0.3721) (0.2699::0.2810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1922)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9713::1.9713) (0.7307::0.7308)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9925::1.9925) (0.0185::0.0185) (0.7672::0.7672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3560::0.3560) (0.2545::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0825::2.0825) (0.7540::0.7540)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.0999::2.0999) (0.0191::0.0191) (0.7860::0.7860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9999::1.9999) (0.7379::0.7379)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0359::2.0359) (0.0182::0.0182) (0.7881::0.7881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3720::0.3737) (0.2762::0.2816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0024::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0190::2.0190) (0.7546::0.7546)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0361::2.0361) (0.0188::0.0188) (0.7865::0.7865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0074::2.0074) (0.7346::0.7347)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0285::2.0285) (0.0184::0.0184) (0.7699::0.7699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6378::1.6378) (0.6296::0.6296)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6651::1.6651) (0.0168::0.0168) (0.6734::0.6734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0453::2.0453) (0.7498::0.7498)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0812::2.0812) (0.0166::0.0166) (0.8001::0.8001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3778::0.3778) (0.3338::0.3338)) (IOPATH D Q (0.3685::0.3690) (0.2630::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3894::0.3894) (0.3712::0.3712)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2755::0.2783)) (SETUP (negedge D) (posedge CLK) (0.3701::0.3790)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3539::0.3539) (0.2541::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3471::0.3471) (0.2489::0.2489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3834::0.3834) (0.3675::0.3675)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2468::0.2486)) (SETUP (negedge D) (posedge CLK) (0.3296::0.3361)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3702::0.3702) (0.3292::0.3292)) (IOPATH D Q (0.3634::0.3634) (0.2604::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6026::2.6026) (0.9247::0.9247)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.6257::2.6257) (0.0175::0.0175) (0.9615::0.9615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3564::0.3564) (0.2639::0.2639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2929::0.2929) (0.2795::0.2795)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4177::0.4178) (0.3135::0.3135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3529::0.3548) (0.2578::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3213::2.3213) (0.8433::0.8433)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3436::2.3436) (0.0176::0.0176) (0.8798::0.8798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3280::0.3280)) (IOPATH D Q (0.3656::0.3672) (0.2666::0.2713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4627::0.4627) (0.3809::0.3809)) (IOPATH D Q (0.4546::0.4546) (0.3119::0.3119)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3195::0.3195)) (IOPATH D Q (0.3482::0.3482) (0.2490::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3507::0.3508) (0.2511::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3572::0.3575) (0.2572::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5308::2.5308) (0.9267::0.9267)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.5648::2.5648) (0.0183::0.0183) (0.9753::0.9753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2959::0.2959) (0.2810::0.2810)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0818::0.0828)) (SETUP (negedge GATE) (posedge CLK) (0.0821::0.0824)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3772::0.3772) (0.3335::0.3335)) (IOPATH D Q (0.3810::0.3854) (0.2797::0.2927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3478::0.3478) (0.2504::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3502::0.3515) (0.2545::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3586::0.3598) (0.2611::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2044::0.2044) (0.1778::0.1800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2979::0.2979) (0.2822::0.2822)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6504::1.6504) (0.6235::0.6235)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6824::1.6824) (0.0176::0.0176) (0.6697::0.6697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7922::1.7922) (0.6815::0.6815)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8232::1.8232) (0.0184::0.0184) (0.7271::0.7271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6230::1.6230) (0.6114::0.6115)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6528::1.6528) (0.0183::0.0183) (0.6557::0.6557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3549::0.3549) (0.2547::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3759::0.3759) (0.3327::0.3327)) (IOPATH D Q (0.3666::0.3666) (0.2605::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9234::1.9234) (0.7109::0.7110)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.9462::1.9462) (0.0165::0.0165) (0.7511::0.7511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3173::0.3173) (0.2142::0.2142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3575::0.3586) (0.2606::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7245::1.7245) (0.6579::0.6579)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7506::1.7506) (0.0185::0.0185) (0.6989::0.6989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8527::1.8528) (0.6874::0.6875)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8913::1.8913) (0.0167::0.0167) (0.7407::0.7407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3524::0.3524) (0.2518::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3505::0.3505) (0.2505::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3275::0.3275)) (IOPATH D Q (0.3596::0.3596) (0.2573::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2821::0.2821) (0.2739::0.2739)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9050::1.9050) (0.7053::0.7053)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9269::1.9269) (0.0177::0.0177) (0.7415::0.7415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3493::0.3493) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9589::1.9589) (0.7200::0.7201)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.9926::1.9926) (0.0164::0.0164) (0.7692::0.7692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2207::2.2207) (0.8246::0.8247)) (IOPATH TE_B Z () () (0.1195::0.1195) (2.2598::2.2598) (0.0139::0.0139) (0.8801::0.8801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3621::2.3621) (0.8495::0.8495)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3854::2.3854) (0.0176::0.0176) (0.8865::0.8865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3115::2.3115) (0.8551::0.8552)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.3325::2.3325) (0.0158::0.0158) (0.8996::0.8996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1811::0.1811) (0.2269::0.2269)) (IOPATH B X (0.1445::0.1445) (0.1829::0.1829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1835::2.1835) (0.7913::0.7913)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2044::2.2044) (0.0178::0.0178) (0.8255::0.8255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3596::0.3610) (0.2643::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0096::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7845::1.7845) (0.6671::0.6671)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8136::1.8136) (0.0186::0.0186) (0.7104::0.7104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3532::0.3532) (0.2523::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1790::2.1790) (0.7932::0.7932)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.2005::2.2005) (0.0174::0.0174) (0.8283::0.8283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6616::1.6616) (0.6366::0.6366)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6920::1.6920) (0.0168::0.0168) (0.6821::0.6821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9935::1.9935) (0.7499::0.7499)) (IOPATH TE_B Z () () (0.1147::0.1148) (2.0254::2.0254) (0.0182::0.0182) (0.7977::0.7977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3758::0.3758) (0.3326::0.3326)) (IOPATH D Q (0.3697::0.3709) (0.2669::0.2706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3309::0.3312) (0.2692::0.2708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6002::1.6002) (0.6175::0.6175)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6305::1.6305) (0.0170::0.0170) (0.6629::0.6629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8741::1.8741) (0.6979::0.6979)) (IOPATH TE_B Z () () (0.1134::0.1134) (1.8948::1.8948) (0.0194::0.0194) (0.7340::0.7340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7302::1.7302) (0.6628::0.6628)) (IOPATH TE_B Z () () (0.1187::0.1187) (1.7704::1.7704) (0.0145::0.0145) (0.7198::0.7198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3681::0.3723) (0.2705::0.2831)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1953)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0101)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0008::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3497::0.3508) (0.2538::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9485::1.9485) (0.7336::0.7337)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9678::1.9678) (0.0189::0.0189) (0.7673::0.7673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0942::2.0942) (0.7664::0.7664)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1169::2.1169) (0.0184::0.0184) (0.8026::0.8026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0517::2.0517) (0.7644::0.7644)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0745::2.0745) (0.0178::0.0178) (0.8006::0.8006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1803::0.1803) (0.2267::0.2268)) (IOPATH B X (0.1432::0.1432) (0.1813::0.1813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6977::2.6977) (0.9634::0.9634)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.7290::2.7290) (0.0184::0.0184) (1.0085::1.0085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3405::0.3406) (0.2455::0.2455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2593::2.2593) (0.8217::0.8218)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.2886::2.2886) (0.0171::0.0171) (0.8656::0.8655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8862::1.8863) (0.7128::0.7128)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9190::1.9190) (0.0185::0.0185) (0.7600::0.7600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2841::0.2841) (0.2749::0.2749)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0808::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3262::0.3262)) (IOPATH D Q (0.3577::0.3583) (0.2580::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3723::0.3723) (0.3305::0.3305)) (IOPATH D Q (0.3640::0.3654) (0.2615::0.2663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3551::0.3551) (0.2537::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3253::0.3253)) (IOPATH D Q (0.3657::0.3657) (0.2669::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7175::2.7175) (0.9619::0.9619)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.7417::2.7417) (0.0179::0.0179) (1.0005::1.0005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4090::0.4090) (0.3524::0.3524)) (IOPATH D Q (0.4022::0.4022) (0.2839::0.2853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9759::1.9759) (0.7424::0.7424)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0120::2.0120) (0.0158::0.0158) (0.7934::0.7934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3867::2.3867) (0.8752::0.8752)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.4031::2.4031) (0.0193::0.0193) (0.9047::0.9047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3024::2.3025) (0.8510::0.8511)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.3230::2.3230) (0.0172::0.0172) (0.8857::0.8857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9650::1.9650) (0.7211::0.7212)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9937::1.9937) (0.0176::0.0176) (0.7640::0.7640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8308::1.8308) (0.6925::0.6926)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8581::1.8581) (0.0184::0.0184) (0.7345::0.7345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2984::0.2984) (0.2824::0.2824)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0701::2.0701) (0.7560::0.7560)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0867::2.0867) (0.0190::0.0190) (0.7876::0.7876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9234::1.9234) (0.7227::0.7227)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9500::1.9500) (0.0175::0.0175) (0.7643::0.7643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8312::1.8313) (0.6792::0.6792)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8531::1.8531) (0.0172::0.0172) (0.7158::0.7158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9112::1.9112) (0.7093::0.7094)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9369::1.9369) (0.0169::0.0169) (0.7492::0.7492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3238::0.3238) (0.2264::0.2264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0050::2.0050) (0.7401::0.7401)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0287::2.0287) (0.0173::0.0173) (0.7782::0.7782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3488::0.3488) (0.2504::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1193::2.1193) (0.7773::0.7773)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.1452::2.1452) (0.0185::0.0185) (0.8176::0.8176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3588::0.3588) (0.2597::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0414::2.0414) (0.7611::0.7612)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0627::2.0627) (0.0177::0.0177) (0.7966::0.7966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3537::0.3537) (0.2535::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3623::0.3636) (0.2643::0.2684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2087::2.2087) (0.8030::0.8030)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.2369::2.2369) (0.0170::0.0170) (0.8454::0.8454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7159::1.7159) (0.6562::0.6562)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.7465::1.7465) (0.0189::0.0189) (0.7011::0.7011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1247::2.1247) (0.7756::0.7756)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1409::2.1409) (0.0190::0.0190) (0.8071::0.8071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3498::0.3505) (0.2536::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3649::0.3684) (0.2674::0.2780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1914)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0054)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0056::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2852::0.2852) (0.2755::0.2755)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0819)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2911::0.2911) (0.2686::0.2686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0197::2.0197) (0.7565::0.7566)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0554::2.0554) (0.0183::0.0183) (0.8071::0.8071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3234::0.3234)) (IOPATH D Q (0.3560::0.3569) (0.2583::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1574::0.1574) (0.1805::0.1805)) (IOPATH B X (0.1541::0.1541) (0.1982::0.1982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3485::0.3489) (0.2512::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3574::0.3574) (0.2568::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3464::0.3464) (0.2474::0.2474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3547::0.3551) (0.2554::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0866::2.0867) (0.7633::0.7633)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1056::2.1056) (0.0184::0.0184) (0.7972::0.7972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2552::0.2552) (0.2281::0.2281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1072::2.1072) (0.7667::0.7667)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1292::2.1292) (0.0173::0.0173) (0.8023::0.8023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3584::0.3594) (0.2585::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3983::0.3983) (0.3463::0.3463)) (IOPATH D Q (0.3898::0.3902) (0.2770::0.2785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7794::1.7794) (0.6773::0.6773)) (IOPATH TE_B Z () () (0.1187::0.1187) (1.8077::1.8077) (0.0145::0.0145) (0.7290::0.7290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3531::0.3531) (0.2531::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2763::0.2763) (0.2426::0.2426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3594::0.3611) (0.2653::0.2705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3703::0.3703) (0.3293::0.3293)) (IOPATH D Q (0.3674::0.3675) (0.2673::0.2677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9872::1.9872) (0.7317::0.7317)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0084::2.0084) (0.0190::0.0190) (0.7664::0.7664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3538::0.3538) (0.2535::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3869::0.3870) (0.2872::0.2872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0691::2.0691) (0.7744::0.7744)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1020::2.1020) (0.0165::0.0165) (0.8219::0.8219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3669::0.3670) (0.2998::0.3017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1866::0.1866) (0.2377::0.2378)) (IOPATH B X (0.1402::0.1402) (0.1758::0.1758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6771::2.6771) (0.9791::0.9794)) (IOPATH TE_B Z () () (0.1385::0.1385) (2.7033::2.7033) (-0.0060::-0.0060) (1.0246::1.0246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3701::0.3701) (0.3291::0.3291)) (IOPATH D Q (0.3629::0.3629) (0.2596::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3536::0.3551) (0.2577::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3480::0.3480) (0.2503::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2126::0.2126) (0.1989::0.1989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3235::0.3235) (0.2245::0.2245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3275::0.3275)) (IOPATH D Q (0.3592::0.3592) (0.2569::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4026::2.4027) (0.8858::0.8858)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.4191::2.4191) (0.0173::0.0173) (0.9182::0.9182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3679::0.3698) (0.2721::0.2786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1945)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0039::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3601::0.3621) (0.2635::0.2697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3490::0.3499) (0.2515::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3563::0.3563) (0.2555::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3605::0.3631) (0.2645::0.2723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8149::1.8149) (0.6801::0.6801)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8404::1.8404) (0.0174::0.0174) (0.7284::0.7284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8093::1.8093) (0.6869::0.6870)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8314::1.8314) (0.0176::0.0176) (0.7261::0.7261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3588::0.3588) (0.2634::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3654::0.3683) (0.2685::0.2769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0060::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0642::2.0642) (0.7613::0.7613)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0870::2.0870) (0.0173::0.0173) (0.8065::0.8065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7657::1.7657) (0.6734::0.6734)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7932::1.7932) (0.0179::0.0179) (0.7162::0.7162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9906::1.9906) (0.7468::0.7469)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0173::2.0173) (0.0191::0.0191) (0.7890::0.7890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3570::0.3576) (0.2588::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0471::2.0471) (0.7546::0.7546)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0838::2.0838) (0.0174::0.0174) (0.8131::0.8131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4931::2.4931) (0.8986::0.8986)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.5214::2.5214) (0.0183::0.0183) (0.9402::0.9402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3643::2.3643) (0.8547::0.8547)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.3847::2.3847) (0.0187::0.0187) (0.8880::0.8880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2099::0.2099) (0.1944::0.1944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2165::2.2165) (0.8090::0.8091)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.2349::2.2349) (0.0158::0.0158) (0.8535::0.8535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3472::0.3472) (0.2475::0.2483)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3545::0.3567) (0.2588::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3527::0.3538) (0.2553::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8276::1.8276) (0.6947::0.6947)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.8583::1.8583) (0.0190::0.0190) (0.7395::0.7395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6848::1.6848) (0.6453::0.6453)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7131::1.7131) (0.0175::0.0175) (0.6888::0.6888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2437::0.2437) (0.2235::0.2235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9565::1.9565) (0.7377::0.7378)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9917::1.9917) (0.0182::0.0182) (0.7880::0.7880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9345::1.9345) (0.7304::0.7305)) (IOPATH TE_B Z () () (0.1220::0.1220) (1.9543::1.9543) (0.0115::0.0115) (0.7807::0.7807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1831::2.1831) (0.7973::0.7974)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.2017::2.2017) (0.0183::0.0183) (0.8290::0.8290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3672::0.3672) (0.2712::0.2712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1412::2.1412) (0.7830::0.7830)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1668::2.1668) (0.0173::0.0173) (0.8240::0.8240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8028::1.8028) (0.6872::0.6872)) (IOPATH TE_B Z () () (0.1172::0.1172) (1.8422::1.8422) (0.0158::0.0158) (0.7428::0.7428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3567::0.3567) (0.2571::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3531::0.3542) (0.2550::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8210::1.8210) (0.6898::0.6899)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8438::1.8438) (0.0185::0.0185) (0.7280::0.7280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9967::1.9967) (0.7485::0.7485)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0281::2.0281) (0.0183::0.0183) (0.7943::0.7943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1895::0.1900) (0.1676::0.1693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3957::0.3957) (0.3447::0.3447)) (IOPATH D Q (0.3923::0.3923) (0.2821::0.2821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7385::2.7385) (0.9762::0.9762)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.7590::2.7590) (0.0182::0.0182) (1.0099::1.0099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3809::0.3809) (0.3357::0.3357)) (IOPATH D Q (0.3721::0.3729) (0.2660::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3484::0.3490) (0.2521::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2685::0.2685) (0.2327::0.2327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3570::0.3585) (0.2622::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6839::1.6840) (0.6455::0.6455)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7108::1.7108) (0.0175::0.0175) (0.6883::0.6883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5146::2.5146) (0.8963::0.8964)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.5348::2.5348) (0.0187::0.0187) (0.9303::0.9303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3732::0.3733) (0.2762::0.2762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4019::0.4019) (0.3484::0.3484)) (IOPATH D Q (0.3923::0.3923) (0.2773::0.2773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3687::0.3688) (0.2746::0.2746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4863::2.4863) (0.9082::0.9083)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.5026::2.5026) (0.0190::0.0190) (0.9374::0.9374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2893::0.2893) (0.2776::0.2776)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3482::0.3482) (0.2519::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0765::0.0765) (0.0626::0.0626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9258::1.9258) (0.7254::0.7254)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9442::1.9442) (0.0176::0.0176) (0.7578::0.7578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6901::1.6901) (0.6476::0.6477)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7209::1.7209) (0.0170::0.0170) (0.6943::0.6943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3589::0.3623) (0.2651::0.2750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1950)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0089)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0020::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8921::1.8921) (0.7045::0.7045)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9166::1.9166) (0.0185::0.0185) (0.7500::0.7500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0839::2.0840) (0.7777::0.7778)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.1096::2.1096) (0.0183::0.0183) (0.8175::0.8175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1487::0.1487) (0.1654::0.1654)) (IOPATH B X (0.1774::0.1774) (0.2371::0.2371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3578::0.3591) (0.2613::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9340::1.9340) (0.7296::0.7297)) (IOPATH TE_B Z () () (0.1198::0.1198) (1.9697::1.9697) (0.0135::0.0135) (0.7813::0.7813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1467::0.1467) (0.1654::0.1654)) (IOPATH B X (0.1463::0.1463) (0.1849::0.1849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3687::0.3687) (0.3283::0.3283)) (IOPATH D Q (0.3693::0.3708) (0.2703::0.2753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0101::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3401::0.3406) (0.2763::0.2766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0905::2.0905) (0.7522::0.7522)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1153::2.1153) (0.0176::0.0176) (0.7907::0.7907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0918::0.0918) (0.0716::0.0716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3491::0.3491) (0.2500::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2870::0.2870) (0.2494::0.2494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3666::0.3701) (0.2709::0.2819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1967)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2091::0.2091) (0.1837::0.1837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2946::0.2946) (0.2804::0.2804)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0163::2.0163) (0.7532::0.7532)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0350::2.0350) (0.0177::0.0177) (0.7856::0.7856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3571::0.3571) (0.2600::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0735::0.0735) (0.0585::0.0585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3608::0.3609) (0.2951::0.2970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3208::2.3208) (0.8588::0.8589)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.3343::2.3343) (0.0158::0.0158) (0.9014::0.9014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3579::0.3579) (0.2556::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2773::0.2773) (0.2714::0.2714)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3584::0.3592) (0.2604::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8577::1.8577) (0.7056::0.7057)) (IOPATH TE_B Z () () (0.1220::0.1220) (1.8975::1.8975) (0.0115::0.0115) (0.7650::0.7650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0931::0.0931) (0.0725::0.0725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3270::0.3270)) (IOPATH D Q (0.3583::0.3583) (0.2559::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3509::0.3509) (0.2521::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3612::0.3612) (0.2624::0.2624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3578::0.3603) (0.2612::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8942::1.8942) (0.7172::0.7173)) (IOPATH TE_B Z () () (0.1172::0.1172) (1.9353::1.9353) (0.0159::0.0159) (0.7738::0.7738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3561::0.3561) (0.2554::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3956::0.3956) (0.3447::0.3447)) (IOPATH D Q (0.3874::0.3874) (0.2752::0.2752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3511::0.3511) (0.2515::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1045::0.1045) (0.0830::0.0830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5626::2.5626) (0.9385::0.9386)) (IOPATH TE_B Z () () (0.1214::0.1214) (2.5735::2.5735) (0.0122::0.0122) (0.9842::0.9842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0256::2.0256) (0.7592::0.7593)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0525::2.0525) (0.0171::0.0171) (0.8036::0.8036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3597::0.3626) (0.2649::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0049::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3524::0.3524) (0.2535::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6544::1.6544) (0.6346::0.6347)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6860::1.6860) (0.0167::0.0167) (0.6810::0.6810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3611::0.3626) (0.2665::0.2716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0068::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2116::0.2116) (0.1963::0.1963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1926::0.1926) (0.2332::0.2333)) (IOPATH B X (0.1536::0.1536) (0.1874::0.1874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3579::0.3605) (0.2629::0.2706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1237::2.1238) (0.7910::0.7910)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1431::2.1431) (0.0170::0.0170) (0.8248::0.8248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8498::1.8498) (0.7013::0.7013)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8741::1.8741) (0.0181::0.0181) (0.7426::0.7426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6832::1.6832) (0.6449::0.6450)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7144::1.7144) (0.0170::0.0170) (0.6919::0.6919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3485::0.3485) (0.2498::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9274::1.9274) (0.7095::0.7095)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9520::1.9520) (0.0185::0.0185) (0.7479::0.7479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9105::1.9105) (0.7198::0.7199)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.9323::1.9323) (0.0158::0.0158) (0.7565::0.7565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3700::0.3700) (0.3291::0.3291)) (IOPATH D Q (0.3704::0.3704) (0.2711::0.2711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9923::1.9924) (0.7369::0.7369)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0193::2.0193) (0.0181::0.0181) (0.7855::0.7855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3646::0.3699) (0.2685::0.2843)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3594::0.3594) (0.2616::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1875::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3511::0.3523) (0.2541::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8736::1.8736) (0.7097::0.7097)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8988::1.8988) (0.0179::0.0179) (0.7500::0.7500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1046::0.1046) (0.0834::0.0834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1406::2.1406) (0.7960::0.7960)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.1746::2.1746) (0.0179::0.0179) (0.8441::0.8441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1223::2.1223) (0.7766::0.7767)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1466::2.1466) (0.0176::0.0176) (0.8148::0.8148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7181::1.7181) (0.6579::0.6579)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7482::1.7482) (0.0181::0.0181) (0.7028::0.7028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2500::2.2500) (0.8162::0.8162)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.2783::2.2783) (0.0170::0.0170) (0.8580::0.8580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2867::0.2867) (0.2762::0.2762)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7345::1.7345) (0.6534::0.6535)) (IOPATH TE_B Z () () (0.1179::0.1179) (1.7730::1.7730) (0.0152::0.0152) (0.7131::0.7131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7921::1.7921) (0.6819::0.6819)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8295::1.8295) (0.0168::0.0168) (0.7351::0.7351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3496::0.3496) (0.2502::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3529::0.3529) (0.2549::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0177::2.0177) (0.7547::0.7547)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0467::2.0467) (0.0185::0.0185) (0.7980::0.7980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3527::0.3540) (0.2575::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9821::1.9821) (0.7270::0.7270)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.0190::2.0190) (0.0162::0.0162) (0.7790::0.7790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3511::0.3511) (0.2511::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3480::0.3491) (0.2503::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0742::0.0742) (0.0606::0.0606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0499::2.0499) (0.7669::0.7669)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0659::2.0659) (0.0177::0.0177) (0.7977::0.7977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7834::1.7835) (0.6790::0.6791)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8114::1.8114) (0.0177::0.0177) (0.7234::0.7234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9549::1.9549) (0.7260::0.7260)) (IOPATH TE_B Z () () (0.1014::0.1014) (1.9564::1.9565) (0.0266::0.0266) (0.7514::0.7514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9161::1.9161) (0.7049::0.7049)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9440::1.9440) (0.0168::0.0168) (0.7480::0.7480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3917::0.3917) (0.3423::0.3423)) (IOPATH D Q (0.3880::0.3880) (0.2793::0.2793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0480::2.0480) (0.7498::0.7498)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.0742::2.0742) (0.0162::0.0162) (0.7914::0.7914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3557::0.3572) (0.2586::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9751::1.9751) (0.7419::0.7419)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0108::2.0108) (0.0170::0.0170) (0.7921::0.7921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3690::0.3690) (0.3285::0.3285)) (IOPATH D Q (0.3587::0.3587) (0.2558::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3537::0.3537) (0.2566::0.2566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3575::0.3586) (0.2609::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3495::0.3507) (0.2525::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0653::0.0653) (0.0516::0.0516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8388::1.8388) (0.6984::0.6984)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8559::1.8559) (0.0187::0.0187) (0.7294::0.7294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2775::0.2775) (0.2715::0.2715)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0893::2.0893) (0.7780::0.7780)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1126::2.1126) (0.0178::0.0178) (0.8160::0.8160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1648::0.1648) (0.1487::0.1502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7714::1.7715) (0.6763::0.6763)) (IOPATH TE_B Z () () (0.1146::0.1147) (1.8033::1.8033) (0.0182::0.0182) (0.7231::0.7231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3836::0.3836) (0.3374::0.3374)) (IOPATH D Q (0.3757::0.3763) (0.2691::0.2713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3239::0.3239)) (IOPATH D Q (0.3589::0.3590) (0.2613::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2891::0.2891) (0.2775::0.2775)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3503::0.3504) (0.2541::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0824::0.0824) (0.0666::0.0666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3643::0.3679) (0.2688::0.2796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1953)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0012::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3672::0.3672) (0.3274::0.3274)) (IOPATH D Q (0.3603::0.3603) (0.2585::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3502::0.3502) (0.2490::0.2490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8754::1.8754) (0.7091::0.7091)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8930::1.8930) (0.0186::0.0186) (0.7405::0.7405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1674::0.1674) (0.1669::0.1669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3505::0.3505) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9486::1.9486) (0.7314::0.7314)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9658::1.9658) (0.0183::0.0183) (0.7630::0.7630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3482::0.3482) (0.2492::0.2492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3543::0.3543) (0.2538::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0513::2.0513) (0.7682::0.7682)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0853::2.0853) (0.0178::0.0178) (0.8164::0.8164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0975::0.0975) (0.0770::0.0770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8514::1.8514) (0.6921::0.6921)) (IOPATH TE_B Z () () (0.1009::0.1009) (1.8482::1.8482) (0.0267::0.0267) (0.7029::0.7029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0957::2.0957) (0.7812::0.7813)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1277::2.1277) (0.0169::0.0169) (0.8281::0.8281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9142::1.9142) (0.7216::0.7216)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9374::1.9374) (0.0177::0.0177) (0.7634::0.7634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2906::0.2906) (0.2784::0.2784)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3601::0.3631) (0.2649::0.2737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7611::1.7611) (0.6633::0.6633)) (IOPATH TE_B Z () () (0.1205::0.1205) (1.7925::1.7925) (0.0129::0.0129) (0.7162::0.7162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2836::0.2837) (0.2372::0.2387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3596::0.3611) (0.2641::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0106::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6996::1.6996) (0.6525::0.6526)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7394::1.7394) (0.0167::0.0167) (0.7072::0.7072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6088::1.6088) (0.6206::0.6207)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.6412::1.6412) (0.0178::0.0178) (0.6682::0.6682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3565::0.3565) (0.2543::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8003::1.8003) (0.6857::0.6857)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8315::1.8315) (0.0173::0.0173) (0.7318::0.7318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7853::1.7853) (0.6804::0.6804)) (IOPATH TE_B Z () () (0.1181::0.1181) (1.8055::1.8055) (0.0150::0.0150) (0.7268::0.7268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3844::0.3844) (0.3378::0.3378)) (IOPATH D Q (0.3757::0.3757) (0.2664::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3728::0.3728) (0.3308::0.3308)) (IOPATH D Q (0.3646::0.3646) (0.2598::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3592::0.3604) (0.2607::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0176::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3533::0.3533) (0.2527::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3548::0.3548) (0.2539::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6948::1.6948) (0.6502::0.6502)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7219::1.7219) (0.0171::0.0171) (0.6915::0.6915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3550::0.3563) (0.2557::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3233::0.3233) (0.2328::0.2328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9511::1.9511) (0.7354::0.7355)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.9850::1.9850) (0.0154::0.0154) (0.7851::0.7851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3959::0.3960) (0.2982::0.2982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1306::2.1306) (0.7927::0.7927)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1673::2.1673) (0.0171::0.0171) (0.8433::0.8433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3523::0.3538) (0.2563::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2910::2.2910) (0.8313::0.8313)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.3161::2.3161) (0.0155::0.0155) (0.8777::0.8777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7083::1.7083) (0.6404::0.6405)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7456::1.7456) (0.0157::0.0157) (0.6925::0.6925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4905::2.4905) (0.8920::0.8920)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.5143::2.5143) (0.0188::0.0188) (0.9289::0.9289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6236::1.6236) (0.6240::0.6240)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.6610::1.6610) (0.0163::0.0163) (0.6762::0.6762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3567::0.3567) (0.2540::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7565::1.7565) (0.6611::0.6611)) (IOPATH TE_B Z () () (0.1047::0.1047) (1.7599::1.7599) (0.0250::0.0250) (0.6776::0.6776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3568::0.3568) (0.2552::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3523::0.3523) (0.2522::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3939::2.3940) (0.8797::0.8798)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.4188::2.4188) (0.0171::0.0171) (0.9179::0.9179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6913::1.6914) (0.6477::0.6478)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7227::1.7227) (0.0168::0.0168) (0.6961::0.6961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3510::0.3510) (0.2532::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9255::1.9255) (0.7147::0.7147)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9514::1.9514) (0.0177::0.0177) (0.7545::0.7545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3534::0.3562) (0.2585::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0097::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3485::0.3485) (0.2495::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3558::0.3558) (0.2612::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1882::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7869::1.7869) (0.6808::0.6809)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8089::1.8089) (0.0183::0.0183) (0.7177::0.7177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0115::2.0115) (0.7423::0.7423)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0388::2.0388) (0.0182::0.0182) (0.7848::0.7848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1655::0.1655) (0.1919::0.1920)) (IOPATH B X (0.1447::0.1447) (0.1841::0.1841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6640::2.6640) (0.9662::0.9662)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.6886::2.6886) (0.0184::0.0184) (1.0038::1.0038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3520::0.3520) (0.2523::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7097::1.7097) (0.6561::0.6561)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7460::1.7460) (0.0157::0.0157) (0.7082::0.7082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3679::0.3679) (0.3278::0.3278)) (IOPATH D Q (0.3687::0.3727) (0.2706::0.2823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0032::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1893::0.1893) (0.2347::0.2347)) (IOPATH B X (0.1499::0.1499) (0.1856::0.1856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3953::0.3953) (0.3445::0.3445)) (IOPATH D Q (0.3863::0.3870) (0.2743::0.2767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3716::0.3716) (0.3300::0.3300)) (IOPATH D Q (0.3647::0.3659) (0.2632::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1064::2.1064) (0.7752::0.7753)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1378::2.1378) (0.0164::0.0164) (0.8298::0.8298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8243::1.8243) (0.6907::0.6908)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8530::1.8530) (0.0184::0.0184) (0.7339::0.7339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3526::0.3526) (0.2535::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7271::1.7271) (0.6608::0.6608)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7626::1.7626) (0.0172::0.0172) (0.7108::0.7108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0925::2.0925) (0.7779::0.7779)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1157::2.1157) (0.0172::0.0172) (0.8152::0.8152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6428::1.6428) (0.6308::0.6309)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.6769::1.6769) (0.0171::0.0171) (0.6794::0.6794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3250::0.3250)) (IOPATH D Q (0.3700::0.3752) (0.2734::0.2926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2007)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0196)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3646::0.3653) (0.2674::0.2694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0024::2.0024) (0.7393::0.7394)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0354::2.0354) (0.0183::0.0183) (0.7877::0.7877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9094::1.9094) (0.7201::0.7201)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9273::1.9273) (0.0183::0.0183) (0.7521::0.7521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3022::0.3022) (0.2844::0.2844)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0811::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7974::1.7974) (0.6832::0.6833)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8159::1.8159) (0.0178::0.0178) (0.7162::0.7162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2866::0.2866) (0.2762::0.2762)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0820::0.0831)) (SETUP (negedge GATE) (posedge CLK) (0.0822::0.0826)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7649::1.7649) (0.6723::0.6724)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7882::1.7882) (0.0164::0.0164) (0.7102::0.7102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3564::0.3564) (0.2604::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1892::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1698::0.1698) (0.2000::0.2001)) (IOPATH B X (0.1512::0.1512) (0.1936::0.1936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3761::0.3761) (0.3328::0.3328)) (IOPATH D Q (0.3674::0.3681) (0.2632::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3513::0.3513) (0.2534::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1686::0.1686) (0.1971::0.1972)) (IOPATH B X (0.1508::0.1508) (0.1925::0.1925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3544::0.3551) (0.2574::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3511::0.3511) (0.2499::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3598::0.3616) (0.2641::0.2696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0096::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3592::0.3601) (0.2611::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3540::0.3540) (0.2557::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3599::0.3599) (0.2939::0.2955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3773::0.3773) (0.3335::0.3335)) (IOPATH D Q (0.3694::0.3702) (0.2652::0.2682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4694::2.4694) (0.8752::0.8753)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.4938::2.4938) (0.0177::0.0177) (0.9126::0.9126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2915::0.2915) (0.2788::0.2788)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3512::0.3520) (0.2519::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3530::0.3530) (0.2583::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0174)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3503::0.3518) (0.2549::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3528::0.3539) (0.2558::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1506::0.1506) (0.1716::0.1716)) (IOPATH B X (0.1572::0.1572) (0.2032::0.2032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3516::0.3517) (0.2542::0.2542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0767::0.0767) (0.0626::0.0626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0859::2.0860) (0.7789::0.7789)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1093::2.1093) (0.0186::0.0186) (0.8172::0.8172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1750::0.1750) (0.1991::0.1991)) (IOPATH B X (0.1659::0.1659) (0.2093::0.2093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3553::0.3560) (0.2575::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3510::0.3510) (0.2588::0.2588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3595::0.3628) (0.2648::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1934)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3605::0.3605) (0.2640::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0165)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1542::0.1542) (0.1764::0.1764)) (IOPATH B X (0.1439::0.1439) (0.1826::0.1826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2538::0.2568) (0.2343::0.2405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5532::2.5532) (0.9204::0.9205)) (IOPATH TE_B Z () () (0.1185::0.1185) (2.5649::2.5649) (0.0149::0.0149) (0.9617::0.9617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6325::1.6326) (0.6284::0.6285)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.6647::1.6647) (0.0166::0.0166) (0.6766::0.6766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0733::0.0733) (0.0599::0.0599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6977::1.6978) (0.6501::0.6501)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7212::1.7212) (0.0183::0.0183) (0.6938::0.6938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8739::1.8739) (0.7095::0.7095)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8943::1.8943) (0.0183::0.0183) (0.7453::0.7453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3484::0.3491) (0.2513::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0942::0.0942) (0.0736::0.0736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3243::0.3243)) (IOPATH D Q (0.3540::0.3540) (0.2532::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7780::1.7780) (0.6579::0.6580)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8126::1.8126) (0.0170::0.0170) (0.7070::0.7070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3143::2.3143) (0.8526::0.8528)) (IOPATH TE_B Z () () (0.1272::0.1272) (2.3246::2.3246) (0.0069::0.0069) (0.8961::0.8961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0955::2.0955) (0.7702::0.7702)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1273::2.1273) (0.0164::0.0164) (0.8170::0.8170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8503::1.8503) (0.7026::0.7026)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8785::1.8785) (0.0183::0.0183) (0.7456::0.7456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6942::1.6942) (0.6503::0.6503)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7291::1.7291) (0.0172::0.0172) (0.7010::0.7010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3786::0.3787) (0.2810::0.2810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7028::0.7029) (0.4796::0.4796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6689::1.6689) (0.6399::0.6399)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7043::1.7043) (0.0165::0.0165) (0.6907::0.6907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3250::0.3250)) (IOPATH D Q (0.3553::0.3562) (0.2556::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7560::1.7560) (0.6688::0.6688)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7888::1.7888) (0.0171::0.0171) (0.7165::0.7165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1634::0.1634) (0.1648::0.1648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6889::1.6889) (0.6329::0.6329)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7170::1.7170) (0.0182::0.0182) (0.6766::0.6766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0697::0.0697) (0.0556::0.0556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3589::0.3634) (0.2640::0.2772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1948)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0009::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0549::2.0549) (0.7557::0.7558)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.0829::2.0829) (0.0151::0.0151) (0.8000::0.8000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1912::0.1912) (0.1685::0.1701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8585::1.8586) (0.7042::0.7043)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8854::1.8854) (0.0164::0.0164) (0.7505::0.7505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3566::0.3576) (0.2594::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3559::0.3572) (0.2584::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1837)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9540::1.9540) (0.7332::0.7332)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9872::1.9872) (0.0171::0.0171) (0.7807::0.7807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3432::0.3433) (0.2460::0.2460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8032::1.8032) (0.6837::0.6838)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8254::1.8254) (0.0164::0.0164) (0.7208::0.7208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0814::0.0814) (0.0669::0.0669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3524::0.3542) (0.2571::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3484::0.3484) (0.2501::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3565::0.3582) (0.2603::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3526::0.3536) (0.2555::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3535::0.3546) (0.2547::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2643::2.2643) (0.8357::0.8357)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2921::2.2921) (0.0185::0.0185) (0.8779::0.8779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3657::0.3657) (0.2688::0.2688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0133)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7095::1.7096) (0.6554::0.6554)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7454::1.7454) (0.0170::0.0170) (0.7068::0.7068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3880::2.3880) (0.8800::0.8800)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.4247::2.4247) (0.0161::0.0161) (0.9317::0.9317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2948::0.2948) (0.2805::0.2805)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3851::2.3851) (0.8521::0.8521)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.4087::2.4087) (0.0177::0.0177) (0.8890::0.8890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0762::2.0762) (0.7755::0.7755)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0966::2.0966) (0.0180::0.0180) (0.8101::0.8101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7319::1.7319) (0.6635::0.6636)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7621::1.7621) (0.0164::0.0164) (0.7106::0.7106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3560::0.3560) (0.2574::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1220::2.1220) (0.7895::0.7895)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1437::2.1437) (0.0178::0.0178) (0.8254::0.8254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9066::1.9066) (0.7208::0.7208)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9356::1.9356) (0.0186::0.0186) (0.7649::0.7649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3523::0.3523) (0.2535::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0953::0.0953) (0.0750::0.0750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9281::1.9281) (0.7089::0.7089)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9483::1.9483) (0.0185::0.0185) (0.7434::0.7434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7569::1.7569) (0.6603::0.6604)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7846::1.7846) (0.0185::0.0185) (0.7032::0.7032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0672::2.0672) (0.7708::0.7709)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0937::2.0937) (0.0186::0.0186) (0.8110::0.8110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2997::0.2997) (0.2596::0.2596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5162::0.5162) (0.4089::0.4089)) (IOPATH D Q (0.5076::0.5076) (0.3388::0.3388)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9950::1.9950) (0.7378::0.7378)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0217::2.0217) (0.0170::0.0170) (0.7799::0.7799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9809::1.9810) (0.7312::0.7312)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9977::1.9977) (0.0187::0.0187) (0.7627::0.7627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7686::1.7686) (0.6753::0.6753)) (IOPATH TE_B Z () () (0.1152::0.1153) (1.8018::1.8018) (0.0176::0.0176) (0.7235::0.7235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5459::0.5459) (0.4242::0.4242)) (IOPATH D Q (0.5386::0.5386) (0.3547::0.3563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3522::0.3535) (0.2549::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1259::2.1259) (0.7897::0.7897)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1420::2.1420) (0.0184::0.0184) (0.8196::0.8196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2908::0.2908) (0.2784::0.2784)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0818)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3553::0.3553) (0.2533::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1050::2.1051) (0.7877::0.7877)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1334::2.1334) (0.0178::0.0178) (0.8328::0.8328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9430::1.9431) (0.7137::0.7137)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9660::1.9660) (0.0168::0.0168) (0.7519::0.7519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3597::0.3610) (0.2627::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2957::0.2957) (0.2810::0.2810)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3506::0.3506) (0.2514::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3551::0.3551) (0.2544::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3520::0.3530) (0.2531::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3572::0.3572) (0.2623::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8262::1.8262) (0.6803::0.6803)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8519::1.8519) (0.0174::0.0174) (0.7205::0.7205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8074::1.8074) (0.6876::0.6877)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8265::1.8265) (0.0188::0.0188) (0.7206::0.7206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3581::0.3589) (0.2634::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0117::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3150::0.3150) (0.2911::0.2911)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3766::0.3766) (0.3331::0.3331)) (IOPATH D Q (0.3775::0.3790) (0.2759::0.2804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0098::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1719::0.1719) (0.1957::0.1957)) (IOPATH B X (0.1710::0.1710) (0.2186::0.2186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0823::2.0823) (0.7595::0.7595)) (IOPATH TE_B Z () () (0.1134::0.1134) (2.0956::2.0956) (0.0194::0.0194) (0.7868::0.7868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6119::1.6120) (0.6239::0.6240)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.6481::1.6481) (0.0172::0.0172) (0.6754::0.6754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0491::2.0491) (0.7638::0.7639)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0682::2.0682) (0.0182::0.0182) (0.7966::0.7966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2086::0.2086) (0.1960::0.1960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7572::1.7572) (0.6713::0.6714)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7925::1.7925) (0.0166::0.0166) (0.7212::0.7212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7118::1.7118) (0.6573::0.6574)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7388::1.7388) (0.0182::0.0182) (0.7004::0.7004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3459::0.3459) (0.2465::0.2475)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3094::0.3094) (0.2882::0.2882)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0821::0.0821) (0.0660::0.0660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3563::0.3563) (0.2623::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1875::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1814::0.1814) (0.2295::0.2297)) (IOPATH B X (0.1410::0.1410) (0.1783::0.1783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3687::0.3687) (0.3283::0.3283)) (IOPATH D Q (0.3677::0.3704) (0.2691::0.2769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0086::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3252::0.3252)) (IOPATH D Q (0.3533::0.3542) (0.2524::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3515::0.3518) (0.2540::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3541::0.3548) (0.2579::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2373::0.2373) (0.2167::0.2167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6749::1.6749) (0.6433::0.6434)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7030::1.7030) (0.0175::0.0175) (0.6864::0.6864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0961::0.0961) (0.0755::0.0755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6297::1.6297) (0.6196::0.6196)) (IOPATH TE_B Z () () (0.1005::0.1005) (1.6320::1.6320) (0.0269::0.0269) (0.6433::0.6433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.5358::2.5358) (0.9159::0.9159)) (IOPATH TE_B Z () () (0.0997::0.0997) (2.5067::2.5067) (0.0275::0.0275) (0.8965::0.8965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2989::0.2989) (0.2827::0.2827)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1027::2.1028) (0.7644::0.7645)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1248::2.1248) (0.0177::0.0177) (0.8006::0.8006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7776::1.7776) (0.6788::0.6789)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8039::1.8039) (0.0182::0.0182) (0.7221::0.7221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3220::0.3220)) (IOPATH D Q (0.3575::0.3575) (0.2614::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0172)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3875::0.3875) (0.3397::0.3397)) (IOPATH D Q (0.3799::0.3799) (0.2699::0.2708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0746::0.0746) (0.0609::0.0609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9276::1.9276) (0.7099::0.7099)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9581::1.9581) (0.0170::0.0170) (0.7543::0.7543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3604::0.3618) (0.2630::0.2674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8327::1.8327) (0.6828::0.6828)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8678::1.8678) (0.0176::0.0176) (0.7321::0.7321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3519::0.3519) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3561::0.3563) (0.2576::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0466::2.0466) (0.7529::0.7529)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0819::2.0819) (0.0170::0.0170) (0.8034::0.8034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3690::0.3690) (0.3285::0.3285)) (IOPATH D Q (0.3626::0.3630) (0.2623::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6417::1.6417) (0.6296::0.6297)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6716::1.6716) (0.0175::0.0175) (0.6738::0.6738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1848::0.1848) (0.2316::0.2317)) (IOPATH B X (0.1456::0.1456) (0.1826::0.1826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3565::0.3597) (0.2616::0.2709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0068::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0728::0.0728) (0.0591::0.0591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7297::1.7297) (0.6623::0.6624)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.7692::1.7692) (0.0156::0.0156) (0.7168::0.7168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2485::2.2485) (0.8132::0.8133)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.2623::2.2623) (0.0194::0.0194) (0.8410::0.8410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3690::0.3690) (0.3285::0.3285)) (IOPATH D Q (0.3609::0.3609) (0.2598::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3256::0.3256)) (IOPATH D Q (0.3565::0.3569) (0.2567::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2634::0.2634) (0.2327::0.2327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3464::0.3464) (0.2474::0.2474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3634::0.3634) (0.2689::0.2689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7607::1.7607) (0.6588::0.6588)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7830::1.7830) (0.0175::0.0175) (0.6960::0.6960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9318::1.9318) (0.7118::0.7118)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.9600::1.9600) (0.0164::0.0164) (0.7541::0.7541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3532::0.3532) (0.2525::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9788::1.9788) (0.7445::0.7445)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0039::2.0039) (0.0181::0.0181) (0.7885::0.7885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0949::0.0949) (0.0743::0.0743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2704::0.2704) (0.2379::0.2379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2988::0.2988) (0.2826::0.2826)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0815::0.0826)) (SETUP (negedge GATE) (posedge CLK) (0.0819::0.0823)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0724::0.0724) (0.0581::0.0581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3665::0.3681) (0.2724::0.2778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1963)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0024::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3569::0.3569) (0.2618::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1882::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0151)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1672::0.1672) (0.1908::0.1908)) (IOPATH B X (0.1444::0.1444) (0.1804::0.1804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5176::2.5176) (0.9003::0.9003)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.5392::2.5392) (0.0167::0.0167) (0.9354::0.9354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7129::1.7129) (0.6548::0.6548)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7460::1.7460) (0.0166::0.0166) (0.7034::0.7034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2899::2.2899) (0.8317::0.8318)) (IOPATH TE_B Z () () (0.1186::0.1186) (2.3206::2.3206) (0.0147::0.0147) (0.8829::0.8829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3618::0.3641) (0.2644::0.2713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3367::0.3368) (0.2410::0.2410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3074::2.3075) (0.8297::0.8297)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.3277::2.3277) (0.0183::0.0183) (0.8640::0.8640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6994::1.6994) (0.6532::0.6533)) (IOPATH TE_B Z () () (0.1185::0.1185) (1.7338::1.7338) (0.0146::0.0146) (0.7051::0.7051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0953::0.0953) (0.0741::0.0741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3543::0.3543) (0.2566::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3516::0.3523) (0.2557::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3938::0.3938) (0.3436::0.3436)) (IOPATH D Q (0.3844::0.3844) (0.2709::0.2723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3586::0.3586) (0.2564::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0922::0.0922) (0.0719::0.0719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1340::2.1340) (0.7770::0.7770)) (IOPATH TE_B Z () () (0.1131::0.1131) (2.1484::2.1484) (0.0197::0.0197) (0.8053::0.8053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3472::0.3472) (0.2483::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3515::0.3526) (0.2562::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3719::0.3719) (0.2785::0.2785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1393::2.1393) (0.7757::0.7758)) (IOPATH TE_B Z () () (0.1196::0.1196) (2.1536::2.1536) (0.0137::0.0137) (0.8166::0.8166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3528::0.3553) (0.2578::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8617::1.8617) (0.6934::0.6934)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8866::1.8866) (0.0176::0.0176) (0.7323::0.7323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0116::2.0116) (0.7432::0.7432)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0458::2.0458) (0.0166::0.0166) (0.7926::0.7926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0948::0.0948) (0.0743::0.0743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6839::1.6839) (0.6374::0.6374)) (IOPATH TE_B Z () () (0.1001::0.1001) (1.6853::1.6853) (0.0270::0.0270) (0.6604::0.6604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2896::0.2896) (0.2778::0.2778)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1798::0.1798) (0.2182::0.2182)) (IOPATH B X (0.1467::0.1467) (0.1836::0.1836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0921::0.0921) (0.0718::0.0718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6655::2.6655) (0.9674::0.9674)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.6833::2.6833) (0.0185::0.0185) (0.9983::0.9983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3582::0.3591) (0.2592::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7635::1.7635) (0.6634::0.6634)) (IOPATH TE_B Z () () (0.1008::0.1008) (1.7581::1.7581) (0.0267::0.0267) (0.6699::0.6699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3547::0.3567) (0.2598::0.2659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3559::0.3567) (0.2553::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7255::1.7255) (0.6593::0.6594)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7587::1.7587) (0.0168::0.0168) (0.7069::0.7069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3543::0.3549) (0.2540::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3689::0.3689) (0.3284::0.3284)) (IOPATH D Q (0.3678::0.3678) (0.2662::0.2689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1871::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3540::0.3540) (0.2552::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3471::2.3471) (0.8334::0.8334)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3684::2.3684) (0.0181::0.0181) (0.8676::0.8676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3528::0.3532) (0.2534::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2455::0.2468) (0.2262::0.2283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3961::0.3962) (0.2946::0.2946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2863::0.2863) (0.2761::0.2761)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1716::0.1716) (0.1985::0.1985)) (IOPATH B X (0.1565::0.1565) (0.1988::0.1988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9690::1.9690) (0.7264::0.7265)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9870::1.9870) (0.0185::0.0185) (0.7596::0.7596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2824::0.2824) (0.2740::0.2740)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3516::0.3522) (0.2529::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1889::2.1889) (0.8113::0.8113)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.2124::2.2124) (0.0183::0.0183) (0.8483::0.8483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4204::0.4204) (0.3584::0.3584)) (IOPATH D Q (0.4127::0.4127) (0.2882::0.2901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3533::0.3539) (0.2566::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2350::0.2350) (0.2203::0.2203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1738::0.1738) (0.2091::0.2092)) (IOPATH B X (0.1449::0.1449) (0.1836::0.1836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3615::0.3617) (0.2697::0.2697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9268::1.9268) (0.7168::0.7168)) (IOPATH TE_B Z () () (0.1022::0.1022) (1.9194::1.9194) (0.0262::0.0262) (0.7209::0.7209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0122::2.0122) (0.7519::0.7520)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0382::2.0382) (0.0180::0.0180) (0.7923::0.7923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3521::0.3521) (0.2524::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3486::0.3486) (0.2503::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3202::0.3202)) (IOPATH D Q (0.3510::0.3522) (0.2547::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2064::2.2065) (0.7970::0.7970)) (IOPATH TE_B Z () () (0.1131::0.1131) (2.2238::2.2238) (0.0198::0.0198) (0.8274::0.8274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0973::0.0973) (0.0767::0.0767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6913::1.6913) (0.6465::0.6466)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7202::1.7202) (0.0176::0.0176) (0.6900::0.6900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3737::0.3737) (0.3313::0.3313)) (IOPATH D Q (0.3647::0.3647) (0.2608::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6678::1.6679) (0.6413::0.6414)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7011::1.7011) (0.0173::0.0173) (0.6903::0.6903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3548::0.3563) (0.2580::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3549::0.3570) (0.2590::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3719::0.3719) (0.3302::0.3302)) (IOPATH D Q (0.3728::0.3738) (0.2730::0.2764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0109::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2802::0.2802) (0.2728::0.2728)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0833::0.0840)) (SETUP (negedge GATE) (posedge CLK) (0.0830::0.0831)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0691::0.0691) (0.0555::0.0555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3520::0.3528) (0.2532::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3028::0.3028) (0.2846::0.2846)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3546::0.3553) (0.2560::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3706::0.3706) (0.3295::0.3295)) (IOPATH D Q (0.3623::0.3623) (0.2602::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3660::0.3705) (0.2690::0.2825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3849::2.3849) (0.8763::0.8763)) (IOPATH TE_B Z () () (0.1186::0.1186) (2.4244::2.4244) (0.0148::0.0148) (0.9311::0.9311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0770::0.0770) (0.0631::0.0631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3649::0.3665) (0.2703::0.2756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1942)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7818::1.7818) (0.6810::0.6811)) (IOPATH TE_B Z () () (0.1186::0.1186) (1.8049::1.8049) (0.0146::0.0146) (0.7279::0.7279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7053::1.7053) (0.6544::0.6544)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7415::1.7415) (0.0173::0.0173) (0.7050::0.7050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3520::0.3520) (0.2461::0.2461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2327::2.2327) (0.8157::0.8158)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.2519::2.2519) (0.0188::0.0188) (0.8570::0.8570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2956::0.2956) (0.2809::0.2809)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0810::0.0824)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0825)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3496::0.3496) (0.2505::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3559::0.3569) (0.2594::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3551::0.3551) (0.2588::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1841::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0666::0.0666) (0.0520::0.0520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9240::1.9240) (0.7159::0.7160)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9424::1.9424) (0.0179::0.0179) (0.7574::0.7574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3546::0.3553) (0.2533::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3454::2.3455) (0.8766::0.8769)) (IOPATH TE_B Z () () (0.1424::0.1424) (2.3962::2.3962) (-0.0164::-0.0164) (0.9346::0.9346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3094::0.3094) (0.2650::0.2650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8957::1.8958) (0.7141::0.7141)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.9287::1.9287) (0.0165::0.0165) (0.7623::0.7623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5352::2.5352) (0.9133::0.9133)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.5605::2.5605) (0.0162::0.0162) (0.9526::0.9526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3571::0.3587) (0.2604::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0962::2.0963) (0.7709::0.7710)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1259::2.1259) (0.0185::0.0185) (0.8159::0.8159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6709::1.6709) (0.6422::0.6423)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6990::1.6990) (0.0179::0.0179) (0.6855::0.6855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3453::2.3454) (0.8338::0.8338)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.3648::2.3648) (0.0185::0.0185) (0.8673::0.8673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3518::0.3518) (0.2522::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7555::1.7555) (0.6690::0.6691)) (IOPATH TE_B Z () () (0.1146::0.1147) (1.7920::1.7920) (0.0182::0.0182) (0.7199::0.7199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3573::0.3582) (0.2590::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0849::0.0849) (0.0676::0.0676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3581::0.3581) (0.2568::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1226::2.1226) (0.7756::0.7757)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1439::2.1439) (0.0177::0.0177) (0.8106::0.8106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9400::1.9400) (0.7296::0.7296)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9664::1.9664) (0.0187::0.0187) (0.7707::0.7707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3544::0.3545) (0.2569::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4306::0.4307) (0.3166::0.3166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3553::0.3592) (0.2608::0.2718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3712::0.3712) (0.3298::0.3298)) (IOPATH D Q (0.3603::0.3603) (0.2572::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3564::0.3565) (0.2593::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3805::0.3807) (0.2826::0.2826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9477::1.9478) (0.7316::0.7317)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9666::1.9666) (0.0185::0.0185) (0.7653::0.7653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9511::1.9511) (0.7165::0.7165)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9765::1.9765) (0.0170::0.0170) (0.7564::0.7564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1017::2.1017) (0.7844::0.7844)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1289::2.1289) (0.0180::0.0180) (0.8254::0.8254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1661::0.1661) (0.1916::0.1917)) (IOPATH B X (0.1450::0.1450) (0.1835::0.1835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0974::0.0974) (0.0764::0.0764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0041::2.0042) (0.7412::0.7412)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0320::2.0320) (0.0172::0.0172) (0.7856::0.7856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2108::2.2108) (0.8029::0.8029)) (IOPATH TE_B Z () () (0.1131::0.1131) (2.2272::2.2272) (0.0198::0.0198) (0.8328::0.8328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2593::0.2593) (0.2266::0.2266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7571::1.7572) (0.6704::0.6704)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7910::1.7910) (0.0171::0.0171) (0.7196::0.7196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1872::0.1872) (0.2176::0.2176)) (IOPATH B X (0.1612::0.1612) (0.1975::0.1975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2588::2.2588) (0.8170::0.8171)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.2851::2.2851) (0.0152::0.0152) (0.8589::0.8589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8197::1.8197) (0.6884::0.6884)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8562::1.8562) (0.0163::0.0163) (0.7401::0.7401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3692::0.3692) (0.3286::0.3286)) (IOPATH D Q (0.3610::0.3610) (0.2576::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3460::0.3460) (0.2474::0.2474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2865::0.2865) (0.2762::0.2762)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2972::2.2972) (0.8223::0.8223)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3175::2.3175) (0.0176::0.0176) (0.8566::0.8566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7253::1.7253) (0.6594::0.6595)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.7600::1.7600) (0.0189::0.0189) (0.7085::0.7085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9930::1.9930) (0.7487::0.7487)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.0205::2.0205) (0.0191::0.0191) (0.7900::0.7900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0775::0.0775) (0.0632::0.0632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3548::0.3548) (0.2588::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1415::0.1415) (0.1589::0.1589)) (IOPATH B X (0.1532::0.1532) (0.1955::0.1955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9033::1.9033) (0.7174::0.7175)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9353::1.9353) (0.0169::0.0169) (0.7644::0.7644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7583::1.7583) (0.6696::0.6697)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7898::1.7898) (0.0178::0.0178) (0.7157::0.7157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3553::0.3556) (0.2561::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2878::0.2878) (0.2768::0.2768)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3583::0.3583) (0.2596::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1533::0.1533) (0.1738::0.1738)) (IOPATH B X (0.1426::0.1426) (0.1792::0.1792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9180::1.9180) (0.7244::0.7244)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9447::1.9447) (0.0177::0.0177) (0.7656::0.7656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3581::0.3596) (0.2625::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3664::0.3715) (0.2709::0.2878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1993)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0170)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3556::0.3580) (0.2613::0.2689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3542::0.3542) (0.2530::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0933::0.0933) (0.0727::0.0727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1121::2.1121) (0.7677::0.7677)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1324::2.1324) (0.0186::0.0186) (0.8020::0.8020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1550::0.1550) (0.1611::0.1611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3609::0.3622) (0.2661::0.2699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1924)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0084::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1803::0.1803) (0.2260::0.2260)) (IOPATH B X (0.1385::0.1385) (0.1746::0.1746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3529::0.3538) (0.2558::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3479::0.3479) (0.2497::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3588::0.3593) (0.2572::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0977::2.0977) (0.7836::0.7837)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1244::2.1244) (0.0186::0.0186) (0.8248::0.8248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3665::0.3665) (0.2692::0.2692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1709::0.1709) (0.2042::0.2042)) (IOPATH B X (0.1460::0.1460) (0.1859::0.1859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5591::2.5592) (0.9322::0.9325)) (IOPATH TE_B Z () () (0.1424::0.1424) (2.6142::2.6142) (-0.0164::-0.0164) (0.9932::0.9932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3511::0.3517) (0.2518::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3590::0.3614) (0.2640::0.2713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1915)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0072::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7972::2.7974) (1.0501::1.0504)) (IOPATH TE_B Z () () (0.1415::0.1415) (2.8317::2.8317) (-0.0138::-0.0138) (1.0926::1.0926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1666::0.1666) (0.1909::0.1910)) (IOPATH B X (0.1738::0.1738) (0.2346::0.2346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3684::0.3684) (0.3281::0.3281)) (IOPATH D Q (0.3662::0.3676) (0.2673::0.2711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1820::0.1820) (0.2323::0.2324)) (IOPATH B X (0.1454::0.1454) (0.1855::0.1855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6661::1.6661) (0.6404::0.6404)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.6953::1.6953) (0.0179::0.0179) (0.6843::0.6843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4038::0.4038) (0.3034::0.3034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2691::0.2691) (0.2479::0.2479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3494::0.3502) (0.2535::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7081::1.7081) (0.6547::0.6548)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.7411::1.7411) (0.0188::0.0188) (0.7028::0.7028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2896::0.2896) (0.2778::0.2778)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3723::0.3723) (0.3305::0.3305)) (IOPATH D Q (0.3664::0.3664) (0.2626::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3322::2.3322) (0.8333::0.8333)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.3520::2.3520) (0.0184::0.0184) (0.8664::0.8664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1214::2.1214) (0.7883::0.7884)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1512::2.1512) (0.0186::0.0186) (0.8323::0.8323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9452::1.9452) (0.7214::0.7214)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9703::1.9703) (0.0187::0.0187) (0.7616::0.7616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3562::0.3597) (0.2616::0.2718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1352::2.1352) (0.7763::0.7763)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1630::2.1630) (0.0173::0.0173) (0.8206::0.8206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9910::1.9910) (0.7316::0.7316)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.0100::2.0100) (0.0193::0.0193) (0.7664::0.7664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3250::0.3250) (0.2306::0.2306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6986::1.6986) (0.6522::0.6522)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.7322::1.7322) (0.0155::0.0155) (0.7034::0.7034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0909::0.0909) (0.0729::0.0729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3525::0.3525) (0.2542::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3566::0.3567) (0.2909::0.2925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3685::0.3685) (0.3282::0.3282)) (IOPATH D Q (0.3592::0.3592) (0.2572::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6872::1.6872) (0.6488::0.6488)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7127::1.7127) (0.0163::0.0163) (0.6953::0.6953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7163::1.7163) (0.6554::0.6554)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7483::1.7483) (0.0179::0.0179) (0.7027::0.7027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7929::1.7929) (0.6837::0.6837)) (IOPATH TE_B Z () () (0.1138::0.1139) (1.8260::1.8260) (0.0189::0.0189) (0.7317::0.7317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1314::2.1315) (0.7733::0.7734)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1530::2.1530) (0.0176::0.0176) (0.8086::0.8086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0784::2.0784) (0.7580::0.7580)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1034::2.1034) (0.0165::0.0165) (0.7968::0.7968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2921::0.2921) (0.2791::0.2791)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0818::0.0828)) (SETUP (negedge GATE) (posedge CLK) (0.0821::0.0824)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3503::0.3503) (0.2508::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7482::1.7482) (0.6668::0.6669)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7747::1.7747) (0.0186::0.0186) (0.7083::0.7083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8966::1.8966) (0.7149::0.7149)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9273::1.9273) (0.0169::0.0169) (0.7610::0.7610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7771::1.7771) (0.6790::0.6790)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8012::1.8012) (0.0187::0.0187) (0.7193::0.7193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3692::0.3693) (0.2681::0.2681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8676::1.8677) (0.7050::0.7051)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8948::1.8948) (0.0179::0.0179) (0.7485::0.7485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3589::0.3598) (0.2636::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8395::1.8395) (0.6983::0.6983)) (IOPATH TE_B Z () () (0.1131::0.1131) (1.8623::1.8623) (0.0196::0.0196) (0.7350::0.7350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8830::1.8830) (0.7131::0.7131)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9163::1.9163) (0.0176::0.0176) (0.7612::0.7612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3484::0.3484) (0.2512::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3492::0.3498) (0.2509::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2837::0.2837) (0.2747::0.2747)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3933::0.3933) (0.3433::0.3433)) (IOPATH D Q (0.3863::0.3869) (0.2763::0.2783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5051::2.5052) (0.9047::0.9047)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.5193::2.5193) (0.0192::0.0192) (0.9412::0.9412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7820::1.7820) (0.6803::0.6803)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.8026::1.8026) (0.0157::0.0157) (0.7258::0.7258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1730::2.1730) (0.8058::0.8059)) (IOPATH TE_B Z () () (0.1202::0.1202) (2.2117::2.2117) (0.0132::0.0132) (0.8630::0.8630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6414::1.6414) (0.6227::0.6227)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.6750::1.6750) (0.0178::0.0178) (0.6773::0.6772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3539::0.3553) (0.2586::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4989::2.4989) (0.9153::0.9153)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5228::2.5228) (0.0181::0.0181) (0.9520::0.9520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1033::0.1033) (0.0819::0.0819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3574::0.3590) (0.2604::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3502::0.3502) (0.2504::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3671::0.3671) (0.3274::0.3274)) (IOPATH D Q (0.3714::0.3736) (0.2746::0.2812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0038::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6362::1.6362) (0.6287::0.6288)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6693::1.6693) (0.0176::0.0176) (0.6769::0.6769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3526::0.3534) (0.2540::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3099::2.3099) (0.8396::0.8396)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3248::2.3248) (0.0177::0.0177) (0.8714::0.8714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2822::0.2822) (0.2738::0.2738)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0810::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0815::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2512::2.2512) (0.8168::0.8168)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.2725::2.2725) (0.0180::0.0180) (0.8522::0.8522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6332::1.6332) (0.6272::0.6272)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6637::1.6637) (0.0181::0.0181) (0.6721::0.6721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3713::0.3714) (0.2714::0.2714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0691::0.0691) (0.0557::0.0557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9994::1.9994) (0.7269::0.7270)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0292::2.0292) (0.0172::0.0172) (0.7705::0.7705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3537::0.3541) (0.2541::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3592::0.3622) (0.2643::0.2731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2166::2.2166) (0.8211::0.8211)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.2373::2.2373) (0.0168::0.0168) (0.8559::0.8559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3688::0.3688) (0.3284::0.3284)) (IOPATH D Q (0.3598::0.3598) (0.2577::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0676::0.0676) (0.0542::0.0542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0478::2.0478) (0.7499::0.7499)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0772::2.0772) (0.0185::0.0185) (0.7950::0.7950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3546::0.3546) (0.2583::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1835::0.1835)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3675::0.3676) (0.2721::0.2721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0676::2.0676) (0.7715::0.7716)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0896::2.0896) (0.0175::0.0175) (0.8076::0.8076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2998::0.2998) (0.2832::0.2832)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6159::2.6159) (0.9538::0.9539)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.6435::2.6435) (0.0165::0.0165) (0.9947::0.9947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2590::0.2625) (0.2372::0.2442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3710::0.3710) (0.3297::0.3297)) (IOPATH D Q (0.3624::0.3624) (0.2583::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2263::0.2263) (0.2107::0.2107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3547::0.3565) (0.2589::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0132::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3045::0.3045) (0.2856::0.2856)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0822::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0820::0.0822)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0937::0.0937) (0.0736::0.0736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3533::0.3533) (0.2524::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6071::0.6071) (0.4553::0.4553)) (IOPATH D Q (0.6000::0.6000) (0.3860::0.3876)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2155::2.2156) (0.8011::0.8012)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.2373::2.2373) (0.0187::0.0187) (0.8361::0.8361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6833::1.6833) (0.6467::0.6467)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7200::1.7200) (0.0168::0.0168) (0.6978::0.6978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7240::1.7240) (0.6579::0.6580)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7548::1.7548) (0.0186::0.0186) (0.7035::0.7035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3482::0.3495) (0.2510::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3538::0.3545) (0.2538::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0752::0.0752) (0.0614::0.0614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3763::0.3763) (0.3329::0.3329)) (IOPATH D Q (0.3673::0.3673) (0.2608::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3218::0.3218)) (IOPATH D Q (0.3547::0.3563) (0.2580::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3487::0.3492) (0.2509::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3337::0.3337) (0.2358::0.2358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3600::0.3638) (0.2632::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1903)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2958::0.2958) (0.2810::0.2810)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3642::0.3665) (0.2715::0.2789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1976)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3190::0.3190) (0.2930::0.2930)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7875::1.7875) (0.6670::0.6670)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8199::1.8199) (0.0179::0.0179) (0.7145::0.7145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0831::0.0831) (0.0678::0.0678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3535::0.3544) (0.2559::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3550::0.3561) (0.2561::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3519::0.3519) (0.2533::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3527::0.3536) (0.2561::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3698::0.3698) (0.3290::0.3290)) (IOPATH D Q (0.3603::0.3603) (0.2578::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4059::2.4059) (0.8844::0.8844)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.4227::2.4227) (0.0175::0.0175) (0.9157::0.9157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7230::1.7231) (0.6570::0.6570)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.7516::1.7516) (0.0187::0.0187) (0.6999::0.6999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0939::0.0939) (0.0733::0.0733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8913::1.8913) (0.7013::0.7014)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9252::1.9252) (0.0176::0.0176) (0.7497::0.7497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9772::1.9772) (0.7333::0.7333)) (IOPATH TE_B Z () () (0.1007::0.1007) (1.9679::1.9679) (0.0269::0.0269) (0.7355::0.7355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3621::0.3643) (0.2658::0.2723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0086::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0908::0.0908) (0.0705::0.0705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4691::2.4692) (0.9065::0.9065)) (IOPATH TE_B Z () () (0.1222::0.1222) (2.5142::2.5142) (0.0115::0.0115) (0.9687::0.9687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2915::0.2915) (0.2788::0.2788)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2520::0.2520) (0.2139::0.2155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5309::2.5309) (0.9070::0.9070)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.5465::2.5465) (0.0193::0.0193) (0.9352::0.9352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7531::1.7531) (0.6663::0.6664)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7873::1.7873) (0.0178::0.0178) (0.7148::0.7148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3488::0.3488) (0.2485::0.2486)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3202::0.3202)) (IOPATH D Q (0.3573::0.3573) (0.2595::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6934::1.6934) (0.6491::0.6491)) (IOPATH TE_B Z () () (0.1133::0.1133) (1.7230::1.7230) (0.0194::0.0194) (0.6931::0.6931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2014::0.2014) (0.1890::0.1890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3334::0.3334) (0.2394::0.2394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3062::2.3062) (0.8383::0.8384)) (IOPATH TE_B Z () () (0.1205::0.1205) (2.3353::2.3353) (0.0130::0.0130) (0.8919::0.8919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0756::0.0756) (0.0617::0.0617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3583::0.3604) (0.2631::0.2695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0087::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1736::2.1736) (0.7864::0.7864)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.1917::2.1917) (0.0190::0.0190) (0.8179::0.8179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3628::0.3658) (0.2683::0.2772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1961)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0094)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0015::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3593::0.3612) (0.2620::0.2680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8515::1.8515) (0.7009::0.7009)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.8822::1.8822) (0.0161::0.0161) (0.7473::0.7473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2135::0.2135) (0.1991::0.1991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6004::1.6004) (0.6169::0.6169)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6312::1.6312) (0.0172::0.0172) (0.6635::0.6635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3570::0.3570) (0.2600::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9476::1.9476) (0.7335::0.7335)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9753::1.9753) (0.0178::0.0178) (0.7751::0.7751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3211::0.3211)) (IOPATH D Q (0.3475::0.3475) (0.2474::0.2474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0079::2.0079) (0.7546::0.7547)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0370::2.0370) (0.0184::0.0184) (0.7993::0.7993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3735::0.3736) (0.2773::0.2773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4215::0.4215) (0.3590::0.3590)) (IOPATH D Q (0.4128::0.4128) (0.2871::0.2892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3480::0.3480) (0.2489::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0870::0.0870) (0.0684::0.0684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2636::2.2636) (0.8374::0.8375)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2863::2.2863) (0.0176::0.0176) (0.8737::0.8737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7113::2.7113) (0.9594::0.9595)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.7294::2.7294) (0.0153::0.0153) (0.9911::0.9911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3794::0.3794) (0.3908::0.3908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1862::0.1862) (0.2350::0.2350)) (IOPATH B X (0.1523::0.1523) (0.1925::0.1925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7240::1.7240) (0.6577::0.6578)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.7634::1.7634) (0.0156::0.0156) (0.7118::0.7118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6476::1.6476) (0.6255::0.6255)) (IOPATH TE_B Z () () (0.1002::0.1002) (1.6500::1.6500) (0.0270::0.0270) (0.6494::0.6494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3566::0.3566) (0.2558::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9915::1.9915) (0.7373::0.7374)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.0102::2.0102) (0.0155::0.0155) (0.7823::0.7823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3501::0.3512) (0.2542::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1837)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3524::0.3537) (0.2564::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9002::1.9002) (0.7074::0.7074)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.9342::1.9342) (0.0158::0.0158) (0.7631::0.7631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1918::0.1918) (0.2437::0.2437)) (IOPATH B X (0.1465::0.1465) (0.1833::0.1833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6116::1.6116) (0.6206::0.6206)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.6439::1.6439) (0.0178::0.0178) (0.6680::0.6680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7101::1.7101) (0.6557::0.6558)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7452::1.7452) (0.0168::0.0168) (0.7060::0.7060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0711::2.0711) (0.7555::0.7556)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1008::2.1008) (0.0177::0.0177) (0.8000::0.8000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6562::1.6562) (0.6364::0.6365)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6900::1.6900) (0.0173::0.0173) (0.6853::0.6853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8346::1.8346) (0.6957::0.6958)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8639::1.8639) (0.0180::0.0180) (0.7405::0.7405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2855::2.2856) (0.8190::0.8191)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.3078::2.3078) (0.0171::0.0171) (0.8555::0.8555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3320::0.3320) (0.2335::0.2335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9844::1.9844) (0.7445::0.7445)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0021::2.0021) (0.0186::0.0186) (0.7763::0.7763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.2904::2.2904) (0.8356::0.8356)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.2678::2.2678) (0.0270::0.0270) (0.8281::0.8281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8492::1.8492) (0.7011::0.7011)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.8857::1.8857) (0.0156::0.0156) (0.7545::0.7545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3254::0.3254)) (IOPATH D Q (0.3576::0.3583) (0.2590::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0104::2.0104) (0.7553::0.7553)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0356::2.0356) (0.0174::0.0174) (0.7942::0.7942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3485::0.3487) (0.2506::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0435::2.0435) (0.7635::0.7636)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0623::2.0623) (0.0183::0.0183) (0.7966::0.7966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3539::0.3549) (0.2554::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1488::0.1488) (0.1688::0.1688)) (IOPATH B X (0.1671::0.1671) (0.2205::0.2205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3591::0.3612) (0.2648::0.2712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3765::0.3766) (0.2811::0.2811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1525::0.1525) (0.1740::0.1740)) (IOPATH B X (0.1431::0.1431) (0.1813::0.1813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3636::0.3652) (0.2682::0.2734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3502::0.3502) (0.2504::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2912::2.2912) (0.8293::0.8293)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.3115::2.3115) (0.0175::0.0175) (0.8629::0.8629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1230::2.1230) (0.7756::0.7757)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.1414::2.1414) (0.0179::0.0179) (0.8078::0.8078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3730::0.3730) (0.3309::0.3309)) (IOPATH D Q (0.3641::0.3641) (0.2607::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1824::2.1824) (0.7914::0.7915)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.2062::2.2062) (0.0172::0.0172) (0.8289::0.8289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8063::1.8063) (0.6844::0.6845)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8223::1.8223) (0.0183::0.0183) (0.7159::0.7159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3559::0.3578) (0.2610::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1896)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0100::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3550::0.3559) (0.2553::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0184::2.0184) (0.7554::0.7555)) (IOPATH TE_B Z () () (0.1162::0.1163) (2.0566::2.0566) (0.0168::0.0168) (0.8083::0.8083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9450::1.9450) (0.7296::0.7296)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9650::1.9650) (0.0180::0.0180) (0.7636::0.7636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7134::2.7135) (0.9870::0.9870)) (IOPATH TE_B Z () () (0.1222::0.1222) (2.7577::2.7577) (0.0115::0.0115) (1.0489::1.0489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3635::0.3635) (0.2665::0.2665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2962::0.2962) (0.2006::0.2006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0694::0.0694) (0.0557::0.0557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3678::0.3679) (0.2747::0.2747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1809::0.1809) (0.2144::0.2144)) (IOPATH B X (0.1777::0.1777) (0.2348::0.2348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7787::1.7787) (0.6754::0.6754)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8064::1.8064) (0.0168::0.0168) (0.7182::0.7182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2116::2.2116) (0.8001::0.8001)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2298::2.2298) (0.0178::0.0178) (0.8341::0.8341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3003::0.3003) (0.2833::0.2833)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3496::0.3496) (0.2499::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1819::0.1819) (0.2172::0.2172)) (IOPATH B X (0.1528::0.1528) (0.1903::0.1903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7061::1.7061) (0.6531::0.6531)) (IOPATH TE_B Z () () (0.1133::0.1133) (1.7353::1.7353) (0.0194::0.0194) (0.6968::0.6968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3687::0.3687) (0.3283::0.3283)) (IOPATH D Q (0.3610::0.3610) (0.2582::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5866::0.5866) (0.4454::0.4454)) (IOPATH D Q (0.5798::0.5798) (0.3768::0.3772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3255::0.3255)) (IOPATH D Q (0.3587::0.3601) (0.2603::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1837)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1895::0.1895) (0.2392::0.2393)) (IOPATH B X (0.1472::0.1472) (0.1833::0.1833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0753::0.0753) (0.0616::0.0616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3455::0.3455) (0.2472::0.2472)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3533::0.3533) (0.2528::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1130::0.1130) (0.0901::0.0901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3530::0.3530) (0.2575::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3865::0.3866) (0.2877::0.2877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3489::0.3489) (0.2512::0.2512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3855::0.3855) (0.3385::0.3385)) (IOPATH D Q (0.3802::0.3817) (0.2737::0.2783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8406::1.8406) (0.6965::0.6966)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8614::1.8614) (0.0172::0.0172) (0.7320::0.7320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1765::0.1765) (0.1950::0.1951)) (IOPATH B X (0.1674::0.1674) (0.2047::0.2047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3692::0.3692) (0.3286::0.3286)) (IOPATH D Q (0.3625::0.3635) (0.2622::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3607::0.3640) (0.2644::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0634::2.0634) (0.7685::0.7685)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0960::2.0960) (0.0180::0.0180) (0.8154::0.8154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2910::0.2910) (0.2785::0.2785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2864::0.2864) (0.2761::0.2761)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1030::0.1030) (0.0810::0.0810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3577::0.3582) (0.2571::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3548::0.3550) (0.2179::0.2657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0977::2.0977) (0.7627::0.7628)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1143::2.1143) (0.0189::0.0189) (0.7944::0.7944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1676::0.1676) (0.1911::0.1911)) (IOPATH B X (0.1555::0.1555) (0.1968::0.1968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3605::0.3605) (0.2588::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3529::0.3529) (0.2517::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3578::0.3578) (0.2585::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6952::1.6953) (0.6501::0.6501)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7320::1.7320) (0.0172::0.0172) (0.7014::0.7014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2845::0.2845) (0.2751::0.2751)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3512::0.3512) (0.2592::0.2592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3552::0.3565) (0.2559::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2244::0.2244) (0.2059::0.2059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7741::1.7741) (0.6767::0.6768)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7988::1.7988) (0.0185::0.0185) (0.7169::0.7169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3866::2.3867) (0.8558::0.8558)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.4083::2.4083) (0.0171::0.0171) (0.8918::0.8918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6819::1.6819) (0.6338::0.6339)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7148::1.7148) (0.0173::0.0173) (0.6822::0.6822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3512::0.3523) (0.2536::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0755::0.0755) (0.0617::0.0617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8611::1.8611) (0.7062::0.7062)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8912::1.8912) (0.0163::0.0163) (0.7528::0.7528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2816::0.2816) (0.2736::0.2736)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0812::0.0823)) (SETUP (negedge GATE) (posedge CLK) (0.0818::0.0821)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4036::0.4036) (0.3495::0.3495)) (IOPATH D Q (0.3941::0.3941) (0.2768::0.2784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3271::0.3271)) (IOPATH D Q (0.3601::0.3609) (0.2609::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3520::0.3520) (0.2523::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2829::0.2829) (0.2743::0.2743)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3573::0.3580) (0.2566::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3485::0.3485) (0.2487::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0668::2.0668) (0.7730::0.7731)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0913::2.0913) (0.0174::0.0174) (0.8115::0.8115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9918::1.9919) (0.7488::0.7488)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0210::2.0210) (0.0184::0.0184) (0.7929::0.7929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3662::0.3663) (0.2983::0.2998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3618::0.3646) (0.2643::0.2727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0096::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3657::0.3653) (0.2697::0.2697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3573::0.3573) (0.2627::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1774::0.1774) (0.2165::0.2166)) (IOPATH B X (0.1497::0.1497) (0.1898::0.1898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3714::2.3715) (0.8717::0.8718)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.3906::2.3906) (0.0179::0.0179) (0.9051::0.9051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1077::0.1077) (0.0845::0.0845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1007::0.1007) (0.0792::0.0792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3880::0.3880) (0.3400::0.3400)) (IOPATH D Q (0.3887::0.3926) (0.2827::0.2945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0033::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3603::0.3635) (0.2660::0.2754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1948)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0025::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.1344::1.1359) (0.8945::0.9017)) (IOPATH A1 X (1.2181::1.2184) (0.9970::1.0002)) (IOPATH (posedge S) X (1.1929::1.1929) (0.9632::0.9632)) (IOPATH (negedge S) X (1.2626::1.2626) (0.9674::0.9674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6893::1.6893) (0.6482::0.6483)) (IOPATH TE_B Z () () (0.1184::0.1184) (1.7319::1.7319) (0.0148::0.0148) (0.7082::0.7082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2980::2.2980) (0.8479::0.8480)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.3173::2.3173) (0.0179::0.0179) (0.8804::0.8804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3509::0.3509) (0.2515::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2981::0.2981) (0.2822::0.2822)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6609::1.6609) (0.6378::0.6378)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6899::1.6899) (0.0185::0.0185) (0.6813::0.6813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4006::0.4006) (0.3007::0.3007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1188::2.1188) (0.7899::0.7900)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.1378::2.1378) (0.0185::0.0185) (0.8229::0.8229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0893::0.0893) (0.0711::0.0711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3484::0.3484) (0.2478::0.2478)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7989::1.7989) (0.6849::0.6849)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8368::1.8368) (0.0172::0.0172) (0.7373::0.7373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8230::1.8230) (0.6928::0.6929)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8512::1.8512) (0.0168::0.0168) (0.7358::0.7358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3564::0.3570) (0.2604::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3508::0.3508) (0.2510::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9966::1.9966) (0.7491::0.7491)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0305::2.0305) (0.0176::0.0176) (0.7969::0.7969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1401::2.1401) (0.7961::0.7962)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1704::2.1704) (0.0190::0.0190) (0.8406::0.8406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7346::2.7346) (0.9688::0.9688)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.7556::2.7556) (0.0183::0.0183) (1.0025::1.0025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3571::0.3591) (0.2626::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0081::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.1371::1.1386) (0.8970::0.9038)) (IOPATH A1 X (1.2180::1.2183) (0.9972::1.0004)) (IOPATH (posedge S) X (1.1933::1.1933) (0.9638::0.9638)) (IOPATH (negedge S) X (1.2629::1.2629) (0.9681::0.9681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6757::1.6757) (0.6424::0.6424)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7059::1.7059) (0.0163::0.0163) (0.6881::0.6881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3500::0.3506) (0.2543::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5689::2.5689) (0.9401::0.9401)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5911::2.5911) (0.0172::0.0172) (0.9760::0.9760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0954::0.0954) (0.0746::0.0746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6833::1.6833) (0.6466::0.6466)) (IOPATH TE_B Z () () (0.1159::0.1160) (1.7261::1.7261) (0.0169::0.0169) (0.7041::0.7041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7094::1.7094) (0.6435::0.6436)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7463::1.7463) (0.0173::0.0173) (0.6949::0.6949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3465::0.3465) (0.2467::0.2467)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2844::0.2844) (0.2750::0.2750)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0795)) (SETUP (negedge GATE) (posedge CLK) (0.0801::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0230::2.0230) (0.7584::0.7584)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0539::2.0539) (0.0184::0.0184) (0.8035::0.8035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2726::2.2726) (0.8267::0.8268)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2911::2.2911) (0.0176::0.0176) (0.8604::0.8604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3261::0.3261)) (IOPATH D Q (0.3656::0.3693) (0.2680::0.2790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3551::0.3563) (0.2579::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3560::0.3576) (0.2598::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7601::1.7601) (0.6613::0.6613)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7825::1.7825) (0.0173::0.0173) (0.7044::0.7044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9222::1.9222) (0.7128::0.7128)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.9372::1.9372) (0.0192::0.0192) (0.7419::0.7419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3122::0.3122) (0.2896::0.2896)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0614::2.0614) (0.7698::0.7698)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.0962::2.0962) (0.0155::0.0155) (0.8211::0.8211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3656::0.3657) (0.2702::0.2702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3513::0.3519) (0.2538::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1701::0.1701) (0.1967::0.1967)) (IOPATH B X (0.1557::0.1557) (0.1985::0.1985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4192::2.4192) (0.8734::0.8735)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.4410::2.4410) (0.0171::0.0171) (0.9102::0.9102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1235::2.1235) (0.7692::0.7693)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1330::2.1330) (0.0180::0.0180) (0.7996::0.7996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1089::2.1090) (0.7849::0.7849)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1314::2.1314) (0.0169::0.0169) (0.8218::0.8218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.1617::1.1634) (0.9116::0.9174)) (IOPATH A1 X (1.2339::1.2342) (1.0076::1.0106)) (IOPATH (posedge S) X (1.2070::1.2070) (0.9708::0.9708)) (IOPATH (negedge S) X (1.2768::1.2768) (0.9751::0.9751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3669::0.3669) (0.3272::0.3272)) (IOPATH D Q (0.3602::0.3610) (0.2609::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3272::0.3272)) (IOPATH D Q (0.3648::0.3648) (0.2663::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1862::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2338::0.2338) (0.2064::0.2064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1705::2.1705) (0.8062::0.8063)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1983::2.1983) (0.0173::0.0173) (0.8492::0.8492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0783::0.0783) (0.0632::0.0632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2855::2.2855) (0.8118::0.8118)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3093::2.3093) (0.0177::0.0177) (0.8489::0.8489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2955::0.2955) (0.2808::0.2808)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2492::0.2503) (0.2251::0.2277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3501::0.3501) (0.2507::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3693::2.3693) (0.8600::0.8601)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3913::2.3913) (0.0176::0.0176) (0.9046::0.9046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3497::0.3497) (0.2523::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0852::2.0852) (0.7598::0.7598)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1009::2.1009) (0.0191::0.0191) (0.7887::0.7887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3027::0.3027) (0.1998::0.1998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0188::2.0188) (0.7459::0.7460)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0359::2.0359) (0.0175::0.0175) (0.7783::0.7783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.1963::1.1971) (0.9320::0.9376)) (IOPATH A1 X (1.2531::1.2534) (1.0126::1.0157)) (IOPATH (posedge S) X (1.2290::1.2290) (0.9818::0.9818)) (IOPATH (negedge S) X (1.2987::1.2987) (0.9756::0.9756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3527::0.3527) (0.2529::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3522::0.3522) (0.2521::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4129::0.4129) (0.3544::0.3544)) (IOPATH D Q (0.4057::0.4057) (0.2851::0.2866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0771::0.0771) (0.0628::0.0628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0474::2.0474) (0.7499::0.7499)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0754::2.0754) (0.0178::0.0178) (0.7933::0.7933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1816::0.1816) (0.2236::0.2236)) (IOPATH B X (0.1459::0.1459) (0.1830::0.1830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3516::0.3520) (0.2536::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3555::0.3555) (0.2546::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6159::2.6160) (0.9293::0.9293)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.6251::2.6251) (0.0176::0.0176) (0.9604::0.9604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1973::0.1973) (0.1873::0.1873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3217::0.3217) (0.2098::0.2098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3805::0.3806) (0.2823::0.2823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3267::0.3267)) (IOPATH D Q (0.3607::0.3615) (0.2618::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0841::0.0841) (0.0666::0.0666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3223::2.3224) (0.8549::0.8550)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3408::2.3408) (0.0180::0.0180) (0.8867::0.8867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3262::0.3262)) (IOPATH D Q (0.3687::0.3740) (0.2713::0.2871)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3546::0.3546) (0.2543::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2084::1.2092) (0.9454::0.9508)) (IOPATH A1 X (1.2439::1.2443) (0.9967::1.0005)) (IOPATH (posedge S) X (1.2355::1.2355) (0.9894::0.9894)) (IOPATH (negedge S) X (1.3051::1.3051) (0.9938::0.9938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3482::0.3490) (0.2499::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2274::0.2274) (0.1981::0.1981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3617::0.3617) (0.2657::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0144)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3672::0.3672) (0.3274::0.3274)) (IOPATH D Q (0.3581::0.3581) (0.2552::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2066::0.2066) (0.1925::0.1925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1837::0.1837) (0.2344::0.2344)) (IOPATH B X (0.1456::0.1456) (0.1849::0.1849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3539::0.3539) (0.2529::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3217::0.3217) (0.2656::0.2671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3537::0.3561) (0.2588::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5289::2.5289) (0.9251::0.9251)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5629::2.5629) (0.0171::0.0171) (0.9733::0.9733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3662::0.3687) (0.2729::0.2809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1978)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0119)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3696::0.3696) (0.3289::0.3289)) (IOPATH D Q (0.3616::0.3616) (0.2584::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2880::0.2880) (0.2769::0.2769)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3472::0.3472) (0.2496::0.2496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2090::0.2090) (0.1959::0.1959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0908::0.0908) (0.0707::0.0707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7928::1.7928) (0.6821::0.6821)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8197::1.8197) (0.0183::0.0183) (0.7236::0.7236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6587::1.6587) (0.6390::0.6390)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.6984::1.6984) (0.0175::0.0175) (0.6941::0.6941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6282::1.6282) (0.6250::0.6251)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6619::1.6619) (0.0182::0.0182) (0.6735::0.6735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3514::0.3514) (0.2511::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3495::0.3499) (0.2533::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3604::0.3604) (0.2654::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0128::0.0128)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2237::1.2245) (0.9569::0.9621)) (IOPATH A1 X (1.2665::1.2668) (1.0220::1.0254)) (IOPATH (posedge S) X (1.2459::1.2459) (0.9952::0.9952)) (IOPATH (negedge S) X (1.3154::1.3154) (0.9995::0.9995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8404::1.8404) (0.6846::0.6847)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8698::1.8698) (0.0183::0.0183) (0.7290::0.7290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3525::0.3533) (0.2560::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8508::1.8508) (0.6832::0.6833)) (IOPATH TE_B Z () () (0.1185::0.1185) (1.8874::1.8874) (0.0147::0.0147) (0.7358::0.7358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2853::0.2853) (0.2756::0.2756)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3512::0.3512) (0.2528::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3195::0.3195)) (IOPATH D Q (0.3499::0.3511) (0.2539::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3526::0.3526) (0.2576::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0707::0.0707) (0.0563::0.0563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3533::0.3534) (0.2612::0.2612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9067::1.9067) (0.7030::0.7030)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.9277::1.9277) (0.0158::0.0158) (0.7400::0.7400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3553::0.3558) (0.2567::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9601::1.9601) (0.7241::0.7242)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9892::1.9892) (0.0179::0.0179) (0.7681::0.7681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1969::0.1969) (0.1869::0.1869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2209::2.2209) (0.8242::0.8242)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.2463::2.2463) (0.0173::0.0173) (0.8659::0.8659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3691::2.3691) (0.8710::0.8710)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3923::2.3923) (0.0181::0.0181) (0.9075::0.9075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1844::0.1844) (0.2324::0.2325)) (IOPATH B X (0.1513::0.1513) (0.1917::0.1917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2967::0.2967) (0.2815::0.2815)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0808::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0976::0.0976) (0.0765::0.0765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3492::0.3492) (0.2499::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.1889::1.1897) (0.9334::0.9387)) (IOPATH A1 X (1.2335::1.2339) (0.9989::1.0022)) (IOPATH (posedge S) X (1.2133::1.2133) (0.9741::0.9741)) (IOPATH (negedge S) X (1.2828::1.2828) (0.9781::0.9781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0863::0.0863) (0.0678::0.0678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1871::2.1872) (0.7969::0.7969)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2094::2.2094) (0.0176::0.0176) (0.8331::0.8331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3000::0.3000) (0.2832::0.2832)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0815::0.0823)) (SETUP (negedge GATE) (posedge CLK) (0.0819::0.0821)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3516::0.3526) (0.2533::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7839::1.7840) (0.6646::0.6646)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8179::1.8179) (0.0182::0.0182) (0.7132::0.7132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3580::0.3580) (0.2929::0.2949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1846::2.1846) (0.8096::0.8097)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.2101::2.2101) (0.0164::0.0164) (0.8493::0.8493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3512::0.3513) (0.2503::0.2503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4329::2.4329) (0.8730::0.8730)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.4472::2.4472) (0.0192::0.0192) (0.9005::0.9005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9934::1.9934) (0.7493::0.7493)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0224::2.0224) (0.0171::0.0171) (0.7945::0.7945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3603::0.3603) (0.2628::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0989::0.0989) (0.0779::0.0779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3066::0.3071) (0.2443::0.2460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8748::1.8748) (0.7083::0.7083)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9010::1.9010) (0.0172::0.0172) (0.7487::0.7487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0437::2.0437) (0.7538::0.7539)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0646::2.0646) (0.0175::0.0175) (0.7960::0.7960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3704::0.3704) (0.3592::0.3592)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2520::0.2534)) (SETUP (negedge D) (posedge CLK) (0.3370::0.3421)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3689::0.3689) (0.3581::0.3581)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2797::0.2825)) (SETUP (negedge D) (posedge CLK) (0.3756::0.3837)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0962::0.0962) (0.0758::0.0758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0499::2.0499) (0.7523::0.7524)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0691::2.0691) (0.0187::0.0187) (0.7853::0.7853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.1968::0.1968) (0.1869::0.1869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3847::0.3847) (0.3683::0.3683)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2883::0.2920)) (SETUP (negedge D) (posedge CLK) (0.3877::0.3986)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9501::1.9501) (0.7201::0.7201)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9811::1.9811) (0.0177::0.0177) (0.7654::0.7654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2995::0.2995) (0.2830::0.2830)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7037::2.7037) (0.9597::0.9598)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.7254::2.7254) (0.0169::0.0169) (1.0020::1.0020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8816::1.8816) (0.7002::0.7002)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9100::1.9100) (0.0183::0.0183) (0.7429::0.7429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3784::0.3785) (0.2816::0.2816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2228::1.2236) (0.9563::0.9612)) (IOPATH A1 X (1.2483::1.2487) (0.9853::0.9892)) (IOPATH (posedge S) X (1.2398::1.2398) (0.9884::0.9884)) (IOPATH (negedge S) X (1.3092::1.3092) (0.9810::0.9810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3508::0.3508) (0.2517::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3243::0.3243)) (IOPATH D Q (0.3599::0.3599) (0.2604::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7209::2.7209) (0.9635::0.9636)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.7450::2.7450) (0.0169::0.0169) (1.0039::1.0039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9731::1.9732) (0.7394::0.7394)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0048::2.0048) (0.0179::0.0179) (0.7858::0.7858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1812::0.1812) (0.2263::0.2263)) (IOPATH B X (0.1498::0.1498) (0.1903::0.1903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1536::0.1536) (0.1609::0.1609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3860::2.3860) (0.8636::0.8637)) (IOPATH TE_B Z () () (0.1136::0.1136) (2.4028::2.4028) (0.0194::0.0194) (0.8944::0.8944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2349::0.2358) (0.2218::0.2232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2954::0.2954) (0.2808::0.2808)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0810::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9584::1.9584) (0.7271::0.7271)) (IOPATH TE_B Z () () (0.1002::0.1002) (1.9585::1.9585) (0.0271::0.0271) (0.7512::0.7512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3512::0.3522) (0.2556::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3795::0.3795) (0.3651::0.3651)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2583::0.2610)) (SETUP (negedge D) (posedge CLK) (0.3464::0.3534)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3797::0.3797) (0.3651::0.3651)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2813::0.2845)) (SETUP (negedge D) (posedge CLK) (0.3783::0.3883)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3515::0.3515) (0.2529::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3752::0.3752) (0.3624::0.3624)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2982::0.3032)) (SETUP (negedge D) (posedge CLK) (0.4015::0.4122)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0722::2.0722) (0.7722::0.7722)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0888::2.0888) (0.0188::0.0188) (0.8020::0.8020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8348::1.8348) (0.6962::0.6963)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8653::1.8653) (0.0173::0.0173) (0.7420::0.7420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9739::1.9739) (0.7320::0.7321)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9994::1.9994) (0.0157::0.0157) (0.7813::0.7813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8293::1.8293) (0.6774::0.6774)) (IOPATH TE_B Z () () (0.1132::0.1132) (1.8465::1.8465) (0.0195::0.0195) (0.7085::0.7085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2852::0.2852) (0.2754::0.2754)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.3700::2.3700) (0.8617::0.8617)) (IOPATH TE_B Z () () (0.0996::0.0996) (2.3596::2.3596) (0.0275::0.0275) (0.8678::0.8678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3611::0.3625) (0.2677::0.2720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1940)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0054)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0055::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3718::0.3718) (0.3302::0.3302)) (IOPATH D Q (0.3639::0.3648) (0.2619::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3602::0.3622) (0.2626::0.2684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3489::0.3489) (0.2503::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3660::0.3681) (0.2696::0.2761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1502::0.1502) (0.1688::0.1688)) (IOPATH B X (0.1643::0.1643) (0.2110::0.2110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2099::2.2099) (0.8045::0.8045)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.2337::2.2337) (0.0186::0.0186) (0.8426::0.8426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7662::1.7662) (0.6710::0.6710)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.8048::1.8048) (0.0155::0.0155) (0.7243::0.7243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2988::0.2988) (0.2826::0.2826)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1518::0.1518) (0.1725::0.1725)) (IOPATH B X (0.1414::0.1414) (0.1782::0.1782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3587::0.3587) (0.2593::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2918::0.2918) (0.2789::0.2789)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3721::0.3721) (0.3605::0.3605)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2497::0.2515)) (SETUP (negedge D) (posedge CLK) (0.3335::0.3402)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7133::1.7134) (0.6534::0.6534)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7454::1.7454) (0.0184::0.0184) (0.6997::0.6997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3782::0.3782) (0.3642::0.3642)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2924::0.2952)) (SETUP (negedge D) (posedge CLK) (0.3932::0.4017)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3537::0.3546) (0.2579::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2481::0.2481) (0.2270::0.2270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2899::0.2899) (0.2779::0.2779)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2706::0.2706) (0.2294::0.2294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3895::0.3896) (0.2903::0.2903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3715::0.3715) (0.3600::0.3600)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2877::0.2911)) (SETUP (negedge D) (posedge CLK) (0.3870::0.3961)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3544::0.3552) (0.2531::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0021::2.0021) (0.7402::0.7403)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0323::2.0323) (0.0177::0.0177) (0.7851::0.7851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3527::0.3527) (0.2539::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3546::0.3546) (0.2551::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0166::2.0166) (0.7534::0.7534)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0406::2.0406) (0.0188::0.0188) (0.7916::0.7916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3572::0.3589) (0.2605::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3515::0.3515) (0.2515::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3684::0.3684) (0.3578::0.3578)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2483::0.2497)) (SETUP (negedge D) (posedge CLK) (0.3320::0.3372)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3712::0.3712) (0.3597::0.3597)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2623::0.2649)) (SETUP (negedge D) (posedge CLK) (0.3513::0.3606)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3740::0.3740) (0.3617::0.3617)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2810::0.2843)) (SETUP (negedge D) (posedge CLK) (0.3773::0.3871)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0877::2.0877) (0.7766::0.7767)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1109::2.1109) (0.0186::0.0186) (0.8137::0.8137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3212::0.3212) (0.2292::0.2293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2968::0.2968) (0.2815::0.2815)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1113::2.1113) (0.7732::0.7732)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1383::2.1383) (0.0164::0.0164) (0.8137::0.8137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0924::0.0924) (0.0719::0.0719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1792::0.1792) (0.2250::0.2251)) (IOPATH B X (0.1440::0.1440) (0.1831::0.1831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3567::0.3605) (0.2618::0.2727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3718::0.3718) (0.3302::0.3302)) (IOPATH D Q (0.3643::0.3643) (0.2607::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7713::1.7714) (0.6766::0.6766)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8027::1.8027) (0.0164::0.0164) (0.7242::0.7242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0686::2.0686) (0.7742::0.7743)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1023::2.1023) (0.0172::0.0172) (0.8222::0.8222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3553::0.3553) (0.2547::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3629::0.3655) (0.2662::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3254::2.3254) (0.8571::0.8572)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.3574::2.3574) (0.0167::0.0167) (0.9040::0.9040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3764::0.3764) (0.3632::0.3632)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2582::0.2598)) (SETUP (negedge D) (posedge CLK) (0.3454::0.3512)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3515::0.3515) (0.2512::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3682::0.3682) (0.3576::0.3576)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2731::0.2751)) (SETUP (negedge D) (posedge CLK) (0.3661::0.3735)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3715::0.3715) (0.3600::0.3600)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2723::0.2754)) (SETUP (negedge D) (posedge CLK) (0.3657::0.3745)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3726::0.3726) (0.3307::0.3307)) (IOPATH D Q (0.3623::0.3623) (0.2582::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6111::2.6111) (0.9303::0.9304)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.6325::2.6325) (0.0161::0.0161) (0.9730::0.9730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1294::2.1294) (0.7779::0.7780)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1575::2.1575) (0.0179::0.0179) (0.8221::0.8221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0900::0.0900) (0.0726::0.0726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3537::0.3537) (0.2538::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3492::0.3492) (0.2513::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1846::0.1846) (0.2322::0.2323)) (IOPATH B X (0.1452::0.1452) (0.1826::0.1826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3438::0.3438) (0.2823::0.2844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3527::0.3527) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3577::0.3577) (0.2630::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0144)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3604::0.3622) (0.2635::0.2687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3921::2.3921) (0.8776::0.8777)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.4074::2.4074) (0.0190::0.0190) (0.9059::0.9059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3632::0.3661) (0.2662::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1903)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0971::0.0971) (0.0762::0.0762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3564::0.3564) (0.2604::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1892::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3195::0.3195)) (IOPATH D Q (0.3547::0.3547) (0.2597::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0164)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6914::1.6914) (0.6495::0.6495)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7201::1.7201) (0.0180::0.0180) (0.6937::0.6937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8170::1.8170) (0.6897::0.6897)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8404::1.8404) (0.0170::0.0170) (0.7287::0.7287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3465::0.3466) (0.2507::0.2507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3514::0.3514) (0.2548::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3597::0.3629) (0.2636::0.2729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2091::0.2091) (0.1674::0.1674)) (IOPATH A Y (0.2802::0.2802) (0.0638::0.0638)) (IOPATH B Y (0.2611::0.2611) (0.0657::0.0657)) (IOPATH C Y (0.2235::0.2235) (0.0611::0.0611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2280::0.2280) (0.2298::0.2298)) (IOPATH D X (0.2289::0.2289) (0.2357::0.2357)) (IOPATH A_N X (0.2881::0.2881) (0.2348::0.2348)) (IOPATH B_N X (0.2968::0.2968) (0.2498::0.2498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2292::0.2292) (0.2310::0.2310)) (IOPATH D X (0.2291::0.2291) (0.2359::0.2359)) (IOPATH A_N X (0.2883::0.2883) (0.2349::0.2349)) (IOPATH B_N X (0.2959::0.2959) (0.2492::0.2492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7616::1.7616) (0.6697::0.6697)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7945::1.7945) (0.0172::0.0172) (0.7174::0.7174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3710::0.3710) (0.3596::0.3596)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2491::0.2516)) (SETUP (negedge D) (posedge CLK) (0.3330::0.3391)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2232::0.2232) (0.2163::0.2163)) (IOPATH C X (0.2259::0.2259) (0.2288::0.2288)) (IOPATH D X (0.2296::0.2296) (0.2438::0.2438)) (IOPATH A_N X (0.2750::0.2750) (0.2340::0.2340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0604::2.0604) (0.7572::0.7573)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0845::2.0845) (0.0175::0.0175) (0.7950::0.7950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2238::0.2238) (0.2258::0.2258)) (IOPATH D X (0.2254::0.2254) (0.2332::0.2332)) (IOPATH A_N X (0.2860::0.2860) (0.2333::0.2333)) (IOPATH B_N X (0.2932::0.2932) (0.2473::0.2473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3797::0.3797) (0.3652::0.3652)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2634::0.2657)) (SETUP (negedge D) (posedge CLK) (0.3531::0.3606)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2223::0.2223) (0.2155::0.2155)) (IOPATH C X (0.2253::0.2253) (0.2275::0.2275)) (IOPATH D X (0.2298::0.2298) (0.2440::0.2440)) (IOPATH A_N X (0.2778::0.2778) (0.2360::0.2360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2187::0.2187) (0.2131::0.2131)) (IOPATH C X (0.2205::0.2205) (0.2240::0.2240)) (IOPATH D X (0.2251::0.2251) (0.2405::0.2405)) (IOPATH A_N X (0.2720::0.2720) (0.2319::0.2319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3789::0.3789) (0.3647::0.3647)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2815::0.2856)) (SETUP (negedge D) (posedge CLK) (0.3784::0.3910)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2198::0.2198) (0.1932::0.1932)) (IOPATH B X (0.2300::0.2300) (0.2219::0.2219)) (IOPATH C X (0.2312::0.2312) (0.2352::0.2352)) (IOPATH D X (0.2339::0.2339) (0.2437::0.2437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3597::0.3611) (0.2653::0.2694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0081::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0532::2.0532) (0.7682::0.7682)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0802::2.0802) (0.0184::0.0184) (0.8098::0.8098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0960::0.0960) (0.0754::0.0754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4152::0.4152) (0.3556::0.3556)) (IOPATH D Q (0.4072::0.4081) (0.2872::0.2904)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3588::0.3588) (0.2612::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3628::0.3645) (0.2705::0.2761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1969)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0096)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0013::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7152::1.7152) (0.6563::0.6563)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.7334::1.7334) (0.0187::0.0187) (0.6951::0.6951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3567::0.3572) (0.2557::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1908::0.1908) (0.2450::0.2451)) (IOPATH B X (0.1406::0.1406) (0.1766::0.1766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0885::0.0885) (0.0688::0.0688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8257::1.8257) (0.6917::0.6917)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8557::1.8557) (0.0184::0.0184) (0.7367::0.7367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1740::0.1753) (0.1361::0.1379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9043::1.9044) (0.7076::0.7076)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9358::1.9358) (0.0181::0.0181) (0.7538::0.7538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0925::2.0925) (0.7785::0.7785)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1114::2.1114) (0.0175::0.0175) (0.8110::0.8110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.2011::0.2012) (0.2524::0.2525)) (IOPATH B X (0.1503::0.1503) (0.1833::0.1833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2986::0.2986) (0.2568::0.2568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3458::0.3464) (0.2483::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1807::2.1808) (0.7898::0.7898)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1960::2.1960) (0.0192::0.0192) (0.8187::0.8187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7229::1.7229) (0.6573::0.6574)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7541::1.7541) (0.0177::0.0177) (0.7030::0.7030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3510::0.3516) (0.2518::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9548::1.9549) (0.7358::0.7359)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9775::1.9775) (0.0188::0.0188) (0.7733::0.7733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3678::0.3678) (0.3574::0.3574)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2489::0.2501)) (SETUP (negedge D) (posedge CLK) (0.3321::0.3379)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3745::0.3745) (0.3619::0.3619)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2641::0.2658)) (SETUP (negedge D) (posedge CLK) (0.3538::0.3595)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3527::0.3540) (0.2576::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3253::0.3253)) (IOPATH D Q (0.3546::0.3546) (0.2537::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8023::1.8024) (0.6868::0.6869)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8264::1.8264) (0.0177::0.0177) (0.7265::0.7265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3714::0.3714) (0.3600::0.3600)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2861::0.2899)) (SETUP (negedge D) (posedge CLK) (0.3848::0.3958)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1409::2.1409) (0.7942::0.7942)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1648::2.1648) (0.0191::0.0191) (0.8321::0.8321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8071::1.8071) (0.6869::0.6870)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8283::1.8283) (0.0185::0.0185) (0.7221::0.7221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0515::2.0515) (0.7670::0.7671)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0809::2.0809) (0.0189::0.0189) (0.8104::0.8104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3482::0.3482) (0.2391::0.2391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4547::0.4548) (0.3299::0.3299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3477::0.3477) (0.2513::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3513::0.3520) (0.2548::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8224::1.8224) (0.6920::0.6921)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8449::1.8449) (0.0185::0.0185) (0.7293::0.7293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9989::1.9990) (0.7501::0.7502)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0312::2.0312) (0.0177::0.0177) (0.7976::0.7976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1485::0.1485) (0.1680::0.1680)) (IOPATH B X (0.1505::0.1505) (0.1917::0.1917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3531::0.3531) (0.2562::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7446::2.7447) (0.9954::0.9954)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.7628::2.7628) (0.0184::0.0184) (1.0263::1.0263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2205::0.2205) (0.1925::0.1925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3561::0.3565) (0.2597::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3566::0.3567) (0.2594::0.2594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0952::0.0952) (0.0747::0.0747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9755::1.9755) (0.7443::0.7443)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0054::2.0054) (0.0173::0.0173) (0.7901::0.7901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1496::0.1496) (0.1684::0.1684)) (IOPATH B X (0.1486::0.1486) (0.1872::0.1872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6803::1.6803) (0.6430::0.6430)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7164::1.7164) (0.0168::0.0168) (0.6939::0.6939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5156::2.5156) (0.8987::0.8987)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.5407::2.5407) (0.0178::0.0178) (0.9375::0.9375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3480::0.3480) (0.2478::0.2484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3745::0.3745) (0.3620::0.3620)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2403::0.2412)) (SETUP (negedge D) (posedge CLK) (0.3203::0.3249)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3534::0.3545) (0.2564::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3694::0.3694) (0.3585::0.3585)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2650::0.2679)) (SETUP (negedge D) (posedge CLK) (0.3553::0.3639)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6384::0.6384) (0.4720::0.4720)) (IOPATH D Q (0.6295::0.6295) (0.4017::0.4018)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3032::0.3032) (0.2849::0.2849)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4811::2.4811) (0.8886::0.8887)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.5018::2.5018) (0.0172::0.0172) (0.9230::0.9230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3743::0.3743) (0.3618::0.3618)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2891::0.2937)) (SETUP (negedge D) (posedge CLK) (0.3891::0.3983)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3574::0.3610) (0.2623::0.2734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3591::0.3608) (0.2619::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1882::0.1882) (0.1613::0.1613)) (IOPATH A Y (0.2639::0.2639) (0.0619::0.0619)) (IOPATH B Y (0.2441::0.2441) (0.0632::0.0632)) (IOPATH C Y (0.2076::0.2076) (0.0597::0.0597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9240::1.9240) (0.7230::0.7230)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9405::1.9405) (0.0190::0.0190) (0.7538::0.7538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2269::0.2269) (0.2299::0.2299)) (IOPATH D X (0.2245::0.2245) (0.2314::0.2314)) (IOPATH A_N X (0.2885::0.2885) (0.2352::0.2352)) (IOPATH B_N X (0.2954::0.2954) (0.2488::0.2488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2813::0.2813) (0.2449::0.2449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8921::1.8921) (0.7041::0.7041)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9073::1.9073) (0.0191::0.0191) (0.7331::0.7331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2352::0.2352) (0.2359::0.2359)) (IOPATH D X (0.2322::0.2323) (0.2370::0.2370)) (IOPATH A_N X (0.2963::0.2963) (0.2405::0.2405)) (IOPATH B_N X (0.3027::0.3027) (0.2538::0.2538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2311::0.2311) (0.2223::0.2223)) (IOPATH C X (0.2338::0.2338) (0.2354::0.2354)) (IOPATH D X (0.2342::0.2342) (0.2461::0.2461)) (IOPATH A_N X (0.2846::0.2846) (0.2408::0.2408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2317::0.2317) (0.2330::0.2330)) (IOPATH D X (0.2293::0.2293) (0.2349::0.2349)) (IOPATH A_N X (0.2937::0.2937) (0.2385::0.2385)) (IOPATH B_N X (0.3002::0.3002) (0.2521::0.2521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2264::0.2264) (0.2190::0.2190)) (IOPATH C X (0.2298::0.2298) (0.2322::0.2322)) (IOPATH D X (0.2302::0.2302) (0.2431::0.2431)) (IOPATH A_N X (0.2814::0.2814) (0.2385::0.2385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0731::2.0731) (0.7547::0.7547)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0993::2.0993) (0.0180::0.0180) (0.7946::0.7946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2258::0.2258) (0.2185::0.2185)) (IOPATH C X (0.2286::0.2286) (0.2313::0.2313)) (IOPATH D X (0.2289::0.2289) (0.2422::0.2422)) (IOPATH A_N X (0.2796::0.2796) (0.2371::0.2371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3734::0.3734) (0.3312::0.3312)) (IOPATH D Q (0.3799::0.3817) (0.2812::0.2866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0024::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2105::0.2105) (0.1877::0.1877)) (IOPATH B X (0.2198::0.2198) (0.2153::0.2153)) (IOPATH C X (0.2221::0.2221) (0.2302::0.2302)) (IOPATH D X (0.2206::0.2206) (0.2330::0.2330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1835::0.1835) (0.2265::0.2266)) (IOPATH B X (0.1472::0.1472) (0.1844::0.1844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3320::0.3323) (0.2700::0.2716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1065::2.1065) (0.7834::0.7834)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1276::2.1276) (0.0178::0.0178) (0.8180::0.8180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3415::0.3416) (0.2503::0.2503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1905::0.1905) (0.2399::0.2399)) (IOPATH B X (0.1500::0.1500) (0.1870::0.1870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3796::0.3797) (0.2810::0.2810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2859::0.2859) (0.2759::0.2759)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2937::0.2937) (0.2799::0.2799)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3989::0.4016) (0.2935::0.2969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3571::0.3589) (0.2604::0.2662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1808::0.1808) (0.1620::0.1620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3519::0.3519) (0.2526::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3045::0.3045) (0.2856::0.2856)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3534::0.3556) (0.2582::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2851::0.2851) (0.2755::0.2755)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3512::0.3512) (0.2511::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3918::0.3918) (0.3423::0.3423)) (IOPATH D Q (0.3836::0.3836) (0.2733::0.2733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1619::0.1619) (0.1827::0.1827)) (IOPATH B X (0.1581::0.1581) (0.1992::0.1992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3547::0.3549) (0.2604::0.2604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3175::2.3175) (0.8549::0.8550)) (IOPATH TE_B Z () () (0.1383::0.1383) (2.3914::2.3914) (-0.0054::-0.0054) (0.9415::0.9415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3393::0.3393) (0.2355::0.2355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3585::0.3594) (0.2582::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3594::0.3638) (0.2655::0.2785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3565::0.3577) (0.2596::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8489::1.8489) (0.6999::0.6999)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8778::1.8778) (0.0180::0.0180) (0.7446::0.7446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3241::0.3241)) (IOPATH D Q (0.3571::0.3582) (0.2593::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2904::0.2904) (0.2783::0.2783)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1794::0.1794) (0.1603::0.1603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3072::0.3072) (0.2109::0.2109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3572::0.3583) (0.2632::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0102::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8889::1.8889) (0.7034::0.7035)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9132::1.9132) (0.0178::0.0178) (0.7431::0.7431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0462::2.0462) (0.7473::0.7473)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0704::2.0704) (0.0191::0.0191) (0.7855::0.7855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7265::2.7265) (0.9920::0.9920)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.7427::2.7427) (0.0156::0.0156) (1.0354::1.0354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3252::0.3252)) (IOPATH D Q (0.3571::0.3571) (0.2561::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3877::0.3877) (0.3399::0.3399)) (IOPATH D Q (0.3786::0.3786) (0.2676::0.2692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8864::1.8864) (0.7133::0.7133)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9213::1.9213) (0.0176::0.0176) (0.7625::0.7625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3002::0.3002) (0.2833::0.2833)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0840::0.0852)) (SETUP (negedge GATE) (posedge CLK) (0.0835::0.0840)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3472::0.3472) (0.2481::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5513::2.5513) (0.9336::0.9337)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.5689::2.5689) (0.0152::0.0152) (0.9796::0.9796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3464::0.3464) (0.2479::0.2479)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3513::0.3513) (0.2532::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3774::0.3774) (0.3336::0.3336)) (IOPATH D Q (0.3697::0.3697) (0.2635::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3518::0.3518) (0.2521::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7063::2.7063) (0.9476::0.9476)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.7248::2.7248) (0.0183::0.0183) (0.9789::0.9789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9177::1.9178) (0.7137::0.7137)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9493::1.9493) (0.0173::0.0173) (0.7677::0.7677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0225::2.0225) (0.7451::0.7451)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0479::2.0479) (0.0174::0.0174) (0.7890::0.7890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7006::1.7006) (0.6364::0.6364)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7371::1.7371) (0.0169::0.0169) (0.6874::0.6874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1797::0.1797) (0.1599::0.1599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6556::1.6556) (0.6363::0.6363)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6922::1.6922) (0.0167::0.0167) (0.6875::0.6875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3991::2.3991) (0.8647::0.8648)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.4178::2.4178) (0.0156::0.0156) (0.9113::0.9113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1243::2.1243) (0.7907::0.7907)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1418::2.1418) (0.0173::0.0173) (0.8233::0.8233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2866::0.2866) (0.2762::0.2762)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0795)) (SETUP (negedge GATE) (posedge CLK) (0.0801::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8430::1.8430) (0.6892::0.6892)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.8790::1.8790) (0.0160::0.0160) (0.7474::0.7474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3626::0.3640) (0.2664::0.2711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0097::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9373::1.9373) (0.7292::0.7292)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9511::1.9511) (0.0191::0.0191) (0.7573::0.7573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3483::0.3483) (0.2489::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3585::0.3585) (0.2618::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6781::1.6781) (0.6327::0.6328)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7055::1.7055) (0.0185::0.0185) (0.6748::0.6748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2095::0.2095) (0.1695::0.1695)) (IOPATH A Y (0.2782::0.2782) (0.0640::0.0640)) (IOPATH B Y (0.2612::0.2612) (0.0673::0.0673)) (IOPATH C Y (0.2258::0.2258) (0.0642::0.0642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2288::0.2288) (0.2306::0.2306)) (IOPATH D X (0.2308::0.2308) (0.2384::0.2384)) (IOPATH A_N X (0.2949::0.2949) (0.2391::0.2391)) (IOPATH B_N X (0.3005::0.3005) (0.2520::0.2520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2306::0.2306) (0.2338::0.2338)) (IOPATH D X (0.2296::0.2296) (0.2376::0.2376)) (IOPATH A_N X (0.2937::0.2937) (0.2383::0.2383)) (IOPATH B_N X (0.2953::0.2953) (0.2488::0.2488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2221::0.2221) (0.2167::0.2167)) (IOPATH C X (0.2219::0.2219) (0.2262::0.2262)) (IOPATH D X (0.2269::0.2269) (0.2431::0.2431)) (IOPATH A_N X (0.2772::0.2772) (0.2353::0.2353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2284::0.2284) (0.2325::0.2325)) (IOPATH D X (0.2270::0.2270) (0.2357::0.2357)) (IOPATH A_N X (0.2866::0.2866) (0.2338::0.2338)) (IOPATH B_N X (0.2966::0.2966) (0.2492::0.2492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2335::0.2335) (0.2238::0.2238)) (IOPATH C X (0.2407::0.2407) (0.2419::0.2419)) (IOPATH D X (0.2419::0.2419) (0.2545::0.2545)) (IOPATH A_N X (0.2918::0.2918) (0.2457::0.2457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9947::1.9947) (0.7464::0.7465)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0183::2.0183) (0.0183::0.0183) (0.7846::0.7846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2391::0.2391) (0.2289::0.2289)) (IOPATH C X (0.2425::0.2425) (0.2432::0.2432)) (IOPATH D X (0.2437::0.2437) (0.2558::0.2558)) (IOPATH A_N X (0.2897::0.2897) (0.2445::0.2445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2136::0.2136) (0.1893::0.1893)) (IOPATH B X (0.2263::0.2263) (0.2205::0.2205)) (IOPATH C X (0.2292::0.2292) (0.2369::0.2369)) (IOPATH D X (0.2287::0.2287) (0.2412::0.2412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3600::0.3635) (0.2649::0.2753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0081)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0028::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2879::0.2879) (0.2769::0.2769)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3738::0.3738) (0.2774::0.2774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1277::2.1277) (0.7914::0.7914)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1466::2.1466) (0.0178::0.0178) (0.8246::0.8246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7122::1.7122) (0.6423::0.6423)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7427::1.7427) (0.0180::0.0180) (0.6880::0.6880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2830::0.2830) (0.2553::0.2553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3496::0.3507) (0.2538::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0930::0.0930) (0.0726::0.0726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7353::1.7353) (0.6524::0.6524)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7683::1.7683) (0.0173::0.0173) (0.7008::0.7008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1013::2.1013) (0.7847::0.7847)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.1387::2.1387) (0.0157::0.0157) (0.8383::0.8383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3512::0.3512) (0.2509::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3634::0.3653) (0.2667::0.2726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0154::2.0154) (0.7437::0.7437)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0464::2.0464) (0.0185::0.0185) (0.7893::0.7893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3580::0.3580) (0.2616::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3587::2.3587) (0.8548::0.8548)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3826::2.3826) (0.0176::0.0176) (0.8922::0.8922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9878::1.9878) (0.7355::0.7355)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0215::2.0215) (0.0163::0.0163) (0.7851::0.7851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4024::0.4024) (0.3488::0.3488)) (IOPATH D Q (0.3957::0.3957) (0.2803::0.2816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0803::0.0803) (0.0643::0.0643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1424::2.1424) (0.7996::0.7997)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1685::2.1685) (0.0184::0.0184) (0.8407::0.8407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0483::2.0484) (0.7665::0.7666)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0663::2.0663) (0.0189::0.0189) (0.7982::0.7982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7784::1.7784) (0.6750::0.6750)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8058::1.8058) (0.0182::0.0182) (0.7175::0.7175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9414::1.9414) (0.7318::0.7318)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9713::1.9713) (0.0172::0.0172) (0.7760::0.7760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8263::1.8264) (0.6804::0.6804)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8511::1.8511) (0.0186::0.0186) (0.7197::0.7197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1791::0.1791) (0.1766::0.1766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3555::0.3555) (0.2590::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9190::1.9190) (0.7108::0.7108)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.9496::1.9496) (0.0164::0.0164) (0.7559::0.7559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3587::0.3587) (0.2572::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5179::0.5179) (0.4097::0.4097)) (IOPATH D Q (0.5102::0.5102) (0.3398::0.3407)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0436::2.0436) (0.7452::0.7452)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0690::2.0690) (0.0168::0.0168) (0.7847::0.7847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1855::0.1855) (0.2323::0.2324)) (IOPATH B X (0.1492::0.1492) (0.1879::0.1879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0901::0.0901) (0.0701::0.0701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2969::0.2996) (0.2180::0.2214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3557::0.3557) (0.2575::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3497::0.3505) (0.2537::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8950::1.8950) (0.7145::0.7146)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9132::1.9132) (0.0187::0.0187) (0.7467::0.7467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3702::0.3702) (0.3292::0.3292)) (IOPATH D Q (0.3638::0.3649) (0.2630::0.2665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1829)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9823::1.9823) (0.7260::0.7260)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0091::2.0091) (0.0185::0.0185) (0.7668::0.7668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0982::0.0982) (0.0774::0.0774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8410::1.8410) (0.6988::0.6989)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8559::1.8559) (0.0185::0.0185) (0.7292::0.7292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6168::2.6168) (0.9538::0.9539)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.6481::2.6481) (0.0152::0.0152) (1.0049::1.0049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7608::1.7608) (0.6719::0.6720)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7887::1.7887) (0.0165::0.0165) (0.7147::0.7147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3557::0.3557) (0.2555::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6868::1.6869) (0.6471::0.6471)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7211::1.7211) (0.0167::0.0167) (0.6969::0.6969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3504::0.3508) (0.2525::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3521::0.3526) (0.2536::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2877::0.2877) (0.2768::0.2768)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3472::0.3472) (0.2479::0.2486)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1819::0.1819) (0.2194::0.2195)) (IOPATH B X (0.1542::0.1542) (0.1934::0.1934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3312::0.3312) (0.2822::0.2822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3486::0.3486) (0.2497::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8761::1.8761) (0.7084::0.7085)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8950::1.8950) (0.0176::0.0176) (0.7423::0.7423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3757::0.3757) (0.3325::0.3325)) (IOPATH D Q (0.3672::0.3677) (0.2633::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3254::0.3254)) (IOPATH D Q (0.3587::0.3597) (0.2604::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3509::0.3509) (0.2512::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3780::0.3780) (0.3339::0.3339)) (IOPATH D Q (0.3811::0.3827) (0.2794::0.2846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1025::0.1025) (0.0819::0.0819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0474::2.0474) (0.7640::0.7641)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0788::2.0788) (0.0179::0.0179) (0.8095::0.8095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9494::1.9494) (0.7414::0.7416)) (IOPATH TE_B Z () () (0.1238::0.1238) (1.9577::1.9577) (0.0099::0.0099) (0.7842::0.7842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3158::0.3158) (0.2915::0.2915)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0810::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2761::0.2761) (0.2410::0.2410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3564::0.3566) (0.2599::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6995::1.6995) (0.6509::0.6509)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7289::1.7289) (0.0168::0.0168) (0.6963::0.6963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3302::0.3302) (0.2986::0.2986)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0815::0.0827)) (SETUP (negedge GATE) (posedge CLK) (0.0819::0.0823)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.2011::0.2011) (0.2603::0.2604)) (IOPATH B X (0.1683::0.1683) (0.2167::0.2167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3512::0.3512) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7982::1.7982) (0.6839::0.6840)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8335::1.8335) (0.0172::0.0171) (0.7337::0.7337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2516::2.2517) (0.8199::0.8199)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2756::2.2756) (0.0176::0.0176) (0.8575::0.8575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0681::0.0681) (0.0544::0.0544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3538::0.3554) (0.2579::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1800::0.1800) (0.2258::0.2258)) (IOPATH B X (0.1431::0.1431) (0.1813::0.1813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3189::0.3189) (0.2178::0.2178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3530::0.3530) (0.2524::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8209::1.8209) (0.6910::0.6911)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8499::1.8499) (0.0182::0.0182) (0.7345::0.7345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3705::0.3725) (0.2739::0.2805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1945)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0038::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3478::0.3488) (0.2507::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7691::1.7691) (0.6612::0.6612)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7938::1.7938) (0.0183::0.0183) (0.7008::0.7008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3567::0.3587) (0.2612::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3495::0.3495) (0.2507::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6887::1.6888) (0.6349::0.6349)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7158::1.7158) (0.0185::0.0185) (0.6765::0.6765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9364::1.9364) (0.7188::0.7188)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.9662::1.9662) (0.0164::0.0164) (0.7635::0.7635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1254::2.1254) (0.7923::0.7923)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1516::2.1516) (0.0173::0.0173) (0.8328::0.8328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9634::1.9634) (0.7407::0.7408)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9778::1.9778) (0.0183::0.0183) (0.7777::0.7777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2968::0.2968) (0.2816::0.2816)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0823::0.0829)) (SETUP (negedge GATE) (posedge CLK) (0.0823::0.0825)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2028::0.2028) (0.1788::0.1788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4969::2.4969) (0.9125::0.9125)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.5252::2.5252) (0.0164::0.0164) (0.9540::0.9540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3115::0.3115) (0.2893::0.2893)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0808::0.0823)) (SETUP (negedge GATE) (posedge CLK) (0.0815::0.0822)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1847::0.1847) (0.2338::0.2339)) (IOPATH B X (0.1414::0.1414) (0.1774::0.1774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3521::0.3527) (0.2554::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3634::2.3635) (0.8826::0.8829)) (IOPATH TE_B Z () () (0.1443::0.1443) (2.4218::2.4218) (-0.0213::-0.0213) (0.9405::0.9405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3190::0.3190)) (IOPATH D Q (0.3549::0.3568) (0.2604::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0102::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3561::0.3570) (0.2576::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3711::0.3711) (0.3298::0.3298)) (IOPATH D Q (0.3622::0.3626) (0.2596::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6263::1.6263) (0.6189::0.6189)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.6512::1.6512) (0.0186::0.0186) (0.6661::0.6661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1813::0.1813) (0.2274::0.2274)) (IOPATH B X (0.1459::0.1459) (0.1846::0.1846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0819::0.0819) (0.0654::0.0654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6886::1.6886) (0.6464::0.6465)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7185::1.7185) (0.0182::0.0182) (0.6918::0.6918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3213::0.3213)) (IOPATH D Q (0.3556::0.3578) (0.2596::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8436::1.8436) (0.6967::0.6968)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8613::1.8613) (0.0185::0.0185) (0.7287::0.7287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1322::2.1322) (0.7934::0.7935)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1558::2.1558) (0.0186::0.0186) (0.8318::0.8318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9292::1.9292) (0.7255::0.7256)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9591::1.9591) (0.0173::0.0173) (0.7701::0.7701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3545::0.3546) (0.2589::0.2589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7501::1.7501) (0.6691::0.6692)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7790::1.7790) (0.0173::0.0173) (0.7128::0.7128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2093::0.2093) (0.1972::0.1972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8675::1.8675) (0.7070::0.7070)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.8959::1.8959) (0.0165::0.0165) (0.7499::0.7499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0161::2.0161) (0.7563::0.7563)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0475::2.0475) (0.0170::0.0170) (0.8028::0.8028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2957::0.2957) (0.2810::0.2810)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0826::0.0827)) (SETUP (negedge GATE) (posedge CLK) (0.0822::0.0826)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3522::0.3522) (0.2540::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3495::0.3503) (0.2525::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6681::2.6681) (0.9700::0.9700)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.6871::2.6871) (0.0190::0.0190) (1.0025::1.0025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0692::0.0692) (0.0554::0.0554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1879::0.1879) (0.2417::0.2418)) (IOPATH B X (0.1414::0.1414) (0.1786::0.1786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3524::0.3524) (0.2569::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3741::0.3741) (0.3316::0.3316)) (IOPATH D Q (0.3653::0.3662) (0.2619::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3547::0.3553) (0.2564::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8267::1.8267) (0.6935::0.6935)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8597::1.8597) (0.0182::0.0182) (0.7409::0.7409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4949::2.4949) (0.8907::0.8907)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.5197::2.5197) (0.0180::0.0180) (0.9284::0.9284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1092::2.1092) (0.7756::0.7756)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.1376::2.1376) (0.0167::0.0167) (0.8211::0.8211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7239::1.7239) (0.6499::0.6499)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7532::1.7532) (0.0179::0.0179) (0.7008::0.7008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6473::1.6473) (0.6351::0.6352)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6795::1.6795) (0.0173::0.0173) (0.6823::0.6823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3257::0.3257)) (IOPATH D Q (0.3650::0.3657) (0.2678::0.2697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0079::2.0079) (0.7537::0.7538)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0359::2.0359) (0.0179::0.0179) (0.7968::0.7968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2807::0.2807) (0.2731::0.2731)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0954::0.0954) (0.0753::0.0753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7992::1.7992) (0.6835::0.6835)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8188::1.8188) (0.0166::0.0166) (0.7191::0.7191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3848::0.3848) (0.3381::0.3381)) (IOPATH D Q (0.3752::0.3752) (0.2670::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9077::1.9077) (0.7096::0.7097)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9246::1.9246) (0.0174::0.0174) (0.7415::0.7415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2899::0.2899) (0.2779::0.2779)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3608::0.3608) (0.2638::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0174)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3479::0.3479) (0.2515::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3590::0.3622) (0.2651::0.2748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1950)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0022::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3321::0.3321) (0.2317::0.2317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1917::0.1917) (0.2014::0.2014)) (IOPATH B X (0.1768::0.1768) (0.2018::0.2018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2057::2.2057) (0.7982::0.7982)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.2253::2.2253) (0.0192::0.0192) (0.8316::0.8316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3426::0.3426) (0.2476::0.2476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3532::0.3546) (0.2581::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3610::0.3618) (0.2647::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4020::0.4044) (0.2942::0.2977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5021::2.5021) (0.8975::0.8975)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.5092::2.5092) (0.0157::0.0157) (0.9306::0.9306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3574::0.3574) (0.2557::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2944::0.2944) (0.2803::0.2803)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0811::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0815::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3508::0.3508) (0.2510::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3737::0.3737) (0.3313::0.3313)) (IOPATH D Q (0.3787::0.3823) (0.2788::0.2898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1968)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3743::0.3743) (0.3317::0.3317)) (IOPATH D Q (0.3710::0.3710) (0.2696::0.2696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3519::0.3519) (0.2556::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0208)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5484::2.5484) (0.9305::0.9305)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.5660::2.5660) (0.0159::0.0159) (0.9734::0.9734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1746::0.1746) (0.2108::0.2109)) (IOPATH B X (0.1410::0.1410) (0.1774::0.1774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3515::0.3515) (0.2512::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0827::2.0827) (0.7677::0.7677)) (IOPATH TE_B Z () () (0.1014::0.1014) (2.0827::2.0828) (0.0266::0.0266) (0.7926::0.7926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3475::0.3475) (0.2542::0.2542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6899::1.6899) (0.6486::0.6486)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7197::1.7197) (0.0183::0.0183) (0.6926::0.6926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3538::0.3546) (0.2546::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8609::1.8609) (0.6871::0.6871)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.8958::1.8958) (0.0160::0.0160) (0.7361::0.7361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3270::0.3270)) (IOPATH D Q (0.3595::0.3595) (0.2581::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2937::2.2937) (0.8484::0.8485)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.3089::2.3089) (0.0145::0.0145) (0.8924::0.8924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3510::0.3513) (0.2555::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0902::0.0902) (0.0714::0.0714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3577::0.3577) (0.2572::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3497::0.3497) (0.2504::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3541::0.3541) (0.2540::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3477::0.3477) (0.2502::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0983::2.0983) (0.7830::0.7830)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.1331::2.1331) (0.0167::0.0167) (0.8320::0.8320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5365::2.5365) (0.9247::0.9247)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.5588::2.5588) (0.0180::0.0180) (0.9609::0.9609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8472::1.8472) (0.6999::0.6999)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.8881::1.8881) (0.0153::0.0153) (0.7553::0.7553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6685::1.6685) (0.6395::0.6395)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6982::1.6982) (0.0175::0.0175) (0.6844::0.6844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7570::1.7570) (0.6705::0.6705)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7902::1.7902) (0.0174::0.0174) (0.7181::0.7181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9436::1.9436) (0.7321::0.7322)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9697::1.9697) (0.0179::0.0179) (0.7743::0.7743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3685::0.3702) (0.2717::0.2768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1929)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0068::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8487::1.8487) (0.6908::0.6908)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8796::1.8796) (0.0173::0.0173) (0.7443::0.7443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3525::0.3525) (0.2523::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9219::1.9219) (0.7231::0.7231)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9534::1.9534) (0.0170::0.0170) (0.7689::0.7689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8023::1.8024) (0.6834::0.6834)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8214::1.8214) (0.0172::0.0172) (0.7169::0.7169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3513::0.3513) (0.2516::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9503::1.9503) (0.7210::0.7210)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9824::1.9824) (0.0169::0.0169) (0.7670::0.7670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3223::0.3223)) (IOPATH D Q (0.3603::0.3603) (0.2642::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.3549::2.3549) (0.8567::0.8567)) (IOPATH TE_B Z () () (0.0996::0.0996) (2.3405::2.3405) (0.0275::0.0275) (0.8541::0.8541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3617::0.3669) (0.2665::0.2821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2698::2.2698) (0.8410::0.8410)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.3045::2.3045) (0.0166::0.0166) (0.8911::0.8911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3255::0.3255)) (IOPATH D Q (0.3638::0.3638) (0.2647::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1875::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7019::1.7019) (0.6401::0.6402)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7329::1.7329) (0.0180::0.0180) (0.6858::0.6858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1797::0.1797) (0.2247::0.2248)) (IOPATH B X (0.1480::0.1480) (0.1886::0.1886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3269::0.3269)) (IOPATH D Q (0.3595::0.3606) (0.2600::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3950::2.3950) (0.8603::0.8603)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.4194::2.4194) (0.0157::0.0157) (0.9001::0.9001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7265::1.7265) (0.6600::0.6600)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7577::1.7577) (0.0176::0.0176) (0.7061::0.7061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9577::1.9577) (0.7269::0.7269)) (IOPATH TE_B Z () () (0.1009::0.1009) (1.9469::1.9469) (0.0268::0.0268) (0.7257::0.7257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8971::1.8971) (0.7007::0.7007)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9274::1.9274) (0.0182::0.0182) (0.7457::0.7457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3507::0.3507) (0.2509::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9327::1.9327) (0.7158::0.7158)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9581::1.9581) (0.0170::0.0170) (0.7557::0.7557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2872::0.2872) (0.2766::0.2766)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3709::0.3709) (0.3296::0.3296)) (IOPATH D Q (0.3659::0.3659) (0.2636::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0179::2.0179) (0.7443::0.7443)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0358::2.0358) (0.0180::0.0180) (0.7759::0.7759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7570::1.7570) (0.6678::0.6679)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7858::1.7858) (0.0175::0.0175) (0.7114::0.7114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3532::0.3544) (0.2579::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9699::1.9699) (0.7152::0.7152)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9892::1.9892) (0.0177::0.0177) (0.7494::0.7494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3568::0.3579) (0.2564::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3239::0.3239)) (IOPATH D Q (0.3543::0.3543) (0.2533::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1006::2.1006) (0.7853::0.7853)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1380::2.1380) (0.0169::0.0169) (0.8376::0.8376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3557::0.3557) (0.2590::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3262::0.3262)) (IOPATH D Q (0.3603::0.3619) (0.2618::0.2666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3682::0.3682) (0.3280::0.3280)) (IOPATH D Q (0.3579::0.3579) (0.2553::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3620::0.3626) (0.2639::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9435::1.9436) (0.7133::0.7133)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9644::1.9644) (0.0182::0.0182) (0.7499::0.7499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3517::0.3530) (0.2540::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3557::0.3557) (0.2616::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1875::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0149)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7071::1.7071) (0.6450::0.6450)) (IOPATH TE_B Z () () (0.1047::0.1047) (1.7126::1.7126) (0.0250::0.0250) (0.6647::0.6647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8064::1.8064) (0.6854::0.6854)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.8221::1.8221) (0.0192::0.0192) (0.7158::0.7158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1790::0.1790) (0.2225::0.2225)) (IOPATH B X (0.1462::0.1462) (0.1853::0.1853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2934::0.2934) (0.2798::0.2798)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6092::1.6092) (0.6216::0.6216)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.6407::1.6407) (0.0178::0.0178) (0.6678::0.6678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7591::1.7591) (0.6727::0.6727)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7902::1.7902) (0.0176::0.0176) (0.7188::0.7188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3698::0.3698) (0.3290::0.3290)) (IOPATH D Q (0.3619::0.3624) (0.2608::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7125::1.7126) (0.6562::0.6562)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7393::1.7393) (0.0170::0.0170) (0.7009::0.7009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3524::0.3539) (0.2568::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2818::0.2818) (0.2453::0.2453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2864::0.2864) (0.2761::0.2761)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3683::0.3719) (0.2716::0.2824)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1953)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0012::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1187::2.1188) (0.7755::0.7755)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1492::2.1492) (0.0170::0.0170) (0.8204::0.8204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2983::0.2983) (0.2824::0.2824)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3658::0.3658) (0.2977::0.2999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3267::0.3267)) (IOPATH D Q (0.3550::0.3550) (0.2525::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3539::0.3539) (0.2531::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3195::0.3195)) (IOPATH D Q (0.3459::0.3459) (0.2476::0.2476)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6253::1.6253) (0.6248::0.6248)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6542::1.6542) (0.0179::0.0179) (0.6692::0.6692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3261::0.3261)) (IOPATH D Q (0.3672::0.3701) (0.2698::0.2786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2955::0.2955) (0.2809::0.2809)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6768::1.6768) (0.6451::0.6451)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7086::1.7086) (0.0174::0.0174) (0.6922::0.6922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3494::0.3494) (0.2504::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1079::2.1079) (0.7712::0.7713)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1265::2.1265) (0.0191::0.0191) (0.8037::0.8037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1829::0.1829) (0.2318::0.2319)) (IOPATH B X (0.1469::0.1469) (0.1863::0.1863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3190::0.3190)) (IOPATH D Q (0.3552::0.3565) (0.2611::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0114::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7758::1.7758) (0.6760::0.6761)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.8059::1.8059) (0.0161::0.0161) (0.7239::0.7239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3597::0.3597) (0.2578::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8356::1.8356) (0.6937::0.6937)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.8616::1.8616) (0.0191::0.0191) (0.7340::0.7340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3719::0.3719) (0.3302::0.3302)) (IOPATH D Q (0.3633::0.3633) (0.2589::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3543::0.3543) (0.2532::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3515::0.3528) (0.2554::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3592::0.3592) (0.2597::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3278::0.3278)) (IOPATH D Q (0.3593::0.3593) (0.2569::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3279::0.3279)) (IOPATH D Q (0.3610::0.3610) (0.2581::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2696::0.2696) (0.2269::0.2284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3006::0.3006) (0.2835::0.2835)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0601::2.0601) (0.7711::0.7712)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0950::2.0950) (0.0169::0.0169) (0.8221::0.8221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6462::1.6462) (0.6343::0.6343)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.6781::1.6781) (0.0180::0.0180) (0.6808::0.6808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3477::0.3490) (0.2507::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2449::2.2449) (0.8094::0.8095)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.2625::2.2625) (0.0191::0.0191) (0.8403::0.8403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3553::0.3567) (0.2584::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3487::0.3495) (0.2501::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6386::1.6386) (0.6320::0.6320)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6695::1.6695) (0.0176::0.0176) (0.6782::0.6782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3478::0.3478) (0.2495::0.2495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3701::0.3701) (0.3291::0.3291)) (IOPATH D Q (0.3608::0.3608) (0.2579::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3543::0.3543) (0.2524::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3489::0.3489) (0.2497::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3474::0.3474) (0.2487::0.2495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7639::1.7639) (0.6707::0.6707)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7877::1.7877) (0.0174::0.0174) (0.7094::0.7094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2459::0.2459) (0.2251::0.2274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3554::0.3554) (0.2563::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3273::0.3273)) (IOPATH D Q (0.3593::0.3593) (0.2570::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9837::1.9837) (0.7369::0.7370)) (IOPATH TE_B Z () () (0.1222::0.1222) (2.0192::2.0192) (0.0114::0.0114) (0.8041::0.8041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3292::0.3292) (0.2295::0.2295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9338::1.9338) (0.7161::0.7161)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9681::1.9681) (0.0173::0.0173) (0.7647::0.7647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3580::0.3580) (0.2626::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1882::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0151)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3466::0.3466) (0.2486::0.2487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1840::0.1840) (0.2351::0.2352)) (IOPATH B X (0.1461::0.1461) (0.1860::0.1860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3572::0.3612) (0.2626::0.2744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0032::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7139::1.7139) (0.6567::0.6567)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7457::1.7457) (0.0176::0.0176) (0.7032::0.7032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2231::2.2231) (0.8098::0.8098)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.2425::2.2425) (0.0175::0.0175) (0.8436::0.8436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3512::0.3512) (0.2517::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3869::0.3869) (0.3393::0.3393)) (IOPATH D Q (0.3779::0.3785) (0.2692::0.2716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1305::2.1305) (0.7734::0.7734)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1595::2.1595) (0.0178::0.0178) (0.8166::0.8166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1286::2.1287) (0.7757::0.7757)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1493::2.1493) (0.0172::0.0172) (0.8128::0.8128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3469::0.3474) (0.2484::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3667::0.3719) (0.2711::0.2903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2007)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0196)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1557::0.1557) (0.1619::0.1619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7659::1.7659) (0.6717::0.6718)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8011::1.8011) (0.0158::0.0158) (0.7226::0.7226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8648::1.8648) (0.6950::0.6950)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8888::1.8888) (0.0179::0.0179) (0.7344::0.7344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0143::2.0144) (0.7548::0.7549)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0466::2.0466) (0.0182::0.0182) (0.8018::0.8018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6674::2.6674) (0.9705::0.9705)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.6853::2.6853) (0.0188::0.0188) (1.0005::1.0005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3587::0.3587) (0.2619::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1893::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3991::0.3991) (0.3467::0.3467)) (IOPATH D Q (0.3904::0.3910) (0.2771::0.2797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7274::1.7274) (0.6608::0.6608)) (IOPATH TE_B Z () () (0.1162::0.1163) (1.7638::1.7638) (0.0167::0.0167) (0.7121::0.7121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3702::0.3702) (0.3292::0.3292)) (IOPATH D Q (0.3644::0.3650) (0.2640::0.2662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3538::0.3538) (0.2517::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2991::0.2991) (0.2591::0.2591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3482::0.3482) (0.2517::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3855::2.3855) (0.8483::0.8483)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.4207::2.4207) (0.0153::0.0153) (0.8980::0.8980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2657::0.2657) (0.2348::0.2348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3527::0.3530) (0.2565::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3934::0.3934) (0.3433::0.3433)) (IOPATH D Q (0.3854::0.3863) (0.2749::0.2779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3214::0.3214) (0.2943::0.2943)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3592::0.3592) (0.2626::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0174)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1884::2.1884) (0.8110::0.8110)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.2158::2.2158) (0.0182::0.0182) (0.8519::0.8519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3588::0.3601) (0.2608::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3603::0.3615) (0.2611::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6837::0.6837) (0.4945::0.4945)) (IOPATH D Q (0.6763::0.6770) (0.4270::0.4294)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3594::0.3627) (0.2648::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1934)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3197::0.3197)) (IOPATH D Q (0.3494::0.3501) (0.2534::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6967::1.6968) (0.6516::0.6517)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7286::1.7286) (0.0174::0.0174) (0.6989::0.6989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3604::0.3604) (0.2639::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1862::0.1862) (0.2372::0.2373)) (IOPATH B X (0.1514::0.1514) (0.1925::0.1925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2959::0.2959) (0.2811::0.2811)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1467::0.1468) (0.1361::0.1377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2856::0.2856) (0.2756::0.2756)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9467::1.9467) (0.7319::0.7319)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9766::1.9766) (0.0174::0.0174) (0.7764::0.7764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3492::0.3497) (0.2521::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3220::0.3220)) (IOPATH D Q (0.3511::0.3511) (0.2510::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3537::0.3544) (0.2550::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3842::2.3842) (0.8770::0.8770)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.4187::2.4187) (0.0178::0.0178) (0.9253::0.9253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3628::0.3647) (0.2658::0.2717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1896)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0100::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3003::0.3003) (0.2834::0.2834)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2907::0.2907) (0.2784::0.2784)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7748::1.7748) (0.6786::0.6786)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7985::1.7985) (0.0173::0.0173) (0.7214::0.7214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7081::1.7081) (0.6557::0.6558)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7416::1.7416) (0.0160::0.0160) (0.7051::0.7051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1851::0.1851) (0.2298::0.2299)) (IOPATH B X (0.1474::0.1474) (0.1843::0.1843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0987::0.0987) (0.0775::0.0775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3469::0.3475) (0.2498::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1815::0.1815) (0.2246::0.2247)) (IOPATH B X (0.1475::0.1475) (0.1856::0.1856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3532::0.3539) (0.2561::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3004::0.3004) (0.2834::0.2834)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9850::1.9850) (0.7322::0.7323)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0047::2.0047) (0.0171::0.0171) (0.7690::0.7690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3653::0.3698) (0.2684::0.2817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1948)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0009::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3538::0.3538) (0.2533::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2004::0.2004) (0.1906::0.1906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3540::0.3551) (0.2576::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9195::1.9195) (0.7207::0.7207)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.9480::1.9480) (0.0155::0.0155) (0.7631::0.7631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8501::1.8501) (0.6995::0.6995)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8816::1.8816) (0.0182::0.0182) (0.7462::0.7462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3775::2.3778) (0.9030::0.9034)) (IOPATH TE_B Z () () (0.1545::0.1545) (2.4971::2.4971) (-0.0483::-0.0483) (0.9936::0.9936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8891::1.8891) (0.6968::0.6968)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9186::1.9186) (0.0191::0.0191) (0.7407::0.7407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0979::2.0979) (0.7830::0.7831)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1332::2.1332) (0.0173::0.0173) (0.8326::0.8326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6591::2.6591) (0.9657::0.9657)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.6760::2.6760) (0.0188::0.0188) (0.9953::0.9953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1815::0.1815) (0.2276::0.2276)) (IOPATH B X (0.1406::0.1406) (0.1767::0.1767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2881::0.2881) (0.2770::0.2770)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5320::2.5320) (0.9044::0.9045)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.5513::2.5513) (0.0172::0.0172) (0.9383::0.9383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1034::2.1034) (0.7839::0.7840)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.1330::2.1330) (0.0167::0.0167) (0.8317::0.8317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3524::0.3524) (0.2529::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2424::0.2424) (0.2091::0.2091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7301::1.7301) (0.6622::0.6622)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7653::1.7653) (0.0167::0.0167) (0.7127::0.7127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3545::0.3564) (0.2586::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6685::1.6685) (0.6397::0.6398)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7006::1.7006) (0.0180::0.0180) (0.6870::0.6870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3551::2.3551) (0.8468::0.8468)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.3811::2.3811) (0.0166::0.0166) (0.8866::0.8866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1913::0.1913) (0.2374::0.2374)) (IOPATH B X (0.1511::0.1511) (0.1870::0.1870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2231::2.2231) (0.8265::0.8265)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2477::2.2477) (0.0177::0.0177) (0.8675::0.8675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3482::0.3492) (0.2511::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7546::1.7546) (0.6681::0.6681)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7849::1.7849) (0.0171::0.0171) (0.7126::0.7126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3524::0.3534) (0.2554::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3506::0.3512) (0.2525::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6574::1.6574) (0.6281::0.6282)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6907::1.6907) (0.0174::0.0174) (0.6825::0.6825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2790::0.2790) (0.2334::0.2359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6927::1.6927) (0.6402::0.6402)) (IOPATH TE_B Z () () (0.1005::0.1005) (1.6927::1.6927) (0.0269::0.0269) (0.6617::0.6618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1273::2.1273) (0.7910::0.7911)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1553::2.1553) (0.0184::0.0184) (0.8329::0.8329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3576::0.3576) (0.2635::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0129)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9432::1.9432) (0.7316::0.7316)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9769::1.9769) (0.0157::0.0157) (0.7817::0.7816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1714::2.1714) (0.7758::0.7758)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1933::2.1933) (0.0177::0.0177) (0.8113::0.8113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3714::0.3714) (0.3299::0.3299)) (IOPATH D Q (0.3644::0.3644) (0.2627::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9445::1.9445) (0.7209::0.7209)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9645::1.9645) (0.0181::0.0181) (0.7551::0.7551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2316::0.2316) (0.2120::0.2120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3783::0.3783) (0.2830::0.2830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9542::1.9542) (0.7183::0.7183)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9795::1.9795) (0.0171::0.0171) (0.7594::0.7594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6610::0.6610) (0.4838::0.4838)) (IOPATH D Q (0.6524::0.6524) (0.4137::0.4137)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.2753::2.2753) (0.8307::0.8307)) (IOPATH TE_B Z () () (0.0997::0.0997) (2.2488::2.2488) (0.0274::0.0274) (0.8062::0.8062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0981::2.0981) (0.7803::0.7804)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1270::2.1270) (0.0174::0.0174) (0.8233::0.8233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9250::1.9250) (0.7162::0.7162)) (IOPATH TE_B Z () () (0.1025::0.1025) (1.9214::1.9214) (0.0261::0.0261) (0.7249::0.7249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0931::0.0931) (0.0727::0.0727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2173::2.2173) (0.8197::0.8197)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.2329::2.2329) (0.0185::0.0185) (0.8501::0.8501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7551::1.7551) (0.6686::0.6686)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7892::1.7892) (0.0174::0.0174) (0.7177::0.7177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2876::0.2876) (0.2768::0.2768)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0795)) (SETUP (negedge GATE) (posedge CLK) (0.0801::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3921::0.3921) (0.3425::0.3425)) (IOPATH D Q (0.3848::0.3848) (0.2730::0.2747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3675::0.3675) (0.3276::0.3276)) (IOPATH D Q (0.3605::0.3618) (0.2606::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0273::2.0273) (0.7615::0.7616)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0503::2.0503) (0.0181::0.0181) (0.8012::0.8012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3029::0.3029) (0.1988::0.1988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3047::2.3047) (0.8310::0.8310)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3237::2.3237) (0.0177::0.0177) (0.8639::0.8639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3282::0.3282)) (IOPATH D Q (0.3595::0.3595) (0.2562::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9929::1.9929) (0.7479::0.7480)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0277::2.0277) (0.0168::0.0168) (0.7974::0.7974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3917::2.3917) (0.8802::0.8802)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.4104::2.4104) (0.0184::0.0184) (0.9126::0.9126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7566::1.7566) (0.6682::0.6682)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7845::1.7845) (0.0163::0.0163) (0.7102::0.7102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9603::1.9603) (0.7144::0.7145)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9828::1.9828) (0.0178::0.0178) (0.7518::0.7518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3736::0.3736) (0.3313::0.3313)) (IOPATH D Q (0.3659::0.3659) (0.2611::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2356::0.2356) (0.2142::0.2142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3500::0.3500) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3491::0.3491) (0.2502::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3520::0.3531) (0.2531::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3266::0.3266)) (IOPATH D Q (0.3665::0.3665) (0.2686::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2949::0.2949) (0.2806::0.2806)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0818::0.0819)) (SETUP (negedge GATE) (posedge CLK) (0.0818::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9157::1.9157) (0.7220::0.7221)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.9469::1.9469) (0.0162::0.0162) (0.7678::0.7678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3671::0.3671) (0.2738::0.2738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0689::0.0689) (0.0552::0.0552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1095::2.1095) (0.7652::0.7652)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.1300::2.1300) (0.0183::0.0183) (0.7990::0.7990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3577::0.3590) (0.2632::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0102::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3700::0.3700) (0.3291::0.3291)) (IOPATH D Q (0.3709::0.3724) (0.2719::0.2766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0097::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6996::1.6996) (0.6529::0.6530)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7325::1.7325) (0.0160::0.0160) (0.7019::0.7019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3527::0.3527) (0.2520::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3561::0.3572) (0.2582::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3254::0.3254)) (IOPATH D Q (0.3548::0.3548) (0.2527::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3688::0.3688) (0.3284::0.3284)) (IOPATH D Q (0.3601::0.3601) (0.2582::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2836::0.2836) (0.2747::0.2747)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3559::0.3559) (0.2620::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2598::0.2598) (0.2209::0.2209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5911::2.5914) (0.9578::0.9582)) (IOPATH TE_B Z () () (0.1545::0.1545) (2.7083::2.7083) (-0.0483::-0.0483) (1.0437::1.0437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3276::0.3276)) (IOPATH D Q (0.3666::0.3691) (0.2684::0.2758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0091::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7352::2.7352) (0.9921::0.9922)) (IOPATH TE_B Z () () (0.1189::0.1189) (2.7447::2.7447) (0.0146::0.0146) (1.0348::1.0348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6655::1.6656) (0.6393::0.6394)) (IOPATH TE_B Z () () (0.1147::0.1148) (1.6974::1.6974) (0.0180::0.0180) (0.6865::0.6865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2518::2.2518) (0.8142::0.8142)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.2727::2.2727) (0.0166::0.0166) (0.8514::0.8514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6804::1.6804) (0.6344::0.6345)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7142::1.7142) (0.0174::0.0174) (0.6827::0.6827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8057::1.8057) (0.6772::0.6772)) (IOPATH TE_B Z () () (0.1025::0.1025) (1.7984::1.7985) (0.0260::0.0260) (0.6788::0.6788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3516::0.3524) (0.2512::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7083::1.7083) (0.6553::0.6553)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7341::1.7341) (0.0183::0.0183) (0.6957::0.6957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3356::2.3356) (0.8383::0.8383)) (IOPATH TE_B Z () () (0.1136::0.1136) (2.3517::2.3517) (0.0193::0.0193) (0.8676::0.8676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6246::1.6246) (0.6180::0.6180)) (IOPATH TE_B Z () () (0.1001::0.1001) (1.6261::1.6261) (0.0270::0.0270) (0.6407::0.6407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3548::0.3556) (0.2565::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2330::0.2330) (0.2161::0.2173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3526::0.3527) (0.2569::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1148::2.1148) (0.7767::0.7767)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1370::2.1370) (0.0168::0.0168) (0.8135::0.8135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1257::2.1257) (0.7929::0.7929)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1497::2.1497) (0.0175::0.0175) (0.8309::0.8309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9868::1.9868) (0.7290::0.7290)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0096::2.0096) (0.0188::0.0188) (0.7666::0.7666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3671::0.3671) (0.3274::0.3274)) (IOPATH D Q (0.3640::0.3654) (0.2656::0.2699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1388::2.1389) (0.7946::0.7947)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1684::2.1684) (0.0192::0.0192) (0.8383::0.8383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3496::0.3496) (0.2520::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3277::0.3277)) (IOPATH D Q (0.3578::0.3578) (0.2560::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6957::1.6957) (0.6515::0.6516)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7292::1.7292) (0.0172::0.0172) (0.7005::0.7005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9721::1.9721) (0.7316::0.7316)) (IOPATH TE_B Z () () (0.1008::0.1008) (1.9644::1.9644) (0.0268::0.0268) (0.7348::0.7348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3863::0.3863) (0.3390::0.3390)) (IOPATH D Q (0.3793::0.3796) (0.2720::0.2730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6749::1.6749) (0.6419::0.6420)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7096::1.7096) (0.0166::0.0166) (0.6920::0.6920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3572::0.3576) (0.2587::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1363::2.1364) (0.7803::0.7803)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1545::2.1545) (0.0177::0.0177) (0.8129::0.8129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7924::1.7924) (0.6828::0.6828)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.8227::1.8227) (0.0161::0.0161) (0.7283::0.7283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2968::0.2968) (0.2815::0.2815)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0810::0.0824)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0822)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7446::1.7446) (0.6633::0.6634)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7783::1.7783) (0.0173::0.0173) (0.7117::0.7117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2683::2.2683) (0.8215::0.8215)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.2866::2.2866) (0.0184::0.0184) (0.8538::0.8538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3629::0.3666) (0.2660::0.2769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1915)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0053::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8936::1.8936) (0.7133::0.7134)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9302::1.9302) (0.0168::0.0168) (0.7641::0.7641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7640::1.7640) (0.6723::0.6723)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7855::1.7855) (0.0177::0.0177) (0.7080::0.7080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8625::1.8626) (0.6949::0.6949)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8901::1.8901) (0.0163::0.0163) (0.7436::0.7436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9199::1.9199) (0.7084::0.7084)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9439::1.9439) (0.0178::0.0178) (0.7467::0.7467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3064::0.3064) (0.2866::0.2866)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3559::0.3559) (0.2564::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8189::1.8190) (0.6896::0.6896)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.8406::1.8406) (0.0165::0.0165) (0.7287::0.7287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3563::0.3565) (0.2566::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8805::1.8805) (0.7112::0.7112)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9090::1.9090) (0.0183::0.0183) (0.7537::0.7537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0891::2.0891) (0.7701::0.7702)) (IOPATH TE_B Z () () (0.1291::0.1291) (2.1192::2.1192) (0.0050::0.0050) (0.8280::0.8280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1277::2.1277) (0.7936::0.7936)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1600::2.1600) (0.0163::0.0163) (0.8397::0.8397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3698::0.3698) (0.3290::0.3290)) (IOPATH D Q (0.3604::0.3604) (0.2569::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5077::2.5077) (0.9177::0.9177)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5310::2.5310) (0.0181::0.0181) (0.9540::0.9540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7775::1.7776) (0.6628::0.6629)) (IOPATH TE_B Z () () (0.1254::0.1254) (1.8126::1.8126) (0.0084::0.0084) (0.7255::0.7255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3475::0.3475) (0.2485::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0637::2.0637) (0.7597::0.7597)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0930::2.0930) (0.0176::0.0176) (0.8042::0.8042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4263::2.4264) (0.8924::0.8925)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.4459::2.4459) (0.0171::0.0171) (0.9267::0.9267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1154::2.1154) (0.7681::0.7681)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.1354::2.1354) (0.0183::0.0183) (0.8016::0.8016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3712::0.3727) (0.2756::0.2810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1963)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0024::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3069::0.3069) (0.2868::0.2868)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0811::0.0821)) (SETUP (negedge GATE) (posedge CLK) (0.0817::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4974::2.4974) (0.9133::0.9134)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5185::2.5185) (0.0181::0.0181) (0.9474::0.9474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3536::0.3547) (0.2580::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1747::2.1747) (0.7944::0.7945)) (IOPATH TE_B Z () () (0.1349::0.1349) (2.2450::2.2450) (-0.0002::-0.0002) (0.8744::0.8744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6609::1.6609) (0.6373::0.6373)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6884::1.6885) (0.0168::0.0168) (0.6804::0.6804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3623::0.3623) (0.2663::0.2663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3134::2.3134) (0.8399::0.8400)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.3274::2.3274) (0.0167::0.0167) (0.8735::0.8735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3565::0.3588) (0.2608::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6393::1.6393) (0.6314::0.6314)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.6749::1.6749) (0.0159::0.0159) (0.6827::0.6827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6340::1.6340) (0.6192::0.6193)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6677::1.6677) (0.0165::0.0165) (0.6686::0.6686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3493::0.3493) (0.2526::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3537::0.3541) (0.2572::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0177::2.0177) (0.7402::0.7402)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0380::2.0380) (0.0173::0.0173) (0.7771::0.7771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3556::0.3561) (0.2593::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3213::0.3213)) (IOPATH D Q (0.3505::0.3505) (0.2510::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0047::2.0047) (0.7330::0.7330)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0283::2.0283) (0.0180::0.0180) (0.7711::0.7711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3514::0.3525) (0.2561::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3689::0.3689) (0.3284::0.3284)) (IOPATH D Q (0.3606::0.3606) (0.2573::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3537::0.3562) (0.2584::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2173::2.2173) (0.8209::0.8210)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.2397::2.2397) (0.0171::0.0171) (0.8582::0.8582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1476::0.1476) (0.1646::0.1646)) (IOPATH B X (0.1621::0.1621) (0.2063::0.2063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8070::1.8071) (0.6856::0.6857)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8341::1.8341) (0.0186::0.0186) (0.7279::0.7279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0441::2.0442) (0.7463::0.7463)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0797::2.0797) (0.0167::0.0167) (0.7965::0.7965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6145::2.6145) (0.9518::0.9519)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.6326::2.6326) (0.0188::0.0188) (0.9831::0.9831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1471::0.1471) (0.1656::0.1656)) (IOPATH B X (0.1676::0.1676) (0.2185::0.2185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3524::0.3524) (0.2522::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2875::0.2875) (0.2767::0.2767)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3531::0.3541) (0.2544::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7259::1.7259) (0.6601::0.6602)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7576::1.7576) (0.0181::0.0181) (0.7066::0.7066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3573::0.3582) (0.2585::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3540::0.3548) (0.2540::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3474::0.3480) (0.2492::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3561::0.3572) (0.2569::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3710::0.3710) (0.3297::0.3297)) (IOPATH D Q (0.3699::0.3699) (0.2675::0.2701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1871::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3484::0.3488) (0.2504::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3498::0.3498) (0.2523::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3325::0.3325) (0.2999::0.2999)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2978::0.2978) (0.2821::0.2821)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0820::0.0820)) (SETUP (negedge GATE) (posedge CLK) (0.0818::0.0821)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8007::1.8008) (0.6839::0.6840)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.8261::1.8261) (0.0162::0.0162) (0.7299::0.7299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3530::0.3536) (0.2539::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3919::0.3919) (0.3424::0.3424)) (IOPATH D Q (0.3842::0.3842) (0.2722::0.2740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3503::0.3503) (0.2510::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7285::1.7285) (0.6608::0.6609)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7592::1.7592) (0.0171::0.0171) (0.7078::0.7078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3709::0.3709) (0.3297::0.3297)) (IOPATH D Q (0.3620::0.3620) (0.2592::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3492::0.3492) (0.2507::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2826::0.2826) (0.2742::0.2742)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0792)) (SETUP (negedge GATE) (posedge CLK) (0.0800::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3264::0.3264)) (IOPATH D Q (0.3619::0.3640) (0.2638::0.2699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2847::0.2847) (0.2752::0.2752)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0818::0.0831)) (SETUP (negedge GATE) (posedge CLK) (0.0822::0.0826)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8926::1.8926) (0.7119::0.7119)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9211::1.9211) (0.0183::0.0183) (0.7544::0.7544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3573::0.3583) (0.2627::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0109::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9088::1.9088) (0.7185::0.7185)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.9362::1.9362) (0.0165::0.0165) (0.7604::0.7604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5189::2.5189) (0.8913::0.8913)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5427::2.5427) (0.0181::0.0181) (0.9280::0.9280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4625::2.4626) (0.9015::0.9015)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.4909::2.4909) (0.0177::0.0177) (0.9441::0.9441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3562::0.3569) (0.2561::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9762::1.9762) (0.7273::0.7273)) (IOPATH TE_B Z () () (0.1254::0.1254) (2.0137::2.0137) (0.0084::0.0084) (0.7813::0.7813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3653::2.3653) (0.8568::0.8569)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3860::2.3860) (0.0181::0.0181) (0.8908::0.8908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3547::0.3547) (0.2558::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3690::0.3690) (0.3285::0.3285)) (IOPATH D Q (0.3615::0.3621) (0.2606::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2299::2.2299) (0.8146::0.8147)) (IOPATH TE_B Z () () (0.1349::0.1349) (2.2929::2.2929) (-0.0002::-0.0002) (0.8918::0.8918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3597::2.3598) (0.8713::0.8715)) (IOPATH TE_B Z () () (0.1461::0.1461) (2.4489::2.4489) (-0.0262::-0.0262) (0.9554::0.9554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6586::1.6586) (0.6374::0.6374)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.6960::1.6960) (0.0159::0.0159) (0.6897::0.6897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3626::0.3672) (0.2667::0.2800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1956)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0002::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3873::0.3874) (0.2892::0.2892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1809::2.1809) (0.7954::0.7955)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.2035::2.2035) (0.0172::0.0172) (0.8322::0.8322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3599::0.3613) (0.2668::0.2712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1940)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0054)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0055::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3525::0.3532) (0.2559::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2840::0.2840) (0.2748::0.2748)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1794::0.1794) (0.2239::0.2240)) (IOPATH B X (0.1400::0.1400) (0.1770::0.1770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3045::0.3045) (0.2619::0.2619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6625::1.6625) (0.6377::0.6377)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6975::1.6975) (0.0165::0.0165) (0.6879::0.6879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5984::1.5984) (0.6163::0.6163)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6383::1.6383) (0.0167::0.0167) (0.6709::0.6709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1919::0.1919) (0.2455::0.2456)) (IOPATH B X (0.1511::0.1511) (0.1910::0.1910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9478::1.9478) (0.7338::0.7339)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9737::1.9737) (0.0178::0.0178) (0.7735::0.7735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0042::2.0042) (0.7514::0.7514)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0333::2.0333) (0.0172::0.0172) (0.7954::0.7954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3465::0.3465) (0.2484::0.2484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3612::0.3622) (0.2631::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1506::0.1506) (0.1581::0.1581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3550::0.3550) (0.2587::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1841::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.8009::2.8012) (1.0403::1.0407)) (IOPATH TE_B Z () () (0.1444::0.1444) (2.8509::2.8509) (-0.0217::-0.0217) (1.0879::1.0879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2631::2.2631) (0.8367::0.8367)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.2844::2.2844) (0.0181::0.0181) (0.8715::0.8715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3851::0.3851) (0.3382::0.3382)) (IOPATH D Q (0.3743::0.3747) (0.2654::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2418::0.2434) (0.2258::0.2292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9931::1.9931) (0.7341::0.7342)) (IOPATH TE_B Z () () (0.1196::0.1196) (2.0119::2.0119) (0.0138::0.0138) (0.7824::0.7824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7295::2.7295) (0.9901::0.9901)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.7549::2.7549) (0.0168::0.0168) (1.0291::1.0291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2857::0.2858) (0.2383::0.2408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6125::1.6125) (0.6211::0.6211)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6422::1.6422) (0.0182::0.0182) (0.6663::0.6663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3796::2.3796) (0.8538::0.8538)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.4031::2.4031) (0.0177::0.0177) (0.8904::0.8904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3576::0.3593) (0.2608::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7093::1.7094) (0.6542::0.6543)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7377::1.7377) (0.0185::0.0185) (0.6981::0.6981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2865::2.2865) (0.8225::0.8225)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.3057::2.3057) (0.0186::0.0186) (0.8548::0.8548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3704::0.3704) (0.3293::0.3293)) (IOPATH D Q (0.3628::0.3628) (0.2595::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8324::1.8324) (0.6943::0.6943)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.8747::1.8747) (0.0154::0.0154) (0.7515::0.7515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3510::0.3519) (0.2546::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3494::0.3494) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3530::0.3530) (0.2556::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9218::1.9219) (0.7253::0.7253)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9430::1.9430) (0.0168::0.0168) (0.7637::0.7637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3611::0.3612) (0.2683::0.2683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2738::0.2738) (0.2477::0.2477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0071::2.0071) (0.7512::0.7512)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0373::2.0373) (0.0180::0.0180) (0.7958::0.7958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3458::0.3458) (0.2474::0.2474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1191::2.1191) (0.7708::0.7708)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.1402::2.1402) (0.0156::0.0156) (0.8092::0.8092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2122::0.2122) (0.1977::0.1977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3627::0.3664) (0.2659::0.2769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1915)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7813::1.7813) (0.6631::0.6631)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8074::1.8074) (0.0182::0.0182) (0.7054::0.7054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0458::2.0458) (0.7652::0.7653)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0647::2.0647) (0.0170::0.0170) (0.7991::0.7991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2189::0.2189) (0.2011::0.2011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3616::0.3642) (0.2653::0.2730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3478::0.3478) (0.2486::0.2486)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2949::2.2949) (0.8358::0.8358)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3197::2.3197) (0.0178::0.0178) (0.8829::0.8829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0199::2.0199) (0.7573::0.7573)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0539::2.0539) (0.0179::0.0179) (0.8056::0.8056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3602::0.3631) (0.2646::0.2732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0068::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9356::1.9356) (0.7064::0.7064)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9565::1.9565) (0.0174::0.0174) (0.7425::0.7425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3577::0.3577) (0.2609::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3756::0.3757) (0.2803::0.2803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7059::2.7059) (0.9813::0.9813)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.7338::2.7338) (0.0178::0.0178) (1.0234::1.0234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3573::0.3573) (0.2556::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3602::0.3608) (0.2595::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2949::0.2949) (0.2806::0.2806)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3278::0.3278)) (IOPATH D Q (0.3593::0.3600) (0.2582::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3590::0.3604) (0.2632::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3525::0.3525) (0.2532::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3661::0.3712) (0.2707::0.2875)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1993)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0170)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3532::0.3532) (0.2524::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8368::1.8368) (0.6837::0.6837)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8579::1.8579) (0.0179::0.0179) (0.7195::0.7195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3587::0.3601) (0.2646::0.2687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0081::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0665::2.0665) (0.7712::0.7713)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0987::2.0987) (0.0165::0.0165) (0.8184::0.8184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3561::0.3571) (0.2581::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3568::0.3568) (0.2558::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3223::0.3223) (0.2947::0.2947)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0796)) (SETUP (negedge GATE) (posedge CLK) (0.0801::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3725::0.3725) (0.3306::0.3306)) (IOPATH D Q (0.3629::0.3635) (0.2597::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3571::0.3571) (0.2625::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2969::0.2969) (0.2816::0.2816)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3197::0.3197)) (IOPATH D Q (0.3465::0.3471) (0.2486::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6938::1.6938) (0.6487::0.6487)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7289::1.7289) (0.0167::0.0167) (0.6981::0.6981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3628::0.3653) (0.2667::0.2744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3593::0.3609) (0.2626::0.2672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4055::0.4056) (0.2997::0.2997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6856::1.6857) (0.6470::0.6470)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7176::1.7176) (0.0182::0.0182) (0.6934::0.6934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3877::2.3877) (0.8617::0.8618)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.4069::2.4069) (0.0187::0.0187) (0.8939::0.8939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3170::0.3171) (0.2616::0.2632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1771::0.1771) (0.1705::0.1705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3562::0.3569) (0.2582::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2952::0.2952) (0.2807::0.2807)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0795)) (SETUP (negedge GATE) (posedge CLK) (0.0801::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3697::0.3697) (0.3289::0.3289)) (IOPATH D Q (0.3638::0.3638) (0.2610::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5154::0.5154) (0.4085::0.4085)) (IOPATH D Q (0.5064::0.5070) (0.3383::0.3407)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3694::0.3694) (0.3287::0.3287)) (IOPATH D Q (0.3658::0.3658) (0.2658::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2935::0.2935) (0.2798::0.2798)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3817::0.3817) (0.3362::0.3362)) (IOPATH D Q (0.3820::0.3856) (0.2783::0.2885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2258::0.2258) (0.2094::0.2094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0618::2.0618) (0.7597::0.7597)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0923::2.0923) (0.0181::0.0181) (0.8120::0.8120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7681::1.7681) (0.6753::0.6754)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7979::1.7979) (0.0166::0.0166) (0.7211::0.7211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9934::1.9934) (0.7495::0.7495)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0247::2.0247) (0.0177::0.0177) (0.7967::0.7967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3051::0.3051) (0.2859::0.2859)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4938::2.4938) (0.8997::0.8997)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.5165::2.5165) (0.0177::0.0177) (0.9356::0.9356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3686::2.3686) (0.8702::0.8703)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3893::2.3893) (0.0178::0.0178) (0.9039::0.9039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6375::1.6375) (0.6298::0.6299)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6664::1.6664) (0.0182::0.0182) (0.6739::0.6739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3755::0.3755) (0.3625::0.3625)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2591::0.2612)) (SETUP (negedge D) (posedge CLK) (0.3476::0.3548)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2914::0.2914) (0.2787::0.2787)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0820)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0819)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6786::1.6786) (0.6313::0.6314)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7125::1.7125) (0.0173::0.0173) (0.6795::0.6795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3485::0.3498) (0.2518::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3570::0.3570) (0.2573::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3863::0.3863) (0.3390::0.3390)) (IOPATH D Q (0.3770::0.3770) (0.2678::0.2678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1762::0.1762) (0.1698::0.1698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6884::1.6884) (0.6454::0.6454)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7229::1.7229) (0.0173::0.0173) (0.6943::0.6943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2942::2.2943) (0.8341::0.8342)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.3156::2.3156) (0.0191::0.0191) (0.8690::0.8690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6613::1.6613) (0.6382::0.6382)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.6988::1.6988) (0.0167::0.0167) (0.6904::0.6904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9419::1.9419) (0.7217::0.7217)) (IOPATH TE_B Z () () (0.1012::0.1012) (1.9397::1.9397) (0.0266::0.0266) (0.7430::0.7430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2807::0.2807) (0.2731::0.2731)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3608::0.3608) (0.2580::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7952::1.7953) (0.6809::0.6809)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8305::1.8305) (0.0175::0.0174) (0.7306::0.7306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9971::1.9971) (0.7487::0.7487)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0296::2.0296) (0.0182::0.0182) (0.7959::0.7959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3599::0.3599) (0.2643::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8255::1.8255) (0.6950::0.6950)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8500::1.8500) (0.0184::0.0184) (0.7346::0.7346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3558::0.3568) (0.2615::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3725::0.3725) (0.3607::0.3607)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2559::0.2584)) (SETUP (negedge D) (posedge CLK) (0.3430::0.3503)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3193::0.3193)) (IOPATH D Q (0.3474::0.3474) (0.2505::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7432::2.7432) (0.9765::0.9766)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.7591::2.7591) (0.0171::0.0171) (1.0084::1.0084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1687::0.1687) (0.1943::0.1944)) (IOPATH B X (0.1534::0.1534) (0.1951::0.1951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6726::1.6727) (0.6400::0.6401)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7060::1.7060) (0.0174::0.0174) (0.6882::0.6882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2519::0.2519) (0.2285::0.2285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1812::0.1812) (0.1735::0.1735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1007::2.1007) (0.7736::0.7736)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.0922::2.0922) (0.0269::0.0269) (0.7775::0.7775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6814::1.6814) (0.6437::0.6437)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7101::1.7101) (0.0185::0.0185) (0.6875::0.6875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3974::0.3974) (0.3457::0.3457)) (IOPATH D Q (0.3903::0.3910) (0.2787::0.2808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1806::0.1806) (0.2282::0.2283)) (IOPATH B X (0.1448::0.1448) (0.1840::0.1840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3553::0.3553) (0.2547::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3613::0.3624) (0.2637::0.2675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3522::0.3527) (0.2568::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2734::2.2734) (0.8395::0.8396)) (IOPATH TE_B Z () () (0.1133::0.1133) (2.2886::2.2886) (0.0196::0.0196) (0.8680::0.8680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7572::1.7572) (0.6541::0.6541)) (IOPATH TE_B Z () () (0.1184::0.1184) (1.7850::1.7850) (0.0148::0.0148) (0.6975::0.6975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2890::0.2890) (0.2774::0.2774)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3649::0.3670) (0.2700::0.2767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0038::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9137::1.9137) (0.7017::0.7017)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9333::1.9333) (0.0184::0.0184) (0.7352::0.7352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0773::2.0773) (0.7588::0.7589)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1016::2.1016) (0.0190::0.0190) (0.7975::0.7975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3736::0.3736) (0.3614::0.3614)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2559::0.2578)) (SETUP (negedge D) (posedge CLK) (0.3434::0.3494)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0612::2.0612) (0.7596::0.7596)) (IOPATH TE_B Z () () (0.1187::0.1187) (2.0954::2.0954) (0.0146::0.0146) (0.8115::0.8115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1738::0.1738) (0.2030::0.2030)) (IOPATH B X (0.1523::0.1523) (0.1921::0.1921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.1812::0.1812) (0.1735::0.1735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3568::0.3574) (0.2563::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2352::0.2352) (0.2035::0.2035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1180::2.1180) (0.7643::0.7644)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.1358::2.1358) (0.0167::0.0167) (0.8015::0.8015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1088::2.1088) (0.7851::0.7851)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1246::2.1246) (0.0184::0.0184) (0.8149::0.8149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1802::0.1802) (0.1615::0.1615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3566::0.3566) (0.2557::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3539::0.3539) (0.2578::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1805::0.1805) (0.2055::0.2055)) (IOPATH B X (0.1662::0.1662) (0.2069::0.2069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3639::2.3639) (0.8499::0.8499)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.3807::2.3807) (0.0182::0.0182) (0.8808::0.8808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3239::0.3239)) (IOPATH D Q (0.3595::0.3612) (0.2623::0.2679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2974::0.2974) (0.2819::0.2819)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0838::2.0838) (0.7578::0.7579)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1029::2.1029) (0.0184::0.0184) (0.7906::0.7906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4105::0.4105) (0.3532::0.3532)) (IOPATH D Q (0.4033::0.4033) (0.2839::0.2854)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0134::2.0134) (0.7403::0.7403)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0388::2.0388) (0.0163::0.0163) (0.7797::0.7797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3739::0.3739) (0.3615::0.3615)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2609::0.2629)) (SETUP (negedge D) (posedge CLK) (0.3505::0.3572)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6607::1.6607) (0.6298::0.6298)) (IOPATH TE_B Z () () (0.1002::0.1002) (1.6648::1.6648) (0.0270::0.0270) (0.6556::0.6556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3016::0.3016) (0.2045::0.2045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3568::0.3582) (0.2570::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3741::0.3741) (0.3316::0.3316)) (IOPATH D Q (0.3649::0.3656) (0.2609::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3548::0.3548) (0.2529::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3517::0.3533) (0.2559::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1817::0.1817) (0.1622::0.1622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0483::2.0483) (0.7541::0.7542)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0776::2.0776) (0.0170::0.0170) (0.7981::0.7981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3548::0.3553) (0.2551::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1735::0.1735) (0.1982::0.1982)) (IOPATH B X (0.1597::0.1597) (0.2013::0.2013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2877::0.2877) (0.2768::0.2768)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3542::0.3578) (0.2591::0.2695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0036)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0073::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3637::0.3662) (0.2712::0.2786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1977)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2481::0.2481) (0.2198::0.2198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6041::2.6041) (0.9200::0.9200)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.6217::2.6217) (0.0178::0.0178) (0.9550::0.9550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1611::0.1611) (0.1816::0.1816)) (IOPATH B X (0.1642::0.1642) (0.2086::0.2086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6028::1.6028) (0.6204::0.6204)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6392::1.6392) (0.0167::0.0167) (0.6720::0.6720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2186::0.2186) (0.1890::0.1905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3522::0.3522) (0.2521::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3154::2.3154) (0.8333::0.8333)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.3331::2.3331) (0.0189::0.0189) (0.8645::0.8645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3767::0.3767) (0.3633::0.3633)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2568::0.2587)) (SETUP (negedge D) (posedge CLK) (0.3446::0.3504)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3559::0.3559) (0.2560::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3546::0.3555) (0.2574::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1755::0.1755) (0.1567::0.1567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3587::0.3587) (0.2637::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0144)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5526::2.5526) (0.9349::0.9350)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.5684::2.5684) (0.0160::0.0160) (0.9791::0.9791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3669::0.3710) (0.2694::0.2812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0032::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3565::0.3588) (0.2619::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0081::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6525::1.6525) (0.6248::0.6249)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.6826::1.6826) (0.0181::0.0181) (0.6700::0.6700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3757::0.3757) (0.2768::0.2768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3760::0.3760) (0.3628::0.3628)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2600::0.2625)) (SETUP (negedge D) (posedge CLK) (0.3486::0.3566)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3561::0.3563) (0.2548::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3594::0.3594) (0.2610::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3613::0.3615) (0.2653::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8456::1.8456) (0.6988::0.6988)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.8834::1.8834) (0.0161::0.0161) (0.7521::0.7521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0708::0.0708) (0.0571::0.0571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2870::0.2870) (0.2764::0.2764)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3578::0.3631) (0.2614::0.2767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0025::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3676::0.3699) (0.2717::0.2784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1954)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9051::1.9051) (0.7017::0.7018)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9246::1.9246) (0.0172::0.0172) (0.7366::0.7366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3850::0.3850) (0.2859::0.2859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3685::0.3685) (0.3282::0.3282)) (IOPATH D Q (0.3651::0.3651) (0.2656::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3858::0.3859) (0.2889::0.2889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2295::0.2296) (0.1974::0.1996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0008::2.0009) (0.7524::0.7524)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0245::2.0245) (0.0184::0.0184) (0.7913::0.7913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9640::1.9640) (0.7278::0.7279)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9902::1.9902) (0.0170::0.0170) (0.7701::0.7701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1363::2.1363) (0.7774::0.7774)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.1754::2.1754) (0.0157::0.0157) (0.8322::0.8322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2566::0.2566) (0.2265::0.2265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1296::2.1296) (0.7939::0.7939)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1457::2.1457) (0.0185::0.0185) (0.8238::0.8238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3227::0.3227)) (IOPATH D Q (0.3499::0.3499) (0.2491::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3640::2.3640) (0.8543::0.8544)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.3952::2.3952) (0.0156::0.0156) (0.8994::0.8994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3778::0.3778) (0.3639::0.3639)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2598::0.2621)) (SETUP (negedge D) (posedge CLK) (0.3484::0.3550)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2303::2.2303) (0.8262::0.8262)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.2514::2.2514) (0.0158::0.0158) (0.8712::0.8712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.7166::2.7166) (0.9750::0.9750)) (IOPATH TE_B Z () () (0.0997::0.0997) (2.6798::2.6798) (0.0275::0.0275) (0.9459::0.9459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3531::0.3531) (0.2524::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2866::0.2866) (0.2762::0.2762)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0819)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4021::0.4021) (0.3486::0.3486)) (IOPATH D Q (0.3933::0.3933) (0.2767::0.2785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1893::2.1893) (0.8103::0.8104)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.2140::2.2140) (0.0168::0.0168) (0.8484::0.8484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7835::1.7835) (0.6635::0.6635)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8134::1.8134) (0.0179::0.0179) (0.7081::0.7081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2454::0.2454) (0.2260::0.2263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4251::2.4251) (0.8644::0.8644)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.4444::2.4444) (0.0186::0.0186) (0.8968::0.8968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3585::0.3585) (0.2572::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3111::0.3111) (0.2133::0.2133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3564::0.3574) (0.2586::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9898::1.9898) (0.7460::0.7461)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0131::2.0131) (0.0188::0.0188) (0.7847::0.7847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3757::0.3758) (0.2796::0.2796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0694::0.0694) (0.0557::0.0557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0393::2.0393) (0.7449::0.7449)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0632::2.0632) (0.0163::0.0163) (0.7833::0.7833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3502::0.3516) (0.2548::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0523::2.0523) (0.7568::0.7569)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0716::2.0716) (0.0188::0.0188) (0.7976::0.7976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3592::0.3597) (0.2602::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3271::0.3271)) (IOPATH D Q (0.3580::0.3584) (0.2573::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3730::0.3730) (0.3610::0.3610)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2703::0.2731)) (SETUP (negedge D) (posedge CLK) (0.3633::0.3715)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9549::1.9549) (0.7333::0.7333)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9831::1.9831) (0.0170::0.0170) (0.7767::0.7767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6973::2.6974) (0.9605::0.9606)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.7235::2.7235) (0.0181::0.0181) (1.0009::1.0009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8930::1.8930) (0.7165::0.7165)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.9221::1.9221) (0.0165::0.0165) (0.7633::0.7633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5586::2.5587) (0.9086::0.9087)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.5743::2.5743) (0.0178::0.0178) (0.9429::0.9429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0214::2.0214) (0.7580::0.7580)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0568::2.0568) (0.0167::0.0167) (0.8080::0.8080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7082::2.7082) (0.9502::0.9502)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.7321::2.7321) (0.0176::0.0176) (0.9873::0.9873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3618::0.3639) (0.2667::0.2731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3523::0.3533) (0.2543::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9747::1.9747) (0.7419::0.7420)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0091::2.0091) (0.0177::0.0177) (0.7904::0.7904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0949::0.0949) (0.0747::0.0747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3841::2.3841) (0.8599::0.8599)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.4084::2.4084) (0.0162::0.0162) (0.8982::0.8982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3630::0.3647) (0.2678::0.2730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9717::1.9717) (0.7271::0.7271)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9932::1.9932) (0.0176::0.0176) (0.7648::0.7648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3491::0.3491) (0.2496::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0681::2.0682) (0.7579::0.7579)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0879::2.0879) (0.0185::0.0185) (0.7910::0.7910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8408::1.8408) (0.6997::0.6998)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8655::1.8655) (0.0168::0.0168) (0.7422::0.7422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3960::2.3961) (0.8655::0.8656)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.4178::2.4178) (0.0176::0.0176) (0.9017::0.9017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2852::0.2852) (0.2755::0.2755)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3522::0.3538) (0.2566::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8354::1.8354) (0.6942::0.6942)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8582::1.8582) (0.0173::0.0173) (0.7314::0.7314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3566::0.3566) (0.2561::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0690::0.0690) (0.0545::0.0545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3533::0.3543) (0.2541::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3621::0.3641) (0.2654::0.2713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1896)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0100::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3906::0.3907) (0.2892::0.2892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1672::0.1672) (0.1922::0.1922)) (IOPATH B X (0.1517::0.1517) (0.1926::0.1926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3651::0.3652) (0.2712::0.2712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3613::0.3613) (0.2651::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2073::2.2073) (0.8010::0.8010)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.2276::2.2276) (0.0189::0.0189) (0.8348::0.8348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7717::1.7717) (0.6760::0.6761)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.8063::1.8063) (0.0165::0.0165) (0.7261::0.7261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1598::0.1598) (0.1784::0.1784)) (IOPATH B X (0.1618::0.1618) (0.2028::0.2028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3318::0.3318) (0.2994::0.2994)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0778::0.0778) (0.0639::0.0639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3494::0.3494) (0.2498::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1017::0.1017) (0.0803::0.0803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3492::0.3492) (0.2501::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4103::0.4103) (0.3531::0.3531)) (IOPATH D Q (0.4039::0.4039) (0.2845::0.2865)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0015::2.0015) (0.7401::0.7401)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.0273::2.0273) (0.0191::0.0191) (0.7876::0.7876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3488::0.3488) (0.2495::0.2495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3518::0.3529) (0.2555::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1835)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3268::0.3268)) (IOPATH D Q (0.3583::0.3583) (0.2563::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8712::1.8712) (0.6935::0.6936)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8898::1.8898) (0.0183::0.0183) (0.7270::0.7270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9468::1.9468) (0.7216::0.7216)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9674::1.9674) (0.0178::0.0178) (0.7565::0.7565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3535::0.3551) (0.2567::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0522::2.0523) (0.7668::0.7668)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.0900::2.0900) (0.0156::0.0156) (0.8211::0.8211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1001::0.1001) (0.0785::0.0785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3589::0.3620) (0.2632::0.2721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0038)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0072::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3216::0.3216)) (IOPATH D Q (0.3521::0.3532) (0.2548::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2884::0.2884) (0.2771::0.2771)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0004::2.0004) (0.7392::0.7392)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0210::2.0210) (0.0179::0.0179) (0.7747::0.7747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2823::0.2823) (0.2739::0.2739)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3243::0.3243)) (IOPATH D Q (0.3560::0.3570) (0.2579::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0860::2.0860) (0.7652::0.7653)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1122::2.1122) (0.0178::0.0178) (0.8057::0.8057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6971::1.6971) (0.6488::0.6489)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7256::1.7256) (0.0179::0.0179) (0.6928::0.6928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3324::0.3324) (0.2343::0.2343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1189::2.1189) (0.7902::0.7902)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1431::2.1431) (0.0164::0.0164) (0.8285::0.8285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3560::0.3560) (0.2538::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3521::0.3521) (0.2545::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6113::1.6113) (0.6224::0.6225)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.6369::1.6369) (0.0186::0.0186) (0.6639::0.6639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0712::0.0712) (0.0576::0.0576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7684::1.7684) (0.6746::0.6746)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.8023::1.8023) (0.0154::0.0154) (0.7237::0.7237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2549::0.2549) (0.2185::0.2185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3542::0.3556) (0.2552::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2494::0.2494) (0.2123::0.2143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3628::0.3658) (0.2659::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3245::2.3245) (0.8562::0.8562)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.3511::2.3511) (0.0180::0.0180) (0.8972::0.8972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3966::0.3966) (0.3453::0.3453)) (IOPATH D Q (0.3871::0.3871) (0.2726::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3248::0.3248)) (IOPATH D Q (0.3564::0.3564) (0.2554::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2540::0.2548) (0.2273::0.2286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2863::0.2863) (0.2761::0.2761)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0994::0.0994) (0.0779::0.0779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3467::0.3467) (0.2475::0.2487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1364::2.1364) (0.7965::0.7965)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1659::2.1659) (0.0178::0.0178) (0.8419::0.8419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3505::0.3512) (0.2519::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2744::2.2744) (0.8401::0.8401)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.2991::2.2991) (0.0162::0.0162) (0.8789::0.8789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3589::0.3619) (0.2623::0.2711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3248::0.3248)) (IOPATH D Q (0.3639::0.3639) (0.2673::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1832::0.1832) (0.2305::0.2306)) (IOPATH B X (0.1471::0.1471) (0.1863::0.1863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6227::1.6227) (0.6167::0.6167)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.6553::1.6553) (0.0170::0.0170) (0.6702::0.6702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3578::0.3612) (0.2630::0.2729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1923)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3978::2.3978) (0.8836::0.8836)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.4141::2.4141) (0.0193::0.0193) (0.9130::0.9130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8646::1.8646) (0.7066::0.7067)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8900::1.8900) (0.0168::0.0168) (0.7494::0.7494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3677::0.3702) (0.2712::0.2789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1943)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0040::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6952::1.6952) (0.6509::0.6509)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7200::1.7200) (0.0168::0.0168) (0.6935::0.6935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8162::1.8162) (0.6898::0.6898)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8428::1.8428) (0.0170::0.0170) (0.7312::0.7312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1107::2.1107) (0.7844::0.7845)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1304::2.1304) (0.0190::0.0190) (0.8179::0.8179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3570::0.3570) (0.2557::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6510::1.6510) (0.6347::0.6347)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6859::1.6859) (0.0168::0.0168) (0.6859::0.6859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3486::0.3486) (0.2583::0.2583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0569::2.0569) (0.7502::0.7502)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0830::2.0830) (0.0170::0.0170) (0.7901::0.7901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0454::2.0454) (0.7474::0.7474)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0776::2.0776) (0.0172::0.0172) (0.7947::0.7947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3475::0.3475) (0.2472::0.2472)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3711::0.3711) (0.3298::0.3298)) (IOPATH D Q (0.3685::0.3694) (0.2685::0.2712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3588::0.3588) (0.2602::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3655::0.3663) (0.2685::0.2708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1903)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3456::0.3456) (0.2972::0.2972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1643::0.1643) (0.1888::0.1889)) (IOPATH B X (0.1421::0.1421) (0.1791::0.1791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7035::1.7035) (0.6435::0.6435)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7339::1.7339) (0.0183::0.0183) (0.6954::0.6954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8333::1.8333) (0.6979::0.6979)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8594::1.8594) (0.0180::0.0180) (0.7407::0.7407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3659::0.3660) (0.2724::0.2724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3528::0.3529) (0.2526::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3365::0.3365) (0.2398::0.2398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0906::2.0906) (0.7673::0.7673)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.1136::2.1136) (0.0167::0.0167) (0.8042::0.8042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7239::1.7239) (0.6505::0.6505)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7486::1.7486) (0.0185::0.0185) (0.6972::0.6972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0182::2.0182) (0.7387::0.7387)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0404::2.0404) (0.0165::0.0165) (0.7785::0.7785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3183::2.3183) (0.8438::0.8438)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.3442::2.3442) (0.0161::0.0161) (0.8928::0.8928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9544::1.9544) (0.7356::0.7357)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.9865::1.9865) (0.0164::0.0164) (0.7826::0.7826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3497::0.3502) (0.2541::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0040::2.0040) (0.7398::0.7399)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0390::2.0390) (0.0168::0.0168) (0.7910::0.7910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3497::0.3498) (0.2490::0.2490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1436::2.1436) (0.7815::0.7815)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.1709::2.1709) (0.0154::0.0154) (0.8265::0.8265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8091::1.8091) (0.6890::0.6890)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8322::1.8322) (0.0179::0.0179) (0.7261::0.7261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7972::1.7972) (0.6825::0.6825)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8178::1.8178) (0.0176::0.0176) (0.7180::0.7180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9058::1.9058) (0.7086::0.7086)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9269::1.9269) (0.0178::0.0178) (0.7440::0.7440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3916::0.3916) (0.3422::0.3422)) (IOPATH D Q (0.3825::0.3825) (0.2714::0.2714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7605::1.7605) (0.6585::0.6586)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.7772::1.7772) (0.0191::0.0191) (0.6940::0.6940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9990::1.9990) (0.7513::0.7513)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0294::2.0294) (0.0178::0.0178) (0.7958::0.7958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3584::0.3618) (0.2630::0.2732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1919)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9249::1.9249) (0.7262::0.7263)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.9601::1.9601) (0.0164::0.0164) (0.7764::0.7764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7408::2.7408) (0.9917::0.9917)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.7699::2.7699) (0.0182::0.0182) (1.0337::1.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3588::0.3605) (0.2618::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9724::1.9724) (0.7423::0.7423)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0059::2.0059) (0.0178::0.0178) (0.7907::0.7907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5388::2.5388) (0.9062::0.9062)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.5601::2.5601) (0.0177::0.0177) (0.9417::0.9417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3937::0.3938) (0.2904::0.2904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3479::0.3485) (0.2515::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5190::2.5190) (0.9055::0.9055)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.5475::2.5475) (0.0176::0.0176) (0.9472::0.9472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0254::2.0254) (0.7388::0.7389)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0520::2.0520) (0.0178::0.0178) (0.7795::0.7795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0675::0.0675) (0.0540::0.0540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4884::2.4885) (0.9089::0.9090)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5079::2.5079) (0.0171::0.0171) (0.9429::0.9429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3934::0.3934) (0.3433::0.3433)) (IOPATH D Q (0.3866::0.3874) (0.2769::0.2793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3537::0.3538) (0.2588::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0172)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2962::0.2962) (0.2583::0.2583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3775::0.3775) (0.2797::0.2797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3553::0.3553) (0.2562::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0689::2.0690) (0.7476::0.7477)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0915::2.0915) (0.0174::0.0174) (0.7849::0.7849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3281::0.3307) (0.2403::0.2437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3548::0.3566) (0.2592::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1732::0.1732) (0.2088::0.2088)) (IOPATH B X (0.1534::0.1534) (0.1969::0.1969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3460::0.3460) (0.2482::0.2482)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3751::0.3751) (0.3322::0.3322)) (IOPATH D Q (0.3646::0.3646) (0.2600::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3973::0.3973) (0.3456::0.3456)) (IOPATH D Q (0.3899::0.3899) (0.2763::0.2768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2938::0.2938) (0.2800::0.2800)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4093::0.4094) (0.3068::0.3068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9080::1.9080) (0.7091::0.7092)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9336::1.9336) (0.0170::0.0170) (0.7499::0.7499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3497::0.3498) (0.2523::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3515::0.3523) (0.2554::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7031::1.7031) (0.6536::0.6537)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7268::1.7268) (0.0168::0.0168) (0.6997::0.6997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3572::0.3573) (0.2620::0.2620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3610::0.3610) (0.2587::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3539::0.3551) (0.2582::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3470::0.3477) (0.2490::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3589::0.3589) (0.2557::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3528::0.3528) (0.2520::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2885::0.2885) (0.2772::0.2772)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2994::0.2994) (0.2021::0.2021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0968::0.0968) (0.0762::0.0762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0111::2.0111) (0.7443::0.7443)) (IOPATH TE_B Z () () (0.1002::0.1002) (2.0102::2.0102) (0.0271::0.0271) (0.7677::0.7678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8587::1.8587) (0.7070::0.7071)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8846::1.8846) (0.0167::0.0167) (0.7518::0.7518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3637::0.3662) (0.2712::0.2788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1978)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2533::0.2533) (0.2315::0.2315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2968::0.2968) (0.2815::0.2815)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.3964::2.3964) (0.8703::0.8703)) (IOPATH TE_B Z () () (0.0996::0.0996) (2.3852::2.3852) (0.0275::0.0275) (0.8860::0.8860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3486::0.3486) (0.2491::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8887::1.8887) (0.7125::0.7125)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9170::1.9170) (0.0185::0.0185) (0.7548::0.7548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1754::0.1754) (0.2155::0.2157)) (IOPATH B X (0.1471::0.1471) (0.1876::0.1876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0528::2.0529) (0.7541::0.7542)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.0844::2.0844) (0.0154::0.0154) (0.8012::0.8012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3567::0.3576) (0.2584::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3001::0.3001) (0.2833::0.2833)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3584::0.3584) (0.2640::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0129)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3870::0.3870) (0.3143::0.3163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2410::0.2410) (0.2084::0.2084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3759::0.3760) (0.2785::0.2785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3671::0.3671) (0.3273::0.3273)) (IOPATH D Q (0.3613::0.3621) (0.2621::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8860::1.8860) (0.7129::0.7129)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9167::1.9167) (0.0177::0.0177) (0.7577::0.7577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7971::1.7971) (0.6665::0.6665)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.8140::1.8140) (0.0191::0.0191) (0.6979::0.6979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2491::0.2491) (0.2306::0.2306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3106::0.3106) (0.2888::0.2888)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3542::0.3542) (0.2549::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3528::0.3538) (0.2558::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7180::2.7180) (0.9626::0.9626)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.7451::2.7451) (0.0181::0.0181) (1.0035::1.0035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9193::1.9193) (0.7227::0.7227)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9521::1.9521) (0.0178::0.0178) (0.7708::0.7708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3790::0.3790) (0.3346::0.3346)) (IOPATH D Q (0.3716::0.3722) (0.2670::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0205::2.0205) (0.7575::0.7575)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0539::2.0539) (0.0182::0.0182) (0.8051::0.8051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3945::2.3945) (0.8781::0.8781)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.4191::2.4191) (0.0175::0.0175) (0.9175::0.9175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1005::0.1005) (0.0793::0.0793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2808::2.2808) (0.8445::0.8446)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.3030::2.3030) (0.0158::0.0158) (0.8895::0.8895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4077::2.4077) (0.8852::0.8853)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.4221::2.4221) (0.0153::0.0153) (0.9287::0.9287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3934::2.3934) (0.8629::0.8629)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.4160::2.4160) (0.0171::0.0171) (0.8989::0.8989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3431::0.3431) (0.2479::0.2479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1192::2.1192) (0.7869::0.7869)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1435::2.1435) (0.0165::0.0165) (0.8248::0.8248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3878::0.3879) (0.2900::0.2900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3489::0.3493) (0.2507::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6422::1.6422) (0.6183::0.6184)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6739::1.6739) (0.0170::0.0170) (0.6646::0.6646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2957::0.2957) (0.2810::0.2810)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3501::0.3513) (0.2522::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3474::0.3474) (0.2502::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6810::1.6810) (0.6440::0.6441)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7188::1.7188) (0.0178::0.0178) (0.6965::0.6965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9366::1.9366) (0.7286::0.7286)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9636::1.9636) (0.0177::0.0177) (0.7702::0.7702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9941::1.9941) (0.7379::0.7379)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0154::2.0154) (0.0180::0.0180) (0.7738::0.7738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7177::1.7177) (0.6576::0.6576)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7499::1.7499) (0.0182::0.0182) (0.7046::0.7046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1293::2.1293) (0.7937::0.7937)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1515::2.1515) (0.0175::0.0175) (0.8298::0.8298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3736::0.3736) (0.2755::0.2755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3486::0.3486) (0.2498::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1663::0.1663) (0.1918::0.1918)) (IOPATH B X (0.1428::0.1428) (0.1803::0.1803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6432::2.6432) (0.9312::0.9312)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.6616::2.6616) (0.0194::0.0194) (0.9630::0.9630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0991::2.0991) (0.7839::0.7840)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1329::2.1329) (0.0173::0.0173) (0.8323::0.8323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1741::0.1741) (0.2085::0.2085)) (IOPATH B X (0.1445::0.1445) (0.1820::0.1820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3566::0.3577) (0.2622::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0108::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2875::0.2875) (0.2496::0.2496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3649::2.3649) (0.8716::0.8716)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.3819::2.3819) (0.0187::0.0187) (0.9015::0.9015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3529::0.3529) (0.2555::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1394::2.1394) (0.7860::0.7861)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1731::2.1731) (0.0171::0.0171) (0.8451::0.8451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7922::1.7922) (0.6728::0.6728)) (IOPATH TE_B Z () () (0.1016::0.1016) (1.7910::1.7910) (0.0264::0.0264) (0.6857::0.6857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9395::1.9395) (0.7123::0.7123)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9682::1.9682) (0.0175::0.0175) (0.7551::0.7551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8250::1.8250) (0.6766::0.6766)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8505::1.8505) (0.0174::0.0174) (0.7170::0.7170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3166::0.3166) (0.2164::0.2164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2966::0.2966) (0.2814::0.2814)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2651::0.2651) (0.2335::0.2335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1419::0.1419) (0.1591::0.1591)) (IOPATH B X (0.1521::0.1521) (0.1935::0.1935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9178::1.9179) (0.7095::0.7096)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9418::1.9418) (0.0191::0.0191) (0.7475::0.7475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0697::0.0697) (0.0560::0.0560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3712::0.3712) (0.3298::0.3298)) (IOPATH D Q (0.3626::0.3626) (0.2598::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0902::2.0902) (0.7792::0.7792)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1120::2.1120) (0.0177::0.0177) (0.8149::0.8149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1511::0.1511) (0.1723::0.1723)) (IOPATH B X (0.1512::0.1512) (0.1939::0.1939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3276::0.3276)) (IOPATH D Q (0.3720::0.3734) (0.2753::0.2796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1940)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0054)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0055::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3271::0.3271)) (IOPATH D Q (0.3588::0.3597) (0.2588::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0470::2.0470) (0.7516::0.7516)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0736::2.0736) (0.0166::0.0166) (0.7924::0.7924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3698::0.3698) (0.3290::0.3290)) (IOPATH D Q (0.3663::0.3673) (0.2666::0.2695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0566::2.0566) (0.7495::0.7496)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0776::2.0776) (0.0190::0.0190) (0.7840::0.7840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0689::0.0689) (0.0552::0.0552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3546::0.3546) (0.2542::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2038::0.2038) (0.1922::0.1922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1693::0.1693) (0.1967::0.1968)) (IOPATH B X (0.1430::0.1430) (0.1801::0.1801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3658::0.3679) (0.2694::0.2758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0063::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0768::0.0768) (0.0628::0.0628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3583::0.3583) (0.2591::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3566::0.3576) (0.2599::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9871::1.9871) (0.7311::0.7311)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0177::2.0177) (0.0177::0.0177) (0.7765::0.7765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3817::0.3817) (0.3362::0.3362)) (IOPATH D Q (0.3709::0.3713) (0.2634::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1710::0.1710) (0.2042::0.2043)) (IOPATH B X (0.1411::0.1411) (0.1785::0.1785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6098::2.6098) (0.9505::0.9506)) (IOPATH TE_B Z () () (0.1183::0.1183) (2.6433::2.6433) (0.0151::0.0151) (0.9999::0.9999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3482::0.3482) (0.2506::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2090::0.2090) (0.1959::0.1959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3561::0.3570) (0.2553::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1722::0.1722) (0.1951::0.1952)) (IOPATH B X (0.1655::0.1655) (0.2087::0.2087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3550::0.3566) (0.2589::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3242::0.3242) (0.2309::0.2309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0907::0.0907) (0.0706::0.0706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3486::0.3486) (0.2501::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3277::0.3277)) (IOPATH D Q (0.3594::0.3594) (0.2571::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1123::2.1123) (0.7852::0.7852)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1338::2.1338) (0.0165::0.0165) (0.8215::0.8215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2197::0.2197) (0.1918::0.1918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0759::0.0759) (0.0618::0.0618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3250::0.3250)) (IOPATH D Q (0.3546::0.3546) (0.2547::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3610::0.3647) (0.2647::0.2756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1915)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0053::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2999::0.2999) (0.2497::0.2517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3675::0.3675) (0.3276::0.3276)) (IOPATH D Q (0.3602::0.3602) (0.2581::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8747::1.8747) (0.7084::0.7084)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8940::1.8940) (0.0176::0.0176) (0.7414::0.7414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3564::0.3565) (0.2627::0.2627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3530::0.3546) (0.2573::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9351::1.9351) (0.7289::0.7289)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9589::1.9589) (0.0179::0.0179) (0.7664::0.7664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3597::0.3614) (0.2664::0.2719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1942)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0048::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3520::0.3520) (0.2525::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3593::0.3619) (0.2637::0.2715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2084::0.2084) (0.1956::0.1956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0532::2.0532) (0.7693::0.7694)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0879::2.0879) (0.0166::0.0166) (0.8191::0.8191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9424::1.9424) (0.7361::0.7362)) (IOPATH TE_B Z () () (0.1265::0.1265) (1.9670::1.9670) (0.0074::0.0074) (0.7921::0.7921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0802::0.0802) (0.0649::0.0649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2774::0.2774) (0.2440::0.2440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6953::1.6953) (0.6478::0.6478)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7240::1.7240) (0.0179::0.0179) (0.6912::0.6912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2839::0.2839) (0.2748::0.2748)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0808::0.0821)) (SETUP (negedge GATE) (posedge CLK) (0.0815::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3481::0.3481) (0.2498::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3521::0.3521) (0.2532::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1005::0.1005) (0.0795::0.0795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3719::0.3719) (0.3302::0.3302)) (IOPATH D Q (0.3627::0.3627) (0.2593::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0998::0.0998) (0.0783::0.0783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2560::2.2560) (0.8345::0.8346)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.2735::2.2735) (0.0187::0.0187) (0.8649::0.8649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3565::0.3565) (0.2620::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7646::1.7646) (0.6716::0.6716)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7914::1.7914) (0.0176::0.0176) (0.7133::0.7133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3689::0.3689) (0.3284::0.3284)) (IOPATH D Q (0.3673::0.3692) (0.2681::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3341::0.3341) (0.2288::0.2288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2565::0.2565) (0.2261::0.2261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3642::0.3670) (0.2669::0.2756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1903)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3625::0.3625) (0.2646::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1892::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2839::0.2839) (0.2748::0.2748)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0821)) (SETUP (negedge GATE) (posedge CLK) (0.0815::0.0819)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.2009::0.2009) (0.1900::0.1900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7707::1.7707) (0.6607::0.6607)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7914::1.7914) (0.0181::0.0181) (0.6975::0.6975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9391::1.9392) (0.7284::0.7285)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9596::1.9596) (0.0191::0.0191) (0.7643::0.7643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9685::1.9685) (0.7387::0.7387)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9983::1.9983) (0.0191::0.0191) (0.7827::0.7827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3669::0.3669) (0.3272::0.3272)) (IOPATH D Q (0.3600::0.3601) (0.2608::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9519::1.9519) (0.7360::0.7360)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9829::1.9829) (0.0174::0.0174) (0.7829::0.7829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5226::2.5226) (0.9199::0.9199)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.5419::2.5419) (0.0188::0.0188) (0.9523::0.9523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4959::2.4959) (0.9114::0.9114)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.5212::2.5212) (0.0178::0.0178) (0.9496::0.9496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2987::2.2987) (0.8485::0.8486)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.3201::2.3201) (0.0156::0.0156) (0.8932::0.8932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3689::0.3703) (0.2717::0.2759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0080::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6704::1.6704) (0.6405::0.6405)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7002::1.7002) (0.0175::0.0175) (0.6849::0.6849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3754::0.3755) (0.2792::0.2792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4174::0.4174) (0.3568::0.3568)) (IOPATH D Q (0.4095::0.4103) (0.2884::0.2914)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6227::1.6227) (0.6233::0.6233)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.6630::1.6630) (0.0169::0.0169) (0.6782::0.6782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3539::0.3539) (0.2579::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6827::1.6827) (0.6317::0.6318)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7161::1.7161) (0.0166::0.0166) (0.6800::0.6800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0826::2.0826) (0.7790::0.7790)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1127::2.1127) (0.0177::0.0177) (0.8240::0.8240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3516::0.3528) (0.2551::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3503::0.3510) (0.2514::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8473::1.8473) (0.7006::0.7007)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8623::1.8623) (0.0185::0.0185) (0.7300::0.7300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1307::2.1307) (0.7787::0.7788)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1515::2.1515) (0.0174::0.0174) (0.8164::0.8164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7467::1.7467) (0.6654::0.6654)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7784::1.7784) (0.0174::0.0174) (0.7120::0.7120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9270::1.9270) (0.7238::0.7239)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9595::1.9595) (0.0179::0.0179) (0.7704::0.7704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8659::1.8659) (0.7051::0.7051)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8924::1.8924) (0.0179::0.0179) (0.7462::0.7462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3459::0.3459) (0.2479::0.2479)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3494::0.3500) (0.2507::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0106::2.0106) (0.7392::0.7392)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0410::2.0410) (0.0177::0.0177) (0.7854::0.7854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2778::0.2778) (0.2445::0.2445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3640::0.3641) (0.2709::0.2709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6662::2.6662) (0.9689::0.9690)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.6930::2.6930) (0.0171::0.0171) (1.0088::1.0088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3486::0.3487) (0.2520::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3495::0.3502) (0.2536::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3553::0.3559) (0.2563::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3530::0.3530) (0.2561::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1859::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7242::1.7242) (0.6575::0.6575)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7630::1.7630) (0.0173::0.0173) (0.7110::0.7110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3534::0.3542) (0.2578::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3572::0.3572) (0.2614::0.2614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3608::0.3612) (0.2646::0.2659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0816::0.0816) (0.0664::0.0664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3539::0.3539) (0.2519::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3721::0.3721) (0.3303::0.3303)) (IOPATH D Q (0.3632::0.3632) (0.2602::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8000::1.8000) (0.6853::0.6854)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8215::1.8215) (0.0158::0.0158) (0.7220::0.7220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9111::1.9111) (0.7217::0.7217)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9273::1.9273) (0.0186::0.0186) (0.7522::0.7522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3047::0.3074) (0.2231::0.2279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3650::0.3685) (0.2698::0.2810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1967)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3597::0.3633) (0.2639::0.2750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3525::0.3544) (0.2573::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2384::0.2387) (0.2254::0.2259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1896::2.1896) (0.8123::0.8123)) (IOPATH TE_B Z () () (0.1198::0.1198) (2.2294::2.2294) (0.0136::0.0136) (0.8662::0.8662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2095::2.2096) (0.8009::0.8009)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.2362::2.2362) (0.0170::0.0170) (0.8418::0.8418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3006::0.3006) (0.2836::0.2836)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3668::0.3686) (0.2726::0.2780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0024::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3221::0.3221) (0.2269::0.2269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2267::0.2267) (0.2304::0.2304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3490::0.3490) (0.2492::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2897::0.2919) (0.2575::0.2623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2852::0.2852) (0.2754::0.2754)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0963::0.0963) (0.0770::0.0770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3270::0.3270)) (IOPATH D Q (0.3598::0.3598) (0.2581::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3990::0.3990) (0.2938::0.2938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3519::0.3529) (0.2555::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3545::0.3565) (0.2590::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3951::2.3951) (0.8671::0.8671)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.4161::2.4161) (0.0157::0.0157) (0.9116::0.9116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6936::0.6936) (0.5003::0.5003)) (IOPATH D Q (0.6855::0.6855) (0.4312::0.4312)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5507::2.5507) (0.9334::0.9335)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.5701::2.5701) (0.0156::0.0156) (0.9777::0.9777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0849::0.0849) (0.0675::0.0675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3585::0.3585) (0.2563::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1788::0.1788) (0.1768::0.1768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3566::0.3573) (0.2568::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3099::0.3099) (0.2885::0.2885)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0820::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0820::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6803::1.6804) (0.6354::0.6354)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7125::1.7125) (0.0166::0.0166) (0.6829::0.6829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3564::0.3576) (0.2596::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6961::1.6962) (0.6494::0.6495)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7232::1.7232) (0.0168::0.0168) (0.6959::0.6959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4065::0.4066) (0.3029::0.3029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8522::1.8522) (0.6913::0.6913)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8843::1.8843) (0.0174::0.0174) (0.7380::0.7380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8632::1.8632) (0.6877::0.6878)) (IOPATH TE_B Z () () (0.1182::0.1182) (1.9006::1.9006) (0.0149::0.0149) (0.7407::0.7407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3461::0.3461) (0.2529::0.2529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3601::0.3629) (0.2652::0.2735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1924)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0054)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0055::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1087::0.1087) (0.0879::0.0879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2959::2.2959) (0.8493::0.8494)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.3241::2.3241) (0.0092::0.0092) (0.9081::0.9081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3593::0.3593) (0.2577::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8992::1.8992) (0.7179::0.7179)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9269::1.9269) (0.0181::0.0181) (0.7607::0.7607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0824::0.0824) (0.0665::0.0665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3736::0.3736) (0.3313::0.3313)) (IOPATH D Q (0.3642::0.3642) (0.2591::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3542::0.3542) (0.2530::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3524::0.3524) (0.2520::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3529::0.3529) (0.2542::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5356::2.5356) (0.9057::0.9058)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.5533::2.5533) (0.0184::0.0184) (0.9400::0.9400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1008::2.1008) (0.7830::0.7830)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.1320::2.1320) (0.0163::0.0163) (0.8307::0.8307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3562::0.3562) (0.2551::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1840::0.1840) (0.2335::0.2336)) (IOPATH B X (0.1504::0.1504) (0.1913::0.1913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6680::1.6680) (0.6393::0.6393)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7040::1.7040) (0.0180::0.0180) (0.6904::0.6904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3926::0.3926) (0.3428::0.3428)) (IOPATH D Q (0.3850::0.3850) (0.2727::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7567::1.7567) (0.6697::0.6697)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7915::1.7915) (0.0172::0.0172) (0.7193::0.7193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0896::0.0896) (0.0702::0.0702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1906::0.1906) (0.2432::0.2432)) (IOPATH B X (0.1591::0.1591) (0.2034::0.2034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9395::1.9395) (0.7283::0.7283)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.9739::1.9739) (0.0167::0.0167) (0.7784::0.7784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0733::0.0733) (0.0599::0.0599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3662::0.3684) (0.2684::0.2753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0083::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0903::0.0903) (0.0712::0.0712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7764::1.7764) (0.6766::0.6766)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7960::1.7960) (0.0158::0.0158) (0.7122::0.7122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9243::1.9243) (0.7255::0.7256)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.9613::1.9613) (0.0158::0.0158) (0.7772::0.7772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1810::0.1810) (0.1610::0.1610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3253::0.3253)) (IOPATH D Q (0.3553::0.3553) (0.2533::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1946::0.1953) (0.1483::0.1515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8006::1.8006) (0.6750::0.6751)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8197::1.8197) (0.0178::0.0178) (0.7150::0.7150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3539::0.3539) (0.2528::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2892::0.2892) (0.2775::0.2775)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3632::0.3632) (0.2650::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3740::0.3741) (0.2821::0.2821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9598::1.9598) (0.7370::0.7370)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9871::1.9871) (0.0180::0.0180) (0.7784::0.7784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0031::2.0031) (0.7500::0.7500)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0345::2.0345) (0.0169::0.0169) (0.7966::0.7966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2154::2.2154) (0.8194::0.8194)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.2433::2.2433) (0.0170::0.0170) (0.8610::0.8610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0930::0.0930) (0.0727::0.0727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2677::2.2677) (0.8402::0.8403)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.3023::2.3023) (0.0178::0.0178) (0.8888::0.8888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3603::0.3636) (0.2651::0.2748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1944)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0034::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3509::0.3521) (0.2547::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1493::0.1493) (0.1691::0.1691)) (IOPATH B X (0.1525::0.1525) (0.1949::0.1949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7047::1.7047) (0.6512::0.6512)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7352::1.7352) (0.0184::0.0184) (0.6962::0.6962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2790::0.2790) (0.2444::0.2444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8253::1.8253) (0.6917::0.6918)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8493::1.8493) (0.0175::0.0175) (0.7331::0.7331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3867::2.3867) (0.8549::0.8549)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.4141::2.4141) (0.0164::0.0164) (0.8956::0.8956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7254::1.7254) (0.6590::0.6590)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7586::1.7586) (0.0179::0.0179) (0.7070::0.7070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1859::0.1859) (0.1643::0.1643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1528::0.1528) (0.1743::0.1743)) (IOPATH B X (0.1510::0.1510) (0.1933::0.1933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9001::1.9001) (0.7041::0.7041)) (IOPATH TE_B Z () () (0.1186::0.1186) (1.9422::1.9422) (0.0146::0.0146) (0.7621::0.7621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3195::0.3195)) (IOPATH D Q (0.3455::0.3455) (0.2465::0.2465)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0641::0.0641) (0.0507::0.0507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3490::0.3491) (0.2495::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0130::2.0130) (0.7353::0.7353)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0315::2.0315) (0.0184::0.0184) (0.7673::0.7673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3641::0.3641) (0.2658::0.2662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3007::0.3007) (0.1992::0.1992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3893::0.3893) (0.3408::0.3408)) (IOPATH D Q (0.3826::0.3826) (0.2723::0.2737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1816::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7602::1.7602) (0.6715::0.6715)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7863::1.7863) (0.0171::0.0171) (0.7122::0.7122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1060::2.1060) (0.7838::0.7839)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1417::2.1417) (0.0171::0.0171) (0.8339::0.8339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1019::2.1019) (0.7861::0.7862)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1340::2.1340) (0.0164::0.0164) (0.8334::0.8334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3586::0.3586) (0.2610::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1802::0.1802) (0.2156::0.2157)) (IOPATH B X (0.1567::0.1567) (0.1976::0.1976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0997::0.0997) (0.0791::0.0791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3514::0.3514) (0.2479::0.2479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1861::0.1861) (0.1643::0.1643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1859::0.1859) (0.2365::0.2365)) (IOPATH B X (0.1469::0.1469) (0.1854::0.1854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3491::0.3491) (0.2506::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3937::0.3937) (0.3435::0.3435)) (IOPATH D Q (0.3860::0.3860) (0.2736::0.2745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9433::1.9433) (0.7140::0.7140)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9677::1.9677) (0.0171::0.0171) (0.7537::0.7537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0919::0.0919) (0.0714::0.0714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3503::0.3511) (0.2541::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8053::1.8053) (0.6853::0.6853)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8263::1.8263) (0.0175::0.0175) (0.7203::0.7203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3554::0.3558) (0.2574::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1596::0.1596) (0.1829::0.1830)) (IOPATH B X (0.1424::0.1424) (0.1803::0.1803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3056::0.3056) (0.2020::0.2020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7313::2.7313) (0.9905::0.9906)) (IOPATH TE_B Z () () (0.1271::0.1271) (2.7625::2.7625) (0.0070::0.0070) (1.0521::1.0521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6114::1.6114) (0.6224::0.6225)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6423::1.6423) (0.0170::0.0170) (0.6693::0.6693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1634::0.1634) (0.1882::0.1882)) (IOPATH B X (0.1485::0.1485) (0.1894::0.1894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1825::0.1825) (0.1622::0.1642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3512::0.3512) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7054::1.7054) (0.6516::0.6516)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7411::1.7411) (0.0166::0.0166) (0.7025::0.7025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3732::0.3732) (0.3310::0.3310)) (IOPATH D Q (0.3650::0.3652) (0.2621::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3583::0.3612) (0.2636::0.2724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2945::0.2945) (0.2804::0.2804)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1134::2.1134) (0.7673::0.7674)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1389::2.1389) (0.0181::0.0181) (0.8064::0.8064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2949::0.2949) (0.2806::0.2806)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3724::0.3724) (0.2757::0.2757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3527::0.3527) (0.2516::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3495::0.3495) (0.2503::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8405::1.8405) (0.6972::0.6972)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.8578::1.8578) (0.0192::0.0192) (0.7285::0.7285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3958::0.3958) (0.3448::0.3448)) (IOPATH D Q (0.3873::0.3877) (0.2755::0.2770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1381::2.1381) (0.7943::0.7943)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1723::2.1723) (0.0169::0.0169) (0.8425::0.8425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5341::2.5341) (0.9273::0.9273)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.5672::2.5672) (0.0179::0.0179) (0.9747::0.9747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3608::0.3619) (0.2619::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7084::1.7084) (0.6546::0.6547)) (IOPATH TE_B Z () () (0.1205::0.1205) (1.7340::1.7340) (0.0128::0.0128) (0.7050::0.7050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6260::1.6261) (0.6265::0.6265)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6560::1.6560) (0.0184::0.0184) (0.6712::0.6712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2935::0.2935) (0.2799::0.2799)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6758::1.6759) (0.6424::0.6424)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7038::1.7038) (0.0174::0.0174) (0.6860::0.6860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3501::0.3501) (0.2510::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3657::0.3674) (0.2697::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3534::0.3535) (0.2578::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7311::1.7311) (0.6591::0.6592)) (IOPATH TE_B Z () () (0.1180::0.1180) (1.7501::1.7501) (0.0151::0.0151) (0.7045::0.7045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1778::0.1778) (0.2169::0.2170)) (IOPATH B X (0.1448::0.1448) (0.1825::0.1825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2756::0.2769) (0.2496::0.2524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7863::1.7863) (0.6773::0.6774)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8206::1.8206) (0.0179::0.0179) (0.7259::0.7259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6988::1.6989) (0.6524::0.6524)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7314::1.7314) (0.0164::0.0164) (0.7008::0.7008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1128::2.1128) (0.7873::0.7873)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1350::2.1350) (0.0180::0.0180) (0.8229::0.8229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1894::0.1894) (0.2277::0.2277)) (IOPATH B X (0.1570::0.1570) (0.1934::0.1934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0783::0.0783) (0.0632::0.0632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0722::0.0722) (0.0588::0.0588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7504::1.7504) (0.6684::0.6685)) (IOPATH TE_B Z () () (0.1181::0.1181) (1.7895::1.7895) (0.0150::0.0150) (0.7235::0.7235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8927::1.8927) (0.7014::0.7015)) (IOPATH TE_B Z () () (0.1186::0.1186) (1.9348::1.9348) (0.0146::0.0146) (0.7593::0.7593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3656::0.3657) (0.2674::0.2674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3502::0.3502) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7733::1.7733) (0.6743::0.6743)) (IOPATH TE_B Z () () (0.1193::0.1193) (1.8144::1.8144) (0.0140::0.0140) (0.7326::0.7326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3863::0.3863) (0.3390::0.3390)) (IOPATH D Q (0.3812::0.3829) (0.2748::0.2798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8402::1.8402) (0.6986::0.6986)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8691::1.8691) (0.0185::0.0185) (0.7421::0.7421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3503::0.3503) (0.2505::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3577::0.3592) (0.2606::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3677::0.3696) (0.2719::0.2785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1945)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0038::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3275::0.3275)) (IOPATH D Q (0.3590::0.3600) (0.2585::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3514::0.3514) (0.2536::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2062::0.2062) (0.1936::0.1936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3558::0.3558) (0.2551::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0576::2.0576) (0.7702::0.7702)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0921::2.0921) (0.0164::0.0164) (0.8190::0.8190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1622::0.1622) (0.1869::0.1870)) (IOPATH B X (0.1544::0.1544) (0.1990::0.1990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1841::2.1841) (0.7968::0.7969)) (IOPATH TE_B Z () () (0.1185::0.1185) (2.1998::2.1998) (0.0148::0.0148) (0.8393::0.8393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6448::1.6448) (0.6330::0.6330)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.6833::1.6833) (0.0169::0.0169) (0.6861::0.6861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3211::2.3211) (0.8560::0.8561)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.3444::2.3444) (0.0171::0.0171) (0.8933::0.8933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3561::0.3565) (0.2582::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3533::0.3533) (0.2533::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2228::0.2228) (0.2048::0.2048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6383::1.6383) (0.6307::0.6308)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6708::1.6708) (0.0169::0.0169) (0.6786::0.6786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2514::2.2514) (0.8159::0.8159)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2701::2.2701) (0.0185::0.0185) (0.8490::0.8490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9041::1.9041) (0.7020::0.7021)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9287::1.9287) (0.0171::0.0171) (0.7420::0.7420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6380::1.6380) (0.6228::0.6228)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.6674::1.6674) (0.0183::0.0183) (0.6757::0.6757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0786::0.0786) (0.0642::0.0642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3533::0.3539) (0.2548::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9910::1.9910) (0.7378::0.7378)) (IOPATH TE_B Z () () (0.1014::0.1014) (1.9927::1.9927) (0.0266::0.0266) (0.7638::0.7638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0700::0.0700) (0.0564::0.0564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3606::0.3616) (0.2607::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3768::0.3768) (0.3332::0.3332)) (IOPATH D Q (0.3679::0.3685) (0.2631::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7634::1.7634) (0.6629::0.6629)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7891::1.7891) (0.0168::0.0168) (0.7107::0.7107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3587::0.3599) (0.2630::0.2665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0098::2.0098) (0.7417::0.7417)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0458::2.0458) (0.0164::0.0164) (0.7917::0.7917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2955::0.2955) (0.2809::0.2809)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3748::0.3748) (0.3320::0.3320)) (IOPATH D Q (0.3719::0.3741) (0.2703::0.2767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9405::1.9405) (0.7304::0.7304)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9656::1.9656) (0.0178::0.0178) (0.7708::0.7708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1687::0.1687) (0.1956::0.1956)) (IOPATH B X (0.1528::0.1528) (0.1951::0.1951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0195::2.0195) (0.7541::0.7541)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0515::2.0515) (0.0184::0.0184) (0.8005::0.8005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7095::1.7095) (0.6429::0.6429)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7447::1.7447) (0.0163::0.0163) (0.6937::0.6937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3517::0.3518) (0.2523::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3549::0.3549) (0.2559::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3510::0.3522) (0.2535::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3531::0.3531) (0.2574::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1848::0.1848) (0.2170::0.2171)) (IOPATH B X (0.1587::0.1587) (0.1959::0.1959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2218::2.2218) (0.8105::0.8106)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2454::2.2454) (0.0176::0.0176) (0.8476::0.8476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3906::0.3906) (0.3416::0.3416)) (IOPATH D Q (0.3818::0.3826) (0.2718::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7619::1.7619) (0.6608::0.6608)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7866::1.7866) (0.0187::0.0187) (0.7001::0.7001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9278::1.9278) (0.7276::0.7276)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.9436::1.9436) (0.0192::0.0192) (0.7579::0.7579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3573::0.3580) (0.2624::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7653::1.7653) (0.6731::0.6731)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.7917::1.7917) (0.0155::0.0155) (0.7143::0.7143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4149::0.4149) (0.3555::0.3555)) (IOPATH D Q (0.4053::0.4053) (0.2844::0.2844)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3578::0.3578) (0.2617::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0174)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1431::0.1431) (0.1603::0.1603)) (IOPATH B X (0.1461::0.1461) (0.1838::0.1838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3675::0.3704) (0.2710::0.2797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0077)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0032::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3059::0.3059) (0.2149::0.2149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8069::1.8069) (0.6875::0.6876)) (IOPATH TE_B Z () () (0.1180::0.1180) (1.8270::1.8270) (0.0152::0.0152) (0.7310::0.7310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3489::0.3489) (0.2502::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3585::0.3599) (0.2618::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0957::0.0957) (0.0750::0.0750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3837::2.3837) (0.8466::0.8467)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.4029::2.4029) (0.0183::0.0183) (0.8790::0.8790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7382::1.7382) (0.6569::0.6570)) (IOPATH TE_B Z () () (0.1193::0.1193) (1.7682::1.7682) (0.0140::0.0140) (0.7168::0.7168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.4014::2.4014) (0.8719::0.8719)) (IOPATH TE_B Z () () (0.0996::0.0996) (2.3951::2.3951) (0.0275::0.0275) (0.8929::0.8929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3702::0.3702) (0.3292::0.3292)) (IOPATH D Q (0.3622::0.3622) (0.2588::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3575::0.3587) (0.2611::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3492::0.3493) (0.2501::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1888::2.1888) (0.8115::0.8116)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2125::2.2125) (0.0185::0.0185) (0.8485::0.8485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3261::0.3261)) (IOPATH D Q (0.3704::0.3738) (0.2736::0.2846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1967)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3598::0.3598) (0.2624::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0185)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3252::0.3252)) (IOPATH D Q (0.3593::0.3593) (0.2615::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6997::1.6997) (0.6531::0.6531)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7309::1.7309) (0.0176::0.0176) (0.7013::0.7013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3503::0.3504) (0.2870::0.2891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8815::1.8815) (0.7020::0.7020)) (IOPATH TE_B Z () () (0.1009::0.1009) (1.8788::1.8788) (0.0268::0.0268) (0.7140::0.7140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8021::1.8021) (0.6723::0.6723)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8261::1.8261) (0.0168::0.0168) (0.7123::0.7123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3516::0.3516) (0.2503::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3135::0.3135) (0.2904::0.2904)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3109::0.3109) (0.2169::0.2169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6057::1.6057) (0.6224::0.6224)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6387::1.6387) (0.0165::0.0165) (0.6714::0.6714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0713::0.0713) (0.0575::0.0575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3516::0.3524) (0.2531::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9504::1.9504) (0.7355::0.7356)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9813::1.9813) (0.0174::0.0174) (0.7813::0.7813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3687::0.3687) (0.3283::0.3283)) (IOPATH D Q (0.3621::0.3621) (0.2594::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1816::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3507::0.3507) (0.2521::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3538::0.3541) (0.2574::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3051::0.3051) (0.2859::0.2859)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3512::0.3512) (0.2527::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7228::1.7228) (0.6565::0.6565)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7604::1.7604) (0.0172::0.0172) (0.7087::0.7087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7683::1.7683) (0.6748::0.6748)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7972::1.7972) (0.0180::0.0180) (0.7200::0.7200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2564::0.2564) (0.2297::0.2297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7031::1.7031) (0.6516::0.6517)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7317::1.7317) (0.0177::0.0177) (0.6948::0.6948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1907::0.1907) (0.2370::0.2370)) (IOPATH B X (0.1557::0.1557) (0.1940::0.1940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3478::0.3478) (0.2482::0.2494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1576::0.1577) (0.1435::0.1449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3525::0.3525) (0.2524::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6116::1.6116) (0.6214::0.6215)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6426::1.6426) (0.0182::0.0182) (0.6670::0.6670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3544::0.3544) (0.2542::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2815::0.2815) (0.2735::0.2735)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9821::1.9821) (0.7325::0.7325)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.0077::2.0077) (0.0160::0.0160) (0.7733::0.7733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3551::0.3551) (0.2554::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3500::0.3507) (0.2523::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3453::0.3453) (0.2372::0.2372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0835::0.0835) (0.0674::0.0674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8497::1.8497) (0.6994::0.6994)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8827::1.8827) (0.0181::0.0181) (0.7474::0.7474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8119::1.8119) (0.6894::0.6894)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.8326::1.8326) (0.0155::0.0155) (0.7276::0.7276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3714::0.3729) (0.2736::0.2787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0068::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0074::2.0074) (0.7519::0.7519)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0430::2.0430) (0.0173::0.0173) (0.8018::0.8018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6525::2.6525) (0.9436::0.9436)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.6692::2.6692) (0.0185::0.0185) (0.9733::0.9733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2901::0.2901) (0.2780::0.2780)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3491::0.3491) (0.2502::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0674::0.0674) (0.0528::0.0528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3979::0.3980) (0.2916::0.2916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3771::0.3772) (0.2817::0.2817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2103::2.2104) (0.8222::0.8222)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.2418::2.2418) (0.0161::0.0161) (0.8714::0.8714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2243::2.2243) (0.8267::0.8268)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.2471::2.2471) (0.0189::0.0189) (0.8668::0.8668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3195::0.3195)) (IOPATH D Q (0.3590::0.3640) (0.2646::0.2799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1963)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0130)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3599::0.3599) (0.2639::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3202::0.3202)) (IOPATH D Q (0.3562::0.3562) (0.2594::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1875::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2840::2.2840) (0.8207::0.8207)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.3036::2.3036) (0.0182::0.0182) (0.8534::0.8534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3505::0.3517) (0.2537::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3523::0.3532) (0.2554::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1227::2.1227) (0.7768::0.7768)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1395::2.1395) (0.0192::0.0192) (0.8068::0.8068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1756::2.1756) (0.7822::0.7822)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1963::2.1963) (0.0180::0.0180) (0.8163::0.8163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9473::1.9473) (0.7324::0.7325)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9736::1.9736) (0.0174::0.0174) (0.7728::0.7728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0185::2.0185) (0.7458::0.7459)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0412::2.0412) (0.0184::0.0184) (0.7899::0.7899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9532::1.9532) (0.7185::0.7186)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9752::1.9752) (0.0183::0.0183) (0.7549::0.7549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0941::0.0941) (0.0734::0.0734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3547::0.3547) (0.2537::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3573::0.3573) (0.2579::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0975::2.0975) (0.7715::0.7716)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1205::2.1205) (0.0182::0.0182) (0.8163::0.8163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7598::1.7599) (0.6710::0.6710)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7889::1.7889) (0.0174::0.0174) (0.7173::0.7173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2150::2.2150) (0.8190::0.8191)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.2366::2.2366) (0.0175::0.0175) (0.8541::0.8541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3466::0.3476) (0.2493::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3471::0.3471) (0.2485::0.2493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7108::1.7108) (0.6565::0.6566)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7439::1.7439) (0.0177::0.0177) (0.7056::0.7056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3358::0.3359) (0.2464::0.2464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0792::0.0792) (0.0649::0.0649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3573::0.3586) (0.2585::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3574::0.3574) (0.2603::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1513::0.1513) (0.1722::0.1722)) (IOPATH B X (0.1414::0.1414) (0.1787::0.1787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0203::2.0203) (0.7569::0.7569)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0535::2.0535) (0.0174::0.0174) (0.8045::0.8045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2536::0.2536) (0.2334::0.2334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3540::0.3548) (0.2565::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3920::0.3921) (0.2891::0.2891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1038::0.1038) (0.0823::0.0823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8405::1.8405) (0.6957::0.6957)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8641::1.8641) (0.0174::0.0174) (0.7346::0.7346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9726::1.9727) (0.7402::0.7402)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9910::1.9910) (0.0189::0.0189) (0.7731::0.7731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3280::0.3280)) (IOPATH D Q (0.3609::0.3616) (0.2606::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3588::0.3594) (0.2618::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3522::0.3534) (0.2543::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3595::0.3595) (0.2643::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1875::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0149)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1035::2.1035) (0.7735::0.7735)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1201::2.1201) (0.0182::0.0182) (0.8047::0.8047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3547::0.3567) (0.2601::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3030::0.3030) (0.2848::0.2848)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3120::0.3120) (0.2077::0.2077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2341::0.2341) (0.2195::0.2195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3346::0.3346) (0.2756::0.2776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1169::2.1169) (0.7725::0.7726)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1354::2.1354) (0.0187::0.0187) (0.8051::0.8051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6985::1.6985) (0.6515::0.6515)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7235::1.7235) (0.0177::0.0177) (0.6926::0.6926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2728::0.2728) (0.2396::0.2408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2020::0.2020) (0.1687::0.1687)) (IOPATH A Y (0.2746::0.2746) (0.0657::0.0657)) (IOPATH B Y (0.2536::0.2536) (0.0661::0.0661)) (IOPATH C Y (0.2153::0.2153) (0.0614::0.0614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2336::0.2336) (0.2371::0.2371)) (IOPATH D X (0.2322::0.2322) (0.2399::0.2399)) (IOPATH A_N X (0.2929::0.2929) (0.2381::0.2381)) (IOPATH B_N X (0.3022::0.3022) (0.2529::0.2529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2344::0.2344) (0.2370::0.2370)) (IOPATH D X (0.2335::0.2335) (0.2408::0.2408)) (IOPATH A_N X (0.2942::0.2942) (0.2389::0.2389)) (IOPATH B_N X (0.3044::0.3044) (0.2541::0.2541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3280::0.3280)) (IOPATH D Q (0.3603::0.3603) (0.2594::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2340::0.2340) (0.2255::0.2255)) (IOPATH C X (0.2373::0.2373) (0.2402::0.2402)) (IOPATH D X (0.2386::0.2386) (0.2524::0.2524)) (IOPATH A_N X (0.2857::0.2857) (0.2415::0.2415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0755::0.0755) (0.0617::0.0617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2356::0.2356) (0.2362::0.2362)) (IOPATH D X (0.2368::0.2368) (0.2433::0.2433)) (IOPATH A_N X (0.3016::0.3016) (0.2432::0.2432)) (IOPATH B_N X (0.3068::0.3068) (0.2561::0.2561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2262::0.2262) (0.2206::0.2206)) (IOPATH C X (0.2263::0.2263) (0.2301::0.2301)) (IOPATH D X (0.2303::0.2303) (0.2462::0.2462)) (IOPATH A_N X (0.2805::0.2805) (0.2373::0.2373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2281::0.2281) (0.2213::0.2213)) (IOPATH C X (0.2287::0.2287) (0.2318::0.2318)) (IOPATH D X (0.2327::0.2327) (0.2480::0.2480)) (IOPATH A_N X (0.2839::0.2839) (0.2394::0.2394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3812::0.3812) (0.3359::0.3359)) (IOPATH D Q (0.3733::0.3738) (0.2677::0.2698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2167::0.2167) (0.1932::0.1932)) (IOPATH B X (0.2242::0.2242) (0.2196::0.2196)) (IOPATH C X (0.2243::0.2243) (0.2322::0.2322)) (IOPATH D X (0.2266::0.2266) (0.2403::0.2403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1800::0.1800) (0.2256::0.2256)) (IOPATH B X (0.1474::0.1474) (0.1878::0.1878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3668::0.3690) (0.2732::0.2798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1974)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0105)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0004::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3601::0.3615) (0.2621::0.2666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3548::0.3557) (0.2544::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1950::0.1950) (0.2471::0.2472)) (IOPATH B X (0.1483::0.1483) (0.1842::0.1842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3272::0.3272)) (IOPATH D Q (0.3704::0.3740) (0.2731::0.2839)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1953)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0012::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2913::0.2913) (0.2787::0.2787)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5024::2.5024) (0.8930::0.8931)) (IOPATH TE_B Z () () (0.1371::0.1371) (2.5704::2.5704) (-0.0023::-0.0023) (0.9705::0.9705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6854::1.6854) (0.6466::0.6467)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7209::1.7209) (0.0172::0.0172) (0.6970::0.6970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3470::0.3470) (0.2483::0.2483)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3462::0.3462) (0.2464::0.2464)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1821::0.1820) (0.2303::0.2304)) (IOPATH B X (0.1397::0.1397) (0.1760::0.1760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3379::2.3379) (0.8404::0.8404)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.3592::2.3592) (0.0185::0.0185) (0.8751::0.8751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2856::2.2856) (0.8223::0.8223)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.3024::2.3024) (0.0192::0.0192) (0.8521::0.8521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3524::0.3524) (0.2525::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3633::0.3640) (0.2671::0.2689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1559::0.1559) (0.1602::0.1602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1890::0.1890) (0.2378::0.2378)) (IOPATH B X (0.1529::0.1529) (0.1923::0.1923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3490::0.3490) (0.2864::0.2884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1094::2.1094) (0.7686::0.7687)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1291::2.1291) (0.0177::0.0177) (0.8026::0.8026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2335::0.2335) (0.2150::0.2150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9569::1.9570) (0.7262::0.7262)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9747::1.9747) (0.0183::0.0183) (0.7601::0.7601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0450::2.0451) (0.7510::0.7510)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0775::2.0775) (0.0170::0.0170) (0.7999::0.7999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9840::1.9840) (0.7265::0.7266)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0099::2.0099) (0.0170::0.0170) (0.7668::0.7668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1386::2.1386) (0.7807::0.7807)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.1694::2.1694) (0.0168::0.0168) (0.8281::0.8281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3510::0.3510) (0.2518::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6990::1.6990) (0.6527::0.6527)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7278::1.7278) (0.0172::0.0172) (0.6990::0.6990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3469::0.3469) (0.2479::0.2488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3554::0.3554) (0.2540::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3257::0.3257)) (IOPATH D Q (0.3606::0.3606) (0.2606::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6771::1.6771) (0.6448::0.6448)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7123::1.7123) (0.0171::0.0171) (0.6949::0.6949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6848::1.6848) (0.6475::0.6475)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.7237::1.7237) (0.0156::0.0156) (0.7016::0.7016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3470::0.3470) (0.2484::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7895::1.7895) (0.6809::0.6809)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8217::1.8217) (0.0173::0.0173) (0.7272::0.7272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1896::0.1896) (0.2441::0.2442)) (IOPATH B X (0.1474::0.1474) (0.1875::0.1875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1319::2.1319) (0.7744::0.7744)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.1566::2.1566) (0.0160::0.0160) (0.8141::0.8141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2665::2.2665) (0.8214::0.8214)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.2848::2.2848) (0.0191::0.0191) (0.8526::0.8526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8953::1.8953) (0.7147::0.7147)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9218::1.9218) (0.0190::0.0190) (0.7555::0.7555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3492::0.3506) (0.2517::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.2188::0.2188) (0.2640::0.2641)) (IOPATH B X (0.1807::0.1807) (0.2140::0.2140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7623::1.7623) (0.6704::0.6704)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7890::1.7890) (0.0173::0.0173) (0.7113::0.7113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3703::0.3703) (0.3293::0.3293)) (IOPATH D Q (0.3652::0.3666) (0.2651::0.2694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3479::0.3487) (0.2496::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9273::1.9273) (0.7265::0.7265)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9457::1.9457) (0.0189::0.0189) (0.7594::0.7594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8136::1.8136) (0.6870::0.6870)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8378::1.8378) (0.0169::0.0169) (0.7259::0.7259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3218::0.3218)) (IOPATH D Q (0.3497::0.3497) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3486::0.3486) (0.2498::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1173::2.1173) (0.7693::0.7694)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1430::2.1430) (0.0166::0.0166) (0.8097::0.8097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3502::0.3502) (0.2507::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3507::0.3507) (0.2498::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0716::2.0716) (0.7572::0.7573)) (IOPATH TE_B Z () () (0.1264::0.1264) (2.1087::2.1087) (0.0075::0.0075) (0.8185::0.8185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0854::0.0854) (0.0676::0.0676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3550::0.3550) (0.2560::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1501::0.1501) (0.1692::0.1692)) (IOPATH B X (0.1516::0.1516) (0.1922::0.1922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3543::0.3543) (0.2536::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4234::2.4234) (0.8899::0.8899)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.4456::2.4456) (0.0166::0.0166) (0.9262::0.9262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1209::2.1209) (0.7772::0.7772)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1393::2.1393) (0.0187::0.0187) (0.8096::0.8096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3574::0.3592) (0.2609::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4958::2.4958) (0.9113::0.9113)) (IOPATH TE_B Z () () (0.1179::0.1179) (2.5241::2.5241) (0.0155::0.0155) (0.9532::0.9532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1830::2.1830) (0.7959::0.7960)) (IOPATH TE_B Z () () (0.1394::0.1394) (2.2700::2.2700) (-0.0084::-0.0084) (0.8880::0.8880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1498::0.1498) (0.1684::0.1684)) (IOPATH B X (0.1519::0.1519) (0.1921::0.1921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3834::2.3834) (0.8445::0.8446)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.4033::2.4033) (0.0183::0.0183) (0.8785::0.8785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6595::1.6595) (0.6363::0.6364)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.6902::1.6902) (0.0170::0.0170) (0.6822::0.6822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3602::0.3602) (0.2641::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1882::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0151)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3003::2.3003) (0.8297::0.8297)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.3216::2.3216) (0.0170::0.0170) (0.8653::0.8653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3489::0.3489) (0.2502::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0755::0.0755) (0.0615::0.0615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3621::0.3662) (0.2660::0.2778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0033::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1473::0.1473) (0.1666::0.1666)) (IOPATH B X (0.1525::0.1525) (0.1950::0.1950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0909::0.0909) (0.0708::0.0708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6348::1.6348) (0.6290::0.6291)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.6712::1.6712) (0.0156::0.0156) (0.6799::0.6799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3539::0.3539) (0.2535::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0140::2.0141) (0.7419::0.7419)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0371::2.0371) (0.0179::0.0179) (0.7788::0.7788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3596::0.3630) (0.2657::0.2757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1954)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0093)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0016::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0091::2.0091) (0.7383::0.7383)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0441::2.0441) (0.0164::0.0164) (0.7880::0.7880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3257::0.3257)) (IOPATH D Q (0.3546::0.3550) (0.2537::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8090::1.8090) (0.6879::0.6879)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8349::1.8349) (0.0176::0.0176) (0.7288::0.7288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3638::0.3657) (0.2691::0.2753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.1962)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0077)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0032::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0966::0.0966) (0.0755::0.0755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.2007::0.2007) (0.2381::0.2381)) (IOPATH B X (0.1885::0.1885) (0.2369::0.2369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0550::2.0550) (0.7678::0.7679)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0847::2.0847) (0.0165::0.0165) (0.8141::0.8141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6168::2.6168) (0.9552::0.9553)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.6447::2.6447) (0.0162::0.0162) (0.9960::0.9960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3536::0.3536) (0.2522::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2003::0.2003) (0.1897::0.1897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3267::0.3267)) (IOPATH D Q (0.3578::0.3578) (0.2556::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3608::0.3608) (0.2634::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1892::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7270::1.7270) (0.6614::0.6614)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7624::1.7624) (0.0182::0.0182) (0.7115::0.7115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4184::0.4184) (0.3573::0.3573)) (IOPATH D Q (0.4097::0.4103) (0.2876::0.2903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0895::0.0895) (0.0698::0.0698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3728::0.3728) (0.3308::0.3308)) (IOPATH D Q (0.3670::0.3677) (0.2656::0.2678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3500::0.3500) (0.2511::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3530::0.3530) (0.2550::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2302::0.2302) (0.1983::0.1983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3554::0.3559) (0.2584::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1843)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3936::0.3936) (0.3434::0.3434)) (IOPATH D Q (0.3857::0.3866) (0.2751::0.2782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2804::0.2804) (0.2730::0.2730)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0898::2.0898) (0.7794::0.7795)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1160::2.1160) (0.0180::0.0180) (0.8198::0.8198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4541::0.4543) (0.3396::0.3396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1545::0.1545) (0.1773::0.1773)) (IOPATH B X (0.1494::0.1494) (0.1916::0.1916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0810::0.0810) (0.0665::0.0665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3535::0.3548) (0.2571::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3577::0.3577) (0.2616::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0174)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6548::1.6548) (0.6278::0.6278)) (IOPATH TE_B Z () () (0.1005::0.1005) (1.6579::1.6579) (0.0269::0.0269) (0.6525::0.6525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7951::1.7951) (0.6841::0.6841)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.8331::1.8331) (0.0155::0.0155) (0.7375::0.7375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0940::0.0940) (0.0736::0.0736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3555::0.3567) (0.2577::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3904::0.3904) (0.3415::0.3415)) (IOPATH D Q (0.3830::0.3837) (0.2740::0.2762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6611::1.6611) (0.6400::0.6400)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6923::1.6923) (0.0173::0.0173) (0.6877::0.6877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0945::0.0945) (0.0740::0.0740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3807::0.3807) (0.3356::0.3356)) (IOPATH D Q (0.3827::0.3860) (0.2797::0.2900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1935)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0033::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3596::0.3602) (0.2605::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3590::0.3590) (0.2628::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0167)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0586::2.0586) (0.7599::0.7599)) (IOPATH TE_B Z () () (0.1025::0.1025) (2.0478::2.0479) (0.0261::0.0261) (0.7587::0.7587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.7133::2.7133) (0.9739::0.9739)) (IOPATH TE_B Z () () (0.0998::0.0998) (2.6795::2.6795) (0.0275::0.0275) (0.9490::0.9490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3547::0.3547) (0.2904::0.2925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3394::0.3394) (0.2438::0.2438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7231::1.7231) (0.6565::0.6566)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7502::1.7502) (0.0186::0.0186) (0.6985::0.6985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3305::0.3305) (0.2272::0.2272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0964::0.0964) (0.0760::0.0760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2939::0.2939) (0.2801::0.2801)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0795)) (SETUP (negedge GATE) (posedge CLK) (0.0801::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9132::1.9132) (0.7215::0.7215)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9340::1.9340) (0.0169::0.0169) (0.7583::0.7583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8915::1.8915) (0.7028::0.7028)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9200::1.9200) (0.0184::0.0184) (0.7453::0.7453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9662::1.9662) (0.7269::0.7269)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9955::1.9955) (0.0157::0.0157) (0.7744::0.7744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3505::0.3510) (0.2530::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3526::0.3526) (0.2521::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3250::0.3250)) (IOPATH D Q (0.3556::0.3559) (0.2563::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3674::2.3674) (0.8596::0.8596)) (IOPATH TE_B Z () () (0.1179::0.1179) (2.3945::2.3945) (0.0154::0.0154) (0.9098::0.9098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8975::1.8975) (0.7072::0.7072)) (IOPATH TE_B Z () () (0.1006::0.1006) (1.8892::1.8893) (0.0269::0.0269) (0.7092::0.7092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2760::2.2760) (0.8588::0.8591)) (IOPATH TE_B Z () () (0.1394::0.1394) (2.3223::2.3223) (-0.0084::-0.0084) (0.9222::0.9222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2982::2.2983) (0.8489::0.8490)) (IOPATH TE_B Z () () (0.1202::0.1202) (2.3401::2.3401) (0.0132::0.0132) (0.9074::0.9074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1276::2.1276) (0.7914::0.7914)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1483::2.1483) (0.0188::0.0188) (0.8255::0.8255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1892::2.1892) (0.8014::0.8014)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.2121::2.2121) (0.0169::0.0169) (0.8463::0.8463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0961::0.0961) (0.0750::0.0750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6571::1.6571) (0.6358::0.6358)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.6973::1.6973) (0.0163::0.0163) (0.6909::0.6909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1845::2.1845) (0.8002::0.8002)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.2022::2.2022) (0.0180::0.0180) (0.8326::0.8326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2833::0.2833) (0.2745::0.2745)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6690::1.6690) (0.6432::0.6432)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.7003::1.7003) (0.0157::0.0157) (0.6910::0.6910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3623::0.3642) (0.2655::0.2714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1896)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0100::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6033::1.6033) (0.6201::0.6202)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6306::1.6306) (0.0181::0.0181) (0.6631::0.6631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0951::2.0951) (0.7659::0.7659)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1301::2.1301) (0.0164::0.0164) (0.8155::0.8155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3526::0.3529) (0.2538::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3669::0.3686) (0.2727::0.2781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0024::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3524::0.3531) (0.2555::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9463::1.9463) (0.7308::0.7308)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9788::1.9788) (0.0168::0.0168) (0.7784::0.7784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6930::1.6930) (0.6480::0.6480)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7205::1.7205) (0.0176::0.0176) (0.6900::0.6900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0041::2.0042) (0.7524::0.7524)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0325::2.0325) (0.0186::0.0186) (0.7946::0.7946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3239::0.3239)) (IOPATH D Q (0.3643::0.3689) (0.2678::0.2810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1948)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0009::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3523::0.3534) (0.2564::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7948::2.7950) (1.0250::1.0253)) (IOPATH TE_B Z () () (0.1415::0.1415) (2.8122::2.8122) (-0.0138::-0.0138) (1.0494::1.0494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3879::0.3879) (0.3399::0.3399)) (IOPATH D Q (0.3801::0.3801) (0.2698::0.2715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2629::2.2629) (0.8363::0.8364)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.2841::2.2841) (0.0168::0.0168) (0.8713::0.8713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8864::1.8864) (0.7116::0.7117)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9166::1.9166) (0.0184::0.0184) (0.7574::0.7574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7283::2.7283) (0.9896::0.9897)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.7564::2.7564) (0.0165::0.0165) (1.0308::1.0308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9862::1.9862) (0.7313::0.7314)) (IOPATH TE_B Z () () (0.1193::0.1193) (2.0117::2.0117) (0.0140::0.0140) (0.7815::0.7815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6096::1.6096) (0.6121::0.6122)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.6429::1.6429) (0.0188::0.0188) (0.6605::0.6605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3544::0.3544) (0.2543::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3753::2.3753) (0.8489::0.8490)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.3943::2.3943) (0.0184::0.0184) (0.8815::0.8815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3529::0.3529) (0.2533::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3538::0.3557) (0.2582::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7102::1.7102) (0.6538::0.6539)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7369::1.7369) (0.0186::0.0186) (0.6972::0.6972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3552::0.3564) (0.2560::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7733::1.7733) (0.6666::0.6666)) (IOPATH TE_B Z () () (0.1026::0.1026) (1.7696::1.7696) (0.0260::0.0260) (0.6744::0.6744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8363::1.8363) (0.6972::0.6972)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8636::1.8636) (0.0179::0.0179) (0.7402::0.7402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3495::0.3502) (0.2518::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3573::0.3573) (0.2629::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0133)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9150::1.9151) (0.7213::0.7213)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9446::1.9446) (0.0185::0.0185) (0.7653::0.7653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3007::0.3007) (0.3393::0.3393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3470::0.3470) (0.2482::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6361::1.6361) (0.6217::0.6217)) (IOPATH TE_B Z () () (0.1001::0.1001) (1.6381::1.6381) (0.0270::0.0270) (0.6450::0.6450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1210::2.1210) (0.7891::0.7891)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1444::2.1444) (0.0165::0.0165) (0.8261::0.8261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0951::0.0951) (0.0743::0.0743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3477::0.3477) (0.2492::0.2492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7836::1.7836) (0.6782::0.6782)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.8075::1.8075) (0.0192::0.0192) (0.7161::0.7161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2062::2.2062) (0.7990::0.7990)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.2366::2.2366) (0.0153::0.0153) (0.8433::0.8433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7683::1.7683) (0.6723::0.6724)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8043::1.8043) (0.0163::0.0163) (0.7238::0.7238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1825::0.1825) (0.2300::0.2301)) (IOPATH B X (0.1439::0.1439) (0.1816::0.1816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7171::1.7171) (0.6566::0.6566)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7535::1.7535) (0.0165::0.0165) (0.7082::0.7082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3943::0.3943) (0.3439::0.3439)) (IOPATH D Q (0.3857::0.3857) (0.2739::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2953::2.2953) (0.8452::0.8452)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.3166::2.3166) (0.0186::0.0186) (0.8799::0.8799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0032::2.0032) (0.7490::0.7490)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0351::2.0351) (0.0170::0.0170) (0.7957::0.7957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0210::2.0210) (0.7583::0.7583)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0536::2.0536) (0.0176::0.0176) (0.8053::0.8053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3757::0.3757) (0.3326::0.3326)) (IOPATH D Q (0.3687::0.3700) (0.2656::0.2697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7098::2.7098) (0.9838::0.9838)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.7358::2.7358) (0.0176::0.0176) (1.0256::1.0256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3511::0.3511) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3554::0.3554) (0.2548::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3486::0.3497) (0.2507::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1457::0.1457) (0.1537::0.1537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1118::2.1118) (0.7735::0.7736)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1325::2.1325) (0.0180::0.0180) (0.8078::0.8078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3585::0.3585) (0.2632::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3687::0.3687) (0.3283::0.3283)) (IOPATH D Q (0.3696::0.3713) (0.2713::0.2763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2238::0.2238) (0.2056::0.2056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2128::0.2128) (0.1976::0.1976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3692::0.3692) (0.3286::0.3286)) (IOPATH D Q (0.3702::0.3717) (0.2715::0.2762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0096::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1851::0.1851) (0.2217::0.2217)) (IOPATH B X (0.1589::0.1589) (0.1986::0.1986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3273::0.3273)) (IOPATH D Q (0.3586::0.3586) (0.2561::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1412::2.1413) (0.7968::0.7969)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1678::2.1678) (0.0186::0.0186) (0.8378::0.8378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8331::1.8331) (0.6784::0.6785)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8550::1.8550) (0.0175::0.0175) (0.7143::0.7144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9969::1.9969) (0.7509::0.7509)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0305::2.0305) (0.0169::0.0169) (0.7992::0.7992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3306::0.3306) (0.2349::0.2349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0850::0.0850) (0.0673::0.0673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0752::0.0752) (0.0612::0.0612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3646::0.3647) (0.2681::0.2681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3629::0.3670) (0.2669::0.2792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1951)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0098)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0011::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3474::0.3474) (0.2476::0.2486)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3525::0.3536) (0.2557::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0740::2.0740) (0.7774::0.7775)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1011::2.1011) (0.0184::0.0184) (0.8209::0.8209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2792::0.2792) (0.2723::0.2723)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3729::0.3729) (0.3309::0.3309)) (IOPATH D Q (0.3642::0.3642) (0.2604::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3598::0.3598) (0.2646::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1876::0.1876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6211::2.6212) (0.9366::0.9367)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.6412::2.6412) (0.0152::0.0152) (0.9720::0.9720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3564::0.3568) (0.2587::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3754::0.3754) (0.3324::0.3324)) (IOPATH D Q (0.3744::0.3773) (0.2731::0.2816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1901)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0080::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6979::1.6979) (0.6513::0.6514)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.7342::1.7342) (0.0156::0.0155) (0.7036::0.7036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3504::0.3512) (0.2543::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3879::2.3879) (0.8573::0.8574)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.4070::2.4070) (0.0176::0.0176) (0.8910::0.8910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6874::1.6874) (0.6474::0.6474)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7182::1.7182) (0.0178::0.0178) (0.6940::0.6940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0987::0.0987) (0.0778::0.0778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4133::0.4133) (0.3546::0.3546)) (IOPATH D Q (0.4065::0.4065) (0.2861::0.2874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1962::0.1962) (0.2567::0.2567)) (IOPATH B X (0.1594::0.1594) (0.2066::0.2066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3268::0.3268)) (IOPATH D Q (0.3557::0.3565) (0.2541::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3248::0.3248)) (IOPATH D Q (0.3565::0.3573) (0.2577::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3620::0.3620) (0.2635::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1801::0.1801) (0.2257::0.2257)) (IOPATH B X (0.1410::0.1410) (0.1784::0.1784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0681::2.0681) (0.7738::0.7738)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0947::2.0947) (0.0176::0.0176) (0.8150::0.8150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1016::0.1016) (0.0810::0.0810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7663::1.7663) (0.6744::0.6744)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7992::1.7992) (0.0174::0.0174) (0.7225::0.7225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0990::0.0990) (0.0782::0.0782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2858::0.2858) (0.2758::0.2758)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1927::0.1927) (0.1692::0.1708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3514::0.3514) (0.2509::0.2509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0520::2.0520) (0.7679::0.7679)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0896::2.0896) (0.0170::0.0170) (0.8195::0.8195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4919::2.4920) (0.8969::0.8969)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5140::2.5140) (0.0171::0.0171) (0.9319::0.9319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7060::1.7060) (0.6451::0.6451)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7362::1.7362) (0.0179::0.0179) (0.6978::0.6978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8303::1.8304) (0.6949::0.6950)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.8629::1.8629) (0.0166::0.0166) (0.7442::0.7442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9119::1.9119) (0.7201::0.7201)) (IOPATH TE_B Z () () (0.1182::0.1182) (1.9465::1.9465) (0.0149::0.0149) (0.7726::0.7726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6355::1.6355) (0.6202::0.6203)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6670::1.6670) (0.0176::0.0176) (0.6674::0.6674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3542::0.3550) (0.2569::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3600::0.3600) (0.2589::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3971::0.3971) (0.3455::0.3455)) (IOPATH D Q (0.3900::0.3904) (0.2785::0.2799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2873::0.2873) (0.2766::0.2766)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0812::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0817::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6902::1.6902) (0.6470::0.6470)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7252::1.7252) (0.0171::0.0171) (0.6968::0.6968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1834::0.1834) (0.2329::0.2330)) (IOPATH B X (0.1483::0.1483) (0.1883::0.1883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0839::2.0840) (0.7583::0.7583)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1088::2.1088) (0.0165::0.0165) (0.7970::0.7970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3007::2.3008) (0.8504::0.8504)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3224::2.3224) (0.0181::0.0181) (0.8858::0.8858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6695::1.6695) (0.6437::0.6438)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.6960::1.6960) (0.0164::0.0164) (0.6875::0.6875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6963::1.6963) (0.6494::0.6494)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7315::1.7315) (0.0174::0.0174) (0.6990::0.6990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1780::2.1780) (0.7876::0.7876)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.2008::2.2008) (0.0174::0.0174) (0.8242::0.8242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7277::1.7277) (0.6616::0.6617)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.7546::1.7546) (0.0187::0.0187) (0.7036::0.7036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9542::1.9542) (0.7363::0.7363)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9877::1.9877) (0.0176::0.0176) (0.7838::0.7838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1825::0.1825) (0.2282::0.2283)) (IOPATH B X (0.1456::0.1456) (0.1833::0.1833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3676::0.3705) (0.2693::0.2775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0077::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7971::1.7972) (0.6824::0.6824)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8288::1.8288) (0.0177::0.0177) (0.7288::0.7288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8056::1.8056) (0.6850::0.6850)) (IOPATH TE_B Z () () (0.1131::0.1131) (1.8276::1.8276) (0.0196::0.0196) (0.7212::0.7212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8229::1.8229) (0.6916::0.6916)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8440::1.8440) (0.0172::0.0172) (0.7283::0.7283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0965::0.0965) (0.0754::0.0754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9987::1.9987) (0.7511::0.7512)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.0285::2.0285) (0.0193::0.0193) (0.7949::0.7949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7361::2.7361) (0.9723::0.9724)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.7580::2.7580) (0.0183::0.0183) (1.0069::1.0069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3519::0.3524) (0.2535::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3537::0.3537) (0.2549::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3463::0.3463) (0.2474::0.2474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6871::1.6871) (0.6468::0.6468)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7166::1.7166) (0.0171::0.0171) (0.6942::0.6942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3672::0.3672) (0.3274::0.3274)) (IOPATH D Q (0.3590::0.3590) (0.2565::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2933::2.2933) (0.8290::0.8290)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.3148::2.3148) (0.0180::0.0180) (0.8645::0.8645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3635::0.3652) (0.2703::0.2756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0024::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4911::2.4911) (0.9114::0.9114)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.5096::2.5096) (0.0175::0.0175) (0.9450::0.9450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3537::0.3549) (0.2580::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6740::1.6740) (0.6435::0.6435)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.7111::1.7111) (0.0156::0.0156) (0.6963::0.6963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3931::0.3932) (0.2914::0.2914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3557::0.3557) (0.2610::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1882::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0151)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2247::0.2247) (0.1980::0.1980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2662::2.2662) (0.8202::0.8202)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.2848::2.2848) (0.0181::0.0181) (0.8520::0.8520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9234::1.9234) (0.7228::0.7228)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9436::1.9436) (0.0175::0.0175) (0.7576::0.7576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7629::1.7630) (0.6621::0.6621)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7834::1.7834) (0.0168::0.0168) (0.6980::0.6980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9260::1.9260) (0.7245::0.7245)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9457::1.9457) (0.0172::0.0172) (0.7591::0.7591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3552::0.3575) (0.2598::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0757::2.0757) (0.7569::0.7569)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0977::2.0977) (0.0183::0.0183) (0.7928::0.7928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1142::2.1143) (0.7671::0.7672)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1320::2.1320) (0.0189::0.0189) (0.7995::0.7995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3540::0.3548) (0.2582::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3721::0.3721) (0.3304::0.3304)) (IOPATH D Q (0.3670::0.3677) (0.2660::0.2683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1121::2.1121) (0.7875::0.7875)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.1348::2.1348) (0.0160::0.0160) (0.8255::0.8255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3563::0.3577) (0.2591::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3551::0.3564) (0.2587::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1543::0.1543) (0.1761::0.1761)) (IOPATH B X (0.1473::0.1473) (0.1876::0.1876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3503::0.3503) (0.2503::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3254::0.3254)) (IOPATH D Q (0.3618::0.3643) (0.2640::0.2714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2892::0.2892) (0.2775::0.2775)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0825::0.0827)) (SETUP (negedge GATE) (posedge CLK) (0.0823::0.0826)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1511::0.1511) (0.1585::0.1585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3593::0.3593) (0.2570::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3694::2.3694) (0.8601::0.8601)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.3843::2.3843) (0.0191::0.0191) (0.8884::0.8884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3474::0.3484) (0.2504::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2479::0.2493) (0.2315::0.2346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3261::0.3261)) (IOPATH D Q (0.3585::0.3594) (0.2594::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3747::0.3747) (0.3320::0.3320)) (IOPATH D Q (0.3651::0.3659) (0.2610::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2762::0.2762) (0.2411::0.2411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3496::0.3502) (0.2508::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3543::0.3543) (0.2549::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3484::0.3494) (0.2516::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4004::0.4004) (0.3476::0.3476)) (IOPATH D Q (0.3992::0.3992) (0.2853::0.2879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3489::0.3493) (0.2507::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3540::0.3540) (0.2553::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2253::0.2253) (0.2053::0.2053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2761::0.2761) (0.2522::0.2522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8496::1.8497) (0.6998::0.6999)) (IOPATH TE_B Z () () (0.1182::0.1182) (1.8863::1.8863) (0.0149::0.0149) (0.7533::0.7533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6074::1.6074) (0.6230::0.6230)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.6345::1.6345) (0.0164::0.0164) (0.6671::0.6671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1741::0.1741) (0.2105::0.2105)) (IOPATH B X (0.1422::0.1422) (0.1793::0.1793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2837::0.2837) (0.2747::0.2747)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4308::0.4308) (0.3640::0.3640)) (IOPATH D Q (0.4231::0.4231) (0.2938::0.2958)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.4535::1.4553) (1.0708::1.0774)) (IOPATH A1 X (1.5260::1.5263) (1.1652::1.1686)) (IOPATH (posedge S) X (1.4804::1.4804) (1.1245::1.1245)) (IOPATH (negedge S) X (1.5465::1.5465) (1.1169::1.1169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3206::2.3206) (0.8423::0.8424)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.3427::2.3427) (0.0172::0.0172) (0.8786::0.8786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8912::1.8912) (0.7129::0.7130)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9198::1.9198) (0.0178::0.0178) (0.7574::0.7574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1915::0.1915) (0.2476::0.2477)) (IOPATH B X (0.1443::0.1443) (0.1829::0.1829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3495::0.3495) (0.2505::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3266::0.3266)) (IOPATH D Q (0.3586::0.3586) (0.2573::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2289::0.2289) (0.2078::0.2078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3579::0.3608) (0.2628::0.2717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1914)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8823::1.8823) (0.7087::0.7087)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.9119::1.9119) (0.0193::0.0193) (0.7525::0.7525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5303::2.5304) (0.9244::0.9245)) (IOPATH TE_B Z () () (0.1194::0.1194) (2.5688::2.5688) (0.0141::0.0141) (0.9792::0.9792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3585::0.3606) (0.2615::0.2675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0961::0.0961) (0.0756::0.0756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3679::0.3679) (0.3278::0.3278)) (IOPATH D Q (0.3688::0.3701) (0.2706::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0103::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7094::1.7094) (0.6545::0.6545)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7438::1.7438) (0.0171::0.0171) (0.7044::0.7044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6526::1.6526) (0.6248::0.6248)) (IOPATH TE_B Z () () (0.1151::0.1152) (1.6862::1.6862) (0.0177::0.0177) (0.6736::0.6736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3275::0.3275)) (IOPATH D Q (0.3585::0.3593) (0.2578::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1812::0.1812) (0.2236::0.2236)) (IOPATH B X (0.1460::0.1460) (0.1836::0.1836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.3862::1.3879) (1.0323::1.0395)) (IOPATH A1 X (1.4704::1.4708) (1.1373::1.1403)) (IOPATH (posedge S) X (1.4195::1.4195) (1.0884::1.0884)) (IOPATH (negedge S) X (1.4856::1.4856) (1.0805::1.0805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3750::0.3751) (0.2757::0.2757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3501::0.3501) (0.2506::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1128::2.1128) (0.7671::0.7671)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1355::2.1355) (0.0171::0.0171) (0.8041::0.8041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8412::1.8412) (0.6866::0.6867)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8733::1.8733) (0.0168::0.0168) (0.7337::0.7337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3680::0.3725) (0.2704::0.2838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1956)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0001::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2213::0.2213) (0.2012::0.2012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8023::1.8023) (0.6712::0.6712)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8224::1.8224) (0.0168::0.0168) (0.7068::0.7068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6844::1.6844) (0.6472::0.6473)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7227::1.7227) (0.0166::0.0165) (0.7006::0.7006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9049::1.9050) (0.7069::0.7069)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9275::1.9275) (0.0174::0.0174) (0.7432::0.7432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2644::0.2644) (0.2280::0.2280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3256::0.3257) (0.2686::0.2702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3500::0.3510) (0.2542::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1835)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9997::1.9998) (0.7515::0.7515)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0195::2.0195) (0.0183::0.0183) (0.7861::0.7861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9664::1.9665) (0.7388::0.7388)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.0021::2.0021) (0.0155::0.0155) (0.7906::0.7906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1380::2.1380) (0.7805::0.7805)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.1699::2.1699) (0.0168::0.0168) (0.8280::0.8280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2752::0.2752) (0.2413::0.2413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1305::2.1305) (0.7941::0.7942)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.1545::2.1545) (0.0160::0.0160) (0.8329::0.8329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3563::0.3563) (0.2554::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3631::2.3631) (0.8516::0.8516)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.3878::2.3878) (0.0170::0.0170) (0.8902::0.8902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.3851::1.3868) (1.0197::1.0271)) (IOPATH A1 X (1.4710::1.4713) (1.1238::1.1269)) (IOPATH (posedge S) X (1.4202::1.4202) (1.0770::1.0770)) (IOPATH (negedge S) X (1.4862::1.4862) (1.0697::1.0697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3597::0.3606) (0.2620::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2598::2.2598) (0.8359::0.8359)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.2800::2.2800) (0.0169::0.0169) (0.8712::0.8712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0922::0.0922) (0.0723::0.0723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3566::0.3566) (0.2598::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1841::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1800::0.1800) (0.2252::0.2253)) (IOPATH B X (0.1431::0.1431) (0.1811::0.1811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7942::1.7942) (0.6830::0.6831)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8323::1.8323) (0.0169::0.0169) (0.7379::0.7379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3560::0.3568) (0.2568::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0129::2.0129) (0.7380::0.7381)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0427::2.0427) (0.0177::0.0177) (0.7826::0.7826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4349::2.4349) (0.8792::0.8792)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.4584::2.4584) (0.0177::0.0177) (0.9157::0.9157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9915::1.9916) (0.7487::0.7487)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.0268::2.0268) (0.0160::0.0160) (0.7991::0.7991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3537::0.3553) (0.2581::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1895::0.1895) (0.2429::0.2430)) (IOPATH B X (0.1471::0.1471) (0.1860::0.1860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1350::2.1351) (0.7834::0.7834)) (IOPATH TE_B Z () () (0.1175::0.1176) (2.1747::2.1747) (0.0156::0.0156) (0.8384::0.8384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0432::2.0432) (0.7485::0.7486)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0654::2.0654) (0.0163::0.0163) (0.7857::0.7857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4026::0.4026) (0.3489::0.3489)) (IOPATH D Q (0.3949::0.3949) (0.2791::0.2800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3270::0.3270)) (IOPATH D Q (0.3600::0.3609) (0.2609::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3555::0.3555) (0.2552::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3464::0.3470) (0.2490::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9550::1.9550) (0.7253::0.7254)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9856::1.9856) (0.0177::0.0177) (0.7716::0.7716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3509::0.3510) (0.2542::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9258::1.9258) (0.7249::0.7249)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9490::1.9490) (0.0173::0.0173) (0.7642::0.7642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.4026::1.4043) (1.0283::1.0356)) (IOPATH A1 X (1.4835::1.4838) (1.1247::1.1281)) (IOPATH (posedge S) X (1.4372::1.4372) (1.0854::1.0854)) (IOPATH (negedge S) X (1.5033::1.5033) (1.0754::1.0754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2530::0.2530) (0.2363::0.2363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5506::2.5506) (0.9059::0.9059)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.5713::2.5713) (0.0184::0.0184) (0.9401::0.9401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0506::2.0506) (0.7658::0.7658)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0699::2.0699) (0.0187::0.0187) (0.7986::0.7986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3211::0.3211)) (IOPATH D Q (0.3474::0.3474) (0.2484::0.2484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1417::0.1417) (0.1597::0.1597)) (IOPATH B X (0.1551::0.1551) (0.1996::0.1996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3554::0.3592) (0.2608::0.2718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3591::0.3617) (0.2635::0.2713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3146::2.3146) (0.8524::0.8525)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.3373::2.3373) (0.0172::0.0172) (0.8890::0.8890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0753::2.0753) (0.7753::0.7753)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0955::2.0955) (0.0185::0.0185) (0.8090::0.8090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3551::0.3551) (0.2538::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3971::2.3971) (0.8788::0.8789)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.4160::2.4160) (0.0181::0.0181) (0.9107::0.9107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3693::0.3721) (0.2713::0.2797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.3219::1.3235) (0.9873::0.9944)) (IOPATH A1 X (1.4069::1.4072) (1.0933::1.0963)) (IOPATH (posedge S) X (1.3555::1.3555) (1.0433::1.0433)) (IOPATH (negedge S) X (1.4215::1.4215) (1.0375::1.0375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8321::1.8321) (0.6817::0.6818)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8481::1.8481) (0.0188::0.0188) (0.7120::0.7120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6190::2.6190) (0.9569::0.9570)) (IOPATH TE_B Z () () (0.1194::0.1194) (2.6530::2.6530) (0.0141::0.0141) (1.0102::1.0102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2276::0.2276) (0.2096::0.2096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3570::0.3600) (0.2623::0.2711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3706::0.3708) (0.2773::0.2773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3537::0.3537) (0.2580::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3709::0.3710) (0.2762::0.2762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2145::2.2145) (0.8206::0.8206)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.2401::2.2401) (0.0171::0.0171) (0.8598::0.8598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7696::1.7696) (0.6743::0.6744)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8014::1.8014) (0.0164::0.0164) (0.7210::0.7210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6829::1.6829) (0.6440::0.6440)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7182::1.7182) (0.0177::0.0177) (0.6937::0.6937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3514::0.3514) (0.2515::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8335::1.8335) (0.6863::0.6863)) (IOPATH TE_B Z () () (0.1012::0.1012) (1.8314::1.8314) (0.0266::0.0266) (0.6985::0.6985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3591::0.3606) (0.2651::0.2701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0068::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2796::0.2796) (0.2725::0.2725)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3516::0.3521) (0.2529::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3622::0.3635) (0.2654::0.2698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3549::0.3549) (0.2550::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3637::0.3688) (0.2690::0.2858)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1993)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0170)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.3495::1.3511) (0.9998::1.0072)) (IOPATH A1 X (1.4327::1.4330) (1.1114::1.1149)) (IOPATH (posedge S) X (1.3861::1.3861) (1.0697::1.0697)) (IOPATH (negedge S) X (1.4521::1.4521) (1.0455::1.0455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8718::1.8718) (0.6925::0.6925)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.8828::1.8828) (0.0191::0.0191) (0.7195::0.7195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3576::0.3576) (0.2554::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3966::0.3966) (0.3452::0.3452)) (IOPATH D Q (0.3919::0.3919) (0.2820::0.2820)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9423::1.9423) (0.7145::0.7146)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9625::1.9625) (0.0181::0.0181) (0.7491::0.7491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0509::2.0509) (0.7670::0.7671)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0848::2.0848) (0.0168::0.0168) (0.8158::0.8158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3494::0.3503) (0.2534::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4002::0.4002) (0.3474::0.3474)) (IOPATH D Q (0.3918::0.3918) (0.2773::0.2773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2886::0.2886) (0.2773::0.2773)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9994::1.9994) (0.7361::0.7362)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0191::2.0191) (0.0180::0.0180) (0.7710::0.7710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0887::2.0887) (0.7609::0.7609)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1054::2.1054) (0.0190::0.0190) (0.7958::0.7958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6990::1.6990) (0.6511::0.6511)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7397::1.7397) (0.0169::0.0169) (0.7074::0.7074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3646::0.3646) (0.2677::0.2677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0142)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3655::0.3675) (0.2685::0.2748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0081::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3577::0.3588) (0.2580::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3534::0.3555) (0.2585::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3722::0.3723) (0.2746::0.2746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2902::1.2919) (0.9687::0.9757)) (IOPATH A1 X (1.3695::1.3698) (1.0691::1.0725)) (IOPATH (posedge S) X (1.3231::1.3231) (1.0240::1.0240)) (IOPATH (negedge S) X (1.3891::1.3891) (1.0192::1.0192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7928::1.7928) (0.6691::0.6691)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.8269::1.8269) (0.0162::0.0162) (0.7179::0.7179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1849::0.1849) (0.2331::0.2332)) (IOPATH B X (0.1505::0.1505) (0.1903::0.1903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7652::1.7652) (0.6714::0.6714)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7983::1.7983) (0.0170::0.0170) (0.7195::0.7195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2895::0.2895) (0.2778::0.2778)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0791::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3521::0.3534) (0.2548::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3377::2.3377) (0.8637::0.8637)) (IOPATH TE_B Z () () (0.1206::0.1206) (2.3714::2.3714) (0.0130::0.0130) (0.9188::0.9188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4056::0.4056) (0.3505::0.3505)) (IOPATH D Q (0.3966::0.3971) (0.2804::0.2824)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1478::0.1478) (0.1369::0.1385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3254::0.3254) (0.2283::0.2284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3711::0.3711) (0.3298::0.3298)) (IOPATH D Q (0.3652::0.3652) (0.2619::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1307::2.1307) (0.7911::0.7911)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1597::2.1597) (0.0170::0.0170) (0.8351::0.8351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3584::0.3619) (0.2631::0.2733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4987::2.4988) (0.9136::0.9137)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.5184::2.5184) (0.0182::0.0182) (0.9469::0.9469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0977::0.0977) (0.0769::0.0769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2261::1.2268) (0.9635::0.9679)) (IOPATH A1 X (1.2476::1.2479) (0.9893::0.9929)) (IOPATH (posedge S) X (1.2152::1.2152) (0.9752::0.9752)) (IOPATH (negedge S) X (1.2814::1.2814) (0.9584::0.9584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.3250::1.3266) (1.0015::1.0086)) (IOPATH A1 X (1.4031::1.4034) (1.0971::1.1004)) (IOPATH (posedge S) X (1.3583::1.3583) (1.0573::1.0573)) (IOPATH (negedge S) X (1.4243::1.4243) (1.0497::1.0497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6250::1.6250) (0.6245::0.6245)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.6620::1.6620) (0.0162::0.0162) (0.6772::0.6772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2297::2.2297) (0.8104::0.8104)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.2489::2.2489) (0.0186::0.0186) (0.8433::0.8433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6888::1.6889) (0.6475::0.6475)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7248::1.7248) (0.0160::0.0160) (0.6984::0.6984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1122::2.1122) (0.7861::0.7862)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.1274::2.1274) (0.0189::0.0189) (0.8150::0.8150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3559::0.3559) (0.2565::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8407::1.8407) (0.6866::0.6866)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8580::1.8580) (0.0188::0.0188) (0.7177::0.7177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0789::0.0789) (0.0644::0.0644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2486::0.2486) (0.2216::0.2216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3726::0.3726) (0.3307::0.3307)) (IOPATH D Q (0.3633::0.3633) (0.2595::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3670::0.3671) (0.2739::0.2739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1376::2.1377) (0.7828::0.7828)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1671::2.1671) (0.0190::0.0190) (0.8267::0.8267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3542::0.3542) (0.2535::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0477::2.0478) (0.7527::0.7527)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0766::2.0766) (0.0180::0.0180) (0.7963::0.7963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3716::0.3716) (0.3301::0.3301)) (IOPATH D Q (0.3718::0.3718) (0.2722::0.2722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2619::1.2625) (0.9867::0.9910)) (IOPATH A1 X (1.2812::1.2815) (1.0218::1.0254)) (IOPATH (posedge S) X (1.2494::1.2494) (0.9968::0.9968)) (IOPATH (negedge S) X (1.3157::1.3157) (0.9918::0.9918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2547::2.2547) (0.8322::0.8322)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.2804::2.2804) (0.0171::0.0171) (0.8714::0.8714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6708::2.6709) (0.9728::0.9728)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.6924::2.6924) (0.0172::0.0172) (1.0081::1.0081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7054::1.7054) (0.6514::0.6514)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7303::1.7303) (0.0183::0.0183) (0.6918::0.6918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8288::1.8289) (0.6934::0.6934)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.8629::1.8629) (0.0155::0.0155) (0.7441::0.7441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3211::0.3211)) (IOPATH D Q (0.3581::0.3590) (0.2630::0.2659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7240::1.7240) (0.6500::0.6500)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7592::1.7592) (0.0173::0.0173) (0.7070::0.7070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0942::0.0942) (0.0738::0.0738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3548::0.3548) (0.2557::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0957::2.0957) (0.7821::0.7822)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1188::2.1188) (0.0176::0.0176) (0.8190::0.8190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2465::0.2465) (0.2275::0.2280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9557::1.9557) (0.7366::0.7367)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9849::1.9849) (0.0177::0.0177) (0.7810::0.7810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3603::0.3637) (0.2661::0.2767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1951)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0095)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0014::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3172::2.3172) (0.8523::0.8523)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3407::2.3407) (0.0162::0.0162) (0.8893::0.8893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0061::2.0061) (0.7426::0.7427)) (IOPATH TE_B Z () () (0.1185::0.1185) (2.0412::2.0412) (0.0147::0.0147) (0.8019::0.8019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3522::0.3522) (0.2526::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3569::0.3583) (0.2607::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7953::1.7953) (0.6682::0.6682)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8152::1.8152) (0.0157::0.0157) (0.7048::0.7048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0968::0.0968) (0.0765::0.0765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8981::1.8981) (0.6980::0.6980)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9195::1.9195) (0.0181::0.0181) (0.7333::0.7333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2844::1.2850) (0.9993::1.0036)) (IOPATH A1 X (1.2947::1.2950) (1.0214::1.0253)) (IOPATH (posedge S) X (1.2706::1.2706) (1.0082::1.0082)) (IOPATH (negedge S) X (1.3369::1.3369) (1.0030::1.0030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3793::0.3793) (0.2776::0.2776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9226::1.9226) (0.7238::0.7239)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9522::1.9522) (0.0179::0.0179) (0.7681::0.7681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5441::2.5441) (0.9165::0.9165)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5665::2.5665) (0.0181::0.0181) (0.9524::0.9524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0278::2.0278) (0.7416::0.7416)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0514::2.0514) (0.0190::0.0190) (0.7793::0.7793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3516::0.3525) (0.2527::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2600::0.2600) (0.2388::0.2388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0863::0.0863) (0.0686::0.0686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3188::2.3188) (0.8368::0.8369)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3393::2.3393) (0.0177::0.0177) (0.8718::0.8718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3505::0.3505) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3568::0.3568) (0.2598::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4895::2.4895) (0.9111::0.9111)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.5055::2.5055) (0.0182::0.0182) (0.9406::0.9406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.2703::1.2709) (0.9904::0.9947)) (IOPATH A1 X (1.2856::1.2859) (1.0198::1.0236)) (IOPATH (posedge S) X (1.2567::1.2567) (0.9994::0.9994)) (IOPATH (negedge S) X (1.3229::1.3229) (0.9942::0.9942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3526::0.3546) (0.2575::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0126::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6564::0.6564) (0.4804::0.4804)) (IOPATH D Q (0.6492::0.6492) (0.4112::0.4128)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0696::2.0696) (0.7495::0.7496)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0890::2.0890) (0.0188::0.0188) (0.7831::0.7831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3677::0.3678) (0.2727::0.2727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.6167::2.6167) (0.9423::0.9423)) (IOPATH TE_B Z () () (0.0997::0.0997) (2.5923::2.5923) (0.0275::0.0275) (0.9303::0.9303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2387::0.2388) (0.2226::0.2228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1048::0.1048) (0.0830::0.0830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3479::0.3485) (0.2497::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3939::0.3939) (0.3436::0.3436)) (IOPATH D Q (0.3848::0.3848) (0.2715::0.2725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3698::0.3698) (0.3290::0.3290)) (IOPATH D Q (0.3616::0.3630) (0.2601::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3522::0.3538) (0.2563::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3259::0.3259)) (IOPATH D Q (0.3563::0.3569) (0.2562::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3542::0.3550) (0.2591::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1850::0.1850) (0.2364::0.2364)) (IOPATH B X (0.1394::0.1394) (0.1761::0.1761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.3098::1.3102) (1.0149::1.0191)) (IOPATH A1 X (1.3228::1.3231) (1.0421::1.0458)) (IOPATH (posedge S) X (1.2928::1.2928) (1.0199::1.0199)) (IOPATH (negedge S) X (1.3591::1.3591) (1.0147::1.0147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6878::1.6878) (0.6450::0.6451)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7169::1.7169) (0.0180::0.0180) (0.6894::0.6894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1880::0.1880) (0.2352::0.2353)) (IOPATH B X (0.1464::0.1464) (0.1821::0.1821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3635::0.3660) (0.2711::0.2786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1978)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0116)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3525::0.3525) (0.2523::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3582::0.3582) (0.2638::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3495::0.3495) (0.2516::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3538::0.3546) (0.2569::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0964::2.0965) (0.7810::0.7810)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1234::2.1234) (0.0181::0.0181) (0.8234::0.8234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3618::0.3618) (0.2654::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1883::0.1883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0149)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7508::1.7508) (0.6674::0.6674)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7791::1.7791) (0.0183::0.0183) (0.7098::0.7098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3705::0.3705) (0.3294::0.3294)) (IOPATH D Q (0.3712::0.3753) (0.2721::0.2839)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0033::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8500::1.8500) (0.7011::0.7012)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8769::1.8769) (0.0187::0.0187) (0.7438::0.7438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3141::0.3141) (0.2906::0.2906)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2107::0.2107) (0.1911::0.1911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3559::0.3581) (0.2615::0.2681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0086::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2369::0.2369) (0.2029::0.2051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3833::0.3833) (0.2895::0.2895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1854::0.1854) (0.2360::0.2361)) (IOPATH B X (0.1445::0.1445) (0.1823::0.1823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6674::1.6674) (0.6390::0.6390)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7012::1.7012) (0.0183::0.0183) (0.6875::0.6875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.3218::1.3225) (1.0192::1.0236)) (IOPATH A1 X (1.3389::1.3392) (1.0511::1.0548)) (IOPATH (posedge S) X (1.3091::1.3091) (1.0294::1.0294)) (IOPATH (negedge S) X (1.3754::1.3754) (1.0242::1.0242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1832::0.1832) (0.2283::0.2284)) (IOPATH B X (0.1454::0.1454) (0.1828::0.1828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2846::0.2846) (0.2491::0.2491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9415::1.9415) (0.7307::0.7307)) (IOPATH TE_B Z () () (0.1184::0.1184) (1.9788::1.9788) (0.0148::0.0148) (0.7836::0.7836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3884::0.3884) (0.3403::0.3403)) (IOPATH D Q (0.3799::0.3799) (0.2707::0.2707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0479::2.0479) (0.7495::0.7495)) (IOPATH TE_B Z () () (0.1132::0.1132) (2.0685::2.0685) (0.0196::0.0196) (0.7837::0.7837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8930::1.8930) (0.7147::0.7147)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9197::1.9197) (0.0178::0.0178) (0.7575::0.7575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3515::0.3520) (0.2516::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3692::0.3692) (0.3286::0.3286)) (IOPATH D Q (0.3694::0.3694) (0.2678::0.2709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3492::0.3501) (0.2533::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3494::0.3507) (0.2530::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1807::0.1807) (0.2240::0.2240)) (IOPATH B X (0.1492::0.1492) (0.1891::0.1891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3572::0.3590) (0.2624::0.2678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0096::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8867::1.8867) (0.7128::0.7128)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9147::1.9147) (0.0189::0.0189) (0.7555::0.7555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8065::1.8066) (0.6865::0.6865)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8262::1.8262) (0.0172::0.0172) (0.7219::0.7219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3550::0.3603) (0.2595::0.2748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0026::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2145::0.2145) (0.1934::0.1934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3533::0.3533) (0.2575::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9175::1.9175) (0.7068::0.7069)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9417::1.9417) (0.0170::0.0170) (0.7490::0.7490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3935::2.3935) (0.8683::0.8683)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.4269::2.4269) (0.0146::0.0146) (0.9258::0.9258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.3843::1.3849) (1.0552::1.0595)) (IOPATH A1 X (1.3862::1.3869) (1.0663::1.0706)) (IOPATH (posedge S) X (1.3699::1.3699) (1.0637::1.0637)) (IOPATH (negedge S) X (1.4362::1.4362) (1.0586::1.0586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2835::2.2835) (0.8440::0.8441)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.3181::2.3181) (0.0091::0.0091) (0.9051::0.9051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0636::0.0636) (0.0501::0.0501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1791::0.1791) (0.2258::0.2259)) (IOPATH B X (0.1402::0.1402) (0.1778::0.1778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0732::2.0732) (0.7722::0.7722)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0985::2.0985) (0.0164::0.0164) (0.8119::0.8119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3546::0.3546) (0.2523::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4022::2.4022) (0.8828::0.8828)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.4167::2.4167) (0.0181::0.0181) (0.9115::0.9115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1812::0.1812) (0.2301::0.2302)) (IOPATH B X (0.1387::0.1387) (0.1753::0.1753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3562::0.3562) (0.2546::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3233::0.3233) (0.2305::0.2305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1237::2.1237) (0.7914::0.7914)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1411::2.1411) (0.0176::0.0176) (0.8228::0.8228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6445::1.6445) (0.6235::0.6235)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6766::1.6766) (0.0176::0.0176) (0.6763::0.6763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3052::0.3052) (0.2087::0.2087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8362::1.8363) (0.6958::0.6958)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8628::1.8628) (0.0173::0.0173) (0.7364::0.7364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9304::1.9304) (0.7098::0.7098)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9536::1.9536) (0.0188::0.0188) (0.7478::0.7478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1932::0.1932) (0.2415::0.2416)) (IOPATH B X (0.1562::0.1562) (0.1947::0.1947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3522::0.3522) (0.2527::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0599::2.0599) (0.7514::0.7514)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0790::2.0790) (0.0188::0.0188) (0.7847::0.7847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9927::1.9927) (0.7346::0.7346)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0135::2.0135) (0.0177::0.0177) (0.7702::0.7701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2062::0.2062) (0.1862::0.1862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1260::2.1260) (0.7809::0.7809)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1465::2.1465) (0.0166::0.0166) (0.8160::0.8160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.3867::1.3871) (1.0583::1.0626)) (IOPATH A1 X (1.4009::1.4013) (1.0875::1.0911)) (IOPATH (posedge S) X (1.3701::1.3701) (1.0640::1.0640)) (IOPATH (negedge S) X (1.4364::1.4364) (1.0590::1.0590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7179::1.7179) (0.6577::0.6577)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7514::1.7514) (0.0177::0.0177) (0.7061::0.7061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8496::1.8496) (0.6996::0.6997)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8805::1.8805) (0.0182::0.0182) (0.7451::0.7451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2457::0.2457) (0.2118::0.2118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3690::0.3690) (0.3285::0.3285)) (IOPATH D Q (0.3622::0.3628) (0.2621::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3689::0.3689) (0.3284::0.3284)) (IOPATH D Q (0.3600::0.3606) (0.2585::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6418::2.6418) (0.9285::0.9286)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.6663::2.6663) (0.0175::0.0175) (0.9672::0.9672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0967::2.0967) (0.7803::0.7803)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1283::2.1283) (0.0173::0.0173) (0.8273::0.8273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2438::0.2438) (0.2217::0.2217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3492::0.3492) (0.2493::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3632::0.3653) (0.2676::0.2741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9394::1.9394) (0.7113::0.7113)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9645::1.9645) (0.0185::0.0185) (0.7508::0.7508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1379::2.1379) (0.7960::0.7960)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1654::2.1654) (0.0176::0.0176) (0.8374::0.8374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0825::2.0826) (0.7593::0.7593)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1010::2.1010) (0.0176::0.0176) (0.7921::0.7921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3532::0.3532) (0.2525::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3844::0.3845) (0.2857::0.2857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3195::0.3195)) (IOPATH D Q (0.3527::0.3543) (0.2570::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3550::0.3559) (0.2553::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3614::0.3632) (0.2649::0.2704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3596::0.3596) (0.2639::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0568::2.0568) (0.7469::0.7469)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.0758::2.0758) (0.0193::0.0193) (0.7807::0.7807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7526::1.7526) (0.6664::0.6664)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7881::1.7881) (0.0180::0.0180) (0.7163::0.7163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3522::0.3522) (0.2522::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9863::1.9863) (0.7301::0.7301)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0151::2.0151) (0.0180::0.0180) (0.7735::0.7735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5749::0.5749) (0.4388::0.4388)) (IOPATH D Q (0.5682::0.5682) (0.3703::0.3707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6250::2.6250) (0.9590::0.9590)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.6478::2.6478) (0.0156::0.0156) (1.0047::1.0047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3581::0.3581) (0.2562::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1783::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3535::0.3548) (0.2567::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2998::0.2998) (0.2831::0.2831)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3475::0.3475) (0.2488::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3760::0.3760) (0.3328::0.3328)) (IOPATH D Q (0.3708::0.3723) (0.2680::0.2725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3604::0.3615) (0.2642::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0128::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3695::0.3696) (0.2768::0.2768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2519::0.2519) (0.2252::0.2252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3574::0.3584) (0.2588::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1151::2.1151) (0.7892::0.7893)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1331::2.1331) (0.0176::0.0176) (0.8210::0.8210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3528::0.3528) (0.2530::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3514::0.3514) (0.2542::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3498::0.3498) (0.2496::0.2496)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2968::0.2968) (0.2576::0.2576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.5100::0.5100) (0.7235::0.7235)) (IOPATH A1 X (0.5196::0.5196) (0.7357::0.7357)) (IOPATH A2 X (0.5199::0.5199) (0.7235::0.7235)) (IOPATH A3 X (0.5126::0.5126) (0.7083::0.7083)) (IOPATH (posedge S0) X (0.5615::0.5615) (0.8254::0.8254)) (IOPATH (negedge S0) X (0.6594::0.6594) (0.7219::0.7219)) (IOPATH (posedge S1) X (0.4706::0.4706) (0.5398::0.5398)) (IOPATH (negedge S1) X (0.5277::0.5277) (0.4835::0.4835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3695::0.3695) (0.3288::0.3288)) (IOPATH D Q (0.3613::0.3626) (0.2599::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8750::1.8750) (0.7079::0.7079)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.8915::1.8915) (0.0190::0.0190) (0.7388::0.7388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3610::0.3610) (0.2646::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0152)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0479::2.0479) (0.7634::0.7634)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0823::2.0823) (0.0172::0.0172) (0.8118::0.8118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0530::2.0530) (0.7694::0.7694)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.0905::2.0905) (0.0161::0.0161) (0.8218::0.8218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9373::1.9373) (0.7300::0.7301)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9584::1.9584) (0.0177::0.0177) (0.7659::0.7659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3794::0.3794) (0.3348::0.3348)) (IOPATH D Q (0.3786::0.3816) (0.2759::0.2846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4601::2.4601) (0.8821::0.8822)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.4884::2.4884) (0.0161::0.0161) (0.9274::0.9274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8276::1.8276) (0.6941::0.6942)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8614::1.8614) (0.0177::0.0177) (0.7427::0.7427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9302::1.9302) (0.7143::0.7144)) (IOPATH TE_B Z () () (0.1251::0.1251) (1.9556::1.9556) (0.0087::0.0087) (0.7712::0.7712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4941::2.4941) (0.8974::0.8974)) (IOPATH TE_B Z () () (0.1220::0.1220) (2.5358::2.5358) (0.0117::0.0117) (0.9553::0.9553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6973::1.6973) (0.6487::0.6487)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7306::1.7306) (0.0168::0.0168) (0.6979::0.6979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4002::0.4002) (0.3474::0.3474)) (IOPATH D Q (0.3907::0.3907) (0.2747::0.2763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3851::0.3851) (0.3382::0.3382)) (IOPATH D Q (0.3778::0.3778) (0.2687::0.2704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3465::0.3471) (0.2491::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3465::0.3465) (0.2474::0.2484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2602::2.2602) (0.8375::0.8375)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.2751::2.2751) (0.0188::0.0188) (0.8667::0.8667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.5112::0.5112) (0.7242::0.7242)) (IOPATH A1 X (0.5166::0.5166) (0.7335::0.7335)) (IOPATH A2 X (0.5161::0.5161) (0.7208::0.7208)) (IOPATH A3 X (0.5038::0.5038) (0.7025::0.7025)) (IOPATH (posedge S0) X (0.5585::0.5585) (0.8232::0.8232)) (IOPATH (negedge S0) X (0.6564::0.6564) (0.7197::0.7197)) (IOPATH (posedge S1) X (0.4675::0.4675) (0.5376::0.5376)) (IOPATH (negedge S1) X (0.5246::0.5246) (0.4813::0.4813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3558::0.3558) (0.2617::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3882::0.3883) (0.2904::0.2904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7630::1.7630) (0.6606::0.6606)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7877::1.7877) (0.0176::0.0176) (0.7010::0.7010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3649::0.3686) (0.2680::0.2788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0041::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9401::1.9401) (0.7294::0.7295)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9683::1.9683) (0.0157::0.0157) (0.7733::0.7733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9694::1.9695) (0.7393::0.7393)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0018::2.0018) (0.0182::0.0182) (0.7863::0.7863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3534::0.3534) (0.2532::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5232::2.5233) (0.9207::0.9207)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.5489::2.5489) (0.0158::0.0158) (0.9596::0.9596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0460::2.0460) (0.7641::0.7641)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0746::2.0746) (0.0189::0.0189) (0.8074::0.8074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3549::0.3549) (0.2900::0.2916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3471::0.3471) (0.2469::0.2469)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6707::1.6707) (0.6405::0.6405)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7024::1.7024) (0.0183::0.0183) (0.6871::0.6871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3549::0.3558) (0.2593::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7087::1.7087) (0.6515::0.6515)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7443::1.7443) (0.0180::0.0180) (0.7015::0.7015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7098::1.7098) (0.6567::0.6567)) (IOPATH TE_B Z () () (0.1181::0.1181) (1.7344::1.7344) (0.0150::0.0150) (0.7057::0.7057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.5176::0.5176) (0.7287::0.7287)) (IOPATH A1 X (0.5294::0.5294) (0.7423::0.7423)) (IOPATH A2 X (0.5226::0.5226) (0.7254::0.7254)) (IOPATH A3 X (0.5209::0.5209) (0.7138::0.7138)) (IOPATH (posedge S0) X (0.5697::0.5697) (0.8310::0.8310)) (IOPATH (negedge S0) X (0.6676::0.6676) (0.7274::0.7274)) (IOPATH (posedge S1) X (0.4786::0.4786) (0.5452::0.5452)) (IOPATH (negedge S1) X (0.5358::0.5358) (0.4889::0.4889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3571::0.3571) (0.2591::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3651::0.3682) (0.2683::0.2773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2234::2.2234) (0.8213::0.8213)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.2398::2.2398) (0.0192::0.0192) (0.8508::0.8508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9253::1.9253) (0.7163::0.7163)) (IOPATH TE_B Z () () (0.1002::0.1002) (1.9240::1.9240) (0.0271::0.0271) (0.7384::0.7384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1408::2.1408) (0.7971::0.7971)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1661::2.1661) (0.0173::0.0173) (0.8359::0.8359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3708::0.3708) (0.3296::0.3296)) (IOPATH D Q (0.3621::0.3621) (0.2591::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0806::2.0806) (0.7774::0.7774)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1097::2.1097) (0.0180::0.0180) (0.8208::0.8208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2110::0.2110) (0.1667::0.1667)) (IOPATH A Y (0.2855::0.2855) (0.0658::0.0658)) (IOPATH B Y (0.2660::0.2660) (0.0674::0.0674)) (IOPATH C Y (0.2287::0.2287) (0.0633::0.0633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8481::1.8481) (0.7016::0.7016)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8658::1.8658) (0.0187::0.0187) (0.7335::0.7335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3514::0.3520) (0.2553::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7525::1.7525) (0.6697::0.6697)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7804::1.7804) (0.0167::0.0167) (0.7142::0.7142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2280::0.2280) (0.2307::0.2307)) (IOPATH D X (0.2261::0.2261) (0.2330::0.2330)) (IOPATH A_N X (0.2886::0.2886) (0.2355::0.2355)) (IOPATH B_N X (0.2968::0.2968) (0.2497::0.2497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9264::1.9264) (0.7141::0.7141)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9564::1.9564) (0.0175::0.0175) (0.7588::0.7588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1327::2.1327) (0.7948::0.7948)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1502::2.1502) (0.0181::0.0181) (0.8262::0.8262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2283::0.2283) (0.2312::0.2312)) (IOPATH D X (0.2258::0.2258) (0.2328::0.2328)) (IOPATH A_N X (0.2883::0.2883) (0.2352::0.2352)) (IOPATH B_N X (0.2958::0.2958) (0.2489::0.2489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2243::0.2243) (0.2176::0.2176)) (IOPATH C X (0.2269::0.2269) (0.2304::0.2304)) (IOPATH D X (0.2279::0.2279) (0.2418::0.2418)) (IOPATH A_N X (0.2766::0.2766) (0.2354::0.2354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8969::1.8969) (0.7155::0.7155)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9214::1.9214) (0.0185::0.0185) (0.7550::0.7550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2241::0.2241) (0.2270::0.2270)) (IOPATH D X (0.2229::0.2229) (0.2307::0.2307)) (IOPATH A_N X (0.2868::0.2868) (0.2337::0.2337)) (IOPATH B_N X (0.2935::0.2935) (0.2474::0.2474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2235::0.2235) (0.2169::0.2169)) (IOPATH C X (0.2263::0.2263) (0.2291::0.2291)) (IOPATH D X (0.2280::0.2280) (0.2418::0.2418)) (IOPATH A_N X (0.2788::0.2788) (0.2366::0.2366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7670::1.7670) (0.6740::0.6741)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7906::1.7906) (0.0185::0.0185) (0.7120::0.7120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2269::0.2269) (0.2194::0.2194)) (IOPATH C X (0.2288::0.2288) (0.2309::0.2309)) (IOPATH D X (0.2305::0.2305) (0.2437::0.2437)) (IOPATH A_N X (0.2806::0.2806) (0.2378::0.2378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2288::0.2288) (0.1997::0.1997)) (IOPATH B X (0.2384::0.2384) (0.2284::0.2284)) (IOPATH C X (0.2397::0.2397) (0.2423::0.2423)) (IOPATH D X (0.2395::0.2395) (0.2470::0.2470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3503::0.3503) (0.2494::0.2494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8636::1.8637) (0.7028::0.7029)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8922::1.8922) (0.0172::0.0172) (0.7459::0.7459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3556::0.3563) (0.2579::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1829)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3706::0.3706) (0.3295::0.3295)) (IOPATH D Q (0.3615::0.3615) (0.2587::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0117::2.0117) (0.7522::0.7522)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0431::2.0431) (0.0176::0.0176) (0.7980::0.7980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3319::0.3319) (0.2218::0.2218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1445::0.1445) (0.1623::0.1623)) (IOPATH B X (0.1595::0.1595) (0.2049::0.2049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6762::2.6762) (0.9761::0.9762)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.6961::2.6961) (0.0161::0.0161) (1.0121::1.0121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3566::0.3596) (0.2617::0.2710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2350::0.2350) (0.2050::0.2050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1453::0.1453) (0.1642::0.1642)) (IOPATH B X (0.1578::0.1578) (0.2036::0.2036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.5160::0.5160) (0.7281::0.7281)) (IOPATH A1 X (0.5217::0.5217) (0.7377::0.7377)) (IOPATH A2 X (0.5212::0.5212) (0.7249::0.7249)) (IOPATH A3 X (0.5151::0.5151) (0.7105::0.7105)) (IOPATH (posedge S0) X (0.5631::0.5631) (0.8270::0.8270)) (IOPATH (negedge S0) X (0.6610::0.6610) (0.7235::0.7235)) (IOPATH (posedge S1) X (0.4721::0.4721) (0.5414::0.5414)) (IOPATH (negedge S1) X (0.5292::0.5292) (0.4851::0.4851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7278::1.7278) (0.6611::0.6611)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7576::1.7576) (0.0177::0.0177) (0.7058::0.7058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3945::2.3945) (0.8613::0.8613)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.4184::2.4184) (0.0180::0.0180) (0.8982::0.8982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3514::0.3517) (0.2539::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3241::0.3241)) (IOPATH D Q (0.3598::0.3614) (0.2625::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8309::1.8309) (0.6946::0.6946)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.8489::1.8489) (0.0190::0.0190) (0.7264::0.7264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3490::0.3490) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3526::0.3529) (0.2546::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7939::1.7939) (0.6724::0.6724)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8152::1.8152) (0.0173::0.0173) (0.7082::0.7082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3654::0.3654) (0.2668::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0172)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3700::0.3700) (0.3291::0.3291)) (IOPATH D Q (0.3632::0.3640) (0.2627::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9124::1.9124) (0.7219::0.7220)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9302::1.9302) (0.0176::0.0176) (0.7551::0.7551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3623::0.3624) (0.2593::0.2593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9749::1.9750) (0.7434::0.7435)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0000::2.0000) (0.0185::0.0185) (0.7831::0.7831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1877::2.1878) (0.8007::0.8007)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.2167::2.2167) (0.0168::0.0168) (0.8443::0.8443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8662::1.8662) (0.7064::0.7065)) (IOPATH TE_B Z () () (0.1251::0.1251) (1.9013::1.9013) (0.0087::0.0087) (0.7683::0.7683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2176::2.2176) (0.8205::0.8206)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2363::2.2363) (0.0178::0.0178) (0.8547::0.8547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4359::0.4359) (0.6726::0.6726)) (IOPATH A1 X (0.4417::0.4417) (0.6820::0.6820)) (IOPATH A2 X (0.4419::0.4419) (0.6702::0.6702)) (IOPATH A3 X (0.4291::0.4291) (0.6520::0.6520)) (IOPATH (posedge S0) X (0.4838::0.4838) (0.7720::0.7720)) (IOPATH (negedge S0) X (0.5818::0.5818) (0.6690::0.6690)) (IOPATH (posedge S1) X (0.3932::0.3932) (0.4873::0.4873)) (IOPATH (negedge S1) X (0.4500::0.4500) (0.4310::0.4310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3607::0.3626) (0.2632::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3693::0.3693) (0.3287::0.3287)) (IOPATH D Q (0.3599::0.3599) (0.2577::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3684::0.3684) (0.3281::0.3281)) (IOPATH D Q (0.3579::0.3579) (0.2560::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3727::0.3727) (0.2731::0.2731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3239::0.3239)) (IOPATH D Q (0.3569::0.3577) (0.2591::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3547::0.3547) (0.2548::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2479::0.2479) (0.2231::0.2231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6547::0.6547) (0.5015::0.5015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4848::0.4848) (0.7062::0.7062)) (IOPATH A1 X (0.4993::0.4993) (0.7215::0.7215)) (IOPATH A2 X (0.4947::0.4947) (0.7062::0.7062)) (IOPATH A3 X (0.4902::0.4902) (0.6930::0.6930)) (IOPATH (posedge S0) X (0.5392::0.5392) (0.8100::0.8100)) (IOPATH (negedge S0) X (0.6371::0.6371) (0.7066::0.7066)) (IOPATH (posedge S1) X (0.4483::0.4483) (0.5246::0.5246)) (IOPATH (negedge S1) X (0.5053::0.5053) (0.4683::0.4683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4802::2.4805) (0.9340::0.9344)) (IOPATH TE_B Z () () (0.1400::0.1400) (2.4783::2.4783) (-0.0100::-0.0100) (0.9360::0.9360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3274::0.3274) (0.2252::0.2252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3791::0.3791) (0.3346::0.3346)) (IOPATH D Q (0.3721::0.3721) (0.2655::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3520::0.3531) (0.2569::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3011::0.3011) (0.2838::0.2838)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0796)) (SETUP (negedge GATE) (posedge CLK) (0.0800::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3519::0.3519) (0.2509::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8480::1.8480) (0.6910::0.6910)) (IOPATH TE_B Z () () (0.1016::0.1016) (1.8480::1.8480) (0.0265::0.0265) (0.7138::0.7138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3641::0.3638) (0.2686::0.2686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7964::1.7964) (0.6879::0.6881)) (IOPATH TE_B Z () () (0.1181::0.1181) (1.8068::1.8068) (0.0150::0.0150) (0.7299::0.7299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1793::0.1793) (0.2248::0.2248)) (IOPATH B X (0.1385::0.1385) (0.1744::0.1744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6822::1.6822) (0.6453::0.6453)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7187::1.7187) (0.0167::0.0167) (0.6965::0.6965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3543::0.3543) (0.2531::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3728::0.3728) (0.3308::0.3308)) (IOPATH D Q (0.3693::0.3705) (0.2678::0.2716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1845::0.1845) (0.2276::0.2276)) (IOPATH B X (0.1460::0.1460) (0.1819::0.1819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8518::1.8519) (0.6870::0.6870)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8812::1.8812) (0.0167::0.0167) (0.7321::0.7321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9850::1.9850) (0.7452::0.7452)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0024::2.0024) (0.0180::0.0180) (0.7767::0.7767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2681::0.2681) (0.2413::0.2413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8631::1.8631) (0.6886::0.6886)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8944::1.8944) (0.0175::0.0175) (0.7342::0.7342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9221::1.9221) (0.7230::0.7230)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9471::1.9471) (0.0186::0.0186) (0.7624::0.7624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4974::0.4974) (0.7152::0.7152)) (IOPATH A1 X (0.5043::0.5043) (0.7254::0.7254)) (IOPATH A2 X (0.4993::0.4993) (0.7098::0.7098)) (IOPATH A3 X (0.4923::0.4923) (0.6951::0.6951)) (IOPATH (posedge S0) X (0.5444::0.5444) (0.8140::0.8140)) (IOPATH (negedge S0) X (0.6423::0.6423) (0.7106::0.7106)) (IOPATH (posedge S1) X (0.4535::0.4535) (0.5286::0.5286)) (IOPATH (negedge S1) X (0.5105::0.5105) (0.4723::0.4723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1968::0.1968) (0.2490::0.2491)) (IOPATH B X (0.1573::0.1573) (0.1974::0.1974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3979::0.3980) (0.2985::0.2985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8516::1.8517) (0.7007::0.7007)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8805::1.8805) (0.0175::0.0175) (0.7451::0.7451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3646::0.3646) (0.2684::0.2684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0129)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3495::0.3504) (0.2534::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4331::0.4331) (0.3652::0.3652)) (IOPATH D Q (0.4249::0.4249) (0.2942::0.2957)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2882::2.2882) (0.8465::0.8466)) (IOPATH TE_B Z () () (0.1246::0.1246) (2.3224::2.3224) (0.0092::0.0092) (0.9065::0.9065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9007::1.9007) (0.7187::0.7187)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9303::1.9303) (0.0169::0.0169) (0.7643::0.7643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3573::0.3581) (0.2593::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6624::2.6625) (0.9666::0.9667)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.6835::2.6835) (0.0161::0.0161) (1.0030::1.0030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5371::2.5371) (0.9265::0.9266)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.5582::2.5582) (0.0189::0.0189) (0.9605::0.9605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3455::0.3455) (0.2476::0.2476)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3477::0.3477) (0.2504::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1085::2.1085) (0.7713::0.7714)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.1311::2.1311) (0.0152::0.0152) (0.8183::0.8183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7303::1.7303) (0.6623::0.6623)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7591::1.7591) (0.0177::0.0177) (0.7063::0.7063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3536::0.3548) (0.2564::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3698::0.3698) (0.3290::0.3290)) (IOPATH D Q (0.3624::0.3629) (0.2615::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6690::1.6690) (0.6401::0.6402)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6991::1.6991) (0.0173::0.0173) (0.6854::0.6854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7535::1.7535) (0.6588::0.6588)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7831::1.7831) (0.0179::0.0179) (0.7033::0.7033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3002::0.3002) (0.2833::0.2833)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0812::0.0824)) (SETUP (negedge GATE) (posedge CLK) (0.0817::0.0821)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3335::0.3335) (0.2392::0.2392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1272::2.1272) (0.7907::0.7907)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1479::2.1479) (0.0187::0.0187) (0.8250::0.8250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9393::1.9393) (0.7202::0.7202)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9694::1.9694) (0.0178::0.0178) (0.7660::0.7660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4344::0.4344) (0.6711::0.6711)) (IOPATH A1 X (0.4400::0.4400) (0.6804::0.6804)) (IOPATH A2 X (0.4386::0.4386) (0.6675::0.6675)) (IOPATH A3 X (0.4268::0.4268) (0.6500::0.6500)) (IOPATH (posedge S0) X (0.4807::0.4807) (0.7695::0.7695)) (IOPATH (negedge S0) X (0.5787::0.5787) (0.6665::0.6665)) (IOPATH (posedge S1) X (0.3901::0.3901) (0.4848::0.4848)) (IOPATH (negedge S1) X (0.4469::0.4469) (0.4285::0.4285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7749::1.7749) (0.6766::0.6767)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7960::1.7960) (0.0173::0.0173) (0.7124::0.7124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3515::0.3522) (0.2535::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3540::0.3542) (0.2543::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9269::1.9269) (0.7277::0.7277)) (IOPATH TE_B Z () () (0.1172::0.1172) (1.9606::1.9606) (0.0159::0.0159) (0.7765::0.7765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6590::1.6590) (0.6244::0.6244)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.6847::1.6847) (0.0179::0.0179) (0.6655::0.6655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9498::1.9498) (0.7344::0.7344)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9745::1.9745) (0.0184::0.0184) (0.7738::0.7738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8038::1.8038) (0.6853::0.6853)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8274::1.8274) (0.0167::0.0167) (0.7231::0.7231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9599::1.9600) (0.7375::0.7375)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9870::1.9870) (0.0182::0.0182) (0.7784::0.7784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3497::0.3509) (0.2520::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3517::0.3517) (0.2534::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0872::2.0872) (0.7555::0.7555)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1134::2.1134) (0.0172::0.0172) (0.7962::0.7962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2070::0.2070) (0.1819::0.1819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2156::2.2156) (0.8191::0.8191)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2378::2.2378) (0.0179::0.0179) (0.8553::0.8553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7540::1.7540) (0.6675::0.6676)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7884::1.7884) (0.0173::0.0173) (0.7168::0.7168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8230::1.8230) (0.6919::0.6919)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8516::1.8516) (0.0181::0.0181) (0.7357::0.7357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3705::0.3726) (0.2758::0.2826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1973)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0002::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3600::0.3600) (0.2665::0.2665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9895::1.9895) (0.7352::0.7352)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0250::2.0250) (0.0162::0.0162) (0.7859::0.7859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3503::0.3503) (0.2513::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3539::0.3539) (0.2535::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9049::1.9049) (0.7178::0.7179)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9291::1.9291) (0.0187::0.0187) (0.7580::0.7580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3714::0.3714) (0.3300::0.3300)) (IOPATH D Q (0.3723::0.3738) (0.2728::0.2772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0099::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3549::0.3562) (0.2592::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3563::0.3563) (0.2579::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0224::2.0224) (0.7570::0.7571)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0511::2.0511) (0.0172::0.0172) (0.8004::0.8004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0236::2.0236) (0.7583::0.7583)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0428::2.0428) (0.0179::0.0179) (0.7917::0.7917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7565::1.7565) (0.6680::0.6680)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7843::1.7843) (0.0185::0.0185) (0.7100::0.7100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2588::0.2588) (0.2273::0.2273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2914::0.2914) (0.1887::0.1887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9132::1.9133) (0.7113::0.7114)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9391::1.9391) (0.0172::0.0172) (0.7520::0.7520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1150::2.1150) (0.7696::0.7697)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1421::2.1421) (0.0165::0.0165) (0.8108::0.8108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3522::0.3522) (0.2529::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3248::0.3248)) (IOPATH D Q (0.3557::0.3565) (0.2566::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3540::0.3540) (0.2539::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3778::0.3779) (0.2821::0.2821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9721::1.9721) (0.7408::0.7408)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9904::1.9904) (0.0186::0.0186) (0.7730::0.7730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8055::1.8056) (0.6857::0.6857)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.8201::1.8201) (0.0193::0.0193) (0.7139::0.7139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3565::0.3585) (0.2600::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3571::0.3571) (0.2582::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5237::2.5237) (0.9253::0.9254)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.5466::2.5466) (0.0092::0.0092) (0.9807::0.9807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3919::0.3919) (0.3424::0.3424)) (IOPATH D Q (0.3811::0.3814) (0.2696::0.2705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2870::0.2870) (0.2765::0.2765)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7362::2.7362) (0.9953::0.9954)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.7471::2.7471) (0.0147::0.0147) (1.0377::1.0377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3545::0.3545) (0.2551::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3607::0.3625) (0.2629::0.2683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3722::0.3722) (0.3304::0.3304)) (IOPATH D Q (0.3629::0.3638) (0.2596::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3681::0.3682) (0.2746::0.2746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6636::1.6637) (0.6375::0.6375)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6945::1.6945) (0.0173::0.0173) (0.6832::0.6832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7026::1.7026) (0.6412::0.6413)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7330::1.7330) (0.0176::0.0176) (0.6865::0.6865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1867::0.1867) (0.2334::0.2335)) (IOPATH B X (0.1472::0.1472) (0.1838::0.1838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3688::0.3688) (0.3284::0.3284)) (IOPATH D Q (0.3592::0.3592) (0.2573::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1267::2.1267) (0.7938::0.7938)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1573::2.1573) (0.0171::0.0171) (0.8388::0.8388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3494::0.3494) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3541::0.3541) (0.2531::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3609::0.3646) (0.2647::0.2754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1915)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3259::0.3259)) (IOPATH D Q (0.3575::0.3575) (0.2563::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1385::2.1385) (0.7948::0.7949)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1710::2.1710) (0.0177::0.0177) (0.8412::0.8412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3536::0.3536) (0.2535::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3521::0.3536) (0.2567::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9944::1.9944) (0.7487::0.7487)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0197::2.0197) (0.0181::0.0181) (0.7878::0.7878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3601::0.3620) (0.2667::0.2727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1944)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0044::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3494::0.3494) (0.2507::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3575::0.3601) (0.2625::0.2702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7262::1.7262) (0.6577::0.6579)) (IOPATH TE_B Z () () (0.1256::0.1256) (1.7466::1.7466) (0.0082::0.0082) (0.7100::0.7100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6752::1.6753) (0.6415::0.6416)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7028::1.7028) (0.0181::0.0181) (0.6849::0.6849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2535::0.2537) (0.2370::0.2374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7895::1.7895) (0.6799::0.6799)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.8237::1.8237) (0.0160::0.0160) (0.7292::0.7292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3027::0.3027) (0.2034::0.2034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7499::1.7499) (0.6682::0.6682)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7846::1.7846) (0.0163::0.0163) (0.7184::0.7184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3611::0.3639) (0.2667::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1948)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0077)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0032::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8994::1.8994) (0.7188::0.7189)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9269::1.9269) (0.0187::0.0187) (0.7609::0.7609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3543::0.3543) (0.2542::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3541::0.3546) (0.2568::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3588::0.3588) (0.2578::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7775::1.7775) (0.6793::0.6793)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8075::1.8075) (0.0163::0.0163) (0.7258::0.7258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3633::0.3634) (0.2965::0.2980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3572::0.3572) (0.2561::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8658::1.8658) (0.7044::0.7044)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8913::1.8913) (0.0186::0.0186) (0.7449::0.7449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8373::1.8373) (0.6951::0.6952)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8660::1.8660) (0.0175::0.0175) (0.7386::0.7386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3603::0.3603) (0.2647::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3270::0.3270)) (IOPATH D Q (0.3650::0.3668) (0.2667::0.2723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3564::0.3571) (0.2602::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1214::2.1215) (0.7778::0.7778)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1488::2.1488) (0.0173::0.0173) (0.8191::0.8191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0945::0.0945) (0.0734::0.0734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3586::0.3614) (0.2630::0.2717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1903)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0033)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0615::2.0615) (0.7727::0.7727)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0958::2.0958) (0.0163::0.0163) (0.8229::0.8229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1818::2.1818) (0.7967::0.7968)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.1992::2.1992) (0.0158::0.0158) (0.8393::0.8393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6454::1.6454) (0.6325::0.6326)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.6721::1.6721) (0.0190::0.0190) (0.6745::0.6745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4984::2.4984) (0.9133::0.9133)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.5222::2.5222) (0.0173::0.0173) (0.9512::0.9512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6400::1.6400) (0.6330::0.6331)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.6759::1.6759) (0.0160::0.0160) (0.6839::0.6839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1843::0.1843) (0.2311::0.2311)) (IOPATH B X (0.1458::0.1458) (0.1830::0.1830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3685::0.3685) (0.3282::0.3282)) (IOPATH D Q (0.3597::0.3605) (0.2585::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6365::1.6365) (0.6308::0.6309)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6664::1.6664) (0.0183::0.0183) (0.6750::0.6750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3596::0.3636) (0.2629::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8736::1.8736) (0.7062::0.7062)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.8863::1.8863) (0.0193::0.0193) (0.7333::0.7333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1846::0.1846) (0.1811::0.1811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3581::0.3581) (0.2608::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3457::0.3458) (0.2482::0.2482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0130::2.0131) (0.7530::0.7530)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0416::2.0416) (0.0179::0.0179) (0.7958::0.7958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3584::0.3591) (0.2569::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0688::0.0688) (0.0543::0.0543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3466::0.3472) (0.2487::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8228::1.8228) (0.6922::0.6922)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8549::1.8549) (0.0182::0.0182) (0.7391::0.7391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3482::0.3482) (0.2504::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1747::0.1747) (0.2037::0.2038)) (IOPATH B X (0.1579::0.1579) (0.1998::0.1998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3213::0.3213)) (IOPATH D Q (0.3488::0.3488) (0.2497::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6046::2.6046) (0.9272::0.9272)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.6293::2.6293) (0.0180::0.0180) (0.9647::0.9647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7160::1.7160) (0.6576::0.6577)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7501::1.7501) (0.0172::0.0172) (0.7078::0.7078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7236::1.7236) (0.6581::0.6581)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7569::1.7569) (0.0173::0.0173) (0.7058::0.7058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3585::0.3593) (0.2598::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3478::0.3478) (0.2514::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1687::0.1687) (0.1973::0.1973)) (IOPATH B X (0.1447::0.1447) (0.1833::0.1833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2132::2.2133) (0.7988::0.7988)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.2338::2.2338) (0.0189::0.0189) (0.8326::0.8326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3685::0.3685) (0.3282::0.3282)) (IOPATH D Q (0.3606::0.3613) (0.2600::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3629::0.3629) (0.2630::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1859::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0731::0.0731) (0.0594::0.0594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2898::0.2898) (0.2521::0.2521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3418::0.3419) (0.2428::0.2428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9220::1.9220) (0.7222::0.7222)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9405::1.9405) (0.0189::0.0189) (0.7545::0.7545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3508::0.3508) (0.2497::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3572::0.3579) (0.2620::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0126::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3688::0.3725) (0.2725::0.2835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1968)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3948::0.3948) (0.3441::0.3441)) (IOPATH D Q (0.3858::0.3858) (0.2737::0.2737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3710::0.3710) (0.3297::0.3297)) (IOPATH D Q (0.3713::0.3750) (0.2716::0.2827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1922)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3542::0.3562) (0.2585::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8146::1.8146) (0.6920::0.6921)) (IOPATH TE_B Z () () (0.1245::0.1245) (1.8452::1.8452) (0.0092::0.0092) (0.7499::0.7499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2259::0.2259) (0.2075::0.2075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3039::0.3039) (0.2009::0.2009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2102::0.2102) (0.1854::0.1854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1630::0.1630) (0.1830::0.1830)) (IOPATH B X (0.1628::0.1628) (0.2046::0.2046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3734::0.3734) (0.3311::0.3311)) (IOPATH D Q (0.3799::0.3816) (0.2811::0.2866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0024::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3793::2.3793) (0.8397::0.8397)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3990::2.3990) (0.0181::0.0181) (0.8729::0.8729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7288::1.7289) (0.6618::0.6618)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7605::1.7605) (0.0162::0.0162) (0.7092::0.7092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3328::0.3328) (0.2994::0.2994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0820::0.0820) (0.0668::0.0668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3463::0.3463) (0.2473::0.2479)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3609::0.3609) (0.2650::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1897::2.1897) (0.8121::0.8121)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.2217::2.2217) (0.0182::0.0182) (0.8582::0.8582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3552::0.3552) (0.2549::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2309::0.2314) (0.2163::0.2172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3579::0.3589) (0.2596::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3664::2.3664) (0.8567::0.8568)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.3904::2.3904) (0.0173::0.0173) (0.8949::0.8949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7559::1.7559) (0.6694::0.6694)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.7848::1.7848) (0.0191::0.0191) (0.7125::0.7125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6927::1.6927) (0.6475::0.6475)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7268::1.7268) (0.0163::0.0163) (0.6968::0.6968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3624::0.3646) (0.2645::0.2709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0119::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2856::0.2856) (0.2757::0.2757)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3710::0.3710) (0.3297::0.3297)) (IOPATH D Q (0.3619::0.3619) (0.2591::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6601::1.6601) (0.6390::0.6390)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.6960::1.6960) (0.0160::0.0160) (0.6898::0.6898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5749::0.5749) (0.4394::0.4394)) (IOPATH D Q (0.5668::0.5668) (0.3703::0.3703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0871::2.0871) (0.7692::0.7692)) (IOPATH TE_B Z () () (0.0995::0.0995) (2.0695::2.0695) (0.0275::0.0275) (0.7584::0.7584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3552::0.3552) (0.2539::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3510::0.3518) (0.2529::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3346::0.3346) (0.2751::0.2766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3477::0.3477) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6033::1.6033) (0.6210::0.6210)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6352::1.6352) (0.0176::0.0176) (0.6679::0.6679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9460::1.9460) (0.7306::0.7306)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9709::1.9709) (0.0188::0.0188) (0.7702::0.7702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3602::0.3613) (0.2622::0.2659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3802::0.3802) (0.2872::0.2872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3017::0.3017) (0.2841::0.2841)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0937::0.0937) (0.0734::0.0734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3609::0.3640) (0.2658::0.2748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0048::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7177::1.7177) (0.6559::0.6560)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.7544::1.7544) (0.0153::0.0153) (0.7090::0.7090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3590::0.3590) (0.2575::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7231::1.7231) (0.6566::0.6567)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7547::1.7547) (0.0178::0.0178) (0.7028::0.7028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7668::1.7668) (0.6738::0.6739)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8035::1.8035) (0.0163::0.0163) (0.7265::0.7265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3433::0.3434) (0.2473::0.2473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0775::2.0775) (0.7560::0.7560)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0962::2.0962) (0.0189::0.0189) (0.7889::0.7889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3503::0.3503) (0.2503::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3494::0.3494) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3522::0.3522) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6155::1.6156) (0.6240::0.6241)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6466::1.6466) (0.0169::0.0169) (0.6710::0.6710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2409::0.2409) (0.2213::0.2223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3561::0.3561) (0.2549::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8326::1.8326) (0.6931::0.6931)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8628::1.8628) (0.0173::0.0173) (0.7391::0.7391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1666::0.1666) (0.1928::0.1928)) (IOPATH B X (0.1472::0.1472) (0.1873::0.1873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9856::1.9856) (0.7361::0.7361)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0069::2.0069) (0.0171::0.0171) (0.7810::0.7810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9129::1.9129) (0.7114::0.7114)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9434::1.9434) (0.0169::0.0169) (0.7639::0.7639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3257::0.3257)) (IOPATH D Q (0.3653::0.3673) (0.2679::0.2737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0018)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0092::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8070::1.8071) (0.6871::0.6872)) (IOPATH TE_B Z () () (0.1180::0.1180) (1.8342::1.8342) (0.0152::0.0152) (0.7292::0.7292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3814::0.3814) (0.3360::0.3360)) (IOPATH D Q (0.3724::0.3724) (0.2639::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8533::1.8534) (0.7027::0.7027)) (IOPATH TE_B Z () () (0.1151::0.1152) (1.8876::1.8876) (0.0177::0.0177) (0.7525::0.7525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0094::2.0094) (0.7529::0.7530)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0388::2.0388) (0.0171::0.0171) (0.7974::0.7974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3126::0.3126) (0.2181::0.2181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3629::0.3630) (0.2696::0.2696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2091::2.2091) (0.8205::0.8206)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.2432::2.2432) (0.0158::0.0158) (0.8727::0.8727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3250::0.3250)) (IOPATH D Q (0.3553::0.3553) (0.2538::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3216::0.3216)) (IOPATH D Q (0.3563::0.3563) (0.2603::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3848::0.3848) (0.3683::0.3683)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2793::0.2831)) (SETUP (negedge D) (posedge CLK) (0.3754::0.3859)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3715::0.3715) (0.3600::0.3600)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3114::0.3157)) (SETUP (negedge D) (posedge CLK) (0.4200::0.4370)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3720::0.3720) (0.3604::0.3604)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2897::0.2930)) (SETUP (negedge D) (posedge CLK) (0.3899::0.3984)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3565::0.3577) (0.2585::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3597::0.3634) (0.2646::0.2756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1948)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0086)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0023::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2910::2.2910) (0.8262::0.8263)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3101::2.3101) (0.0180::0.0180) (0.8592::0.8592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3558::0.3558) (0.2590::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1302::2.1303) (0.7934::0.7935)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.1454::2.1454) (0.0193::0.0193) (0.8225::0.8225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9464::1.9464) (0.7212::0.7213)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9667::1.9667) (0.0181::0.0181) (0.7569::0.7569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8019::1.8019) (0.6712::0.6712)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.8265::1.8265) (0.0170::0.0170) (0.7108::0.7108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3431::0.3432) (0.2481::0.2481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1468::2.1468) (0.7987::0.7987)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1639::2.1639) (0.0178::0.0178) (0.8313::0.8313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0195::2.0195) (0.7549::0.7549)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0523::2.0523) (0.0182::0.0182) (0.8016::0.8016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2736::0.2736) (0.2405::0.2405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3526::0.3526) (0.2514::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7555::1.7555) (0.6608::0.6608)) (IOPATH TE_B Z () () (0.1015::0.1015) (1.7583::1.7583) (0.0265::0.0265) (0.6860::0.6860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2686::0.2700) (0.2435::0.2465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9560::1.9560) (0.7251::0.7251)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9875::1.9875) (0.0182::0.0182) (0.7784::0.7784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3551::0.3551) (0.2537::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3195::0.3195)) (IOPATH D Q (0.3583::0.3583) (0.2613::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1905::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2139::2.2139) (0.8063::0.8063)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.2344::2.2344) (0.0165::0.0165) (0.8413::0.8413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7558::1.7558) (0.6687::0.6687)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7909::1.7909) (0.0163::0.0163) (0.7193::0.7193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4199::0.4199) (0.3582::0.3582)) (IOPATH D Q (0.4131::0.4131) (0.2896::0.2911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1746::0.1746) (0.1975::0.1976)) (IOPATH B X (0.1556::0.1556) (0.1932::0.1932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7092::1.7092) (0.6550::0.6550)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7418::1.7418) (0.0163::0.0163) (0.7034::0.7034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3704::0.3704) (0.3593::0.3593)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2933::0.2976)) (SETUP (negedge D) (posedge CLK) (0.3964::0.4082)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3813::0.3813) (0.3661::0.3661)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2808::0.2837)) (SETUP (negedge D) (posedge CLK) (0.3777::0.3865)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3732::0.3732) (0.3612::0.3612)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3195::0.3246)) (SETUP (negedge D) (posedge CLK) (0.4306::0.4410)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0200::2.0200) (0.7560::0.7561)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0529::2.0529) (0.0171::0.0171) (0.8038::0.8038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3544::0.3544) (0.2582::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2404::0.2404) (0.2117::0.2117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3533::0.3542) (0.2561::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1513::0.1513) (0.1722::0.1722)) (IOPATH B X (0.1713::0.1713) (0.2328::0.2328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3564::0.3565) (0.2597::0.2597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3714::0.3714) (0.2753::0.2753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3551::0.3551) (0.2548::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3540::0.3545) (0.2555::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8427::1.8427) (0.6983::0.6983)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8622::1.8622) (0.0186::0.0186) (0.7330::0.7330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3503::0.3511) (0.2541::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3853::0.3853) (0.3687::0.3687)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2836::0.2882)) (SETUP (negedge D) (posedge CLK) (0.3816::0.3950)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3799::0.3799) (0.3653::0.3653)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2884::0.2909)) (SETUP (negedge D) (posedge CLK) (0.3879::0.3948)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3723::0.3723) (0.3606::0.3606)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3276::0.3328)) (SETUP (negedge D) (posedge CLK) (0.4425::0.4536)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1011::2.1012) (0.7706::0.7707)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1155::2.1155) (0.0191::0.0191) (0.7989::0.7989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6979::1.6979) (0.6523::0.6523)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7298::1.7298) (0.0178::0.0178) (0.6992::0.6992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9049::1.9049) (0.7096::0.7096)) (IOPATH TE_B Z () () (0.1015::0.1015) (1.9025::1.9025) (0.0265::0.0265) (0.7219::0.7220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7648::1.7648) (0.6627::0.6628)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7931::1.7931) (0.0183::0.0183) (0.7122::0.7122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3502::0.3502) (0.2491::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2838::0.2838) (0.2747::0.2747)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3535::0.3535) (0.2540::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3630::0.3631) (0.2700::0.2700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3570::0.3608) (0.2626::0.2736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2314::0.2314) (0.2006::0.2006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3587::0.3615) (0.2639::0.2726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0051::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0654::2.0654) (0.7703::0.7704)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0949::2.0949) (0.0171::0.0171) (0.8149::0.8149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3871::0.3871) (0.3698::0.3698)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2841::0.2889)) (SETUP (negedge D) (posedge CLK) (0.3824::0.3903)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5063::2.5063) (0.8953::0.8954)) (IOPATH TE_B Z () () (0.1277::0.1277) (2.5454::2.5454) (0.0064::0.0064) (0.9562::0.9562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3770::0.3770) (0.3635::0.3635)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2765::0.2794)) (SETUP (negedge D) (posedge CLK) (0.3714::0.3799)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3804::0.3804) (0.3656::0.3656)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3101::0.3149)) (SETUP (negedge D) (posedge CLK) (0.4178::0.4279)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2963::0.2963) (0.2813::0.2813)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0814::0.0827)) (SETUP (negedge GATE) (posedge CLK) (0.0818::0.0824)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3531::0.3531) (0.2519::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3474::0.3475) (0.2491::0.2496)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4126::0.4126) (0.3543::0.3543)) (IOPATH D Q (0.4041::0.4046) (0.2850::0.2867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6425::1.6425) (0.6342::0.6342)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6724::1.6724) (0.0174::0.0174) (0.6803::0.6803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6165::0.6165) (0.4608::0.4608)) (IOPATH D Q (0.6077::0.6077) (0.3893::0.3899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3575::0.3585) (0.2595::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3476::0.3476) (0.2484::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6835::1.6835) (0.6448::0.6448)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7132::1.7132) (0.0185::0.0185) (0.6891::0.6890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1274::2.1274) (0.7824::0.7824)) (IOPATH TE_B Z () () (0.1002::0.1002) (2.1277::2.1277) (0.0271::0.0271) (0.8080::0.8081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3603::0.3603) (0.2580::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3628::0.3645) (0.2677::0.2729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1817::0.1817) (0.2293::0.2294)) (IOPATH B X (0.1433::0.1433) (0.1811::0.1811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0703::0.0703) (0.0567::0.0567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2908::2.2908) (0.8292::0.8292)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.3082::2.3082) (0.0194::0.0194) (0.8594::0.8594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3402::0.3402) (0.2427::0.2427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1713::0.1713) (0.1516::0.1516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3541::0.3548) (0.2583::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3745::0.3745) (0.3619::0.3619)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2885::0.2912)) (SETUP (negedge D) (posedge CLK) (0.3884::0.3964)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3697::0.3697) (0.3587::0.3587)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2928::0.2963)) (SETUP (negedge D) (posedge CLK) (0.3947::0.4038)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3760::0.3760) (0.3629::0.3629)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3109::0.3152)) (SETUP (negedge D) (posedge CLK) (0.4187::0.4329)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9569::1.9570) (0.7351::0.7351)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9856::1.9856) (0.0182::0.0182) (0.7792::0.7792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0432::2.0432) (0.7619::0.7620)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0839::2.0839) (0.0166::0.0165) (0.8169::0.8169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3515::0.3515) (0.2526::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2906::0.2906) (0.2783::0.2783)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3599::0.3615) (0.2616::0.2665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1355::2.1355) (0.7766::0.7766)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1689::2.1689) (0.0167::0.0166) (0.8260::0.8260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3482::0.3482) (0.2490::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7103::1.7103) (0.6528::0.6529)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7475::1.7475) (0.0163::0.0163) (0.7048::0.7048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3581::0.3596) (0.2609::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3679::0.3679) (0.3278::0.3278)) (IOPATH D Q (0.3722::0.3742) (0.2750::0.2816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1945)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0039::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3512::0.3522) (0.2531::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6931::1.6931) (0.6484::0.6485)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.7308::1.7308) (0.0153::0.0153) (0.7019::0.7019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6775::1.6775) (0.6452::0.6453)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7119::1.7119) (0.0174::0.0174) (0.6945::0.6945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3675::0.3675) (0.3276::0.3276)) (IOPATH D Q (0.3619::0.3619) (0.2608::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1825::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0216::2.0216) (0.7587::0.7587)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0560::2.0560) (0.0171::0.0171) (0.8073::0.8073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6835::1.6836) (0.6462::0.6463)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7153::1.7153) (0.0173::0.0173) (0.6930::0.6930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1303::2.1304) (0.7734::0.7734)) (IOPATH TE_B Z () () (0.1184::0.1184) (2.1602::2.1602) (0.0148::0.0148) (0.8178::0.8178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7913::1.7913) (0.6821::0.6821)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8248::1.8248) (0.0177::0.0177) (0.7305::0.7305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1436::2.1436) (0.7982::0.7983)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1593::2.1593) (0.0182::0.0182) (0.8349::0.8349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3478::0.3487) (0.2512::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9996::1.9996) (0.7406::0.7406)) (IOPATH TE_B Z () () (0.1009::0.1009) (1.9991::1.9991) (0.0268::0.0268) (0.7643::0.7643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3913::0.3913) (0.3723::0.3723)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2808::0.2837)) (SETUP (negedge D) (posedge CLK) (0.3769::0.3856)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3843::0.3843) (0.3680::0.3680)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2839::0.2884)) (SETUP (negedge D) (posedge CLK) (0.3818::0.3953)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2726::2.2726) (0.8387::0.8388)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.2997::2.2997) (0.0188::0.0188) (0.8795::0.8795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8927::1.8927) (0.7122::0.7122)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9287::1.9287) (0.0168::0.0168) (0.7625::0.7625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0771::0.0771) (0.0617::0.0617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3806::0.3806) (0.3657::0.3657)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3093::0.3137)) (SETUP (negedge D) (posedge CLK) (0.4164::0.4301)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3739::0.3739) (0.3315::0.3315)) (IOPATH D Q (0.3677::0.3682) (0.2657::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3954::0.3954) (0.3445::0.3445)) (IOPATH D Q (0.3849::0.3849) (0.2724::0.2724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3227::0.3227)) (IOPATH D Q (0.3554::0.3569) (0.2580::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3716::0.3716) (0.3301::0.3301)) (IOPATH D Q (0.3647::0.3647) (0.2608::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7649::1.7649) (0.6728::0.6728)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7894::1.7894) (0.0174::0.0174) (0.7119::0.7119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9262::1.9262) (0.7252::0.7252)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9428::1.9428) (0.0190::0.0190) (0.7564::0.7564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3532::0.3538) (0.2547::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3529::0.3542) (0.2554::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3579::0.3595) (0.2625::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3314::0.3314) (0.2361::0.2361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1257::2.1257) (0.7910::0.7910)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.1527::2.1527) (0.0179::0.0179) (0.8320::0.8320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0944::2.0944) (0.7859::0.7861)) (IOPATH TE_B Z () () (0.1226::0.1226) (2.1076::2.1076) (0.0110::0.0110) (0.8329::0.8329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3496::0.3501) (0.2513::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2394::0.2394) (0.2162::0.2162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1249::2.1249) (0.7912::0.7913)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1468::2.1468) (0.0172::0.0172) (0.8271::0.8271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4168::2.4168) (0.8696::0.8696)) (IOPATH TE_B Z () () (0.1133::0.1133) (2.4281::2.4281) (0.0196::0.0196) (0.8950::0.8950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3562::0.3582) (0.2600::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0126::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6634::1.6635) (0.6407::0.6407)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.6981::1.6981) (0.0170::0.0170) (0.6905::0.6905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3768::0.3768) (0.3634::0.3634)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2856::0.2900)) (SETUP (negedge D) (posedge CLK) (0.3839::0.3963)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3800::0.3800) (0.3653::0.3653)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2845::0.2870)) (SETUP (negedge D) (posedge CLK) (0.3827::0.3907)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3977::2.3977) (0.8644::0.8644)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.4191::2.4191) (0.0181::0.0181) (0.8996::0.8996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7422::1.7422) (0.6667::0.6667)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7668::1.7668) (0.0183::0.0183) (0.7072::0.7072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3691::0.3691) (0.3583::0.3583)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3186::0.3225)) (SETUP (negedge D) (posedge CLK) (0.4302::0.4421)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3488::0.3489) (0.2503::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7078::1.7078) (0.6547::0.6547)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7368::1.7368) (0.0174::0.0174) (0.6988::0.6988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3570::2.3570) (0.8430::0.8430)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.3871::2.3871) (0.0179::0.0179) (0.8866::0.8866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3480::0.3493) (0.2509::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0959::2.0959) (0.7802::0.7803)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.1118::2.1118) (0.0183::0.0183) (0.8114::0.8114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3496::0.3496) (0.2522::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3712::0.3712) (0.3298::0.3298)) (IOPATH D Q (0.3678::0.3678) (0.2673::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2794::0.2794) (0.2724::0.2724)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0130::2.0130) (0.7403::0.7403)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.0416::2.0416) (0.0155::0.0155) (0.7827::0.7827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3555::0.3558) (0.2595::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7709::1.7709) (0.6585::0.6585)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7982::1.7982) (0.0179::0.0179) (0.7000::0.7000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8123::1.8124) (0.6907::0.6907)) (IOPATH TE_B Z () () (0.1185::0.1185) (1.8447::1.8447) (0.0147::0.0147) (0.7390::0.7390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3566::0.3573) (0.2619::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0528::2.0529) (0.7684::0.7684)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0826::2.0826) (0.0191::0.0191) (0.8123::0.8123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3717::0.3717) (0.3602::0.3602)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2885::0.2931)) (SETUP (negedge D) (posedge CLK) (0.3888::0.4020)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3759::0.3759) (0.3628::0.3628)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2986::0.3035)) (SETUP (negedge D) (posedge CLK) (0.4021::0.4119)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3789::0.3789) (0.3647::0.3647)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2919::0.2948)) (SETUP (negedge D) (posedge CLK) (0.3933::0.4020)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6059::2.6059) (0.9290::0.9291)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.6288::2.6288) (0.0172::0.0172) (0.9649::0.9649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3195::0.3195)) (IOPATH D Q (0.3502::0.3509) (0.2544::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3977::0.3977) (0.3459::0.3459)) (IOPATH D Q (0.3881::0.3881) (0.2748::0.2748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3404::0.3405) (0.2432::0.2432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3147::0.3147) (0.2910::0.2910)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3546::0.3561) (0.2579::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3555::0.3555) (0.2601::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0174)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7241::1.7241) (0.6581::0.6582)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7531::1.7531) (0.0171::0.0171) (0.7019::0.7019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3515::0.3515) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3161::2.3162) (0.8365::0.8365)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3389::2.3389) (0.0177::0.0177) (0.8723::0.8723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3632::0.3664) (0.2680::0.2782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1950)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0091)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0018::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3646::0.3679) (0.2684::0.2784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1934)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0736::2.0736) (0.7484::0.7484)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1014::2.1014) (0.0174::0.0174) (0.7906::0.7906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3597::0.3611) (0.2626::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3484::0.3484) (0.2493::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7648::1.7649) (0.6727::0.6728)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.8041::1.8041) (0.0153::0.0153) (0.7270::0.7270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2940::0.2940) (0.2802::0.2802)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3539::0.3539) (0.2534::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7954::1.7954) (0.6842::0.6842)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8285::1.8285) (0.0172::0.0172) (0.7328::0.7328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3239::0.3239)) (IOPATH D Q (0.3672::0.3707) (0.2714::0.2824)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1967)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3564::0.3564) (0.2600::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0185)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6586::1.6586) (0.6387::0.6388)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6920::1.6920) (0.0165::0.0165) (0.6875::0.6875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7239::1.7240) (0.6479::0.6479)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7541::1.7541) (0.0173::0.0173) (0.6941::0.6941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3519::0.3519) (0.2556::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0208)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3089::0.3089) (0.2112::0.2112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3266::0.3266)) (IOPATH D Q (0.3571::0.3571) (0.2563::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1772::0.1772) (0.2168::0.2170)) (IOPATH B X (0.1436::0.1436) (0.1812::0.1812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9122::1.9122) (0.7079::0.7080)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9251::1.9251) (0.0178::0.0178) (0.7390::0.7390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3565::0.3582) (0.2602::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3525::0.3533) (0.2537::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3731::0.3731) (0.3310::0.3310)) (IOPATH D Q (0.3665::0.3665) (0.2621::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1816::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9901::1.9901) (0.7480::0.7481)) (IOPATH TE_B Z () () (0.1291::0.1291) (2.0276::2.0276) (0.0050::0.0050) (0.8123::0.8123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2190::2.2190) (0.8236::0.8236)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.2543::2.2543) (0.0164::0.0164) (0.8742::0.8742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3491::0.3491) (0.2509::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3681::2.3681) (0.8696::0.8696)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.3904::2.3904) (0.0171::0.0171) (0.9056::0.9056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1239::2.1239) (0.7792::0.7792)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1484::2.1484) (0.0176::0.0176) (0.8172::0.8172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7571::1.7571) (0.6712::0.6712)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7821::1.7821) (0.0174::0.0174) (0.7130::0.7130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3521::0.3530) (0.2562::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0176::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6600::1.6600) (0.6381::0.6382)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6882::1.6882) (0.0168::0.0168) (0.6817::0.6817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1874::2.1874) (0.7971::0.7971)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.2037::2.2037) (0.0187::0.0187) (0.8272::0.8272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7929::1.7929) (0.6825::0.6826)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8208::1.8208) (0.0184::0.0184) (0.7262::0.7262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6628::1.6628) (0.6388::0.6388)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.6939::1.6939) (0.0185::0.0185) (0.6843::0.6843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3254::0.3254)) (IOPATH D Q (0.3576::0.3583) (0.2591::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4329::2.4329) (0.8729::0.8730)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.4497::2.4497) (0.0185::0.0185) (0.9041::0.9041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2397::0.2397) (0.2280::0.2280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1727::0.1727) (0.1950::0.1951)) (IOPATH B X (0.1525::0.1525) (0.1884::0.1884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3496::0.3496) (0.2495::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0427::2.0427) (0.7523::0.7524)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.0713::2.0713) (0.0155::0.0155) (0.7948::0.7948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1011::2.1011) (0.7825::0.7825)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1193::2.1193) (0.0191::0.0191) (0.8151::0.8151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3475::0.3475) (0.2494::0.2494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2705::0.2705) (0.2349::0.2356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0513::2.0513) (0.7563::0.7563)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0781::2.0781) (0.0174::0.0174) (0.8044::0.8044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3685::0.3685) (0.3282::0.3282)) (IOPATH D Q (0.3602::0.3609) (0.2593::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3534::0.3552) (0.2582::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9483::1.9483) (0.7171::0.7171)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9786::1.9786) (0.0191::0.0191) (0.7614::0.7614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6936::1.6936) (0.6476::0.6477)) (IOPATH TE_B Z () () (0.1185::0.1185) (1.7274::1.7274) (0.0147::0.0147) (0.6969::0.6969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2609::2.2609) (0.8247::0.8248)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.2841::2.2841) (0.0171::0.0171) (0.8624::0.8624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3569::0.3569) (0.2588::0.2588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3589::0.3604) (0.2649::0.2701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0068::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7110::2.7110) (0.9530::0.9531)) (IOPATH TE_B Z () () (0.1189::0.1189) (2.7238::2.7238) (0.0146::0.0146) (0.9974::0.9974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3618::0.3619) (0.2652::0.2652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5659::2.5660) (0.9379::0.9380)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.5894::2.5894) (0.0172::0.0172) (0.9743::0.9743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8845::1.8845) (0.7019::0.7020)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.9182::1.9182) (0.0166::0.0166) (0.7512::0.7512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0235::2.0235) (0.7591::0.7591)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0581::2.0581) (0.0166::0.0166) (0.8093::0.8093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9930::1.9930) (0.7337::0.7338)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.0074::2.0074) (0.0151::0.0151) (0.7767::0.7767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7314::2.7314) (0.9917::0.9917)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.7480::2.7480) (0.0188::0.0188) (1.0218::1.0218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1679::0.1679) (0.1927::0.1927)) (IOPATH B X (0.1721::0.1721) (0.2308::0.2308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7116::1.7116) (0.6533::0.6534)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7420::1.7420) (0.0171::0.0171) (0.6979::0.6979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3225::0.3225)) (IOPATH D Q (0.3523::0.3523) (0.2525::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3772::2.3772) (0.8519::0.8519)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.3927::2.3927) (0.0193::0.0193) (0.8807::0.8807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6143::1.6143) (0.6231::0.6231)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.6382::1.6382) (0.0183::0.0183) (0.6624::0.6624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2555::0.2555) (0.2236::0.2236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3477::0.3477) (0.2499::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7103::1.7103) (0.6556::0.6556)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7407::1.7407) (0.0181::0.0181) (0.7013::0.7013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1738::0.1738) (0.2082::0.2083)) (IOPATH B X (0.1468::0.1468) (0.1857::0.1857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3729::0.3729) (0.3309::0.3309)) (IOPATH D Q (0.3733::0.3733) (0.2728::0.2728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0632::2.0632) (0.7505::0.7506)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0870::2.0870) (0.0169::0.0169) (0.7883::0.7883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8341::1.8341) (0.6951::0.6952)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.8702::1.8702) (0.0157::0.0157) (0.7469::0.7469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3590::0.3643) (0.2646::0.2803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3577::0.3577) (0.2604::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1875::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3473::0.3473) (0.2485::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9197::1.9197) (0.7255::0.7255)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9419::1.9419) (0.0175::0.0175) (0.7627::0.7627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3508::0.3520) (0.2539::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1631::0.1631) (0.1643::0.1643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8345::1.8345) (0.6937::0.6938)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8572::1.8572) (0.0187::0.0187) (0.7304::0.7304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7858::1.7859) (0.6802::0.6802)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8103::1.8103) (0.0188::0.0188) (0.7191::0.7191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1198::2.1198) (0.7871::0.7871)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1418::2.1418) (0.0182::0.0182) (0.8230::0.8230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0746::2.0746) (0.7762::0.7762)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1040::2.1040) (0.0169::0.0169) (0.8218::0.8218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1441::0.1441) (0.1607::0.1607)) (IOPATH B X (0.1513::0.1513) (0.1907::0.1907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7717::1.7717) (0.6749::0.6749)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8037::1.8037) (0.0167::0.0167) (0.7233::0.7233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3483::0.3483) (0.2493::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2072::2.2072) (0.8005::0.8005)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.2268::2.2268) (0.0184::0.0184) (0.8336::0.8336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3602::0.3602) (0.2599::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1833::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1515::0.1515) (0.1726::0.1726)) (IOPATH B X (0.1505::0.1505) (0.1925::0.1925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3234::0.3234) (0.2265::0.2265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1675::0.1675) (0.1954::0.1954)) (IOPATH B X (0.1508::0.1508) (0.1932::0.1932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3273::0.3273)) (IOPATH D Q (0.3582::0.3591) (0.2574::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3798::0.3798) (0.3463::0.3463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3719::0.3719) (0.3303::0.3303)) (IOPATH D Q (0.3651::0.3663) (0.2634::0.2674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3518::0.3518) (0.2564::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0053::2.0053) (0.7513::0.7514)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0398::2.0398) (0.0168::0.0168) (0.8007::0.8007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1005::0.1005) (0.0790::0.0790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3577::0.3586) (0.2591::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3515::0.3528) (0.2538::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3704::0.3704) (0.3293::0.3293)) (IOPATH D Q (0.3630::0.3635) (0.2618::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3564::0.3564) (0.2620::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0151)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1655::0.1655) (0.1901::0.1902)) (IOPATH B X (0.1593::0.1593) (0.2048::0.2048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0824::2.0824) (0.7584::0.7585)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1073::2.1073) (0.0172::0.0172) (0.7974::0.7974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6998::1.6998) (0.6521::0.6522)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7293::1.7293) (0.0183::0.0183) (0.6968::0.6968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1151::2.1151) (0.7862::0.7862)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.1407::2.1407) (0.0157::0.0157) (0.8257::0.8257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3267::0.3267)) (IOPATH D Q (0.3652::0.3674) (0.2675::0.2740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0098::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2839::0.2839) (0.2477::0.2477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2964::0.2964) (0.2814::0.2814)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3513::0.3513) (0.2529::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3623::0.3623) (0.2635::0.2635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9926::1.9926) (0.7460::0.7461)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0149::2.0149) (0.0178::0.0178) (0.7828::0.7828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3604::0.3610) (0.2599::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3690::0.3711) (0.2748::0.2809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1972)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0101)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0008::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3265::0.3265)) (IOPATH D Q (0.3562::0.3571) (0.2553::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3389::0.3389) (0.2788::0.2808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3577::0.3592) (0.2605::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3556::2.3556) (0.8705::0.8706)) (IOPATH TE_B Z () () (0.1189::0.1189) (2.3660::2.3660) (0.0145::0.0145) (0.9132::0.9132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1305::2.1306) (0.7794::0.7794)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.1660::2.1660) (0.0151::0.0151) (0.8313::0.8313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7133::2.7135) (1.0329::1.0332)) (IOPATH TE_B Z () () (0.1445::0.1445) (2.7587::2.7587) (-0.0219::-0.0219) (1.0759::1.0759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3629::0.3665) (0.2678::0.2786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1953)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0012::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6297::1.6297) (0.6267::0.6267)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.6553::1.6553) (0.0183::0.0183) (0.6670::0.6670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2901::0.2901) (0.2780::0.2780)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3477::0.3477) (0.2473::0.2473)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6866::1.6866) (0.6479::0.6479)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7184::1.7184) (0.0182::0.0182) (0.6943::0.6943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3606::0.3620) (0.2632::0.2675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3839::2.3839) (0.8543::0.8543)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.4071::2.4071) (0.0177::0.0177) (0.8907::0.8907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8583::1.8583) (0.7028::0.7028)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.8960::1.8960) (0.0157::0.0157) (0.7555::0.7555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3511::0.3511) (0.2512::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3517::0.3517) (0.2520::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3609::0.3624) (0.2630::0.2677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7618::1.7618) (0.6705::0.6705)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7901::1.7901) (0.0183::0.0183) (0.7130::0.7130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0694::0.0694) (0.0560::0.0560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0664::2.0664) (0.7722::0.7723)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0936::2.0936) (0.0169::0.0169) (0.8137::0.8137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4986::2.4986) (0.9137::0.9137)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.5222::2.5222) (0.0172::0.0172) (0.9514::0.9514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9350::1.9350) (0.7165::0.7166)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9602::1.9602) (0.0183::0.0183) (0.7581::0.7581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0509::2.0510) (0.7652::0.7653)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0823::2.0823) (0.0179::0.0179) (0.8117::0.8117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7043::1.7043) (0.6510::0.6510)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.7407::1.7407) (0.0162::0.0162) (0.7025::0.7025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0782::0.0782) (0.0641::0.0641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3273::0.3273)) (IOPATH D Q (0.3601::0.3601) (0.2581::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8260::1.8260) (0.6923::0.6923)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.8649::1.8649) (0.0161::0.0161) (0.7461::0.7461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.5882::0.5883) (0.4253::0.4253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3607::0.3644) (0.2645::0.2757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1922)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3576::0.3576) (0.2586::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6929::1.6929) (0.6495::0.6495)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7239::1.7239) (0.0180::0.0180) (0.6956::0.6956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0904::2.0904) (0.7682::0.7682)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1124::2.1124) (0.0180::0.0180) (0.8036::0.8036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6681::1.6681) (0.6322::0.6322)) (IOPATH TE_B Z () () (0.1005::0.1005) (1.6718::1.6718) (0.0269::0.0269) (0.6576::0.6576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0964::0.0964) (0.0753::0.0753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2406::0.2406) (0.2212::0.2212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3516::0.3516) (0.2515::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.5466::2.5466) (0.9194::0.9194)) (IOPATH TE_B Z () () (0.1000::0.1000) (2.5393::2.5396) (0.0274::0.0274) (0.9405::0.9408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1816::0.1816) (0.2293::0.2294)) (IOPATH B X (0.1534::0.1534) (0.1968::0.1968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1771::2.1771) (0.7870::0.7870)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1937::2.1937) (0.0187::0.0187) (0.8178::0.8178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7260::1.7260) (0.6601::0.6601)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7597::1.7597) (0.0171::0.0171) (0.7088::0.7088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9486::1.9486) (0.7206::0.7207)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9863::1.9863) (0.0170::0.0170) (0.7733::0.7733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8091::1.8092) (0.6886::0.6886)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8350::1.8350) (0.0173::0.0173) (0.7290::0.7290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0500::2.0500) (0.7656::0.7656)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0785::2.0785) (0.0184::0.0184) (0.8079::0.8079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3486::0.3486) (0.2461::0.2461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8199::1.8199) (0.6901::0.6901)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8504::1.8504) (0.0180::0.0180) (0.7349::0.7349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0003::2.0003) (0.7512::0.7513)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0275::2.0275) (0.0179::0.0179) (0.7938::0.7938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0821::0.0821) (0.0657::0.0657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6135::2.6135) (0.9514::0.9514)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.6369::2.6369) (0.0181::0.0181) (0.9876::0.9876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9488::1.9488) (0.7171::0.7171)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9796::1.9796) (0.0176::0.0176) (0.7627::0.7627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3538::0.3546) (0.2536::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9466::1.9466) (0.7199::0.7200)) (IOPATH TE_B Z () () (0.1254::0.1254) (1.9727::1.9727) (0.0084::0.0084) (0.7771::0.7771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9867::1.9867) (0.7364::0.7364)) (IOPATH TE_B Z () () (0.1025::0.1025) (1.9823::1.9823) (0.0261::0.0261) (0.7444::0.7444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3471::0.3471) (0.2491::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7418::2.7418) (0.9802::0.9802)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.7605::2.7605) (0.0185::0.0185) (1.0125::1.0125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3479::0.3479) (0.2493::0.2493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3515::0.3515) (0.2518::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2927::0.2928) (0.2435::0.2457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3857::0.3857) (0.3386::0.3386)) (IOPATH D Q (0.3762::0.3762) (0.2660::0.2672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0300::2.0300) (0.7415::0.7415)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0532::2.0532) (0.0172::0.0172) (0.7794::0.7794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3516::0.3516) (0.2536::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9744::1.9744) (0.7323::0.7323)) (IOPATH TE_B Z () () (0.1006::0.1006) (1.9647::1.9648) (0.0269::0.0269) (0.7350::0.7350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5240::2.5240) (0.9219::0.9219)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.5526::2.5526) (0.0163::0.0163) (0.9638::0.9638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6804::1.6804) (0.6433::0.6434)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7160::1.7160) (0.0163::0.0163) (0.6935::0.6935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3722::0.3722) (0.3304::0.3304)) (IOPATH D Q (0.3644::0.3644) (0.2601::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7049::1.7049) (0.6510::0.6510)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.7420::1.7420) (0.0159::0.0159) (0.7031::0.7031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0856::0.0856) (0.0691::0.0691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6742::1.6742) (0.6436::0.6436)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7057::1.7057) (0.0174::0.0174) (0.6907::0.6907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3566::0.3580) (0.2604::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3563::0.3563) (0.2614::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1883::0.1883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1032::0.1032) (0.0824::0.0824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4732::2.4732) (0.8779::0.8780)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.4929::2.4929) (0.0175::0.0175) (0.9118::0.9118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3501::0.3501) (0.2511::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3590::0.3631) (0.2639::0.2756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0033::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3009::0.3009) (0.2837::0.2837)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0779::2.0779) (0.7579::0.7579)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.1151::2.1151) (0.0145::0.0145) (0.8105::0.8105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0960::0.0960) (0.0754::0.0754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3532::0.3532) (0.2530::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3596::0.3617) (0.2657::0.2716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1941)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0055)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0054::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3696::0.3696) (0.3289::0.3289)) (IOPATH D Q (0.3595::0.3597) (0.2569::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3593::0.3593) (0.2606::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1869::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3496::0.3496) (0.2532::0.2532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2830::0.2830) (0.2465::0.2465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3241::0.3241)) (IOPATH D Q (0.3686::0.3738) (0.2724::0.2916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2007)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0196)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3605::2.3605) (0.8462::0.8463)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.3833::2.3833) (0.0182::0.0182) (0.8831::0.8831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3575::0.3575) (0.2549::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0758::0.0758) (0.0609::0.0609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4184::0.4184) (0.3574::0.3574)) (IOPATH D Q (0.4097::0.4104) (0.2877::0.2904)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3489::0.3489) (0.2493::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3204::0.3204)) (IOPATH D Q (0.3584::0.3584) (0.2617::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1893::0.1893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2992::0.2992) (0.2576::0.2576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3516::0.3522) (0.2554::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3492::0.3492) (0.2506::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3501::0.3501) (0.2530::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4301::0.4327) (0.3160::0.3203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0941::0.0941) (0.0739::0.0739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3512::0.3515) (0.2555::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8513::1.8513) (0.6920::0.6921)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.8832::1.8832) (0.0159::0.0159) (0.7426::0.7426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4273::0.4273) (0.3621::0.3621)) (IOPATH D Q (0.4194::0.4202) (0.2937::0.2969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2837::0.2837) (0.2747::0.2747)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0823::0.0834)) (SETUP (negedge GATE) (posedge CLK) (0.0824::0.0828)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3498::0.3511) (0.2538::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3241::2.3241) (0.8569::0.8569)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.3493::2.3493) (0.0160::0.0160) (0.8957::0.8957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3740::0.3740) (0.2760::0.2760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1649::0.1649) (0.1892::0.1892)) (IOPATH B X (0.1462::0.1462) (0.1848::0.1848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6731::0.6731) (0.4894::0.4894)) (IOPATH D Q (0.6658::0.6664) (0.4218::0.4242)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8920::1.8920) (0.7154::0.7155)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9284::1.9284) (0.0177::0.0177) (0.7666::0.7666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7022::2.7022) (0.9799::0.9799)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.7302::2.7302) (0.0178::0.0178) (1.0220::1.0220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3591::0.3624) (0.2646::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1934)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3590::0.3590) (0.2625::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1862::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0170)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8883::1.8884) (0.7146::0.7146)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9172::1.9172) (0.0179::0.0179) (0.7582::0.7582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5269::2.5269) (0.9230::0.9230)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.5553::2.5553) (0.0186::0.0186) (0.9652::0.9652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7165::2.7165) (0.9616::0.9616)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.7367::2.7367) (0.0186::0.0186) (0.9948::0.9948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3725::0.3725) (0.3306::0.3306)) (IOPATH D Q (0.3769::0.3785) (0.2782::0.2835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1942)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3981::2.3981) (0.8832::0.8832)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.4253::2.4253) (0.0162::0.0162) (0.9244::0.9244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3544::0.3549) (0.2557::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7023::1.7023) (0.6405::0.6405)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7382::1.7382) (0.0164::0.0164) (0.6908::0.6908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6560::1.6560) (0.6353::0.6353)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.6885::1.6885) (0.0164::0.0164) (0.6836::0.6836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2078::0.2078) (0.1805::0.1820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2955::0.2955) (0.2809::0.2809)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0825::0.0834)) (SETUP (negedge GATE) (posedge CLK) (0.0825::0.0828)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6737::1.6737) (0.6343::0.6343)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7039::1.7039) (0.0174::0.0174) (0.6870::0.6870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1143::2.1143) (0.7694::0.7695)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1324::2.1324) (0.0187::0.0187) (0.8011::0.8011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3489::0.3494) (0.2517::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8458::1.8458) (0.7001::0.7002)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8816::1.8816) (0.0173::0.0173) (0.7505::0.7505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2372::0.2372) (0.2168::0.2168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1904::0.1904) (0.2427::0.2427)) (IOPATH B X (0.1515::0.1515) (0.1916::0.1916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1388::0.1388) (0.1489::0.1489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6818::1.6818) (0.6340::0.6340)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7110::1.7110) (0.0177::0.0177) (0.6799::0.6799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9954::1.9954) (0.7482::0.7482)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0276::2.0276) (0.0175::0.0175) (0.7944::0.7944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3916::0.3916) (0.3422::0.3422)) (IOPATH D Q (0.3839::0.3839) (0.2724::0.2733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3544::0.3550) (0.2551::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3551::0.3560) (0.2574::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1295::2.1295) (0.7936::0.7936)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1520::2.1520) (0.0163::0.0163) (0.8304::0.8304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3592::0.3637) (0.2642::0.2775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1948)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0009::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3526::0.3535) (0.2566::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.3790::2.3790) (0.8646::0.8646)) (IOPATH TE_B Z () () (0.1001::0.1001) (2.3659::2.3659) (0.0273::0.0273) (0.8754::0.8754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1492::0.1492) (0.1692::0.1692)) (IOPATH B X (0.1613::0.1613) (0.2090::0.2090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1653::2.1653) (0.7712::0.7713)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1897::2.1897) (0.0181::0.0181) (0.8093::0.8093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0247::2.0247) (0.7607::0.7608)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0569::2.0569) (0.0174::0.0174) (0.8088::0.8088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2056::0.2056) (0.1774::0.1774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1556::0.1556) (0.1764::0.1764)) (IOPATH B X (0.1436::0.1436) (0.1800::0.1800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4395::2.4395) (0.8943::0.8944)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.4588::2.4588) (0.0183::0.0183) (0.9266::0.9266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3597::0.3597) (0.2581::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1421::2.1421) (0.7989::0.7989)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1704::2.1704) (0.0188::0.0188) (0.8426::0.8426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3675::0.3675) (0.3276::0.3276)) (IOPATH D Q (0.3606::0.3606) (0.2584::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3981::0.3982) (0.2955::0.2955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0500::2.0500) (0.7665::0.7666)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0744::2.0744) (0.0159::0.0159) (0.8065::0.8065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3574::0.3593) (0.2606::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3246::0.3246)) (IOPATH D Q (0.3550::0.3561) (0.2558::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3538::0.3559) (0.2585::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0121::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3248::0.3248)) (IOPATH D Q (0.3550::0.3556) (0.2556::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9522::1.9522) (0.7185::0.7185)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9801::1.9800) (0.0180::0.0180) (0.7623::0.7623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9250::1.9250) (0.7263::0.7263)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9509::1.9509) (0.0186::0.0186) (0.7665::0.7665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0901::2.0901) (0.7796::0.7796)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1123::2.1123) (0.0170::0.0170) (0.8154::0.8154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3726::0.3726) (0.3307::0.3307)) (IOPATH D Q (0.3644::0.3644) (0.2597::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3148::0.3148) (0.2166::0.2166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0554::2.0554) (0.7694::0.7694)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0701::2.0701) (0.0181::0.0181) (0.7990::0.7990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3482::0.3482) (0.2495::0.2495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0727::0.0727) (0.0592::0.0592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3133::2.3133) (0.8519::0.8519)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.3395::2.3395) (0.0160::0.0160) (0.8913::0.8913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1847::0.1847) (0.2358::0.2358)) (IOPATH B X (0.1434::0.1434) (0.1811::0.1811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3596::0.3620) (0.2649::0.2718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1919)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8970::1.8970) (0.7166::0.7166)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9203::1.9203) (0.0174::0.0174) (0.7542::0.7542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3520::0.3520) (0.2551::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8344::1.8344) (0.6813::0.6813)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.8477::1.8477) (0.0190::0.0190) (0.7104::0.7104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2927::0.2927) (0.2794::0.2794)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0810::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2690::0.2690) (0.2369::0.2369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6092::2.6092) (0.9523::0.9524)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.6387::2.6387) (0.0187::0.0187) (0.9951::0.9951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2126::2.2126) (0.8181::0.8181)) (IOPATH TE_B Z () () (0.1179::0.1179) (2.2440::2.2440) (0.0154::0.0154) (0.8637::0.8637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3081::0.3081) (0.2875::0.2875)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3491::0.3491) (0.2503::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1007::0.1007) (0.0793::0.0793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7693::1.7693) (0.6741::0.6741)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8025::1.8025) (0.0174::0.0174) (0.7221::0.7221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1682::0.1682) (0.1916::0.1916)) (IOPATH B X (0.1579::0.1579) (0.1998::0.1998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6801::1.6801) (0.6322::0.6323)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7148::1.7148) (0.0164::0.0164) (0.6818::0.6818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3474::0.3474) (0.2492::0.2492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3594::0.3596) (0.2637::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3575::0.3578) (0.2617::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3519::0.3519) (0.2524::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3563::0.3563) (0.2615::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3200::0.3200)) (IOPATH D Q (0.3575::0.3596) (0.2630::0.2692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0081::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0727::0.0727) (0.0593::0.0593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3594::0.3608) (0.2642::0.2688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0097::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8679::1.8679) (0.6896::0.6896)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8858::1.8858) (0.0183::0.0183) (0.7222::0.7222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2838::0.2838) (0.2748::0.2748)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0509::2.0509) (0.7671::0.7672)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0897::2.0897) (0.0158::0.0158) (0.8209::0.8209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3605::0.3644) (0.2652::0.2766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1950)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0090)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0019::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3457::0.3457) (0.2464::0.2474)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3535::0.3546) (0.2564::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0062::2.0063) (0.7359::0.7359)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0209::2.0209) (0.0167::0.0167) (0.7717::0.7717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4097::0.4097) (0.3528::0.3528)) (IOPATH D Q (0.4009::0.4009) (0.2822::0.2822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6974::1.6974) (0.6491::0.6492)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7281::1.7281) (0.0174::0.0174) (0.6954::0.6954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3624::0.3624) (0.2664::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1876::0.1876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1745::0.1745) (0.2144::0.2145)) (IOPATH B X (0.1385::0.1385) (0.1754::0.1754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7974::1.7974) (0.6831::0.6831)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8323::1.8323) (0.0176::0.0176) (0.7325::0.7325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3620::0.3643) (0.2652::0.2717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0099::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1766::0.1766) (0.2186::0.2187)) (IOPATH B X (0.1385::0.1385) (0.1749::0.1749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3495::0.3503) (0.2537::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1938::0.1938) (0.2405::0.2406)) (IOPATH B X (0.1491::0.1491) (0.1826::0.1826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0963::0.0963) (0.0755::0.0755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3782::0.3782) (0.3341::0.3341)) (IOPATH D Q (0.3716::0.3716) (0.2656::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1816::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9391::1.9391) (0.7296::0.7296)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9641::1.9641) (0.0186::0.0186) (0.7692::0.7692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9739::1.9739) (0.7433::0.7433)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0063::2.0063) (0.0177::0.0176) (0.7911::0.7911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3273::2.3273) (0.8567::0.8568)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.3572::2.3572) (0.0166::0.0166) (0.9037::0.9037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3741::0.3741) (0.3316::0.3316)) (IOPATH D Q (0.3707::0.3707) (0.2690::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3523::0.3523) (0.2568::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9456::1.9456) (0.7204::0.7205)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.9824::1.9824) (0.0162::0.0162) (0.7733::0.7733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5205::2.5205) (0.9071::0.9072)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.5401::2.5401) (0.0178::0.0178) (0.9400::0.9400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3509::0.3517) (0.2538::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1321::2.1321) (0.7938::0.7938)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.1680::2.1680) (0.0167::0.0167) (0.8440::0.8440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4953::2.4953) (0.9006::0.9006)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.5153::2.5153) (0.0174::0.0174) (0.9339::0.9339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2416::0.2435) (0.2259::0.2298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3261::0.3261)) (IOPATH D Q (0.3578::0.3581) (0.2582::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6679::1.6680) (0.6379::0.6380)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7013::1.7013) (0.0173::0.0173) (0.6859::0.6859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1631::0.1631) (0.1877::0.1877)) (IOPATH B X (0.1499::0.1499) (0.1913::0.1913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6206::1.6206) (0.6108::0.6109)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.6511::1.6511) (0.0169::0.0169) (0.6570::0.6570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2386::2.2387) (0.8297::0.8297)) (IOPATH TE_B Z () () (0.1133::0.1133) (2.2505::2.2505) (0.0196::0.0196) (0.8561::0.8561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1606::0.1606) (0.1850::0.1850)) (IOPATH B X (0.1452::0.1452) (0.1846::0.1846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6866::1.6866) (0.6450::0.6451)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7236::1.7236) (0.0170::0.0170) (0.6970::0.6970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3518::0.3518) (0.2533::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3525::0.3533) (0.2556::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3520::0.3521) (0.2538::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3884::0.3884) (0.3402::0.3402)) (IOPATH D Q (0.3813::0.3819) (0.2733::0.2751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2859::0.2859) (0.2389::0.2404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8440::1.8440) (0.6970::0.6970)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.8606::1.8606) (0.0190::0.0190) (0.7280::0.7280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1375::2.1376) (0.7817::0.7818)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1705::2.1705) (0.0171::0.0171) (0.8296::0.8296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2811::0.2811) (0.2534::0.2534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3585::0.3593) (0.2618::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3555::0.3592) (0.2609::0.2719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1915)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0971::0.0971) (0.0756::0.0756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0136::2.0137) (0.7550::0.7550)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0527::2.0527) (0.0171::0.0171) (0.8082::0.8082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2532::2.2532) (0.8213::0.8214)) (IOPATH TE_B Z () () (0.1179::0.1179) (2.2848::2.2848) (0.0154::0.0154) (0.8670::0.8670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7431::1.7432) (0.6664::0.6665)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7711::1.7711) (0.0174::0.0174) (0.7115::0.7115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6687::2.6687) (0.9696::0.9696)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.6811::2.6811) (0.0191::0.0191) (0.9959::0.9959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7045::1.7045) (0.6442::0.6442)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7369::1.7369) (0.0171::0.0171) (0.6986::0.6986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8223::1.8223) (0.6819::0.6820)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.8590::1.8590) (0.0165::0.0165) (0.7400::0.7400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7229::1.7229) (0.6494::0.6494)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7524::1.7524) (0.0182::0.0182) (0.7000::0.7000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1667::0.1667) (0.1942::0.1942)) (IOPATH B X (0.1424::0.1424) (0.1807::0.1807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3283::0.3283)) (IOPATH D Q (0.3605::0.3605) (0.2594::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3480::0.3480) (0.2486::0.2486)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0932::2.0932) (0.7791::0.7791)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1143::2.1143) (0.0177::0.0177) (0.8140::0.8140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0746::0.0746) (0.0598::0.0598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3887::0.3887) (0.2845::0.2845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1732::0.1732) (0.2088::0.2088)) (IOPATH B X (0.1447::0.1447) (0.1833::0.1833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3138::2.3138) (0.8358::0.8358)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3380::2.3380) (0.0162::0.0162) (0.8741::0.8741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9460::1.9460) (0.7170::0.7170)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9721::1.9721) (0.0190::0.0190) (0.7572::0.7572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9989::1.9989) (0.7355::0.7356)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0291::2.0291) (0.0175::0.0175) (0.7799::0.7799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3731::0.3731) (0.3310::0.3310)) (IOPATH D Q (0.3796::0.3813) (0.2810::0.2863)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0025::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7947::1.7947) (0.6703::0.6704)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8141::1.8141) (0.0172::0.0172) (0.7053::0.7053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3551::0.3562) (0.2590::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9034::1.9034) (0.7033::0.7033)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9231::1.9231) (0.0184::0.0184) (0.7373::0.7373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9227::1.9227) (0.7235::0.7235)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9513::1.9513) (0.0170::0.0170) (0.7672::0.7672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5383::2.5383) (0.9067::0.9067)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.5701::2.5701) (0.0157::0.0157) (0.9519::0.9519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3549::0.3551) (0.2589::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7475::1.7475) (0.6582::0.6582)) (IOPATH TE_B Z () () (0.1055::0.1055) (1.7530::1.7530) (0.0247::0.0247) (0.6777::0.6777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0383::2.0383) (0.7613::0.7613)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0564::2.0564) (0.0179::0.0179) (0.7953::0.7953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3525::0.3531) (0.2563::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3429::0.3429) (0.2885::0.2885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1405::0.1405) (0.1583::0.1583)) (IOPATH B X (0.1517::0.1517) (0.1944::0.1944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3210::2.3210) (0.8538::0.8538)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.3458::2.3458) (0.0169::0.0169) (0.8917::0.8917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3568::0.3580) (0.2595::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3026::2.3026) (0.8303::0.8303)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.3213::2.3213) (0.0185::0.0185) (0.8625::0.8625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3563::0.3588) (0.2602::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0739::0.0739) (0.0601::0.0601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1857::0.1857) (0.2294::0.2294)) (IOPATH B X (0.1480::0.1480) (0.1840::0.1840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2211::2.2211) (0.8084::0.8084)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.2406::2.2406) (0.0191::0.0191) (0.8415::0.8415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3492::0.3492) (0.2498::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2837::0.2837) (0.2747::0.2747)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3253::0.3253)) (IOPATH D Q (0.3560::0.3570) (0.2564::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0778::0.0778) (0.0637::0.0637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0731::0.0731) (0.0596::0.0596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3702::0.3702) (0.3292::0.3292)) (IOPATH D Q (0.3634::0.3644) (0.2626::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2154::0.2154) (0.2203::0.2203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3162::0.3162) (0.2918::0.2918)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0813::0.0813) (0.0651::0.0651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3499::0.3499) (0.2519::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3491::0.3500) (0.2520::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3274::0.3274)) (IOPATH D Q (0.3661::0.3661) (0.2652::0.2679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3462::0.3466) (0.2488::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3498::0.3498) (0.2523::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1825::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6843::1.6844) (0.6473::0.6474)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7216::1.7216) (0.0170::0.0170) (0.6995::0.6995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2967::0.2967) (0.2815::0.2815)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0817::0.0829)) (SETUP (negedge GATE) (posedge CLK) (0.0820::0.0825)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3253::0.3253)) (IOPATH D Q (0.3644::0.3661) (0.2674::0.2725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1901)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0099::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0999::0.0999) (0.0787::0.0787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2587::0.2587) (0.2414::0.2431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6961::1.6961) (0.6521::0.6521)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7226::1.7226) (0.0167::0.0167) (0.6955::0.6955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1452::0.1452) (0.1632::0.1632)) (IOPATH B X (0.1526::0.1526) (0.1938::0.1938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3012::0.3012) (0.2839::0.2839)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3988::0.3988) (0.3466::0.3466)) (IOPATH D Q (0.3911::0.3911) (0.2764::0.2784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3582::0.3582) (0.2602::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3533::0.3533) (0.2531::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0961::2.0961) (0.7822::0.7822)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.1298::2.1298) (0.0157::0.0157) (0.8303::0.8303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3549::0.3549) (0.2547::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3614::0.3643) (0.2653::0.2738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1914)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0068::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0903::0.0903) (0.0702::0.0702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2732::2.2732) (0.8424::0.8424)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.3086::2.3086) (0.0182::0.0182) (0.8921::0.8921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0913::0.0913) (0.0712::0.0712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7498::1.7498) (0.6566::0.6567)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7817::1.7817) (0.0171::0.0171) (0.7042::0.7042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.1584::0.1584) (0.1511::0.1511)) (IOPATH A Y (0.1765::0.1765) (0.0505::0.0505)) (IOPATH B Y (0.1574::0.1574) (0.0507::0.0507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.2048::0.2048) (0.2160::0.2160)) (IOPATH C X (0.2058::0.2058) (0.2252::0.2252)) (IOPATH A_N X (0.2549::0.2549) (0.2284::0.2284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.2279::0.2279) (0.2331::0.2331)) (IOPATH C X (0.2278::0.2278) (0.2411::0.2411)) (IOPATH A_N X (0.2760::0.2760) (0.2427::0.2427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.2177::0.2177) (0.2088::0.2088)) (IOPATH B X (0.2216::0.2216) (0.2300::0.2300)) (IOPATH C X (0.2214::0.2214) (0.2393::0.2393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3567::0.3588) (0.2602::0.2662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3569::0.3577) (0.2624::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3890::0.3891) (0.2901::0.2901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3010::0.3010) (0.2837::0.2837)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4420::2.4420) (0.8957::0.8957)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.4615::2.4615) (0.0178::0.0178) (0.9292::0.9292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6644::1.6644) (0.6285::0.6285)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6957::1.6957) (0.0176::0.0176) (0.6743::0.6743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7554::1.7554) (0.6687::0.6688)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7876::1.7876) (0.0174::0.0174) (0.7153::0.7153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3544::0.3552) (0.2549::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3256::0.3256)) (IOPATH D Q (0.3596::0.3596) (0.2596::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2964::0.2964) (0.2813::0.2813)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3393::2.3393) (0.8415::0.8416)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3652::2.3652) (0.0162::0.0162) (0.8809::0.8809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9363::1.9364) (0.7175::0.7175)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9653::1.9653) (0.0174::0.0174) (0.7612::0.7612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1413::2.1413) (0.7869::0.7869)) (IOPATH TE_B Z () () (0.1012::0.1012) (2.1317::2.1317) (0.0267::0.0267) (0.7883::0.7883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8874::1.8874) (0.7017::0.7017)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9128::1.9128) (0.0185::0.0185) (0.7421::0.7421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0544::2.0544) (0.7568::0.7568)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0807::2.0807) (0.0165::0.0165) (0.7985::0.7985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3477::0.3477) (0.2488::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7986::1.7986) (0.6713::0.6713)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8212::1.8212) (0.0176::0.0176) (0.7079::0.7079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3718::0.3718) (0.3302::0.3302)) (IOPATH D Q (0.3747::0.3793) (0.2747::0.2881)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3626::0.3626) (0.2639::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9178::1.9178) (0.7135::0.7136)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.9517::1.9517) (0.0164::0.0164) (0.7701::0.7701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1027::0.1027) (0.0813::0.0813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3538::0.3544) (0.2567::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2772::2.2772) (0.8414::0.8414)) (IOPATH TE_B Z () () (0.1195::0.1195) (2.3062::2.3062) (0.0139::0.0139) (0.8928::0.8928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3904::2.3904) (0.8622::0.8622)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.4118::2.4118) (0.0176::0.0176) (0.8980::0.8980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0791::2.0791) (0.7777::0.7778)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1009::2.1009) (0.0164::0.0164) (0.8147::0.8147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3912::2.3912) (0.8600::0.8600)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.4125::2.4125) (0.0178::0.0178) (0.8942::0.8942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3499::0.3499) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7218::1.7218) (0.6487::0.6488)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7507::1.7507) (0.0186::0.0186) (0.6986::0.6986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6433::1.6434) (0.6187::0.6188)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6742::1.6742) (0.0167::0.0167) (0.6646::0.6646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8339::1.8339) (0.6931::0.6931)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8587::1.8587) (0.0184::0.0184) (0.7319::0.7319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0770::2.0770) (0.7557::0.7558)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.0974::2.0974) (0.0190::0.0190) (0.7896::0.7896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3768::0.3769) (0.2820::0.2820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9069::1.9069) (0.7214::0.7214)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9411::1.9411) (0.0181::0.0181) (0.7706::0.7706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0903::0.0903) (0.0712::0.0712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3515::0.3525) (0.2537::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0213::2.0213) (0.7553::0.7553)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0389::2.0389) (0.0188::0.0188) (0.7875::0.7875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0631::2.0631) (0.7563::0.7564)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0855::2.0855) (0.0184::0.0184) (0.7923::0.7923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9777::1.9777) (0.7245::0.7245)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9978::1.9978) (0.0177::0.0177) (0.7593::0.7593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8823::1.8823) (0.7120::0.7120)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.9165::1.9165) (0.0165::0.0165) (0.7614::0.7614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3528::0.3528) (0.2529::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3513::0.3522) (0.2548::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8548::1.8548) (0.7043::0.7044)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8854::1.8854) (0.0185::0.0185) (0.7503::0.7503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3483::0.3483) (0.2502::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4988::2.4988) (0.8914::0.8914)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.5218::2.5218) (0.0175::0.0175) (0.9283::0.9283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3506::0.3512) (0.2519::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3542::0.3543) (0.2565::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1113::2.1113) (0.7887::0.7888)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1430::2.1430) (0.0177::0.0177) (0.8354::0.8354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6490::2.6490) (0.9356::0.9356)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.6706::2.6706) (0.0179::0.0179) (0.9732::0.9732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1034::2.1035) (0.7870::0.7870)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.1366::2.1366) (0.0159::0.0159) (0.8361::0.8361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2018::0.2018) (0.1903::0.1903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3448::0.3448) (0.2467::0.2467)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3759::0.3759) (0.3327::0.3327)) (IOPATH D Q (0.3693::0.3693) (0.2638::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1816::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0034::2.0034) (0.7413::0.7413)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0330::2.0330) (0.0168::0.0168) (0.7936::0.7936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1417::2.1417) (0.7993::0.7994)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1682::2.1682) (0.0185::0.0185) (0.8404::0.8404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0997::0.0997) (0.0817::0.0817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9425::1.9425) (0.7132::0.7132)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9705::1.9705) (0.0175::0.0175) (0.7557::0.7557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8114::1.8114) (0.6883::0.6884)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8286::1.8286) (0.0171::0.0171) (0.7225::0.7225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3526::0.3526) (0.2520::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3768::0.3769) (0.2828::0.2828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3597::0.3621) (0.2646::0.2720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0063::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0872::2.0872) (0.7670::0.7670)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.1131::2.1131) (0.0185::0.0185) (0.8073::0.8073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3639::0.3639) (0.2698::0.2698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3556::0.3585) (0.2614::0.2699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0068::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0614::2.0615) (0.7529::0.7530)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0883::2.0883) (0.0169::0.0169) (0.7948::0.7948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3593::0.3593) (0.2619::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0807::0.0807) (0.0658::0.0658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2491::0.2491) (0.2215::0.2215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7017::1.7017) (0.6399::0.6400)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7306::1.7306) (0.0183::0.0183) (0.6836::0.6836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3485::0.3485) (0.2487::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1838::0.1838) (0.2343::0.2344)) (IOPATH B X (0.1428::0.1428) (0.1807::0.1807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3563::0.3563) (0.2548::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3569::0.3584) (0.2617::0.2662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3245::0.3245)) (IOPATH D Q (0.3545::0.3551) (0.2549::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1841::0.1841) (0.2284::0.2285)) (IOPATH B X (0.1682::0.1682) (0.2165::0.2165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3061::0.3061) (0.2865::0.2865)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3578::0.3578) (0.2570::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1895::0.1895) (0.2427::0.2428)) (IOPATH B X (0.1446::0.1446) (0.1824::0.1824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3610::0.3661) (0.2672::0.2840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1993)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0170)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0913::0.0913) (0.0718::0.0718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2319::0.2319) (0.2189::0.2192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3492::0.3492) (0.2496::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0728::0.0728) (0.0582::0.0582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2648::0.2648) (0.2352::0.2352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3512::0.3512) (0.2561::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0196)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0972::2.0972) (0.7635::0.7636)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1189::2.1189) (0.0184::0.0184) (0.7991::0.7991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7845::1.7845) (0.6678::0.6679)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8137::1.8137) (0.0187::0.0187) (0.7112::0.7112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3569::0.3569) (0.2560::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1740::0.1740) (0.2029::0.2030)) (IOPATH B X (0.1688::0.1688) (0.2168::0.2168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1110::2.1110) (0.7846::0.7846)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1320::2.1320) (0.0173::0.0173) (0.8195::0.8195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3537::0.3547) (0.2564::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0881::0.0881) (0.0691::0.0691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0752::0.0752) (0.0605::0.0605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1844::0.1844) (0.2320::0.2321)) (IOPATH B X (0.1433::0.1433) (0.1796::0.1796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7756::1.7756) (0.6750::0.6751)) (IOPATH TE_B Z () () (0.1186::0.1186) (1.8124::1.8124) (0.0145::0.0145) (0.7304::0.7304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2891::0.2891) (0.2776::0.2776)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1838::0.1838) (0.2340::0.2340)) (IOPATH B X (0.1396::0.1396) (0.1761::0.1761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3533::0.3547) (0.2584::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0980::0.0980) (0.0794::0.0794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2584::0.2584) (0.2344::0.2344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9340::1.9340) (0.7275::0.7275)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9550::1.9550) (0.0189::0.0189) (0.7622::0.7622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1935::0.1935) (0.2388::0.2389)) (IOPATH B X (0.1559::0.1559) (0.1921::0.1921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3495::0.3507) (0.2524::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4688::2.4688) (0.9069::0.9070)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.4967::2.4967) (0.0183::0.0183) (0.9503::0.9503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5687::0.5687) (0.4359::0.4359)) (IOPATH D Q (0.5598::0.5604) (0.3657::0.3681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3545::0.3557) (0.2565::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0970::0.0970) (0.0763::0.0763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3579::0.3579) (0.2572::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0553::2.0553) (0.7672::0.7672)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0911::2.0911) (0.0159::0.0159) (0.8179::0.8179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3201::2.3201) (0.8432::0.8432)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.3315::2.3315) (0.0192::0.0192) (0.8699::0.8699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3246::0.3246)) (IOPATH D Q (0.3637::0.3672) (0.2668::0.2770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3530::0.3543) (0.2580::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2612::2.2612) (0.8379::0.8380)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.2797::2.2797) (0.0172::0.0172) (0.8715::0.8715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2910::0.2910) (0.2785::0.2785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1930::0.1930) (0.2466::0.2467)) (IOPATH B X (0.1447::0.1447) (0.1811::0.1811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2999::0.2999) (0.2492::0.2508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8541::1.8541) (0.7040::0.7040)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8799::1.8799) (0.0184::0.0184) (0.7450::0.7450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6375::1.6375) (0.6300::0.6300)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6730::1.6730) (0.0168::0.0168) (0.6815::0.6815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7602::1.7602) (0.6588::0.6589)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7888::1.7888) (0.0173::0.0173) (0.7021::0.7021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1927::0.1927) (0.2464::0.2465)) (IOPATH B X (0.1526::0.1526) (0.1927::0.1927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0720::0.0720) (0.0578::0.0578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9540::1.9540) (0.7331::0.7332)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9797::1.9797) (0.0170::0.0170) (0.7730::0.7730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9678::1.9678) (0.7382::0.7382)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9980::1.9980) (0.0180::0.0180) (0.7824::0.7824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9364::1.9364) (0.7271::0.7272)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9615::1.9615) (0.0172::0.0172) (0.7663::0.7663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3501::0.3501) (0.2525::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2645::0.2645) (0.2339::0.2339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3524::0.3524) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5248::2.5248) (0.9219::0.9220)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.5515::2.5515) (0.0183::0.0183) (0.9625::0.9625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2864::0.2864) (0.2761::0.2761)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0454::2.0454) (0.7633::0.7633)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0798::2.0798) (0.0174::0.0174) (0.8126::0.8126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1493::0.1493) (0.1685::0.1685)) (IOPATH B X (0.1513::0.1513) (0.1926::0.1926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3531::0.3531) (0.2528::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3264::0.3264)) (IOPATH D Q (0.3659::0.3659) (0.2684::0.2685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0952::0.0952) (0.0751::0.0751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7178::1.7178) (0.6587::0.6587)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.7429::1.7429) (0.0189::0.0189) (0.7004::0.7004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1502::0.1502) (0.1687::0.1687)) (IOPATH B X (0.1434::0.1434) (0.1792::0.1792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2250::2.2250) (0.8133::0.8133)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2435::2.2435) (0.0176::0.0176) (0.8464::0.8464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3572::0.3582) (0.2624::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1465::0.1465) (0.1661::0.1661)) (IOPATH B X (0.1665::0.1665) (0.2201::0.2201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3486::0.3486) (0.2514::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3569::0.3578) (0.2577::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0839::2.0839) (0.7797::0.7797)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.1177::2.1177) (0.0183::0.0183) (0.8290::0.8290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1303::2.1303) (0.7757::0.7758)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1519::2.1519) (0.0173::0.0173) (0.8151::0.8151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3591::0.3627) (0.2652::0.2760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1953)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0012::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0990::0.0990) (0.0777::0.0777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7700::1.7701) (0.6758::0.6758)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7910::1.7910) (0.0174::0.0174) (0.7124::0.7124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3578::0.3591) (0.2613::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3502::0.3502) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3606::0.3606) (0.2640::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0165)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6699::2.6700) (0.9725::0.9726)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.6911::2.6911) (0.0182::0.0182) (1.0067::1.0067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0077::2.0077) (0.7343::0.7343)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0365::2.0365) (0.0183::0.0183) (0.7786::0.7786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0332::2.0332) (0.7422::0.7422)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0549::2.0549) (0.0184::0.0184) (0.7778::0.7778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4212::2.4212) (0.8878::0.8879)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.4419::2.4419) (0.0187::0.0187) (0.9221::0.9221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7201::1.7201) (0.6446::0.6446)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7505::1.7505) (0.0175::0.0175) (0.6893::0.6893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4003::2.4004) (0.8689::0.8689)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.4149::2.4149) (0.0189::0.0189) (0.8972::0.8972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3468::0.3473) (0.2494::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2916::0.2916) (0.2788::0.2788)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7386::1.7386) (0.6658::0.6659)) (IOPATH TE_B Z () () (0.1187::0.1187) (1.7700::1.7700) (0.0145::0.0145) (0.7189::0.7189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3506::0.3516) (0.2529::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3481::0.3481) (0.2488::0.2488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1775)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3293::0.3293) (0.2391::0.2391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3600::0.3600) (0.2620::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3485::0.3485) (0.2504::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1887::2.1887) (0.8112::0.8112)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.2154::2.2154) (0.0184::0.0184) (0.8514::0.8514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3101::0.3101) (0.2885::0.2885)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0817::0.0825)) (SETUP (negedge GATE) (posedge CLK) (0.0820::0.0822)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1595::0.1595) (0.1810::0.1810)) (IOPATH B X (0.1513::0.1513) (0.1907::0.1907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6384::0.6384) (0.4720::0.4720)) (IOPATH D Q (0.6313::0.6313) (0.4027::0.4043)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3506::0.3516) (0.2524::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3463::0.3470) (0.2486::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3536::0.3549) (0.2547::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3786::0.3786) (0.3343::0.3343)) (IOPATH D Q (0.3740::0.3756) (0.2705::0.2754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0796::0.0796) (0.0650::0.0650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3589::0.3590) (0.2685::0.2685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8023::1.8023) (0.6696::0.6696)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8254::1.8254) (0.0174::0.0174) (0.7098::0.7098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3786::0.3786) (0.3343::0.3343)) (IOPATH D Q (0.3696::0.3696) (0.2622::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9168::1.9168) (0.7209::0.7210)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9466::1.9466) (0.0180::0.0180) (0.7649::0.7649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3664::0.3687) (0.2731::0.2804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1976)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3969::2.3969) (0.8812::0.8813)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.4225::2.4225) (0.0183::0.0183) (0.9213::0.9213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4089::2.4089) (0.8860::0.8861)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.4219::2.4219) (0.0159::0.0159) (0.9285::0.9285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3584::0.3584) (0.2640::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3562::0.3570) (0.2585::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3498::0.3499) (0.2580::0.2580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3694::0.3694) (0.3287::0.3287)) (IOPATH D Q (0.3695::0.3695) (0.2704::0.2704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1883::0.1883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7752::1.7752) (0.6778::0.6779)) (IOPATH TE_B Z () () (0.1219::0.1219) (1.8132::1.8132) (0.0115::0.0115) (0.7364::0.7364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0867::0.0867) (0.0685::0.0685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3669::0.3669) (0.3272::0.3272)) (IOPATH D Q (0.3676::0.3715) (0.2699::0.2817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0033::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3492::0.3492) (0.2492::0.2492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0793::0.0793) (0.0645::0.0645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2964::0.2964) (0.2814::0.2814)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1830::0.1830) (0.2143::0.2143)) (IOPATH B X (0.1586::0.1586) (0.1965::0.1965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9826::1.9827) (0.7323::0.7323)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0084::2.0084) (0.0172::0.0172) (0.7737::0.7737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8499::1.8499) (0.6880::0.6881)) (IOPATH TE_B Z () () (0.1172::0.1172) (1.8930::1.8930) (0.0158::0.0158) (0.7458::0.7458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3275::0.3275)) (IOPATH D Q (0.3588::0.3588) (0.2580::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8503::1.8503) (0.7004::0.7004)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8814::1.8814) (0.0183::0.0183) (0.7462::0.7462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3558::0.3561) (0.2546::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3570::0.3570) (0.2593::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3513::0.3522) (0.2547::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2997::2.2997) (0.8511::0.8512)) (IOPATH TE_B Z () () (0.1214::0.1214) (2.3160::2.3160) (0.0121::0.0121) (0.8995::0.8995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6447::2.6447) (0.9353::0.9353)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.6670::2.6670) (0.0182::0.0182) (0.9702::0.9702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3259::0.3259)) (IOPATH D Q (0.3580::0.3593) (0.2589::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0969::2.0969) (0.7818::0.7818)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1297::2.1297) (0.0182::0.0182) (0.8290::0.8290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0754::0.0754) (0.0609::0.0609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0993::2.0993) (0.7821::0.7822)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1292::2.1292) (0.0171::0.0171) (0.8277::0.8277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3567::0.3620) (0.2606::0.2759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0026::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3585::2.3585) (0.8464::0.8464)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.3800::2.3800) (0.0186::0.0186) (0.8813::0.8813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3533::0.3533) (0.2575::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2255::2.2255) (0.8138::0.8139)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.2359::2.2359) (0.0153::0.0153) (0.8550::0.8550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7281::1.7281) (0.6597::0.6598)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7560::1.7560) (0.0175::0.0175) (0.7030::0.7030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6744::1.6744) (0.6436::0.6436)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7006::1.7006) (0.0167::0.0167) (0.6870::0.6870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0975::0.0975) (0.0765::0.0765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1311::2.1311) (0.7938::0.7938)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1502::2.1502) (0.0169::0.0169) (0.8276::0.8276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3891::0.3892) (0.2892::0.2892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9423::1.9423) (0.7315::0.7315)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9698::1.9698) (0.0181::0.0181) (0.7744::0.7744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6634::1.6634) (0.6386::0.6387)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.6977::1.6977) (0.0178::0.0178) (0.6890::0.6890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6588::1.6588) (0.6228::0.6228)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6894::1.6894) (0.0170::0.0170) (0.6693::0.6693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1505::0.1505) (0.1390::0.1405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3541::0.3541) (0.2543::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0695::0.0695) (0.0557::0.0557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9488::1.9488) (0.7337::0.7338)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9722::1.9722) (0.0185::0.0185) (0.7714::0.7714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9570::1.9570) (0.7341::0.7341)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9841::1.9841) (0.0180::0.0180) (0.7752::0.7752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1015::2.1015) (0.7838::0.7838)) (IOPATH TE_B Z () () (0.1198::0.1198) (2.1400::2.1400) (0.0136::0.0136) (0.8370::0.8370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2309::0.2310) (0.1978::0.2002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3550::0.3550) (0.2546::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2164::2.2164) (0.8106::0.8106)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2379::2.2379) (0.0177::0.0177) (0.8469::0.8469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0874::0.0874) (0.0688::0.0688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7589::1.7589) (0.6724::0.6725)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7884::1.7884) (0.0181::0.0181) (0.7169::0.7169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3083::0.3083) (0.2876::0.2876)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1823::0.1823) (0.2299::0.2300)) (IOPATH B X (0.1466::0.1466) (0.1857::0.1857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3508::0.3515) (0.2543::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3468::0.3472) (0.2495::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9828::1.9828) (0.7263::0.7264)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0119::2.0119) (0.0185::0.0185) (0.7697::0.7697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8389::1.8389) (0.6858::0.6859)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8631::1.8631) (0.0174::0.0174) (0.7254::0.7254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3733::0.3733) (0.3311::0.3311)) (IOPATH D Q (0.3654::0.3660) (0.2629::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3584::0.3598) (0.2643::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0082::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0264::2.0264) (0.7585::0.7585)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0525::2.0525) (0.0175::0.0175) (0.8018::0.8018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0958::0.0958) (0.0756::0.0756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0182::2.0183) (0.7453::0.7454)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0372::2.0372) (0.0177::0.0177) (0.7855::0.7855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9132::1.9132) (0.7197::0.7197)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9438::1.9438) (0.0168::0.0168) (0.7644::0.7644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3650::0.3651) (0.2712::0.2712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1019::2.1019) (0.7724::0.7724)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1283::2.1283) (0.0166::0.0166) (0.8130::0.8130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3475::0.3475) (0.2486::0.2489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2910::0.2910) (0.2785::0.2785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1170::2.1170) (0.7742::0.7743)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.1466::2.1466) (0.0162::0.0162) (0.8179::0.8179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3559::0.3575) (0.2592::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3275::0.3275)) (IOPATH D Q (0.3585::0.3594) (0.2577::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3587::0.3605) (0.2630::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2639::0.2639) (0.2290::0.2290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3673::0.3673) (0.3275::0.3275)) (IOPATH D Q (0.3623::0.3639) (0.2633::0.2682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2950::0.2950) (0.2806::0.2806)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3599::0.3599) (0.2639::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1880::0.1880) (0.2321::0.2322)) (IOPATH B X (0.1513::0.1513) (0.1881::0.1881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9696::1.9696) (0.7376::0.7377)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9848::1.9848) (0.0186::0.0186) (0.7669::0.7669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1717::0.1717) (0.2056::0.2056)) (IOPATH B X (0.1472::0.1472) (0.1871::0.1871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2935::0.2935) (0.2798::0.2798)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1781::0.1781) (0.2166::0.2166)) (IOPATH B X (0.1487::0.1487) (0.1875::0.1875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4989::2.4989) (0.8874::0.8875)) (IOPATH TE_B Z () () (0.1215::0.1215) (2.5230::2.5230) (0.0122::0.0122) (0.9333::0.9333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3492::0.3492) (0.2501::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6535::0.6535) (0.4798::0.4798)) (IOPATH D Q (0.6468::0.6468) (0.4113::0.4117)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3458::0.3458) (0.2478::0.2478)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0966::0.0966) (0.0761::0.0761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3054::0.3054) (0.2861::0.2861)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3553::0.3553) (0.2542::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6645::1.6646) (0.6392::0.6392)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6972::1.6972) (0.0167::0.0167) (0.6862::0.6862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3284::0.3284) (0.2281::0.2281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9174::1.9174) (0.7137::0.7137)) (IOPATH TE_B Z () () (0.1001::0.1001) (1.9179::1.9179) (0.0271::0.0271) (0.7378::0.7378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3280::0.3280)) (IOPATH D Q (0.3629::0.3644) (0.2632::0.2677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3706::0.3707) (0.2767::0.2767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2979::2.2979) (0.8479::0.8479)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.3200::2.3200) (0.0170::0.0170) (0.8831::0.8831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3534::0.3534) (0.2537::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1617::0.1617) (0.1838::0.1838)) (IOPATH B X (0.1442::0.1442) (0.1804::0.1804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2887::0.2887) (0.2773::0.2773)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3672::0.3672) (0.3274::0.3274)) (IOPATH D Q (0.3588::0.3588) (0.2564::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3482::0.3482) (0.2500::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2238::0.2238) (0.1954::0.1954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1186::2.1186) (0.7751::0.7751)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.1550::2.1550) (0.0159::0.0159) (0.8263::0.8263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1822::0.1822) (0.2273::0.2274)) (IOPATH B X (0.1404::0.1404) (0.1760::0.1760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9534::1.9534) (0.7327::0.7327)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9802::1.9802) (0.0180::0.0180) (0.7737::0.7737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3477::0.3477) (0.2491::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3448::0.3448) (0.2460::0.2460)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3555::0.3554) (0.2568::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3473::0.3486) (0.2504::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9926::1.9926) (0.7464::0.7464)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0195::2.0195) (0.0180::0.0180) (0.7876::0.7876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2972::0.2972) (0.2817::0.2817)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0820::0.0834)) (SETUP (negedge GATE) (posedge CLK) (0.0822::0.0830)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3582::0.3582) (0.2631::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1883::0.1883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1389::2.1389) (0.7950::0.7950)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.1731::2.1731) (0.0179::0.0179) (0.8433::0.8433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0727::0.0727) (0.0582::0.0582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7034::1.7035) (0.6551::0.6552)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7252::1.7252) (0.0176::0.0176) (0.6964::0.6964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3540::0.3547) (0.2590::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2121::0.2122) (0.1842::0.1857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3847::0.3847) (0.3380::0.3380)) (IOPATH D Q (0.3839::0.3869) (0.2791::0.2878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6751::1.6751) (0.6413::0.6414)) (IOPATH TE_B Z () () (0.1179::0.1179) (1.7105::1.7105) (0.0152::0.0152) (0.6928::0.6928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2898::0.2898) (0.2523::0.2523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7871::1.7871) (0.6696::0.6697)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8255::1.8255) (0.0168::0.0167) (0.7235::0.7234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0740::0.0740) (0.0605::0.0605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3583::0.3583) (0.2596::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3730::0.3730) (0.3309::0.3309)) (IOPATH D Q (0.3637::0.3637) (0.2583::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3930::0.3930) (0.3431::0.3431)) (IOPATH D Q (0.3858::0.3858) (0.2736::0.2752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7530::1.7530) (0.6708::0.6709)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7815::1.7815) (0.0173::0.0173) (0.7154::0.7154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2939::0.2939) (0.2800::0.2800)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1821::0.1821) (0.2319::0.2320)) (IOPATH B X (0.1459::0.1459) (0.1859::0.1859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8929::1.8929) (0.7044::0.7045)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.9307::1.9307) (0.0162::0.0162) (0.7571::0.7571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3467::0.3474) (0.2493::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3522::0.3522) (0.2512::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3536::0.3536) (0.2526::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9235::1.9235) (0.7238::0.7239)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9400::1.9400) (0.0177::0.0177) (0.7551::0.7551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3529::0.3549) (0.2572::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8639::1.8639) (0.7030::0.7030)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8958::1.8958) (0.0177::0.0177) (0.7495::0.7495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7251::1.7251) (0.6508::0.6508)) (IOPATH TE_B Z () () (0.1054::0.1054) (1.7331::1.7331) (0.0247::0.0247) (0.6809::0.6809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3499::0.3499) (0.2550::0.2550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7618::1.7618) (0.6693::0.6693)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7862::1.7862) (0.0181::0.0181) (0.7082::0.7082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1871::0.1871) (0.2316::0.2317)) (IOPATH B X (0.1554::0.1554) (0.1950::0.1950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3211::0.3211)) (IOPATH D Q (0.3585::0.3585) (0.2635::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1180::2.1180) (0.7717::0.7717)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1489::2.1489) (0.0169::0.0169) (0.8164::0.8164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3577::0.3612) (0.2630::0.2733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0064)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0045::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0622::2.0622) (0.7714::0.7715)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0936::2.0936) (0.0174::0.0174) (0.8185::0.8185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7637::1.7638) (0.6712::0.6712)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.7983::1.7983) (0.0154::0.0154) (0.7213::0.7213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1223::2.1223) (0.7881::0.7882)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.1512::2.1512) (0.0162::0.0162) (0.8313::0.8313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4138::2.4138) (0.8669::0.8670)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.4376::2.4376) (0.0177::0.0177) (0.9044::0.9044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3522::0.3522) (0.2526::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0573::2.0573) (0.7697::0.7697)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0925::2.0925) (0.0170::0.0170) (0.8195::0.8195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4983::2.4983) (0.9140::0.9141)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.5215::2.5215) (0.0188::0.0188) (0.9505::0.9505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1749::2.1749) (0.7967::0.7967)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.2021::2.2021) (0.0155::0.0155) (0.8439::0.8439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6572::1.6573) (0.6349::0.6349)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.6978::1.6978) (0.0169::0.0169) (0.6900::0.6900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6367::1.6367) (0.6297::0.6297)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.6743::1.6743) (0.0163::0.0163) (0.6820::0.6820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.7493::0.7493) (0.5809::0.5809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6532::1.6532) (0.6368::0.6369)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6704::1.6704) (0.0168::0.0168) (0.6788::0.6788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3529::0.3536) (0.2579::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8751::1.8751) (0.7085::0.7086)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8918::1.8918) (0.0187::0.0187) (0.7391::0.7391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3553::0.3553) (0.2579::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0096::2.0096) (0.7414::0.7415)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0358::2.0358) (0.0178::0.0178) (0.7813::0.7813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3309::0.3309) (0.2715::0.2740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3876::0.3876) (0.3398::0.3398)) (IOPATH D Q (0.3788::0.3788) (0.2694::0.2694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0487::2.0487) (0.7636::0.7636)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0783::2.0783) (0.0182::0.0182) (0.8075::0.8075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3545::0.3551) (0.2574::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3884::0.3884) (0.2872::0.2872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8222::1.8222) (0.6915::0.6915)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8540::1.8540) (0.0182::0.0182) (0.7382::0.7382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3282::0.3282)) (IOPATH D Q (0.3595::0.3595) (0.2575::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3505::0.3507) (0.2544::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6040::2.6040) (0.9249::0.9249)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.6289::2.6289) (0.0184::0.0184) (0.9628::0.9628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3739::0.3739) (0.3315::0.3315)) (IOPATH D Q (0.3633::0.3633) (0.2578::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0975::0.0975) (0.0762::0.0762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7232::1.7233) (0.6495::0.6496)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7565::1.7565) (0.0172::0.0172) (0.6983::0.6983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3582::0.3618) (0.2628::0.2740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2151::2.2151) (0.8003::0.8004)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.2383::2.2383) (0.0172::0.0172) (0.8375::0.8375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3555::0.3572) (0.2595::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3480::0.3488) (0.2515::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3475::0.3475) (0.2508::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3252::0.3252)) (IOPATH D Q (0.3565::0.3566) (0.2573::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3506::0.3513) (0.2542::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3548::0.3548) (0.2602::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0164)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9296::1.9296) (0.7294::0.7294)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9462::1.9462) (0.0183::0.0183) (0.7606::0.7606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8055::1.8055) (0.6757::0.6757)) (IOPATH TE_B Z () () (0.1205::0.1205) (1.8309::1.8309) (0.0129::0.0129) (0.7261::0.7261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0908::0.0908) (0.0706::0.0706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3627::0.3644) (0.2688::0.2741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1943)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0934::0.0934) (0.0732::0.0732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2971::0.2971) (0.2817::0.2817)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3967::0.3968) (0.3009::0.3009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7420::1.7420) (0.6664::0.6665)) (IOPATH TE_B Z () () (0.1181::0.1181) (1.7655::1.7655) (0.0150::0.0150) (0.7142::0.7142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1734::0.1734) (0.2099::0.2100)) (IOPATH B X (0.1450::0.1450) (0.1840::0.1840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3617::0.3636) (0.2640::0.2698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1940::0.1940) (0.2496::0.2497)) (IOPATH B X (0.1458::0.1458) (0.1831::0.1831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3507::0.3507) (0.2511::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3232::0.3232)) (IOPATH D Q (0.3568::0.3568) (0.2594::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0200)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3708::0.3708) (0.3296::0.3296)) (IOPATH D Q (0.3655::0.3661) (0.2648::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1835)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9658::1.9658) (0.7272::0.7272)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.9956::1.9956) (0.0154::0.0154) (0.7749::0.7749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3483::0.3483) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2236::0.2237) (0.1930::0.1946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2732::0.2732) (0.2692::0.2692)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3111::0.3111) (0.2891::0.2891)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0801::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7507::1.7507) (0.6530::0.6530)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7870::1.7870) (0.0157::0.0157) (0.7044::0.7044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2535::0.2535) (0.2384::0.2384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3614::2.3614) (0.8498::0.8498)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.3853::2.3853) (0.0187::0.0187) (0.8869::0.8869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2210::2.2210) (0.8237::0.8237)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.2532::2.2532) (0.0155::0.0155) (0.8731::0.8731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3127::2.3127) (0.8532::0.8533)) (IOPATH TE_B Z () () (0.1185::0.1185) (2.3298::2.3298) (0.0149::0.0149) (0.8964::0.8964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2608::0.2608) (0.2316::0.2330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6563::1.6563) (0.6349::0.6349)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.6936::1.6936) (0.0164::0.0164) (0.6870::0.6870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3490::0.3499) (0.2532::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3528::0.3539) (0.2574::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2067::0.2067) (0.1942::0.1942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3786::0.3786) (0.3343::0.3343)) (IOPATH D Q (0.3716::0.3716) (0.2652::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3254::0.3254)) (IOPATH D Q (0.3553::0.3553) (0.2532::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1786::0.1786) (0.2216::0.2216)) (IOPATH B X (0.1397::0.1397) (0.1761::0.1761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6619::1.6619) (0.6379::0.6380)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6993::1.6993) (0.0168::0.0168) (0.6898::0.6898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3572::0.3572) (0.2552::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3551::0.3551) (0.2558::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2963::0.2963) (0.2813::0.2813)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6002::1.6002) (0.6169::0.6169)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.6328::1.6328) (0.0183::0.0183) (0.6652::0.6652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1934::0.1934) (0.2384::0.2385)) (IOPATH B X (0.1536::0.1536) (0.1887::0.1887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0948::2.0948) (0.7661::0.7662)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1199::2.1199) (0.0178::0.0178) (0.8052::0.8052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9509::1.9509) (0.7356::0.7357)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9723::1.9723) (0.0183::0.0183) (0.7720::0.7720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3599::0.3611) (0.2617::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4010::0.4011) (0.3021::0.3021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0763::0.0763) (0.0624::0.0624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7387::2.7387) (0.9964::0.9966)) (IOPATH TE_B Z () () (0.1271::0.1271) (2.7626::2.7626) (0.0070::0.0070) (1.0546::1.0546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2943::0.2943) (0.2802::0.2802)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7193::1.7193) (0.6580::0.6581)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7550::1.7550) (0.0157::0.0157) (0.7098::0.7098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3624::0.3624) (0.2669::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1900::0.1900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0128::0.0128)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3582::0.3590) (0.2594::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7230::1.7230) (0.6569::0.6570)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7578::1.7578) (0.0170::0.0170) (0.7060::0.7060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9760::1.9760) (0.7408::0.7409)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0061::2.0061) (0.0163::0.0163) (0.7869::0.7869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3859::0.3859) (0.3387::0.3387)) (IOPATH D Q (0.3777::0.3777) (0.2677::0.2693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0739::2.0739) (0.7520::0.7520)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0983::2.0983) (0.0172::0.0172) (0.7900::0.7900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3459::0.3459) (0.2476::0.2476)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6098::1.6098) (0.6196::0.6196)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6476::1.6476) (0.0165::0.0165) (0.6719::0.6719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7078::1.7078) (0.6539::0.6539)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7416::1.7416) (0.0171::0.0171) (0.7023::0.7023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3477::0.3477) (0.2504::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3544::0.3556) (0.2570::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0702::0.0702) (0.0565::0.0565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1788::0.1788) (0.2242::0.2243)) (IOPATH B X (0.1390::0.1390) (0.1757::0.1757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3784::0.3784) (0.3342::0.3342)) (IOPATH D Q (0.3710::0.3715) (0.2667::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3437::0.3437) (0.2441::0.2441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8337::1.8337) (0.6963::0.6963)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8696::1.8696) (0.0182::0.0182) (0.7465::0.7465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2928::0.2928) (0.2795::0.2795)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3104::0.3105) (0.2567::0.2592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9845::1.9846) (0.7321::0.7321)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.0114::2.0114) (0.0150::0.0150) (0.7760::0.7760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9108::1.9108) (0.7091::0.7092)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9357::1.9357) (0.0180::0.0180) (0.7480::0.7480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8066::1.8066) (0.6868::0.6868)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8294::1.8294) (0.0164::0.0164) (0.7242::0.7242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0076::2.0076) (0.7520::0.7520)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0409::2.0409) (0.0171::0.0171) (0.7996::0.7996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3256::0.3256)) (IOPATH D Q (0.3566::0.3573) (0.2570::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0996::0.0996) (0.0780::0.0780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3513::0.3513) (0.2532::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3534::0.3545) (0.2546::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2031::2.2031) (0.8174::0.8174)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2305::2.2305) (0.0184::0.0184) (0.8595::0.8595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2576::0.2576) (0.2721::0.2730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1411::0.1411) (0.1591::0.1591)) (IOPATH B X (0.1492::0.1492) (0.1907::0.1907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2899::2.2899) (0.8249::0.8250)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3128::2.3128) (0.0176::0.0176) (0.8616::0.8616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3643::0.3663) (0.2715::0.2776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1972)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0101)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0008::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7971::1.7971) (0.6661::0.6661)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8245::1.8245) (0.0170::0.0170) (0.7078::0.7078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0809::0.0809) (0.0651::0.0651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3563::0.3563) (0.2552::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0208::2.0209) (0.7564::0.7565)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0480::2.0480) (0.0187::0.0187) (0.7993::0.7993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3007::0.3007) (0.2836::0.2836)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3106::0.3106) (0.2028::0.2028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3560::0.3581) (0.2597::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3461::0.3461) (0.2484::0.2484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1430::2.1430) (0.7967::0.7968)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1604::2.1604) (0.0187::0.0187) (0.8278::0.8278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4748::0.4748) (0.3481::0.3481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0222::2.0222) (0.7565::0.7565)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0460::2.0460) (0.0186::0.0186) (0.7951::0.7951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.2019::0.2019) (0.2527::0.2528)) (IOPATH B X (0.1548::0.1548) (0.1893::0.1893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3735::0.3735) (0.3312::0.3312)) (IOPATH D Q (0.3744::0.3758) (0.2740::0.2785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0011)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0098::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2942::0.2942) (0.2802::0.2802)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0801::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0473::2.0473) (0.7648::0.7648)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0649::2.0649) (0.0188::0.0188) (0.7967::0.7967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3552::0.3565) (0.2594::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3815::0.3815) (0.2819::0.2819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0678::0.0678) (0.0542::0.0542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3538::0.3538) (0.2561::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0949::0.0949) (0.0742::0.0742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7042::1.7043) (0.6508::0.6508)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7392::1.7392) (0.0166::0.0166) (0.7005::0.7005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1105::0.1105) (0.0890::0.0890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0252::2.0252) (0.7608::0.7608)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0561::2.0561) (0.0177::0.0177) (0.8072::0.8072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3557::0.3571) (0.2594::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1907::0.1907) (0.1663::0.1663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3859::0.3859) (0.3387::0.3387)) (IOPATH D Q (0.3772::0.3772) (0.2687::0.2687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3051::0.3051) (0.2859::0.2859)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3793::0.3794) (0.2860::0.2860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3478::0.3486) (0.2512::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3243::0.3243)) (IOPATH D Q (0.3538::0.3538) (0.2540::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8361::1.8361) (0.6839::0.6840)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8620::1.8620) (0.0168::0.0168) (0.7241::0.7241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3527::0.3537) (0.2574::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1004::0.1004) (0.0795::0.0795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9934::1.9935) (0.7466::0.7466)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0152::2.0152) (0.0184::0.0184) (0.7830::0.7830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1587::0.1587) (0.1808::0.1808)) (IOPATH B X (0.1451::0.1451) (0.1828::0.1828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9012::1.9012) (0.7197::0.7198)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9165::1.9165) (0.0188::0.0188) (0.7503::0.7503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0972::2.0972) (0.7647::0.7647)) (IOPATH TE_B Z () () (0.1134::0.1134) (2.1123::2.1123) (0.0194::0.0194) (0.7930::0.7930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6949::1.6950) (0.6488::0.6488)) (IOPATH TE_B Z () () (0.1156::0.1157) (1.7307::1.7307) (0.0172::0.0172) (0.6999::0.6999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3589::0.3590) (0.2613::0.2613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3743::0.3743) (0.2783::0.2783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1735::0.1735) (0.1733::0.1733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6863::1.6864) (0.6475::0.6475)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7170::1.7170) (0.0182::0.0182) (0.6928::0.6928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3513::0.3513) (0.2518::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3505::0.3505) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0922::0.0922) (0.0716::0.0716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2609::0.2609) (0.2316::0.2316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0595::2.0595) (0.7545::0.7546)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0924::2.0924) (0.0171::0.0171) (0.8018::0.8018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3216::0.3216)) (IOPATH D Q (0.3588::0.3601) (0.2635::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0968::0.0968) (0.0761::0.0761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3519::0.3519) (0.2516::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3479::0.3479) (0.2501::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3717::0.3718) (0.2757::0.2757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3519::0.3520) (0.2876::0.2892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3549::0.3588) (0.2605::0.2715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3521::0.3521) (0.2525::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6407::1.6408) (0.6332::0.6333)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6769::1.6769) (0.0170::0.0170) (0.6849::0.6849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1813::0.1813) (0.1623::0.1623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3559::0.3572) (0.2594::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6823::1.6823) (0.6432::0.6432)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7112::1.7112) (0.0175::0.0175) (0.6868::0.6868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.6243::2.6243) (0.9448::0.9448)) (IOPATH TE_B Z () () (0.1000::0.1000) (2.6173::2.6175) (0.0274::0.0274) (0.9669::0.9671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3661::0.3680) (0.2708::0.2771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1944)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0041::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3599::0.3625) (0.2641::0.2719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6903::1.6903) (0.6469::0.6469)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7250::1.7250) (0.0164::0.0164) (0.6966::0.6966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3568::0.3568) (0.2558::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2978::0.2978) (0.2008::0.2008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2957::2.2957) (0.8365::0.8365)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3178::2.3178) (0.0178::0.0178) (0.8808::0.8808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9528::1.9528) (0.7340::0.7341)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9830::1.9830) (0.0186::0.0186) (0.7789::0.7789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3658::0.3675) (0.2700::0.2752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1938)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0060::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2441::0.2441) (0.2177::0.2177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2870::0.2870) (0.2764::0.2764)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8044::1.8044) (0.6876::0.6876)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8305::1.8305) (0.0182::0.0182) (0.7307::0.7307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3542::0.3542) (0.2541::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3509::0.3516) (0.2546::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3528::0.3528) (0.2578::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9517::1.9517) (0.7234::0.7235)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9818::1.9818) (0.0171::0.0171) (0.7676::0.7676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8179::1.8179) (0.6879::0.6879)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8527::1.8527) (0.0176::0.0176) (0.7371::0.7371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3471::0.3471) (0.2490::0.2490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1032::0.1032) (0.0816::0.0816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3248::0.3248)) (IOPATH D Q (0.3543::0.3543) (0.2526::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3556::0.3556) (0.2615::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0144)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1882::0.1882) (0.1672::0.1672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3531::0.3531) (0.2522::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3587::0.3607) (0.2623::0.2683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3525::0.3532) (0.2574::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0222::2.0222) (0.7588::0.7588)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0553::2.0553) (0.0177::0.0177) (0.8066::0.8066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6804::1.6804) (0.6427::0.6427)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7085::1.7085) (0.0175::0.0175) (0.6858::0.6858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3204::0.3204)) (IOPATH D Q (0.3565::0.3595) (0.2616::0.2703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1339::2.1339) (0.7954::0.7954)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1668::2.1668) (0.0175::0.0175) (0.8428::0.8428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2867::2.2868) (0.8223::0.8223)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.3079::2.3079) (0.0185::0.0185) (0.8568::0.8568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3486::0.3492) (0.2508::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2334::0.2334) (0.2211::0.2211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2846::0.2846) (0.2751::0.2751)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3487::0.3487) (0.2507::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2429::0.2429) (0.2168::0.2168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2715::2.2716) (0.8373::0.8373)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.2868::2.2868) (0.0194::0.0194) (0.8659::0.8659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9265::1.9265) (0.7258::0.7258)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9499::1.9499) (0.0168::0.0168) (0.7643::0.7643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3694::0.3694) (0.3287::0.3287)) (IOPATH D Q (0.3606::0.3614) (0.2590::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4030::0.4030) (0.3491::0.3491)) (IOPATH D Q (0.3983::0.3983) (0.2859::0.2859)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7642::1.7643) (0.6718::0.6718)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7867::1.7867) (0.0175::0.0175) (0.7090::0.7090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9237::1.9237) (0.7098::0.7099)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9450::1.9450) (0.0174::0.0174) (0.7474::0.7474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0084::2.0084) (0.7522::0.7523)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0349::2.0349) (0.0178::0.0178) (0.7934::0.7934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0782::2.0782) (0.7617::0.7617)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1104::2.1104) (0.0185::0.0185) (0.8082::0.8082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1951::2.1951) (0.8045::0.8045)) (IOPATH TE_B Z () () (0.0995::0.0995) (2.1800::2.1800) (0.0275::0.0275) (0.8001::0.8001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3682::0.3682) (0.3280::0.3280)) (IOPATH D Q (0.3666::0.3706) (0.2676::0.2791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1165::2.1165) (0.7703::0.7703)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1447::2.1447) (0.0164::0.0164) (0.8123::0.8123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1755::0.1755) (0.1567::0.1567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0717::2.0717) (0.7747::0.7748)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0919::2.0919) (0.0182::0.0182) (0.8167::0.8167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3578::0.3578) (0.2604::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3602::0.3603) (0.2670::0.2670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0383::2.0383) (0.7468::0.7468)) (IOPATH TE_B Z () () (0.1134::0.1134) (2.0514::2.0514) (0.0194::0.0194) (0.7740::0.7740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4164::2.4165) (0.8700::0.8700)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.4368::2.4368) (0.0167::0.0167) (0.9046::0.9046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1215::2.1216) (0.7791::0.7791)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1399::2.1399) (0.0182::0.0182) (0.8113::0.8113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7425::1.7425) (0.6663::0.6664)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7730::1.7730) (0.0166::0.0166) (0.7135::0.7135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3511::0.3511) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3533::0.3544) (0.2550::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2435::0.2435) (0.2173::0.2173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3685::0.3685) (0.3282::0.3282)) (IOPATH D Q (0.3588::0.3588) (0.2566::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3494::2.3494) (0.8311::0.8311)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3695::2.3695) (0.0177::0.0177) (0.8646::0.8646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2775::0.2775) (0.2714::0.2714)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3506::0.3513) (0.2543::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3488::0.3488) (0.2523::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0253::2.0253) (0.7390::0.7391)) (IOPATH TE_B Z () () (0.1196::0.1196) (2.0421::2.0421) (0.0137::0.0137) (0.7808::0.7808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3597::0.3597) (0.2607::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1859::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7759::1.7759) (0.6667::0.6668)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8024::1.8024) (0.0170::0.0170) (0.7140::0.7140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0495::2.0495) (0.7642::0.7642)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0851::2.0851) (0.0166::0.0166) (0.8145::0.8145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2318::0.2330) (0.2168::0.2189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3502::0.3502) (0.2493::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3619::0.3626) (0.2653::0.2675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0126::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6145::2.6145) (0.9519::0.9520)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.6327::2.6327) (0.0185::0.0185) (0.9832::0.9832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.2614::0.2614) (0.2308::0.2308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0764::0.0764) (0.0609::0.0609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3943::0.3943) (0.3439::0.3439)) (IOPATH D Q (0.3854::0.3854) (0.2737::0.2737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2898::0.2898) (0.2779::0.2779)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7199::1.7199) (0.6442::0.6443)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7513::1.7513) (0.0168::0.0168) (0.6907::0.6907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3699::0.3736) (0.2732::0.2844)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1969)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3902::0.3903) (0.2850::0.2850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2887::0.2887) (0.2773::0.2773)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2892::0.2892) (0.2775::0.2775)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3636::0.3653) (0.2650::0.2702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3205::2.3205) (0.8530::0.8530)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3414::2.3414) (0.0181::0.0181) (0.8870::0.8870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8932::1.8932) (0.7157::0.7157)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9224::1.9224) (0.0183::0.0183) (0.7604::0.7604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1941::0.1941) (0.2429::0.2429)) (IOPATH B X (0.1529::0.1529) (0.1891::0.1891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1087::0.1087) (0.0873::0.0873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3623::0.3641) (0.2695::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0024::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2037::0.2037) (0.1904::0.1904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1819::0.1819) (0.2308::0.2309)) (IOPATH B X (0.1396::0.1396) (0.1767::0.1767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3610::0.3610) (0.2655::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3527::0.3527) (0.2517::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2740::0.2740) (0.2301::0.2317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0846::2.0846) (0.7644::0.7644)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1076::2.1076) (0.0182::0.0182) (0.8013::0.8013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2951::0.2951) (0.2806::0.2806)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2821::0.2821) (0.2738::0.2738)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3546::0.3546) (0.2545::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3562::0.3572) (0.2584::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6529::1.6529) (0.6261::0.6261)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6812::1.6812) (0.0176::0.0176) (0.6693::0.6693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2732::0.2732) (0.2461::0.2477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0790::0.0790) (0.0640::0.0640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2966::0.2966) (0.2815::0.2815)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7688::1.7688) (0.6651::0.6651)) (IOPATH TE_B Z () () (0.1015::0.1015) (1.7693::1.7693) (0.0265::0.0265) (0.6878::0.6878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3570::0.3591) (0.2607::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0121::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3476::0.3476) (0.2493::0.2493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7981::1.7982) (0.6669::0.6670)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8197::1.8197) (0.0175::0.0175) (0.7036::0.7036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1794::0.1794) (0.2257::0.2258)) (IOPATH B X (0.1418::0.1418) (0.1798::0.1798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4157::0.4157) (0.3559::0.3559)) (IOPATH D Q (0.4075::0.4075) (0.2864::0.2864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3577::0.3577) (0.2557::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9011::1.9011) (0.7000::0.7000)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9270::1.9270) (0.0173::0.0173) (0.7403::0.7403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3818::0.3819) (0.2860::0.2860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3568::0.3578) (0.2570::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9971::1.9972) (0.7495::0.7496)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0217::2.0217) (0.0182::0.0181) (0.7933::0.7933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3538::0.3538) (0.2549::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2758::0.2758) (0.2412::0.2412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9988::1.9989) (0.7503::0.7503)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0312::2.0312) (0.0174::0.0174) (0.7981::0.7981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1778::0.1778) (0.2218::0.2219)) (IOPATH B X (0.1634::0.1634) (0.2130::0.2130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3504::0.3504) (0.2514::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2886::0.2886) (0.2773::0.2773)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9877::1.9877) (0.7344::0.7345)) (IOPATH TE_B Z () () (0.1264::0.1264) (2.0173::2.0173) (0.0075::0.0075) (0.7850::0.7850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3537::0.3549) (0.2577::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3589::2.3589) (0.8460::0.8461)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.3816::2.3816) (0.0166::0.0166) (0.8821::0.8821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3697::2.3697) (0.8718::0.8719)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.3942::2.3942) (0.0166::0.0166) (0.9096::0.9096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3598::0.3625) (0.2650::0.2730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1923)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0058::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0974::0.0974) (0.0761::0.0761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2207::2.2207) (0.8246::0.8246)) (IOPATH TE_B Z () () (0.1186::0.1186) (2.2584::2.2584) (0.0147::0.0147) (0.8786::0.8786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6609::1.6610) (0.6387::0.6388)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.6901::1.6901) (0.0170::0.0170) (0.6836::0.6836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1845::2.1845) (0.7917::0.7917)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.2054::2.2054) (0.0183::0.0183) (0.8265::0.8265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0218::2.0218) (0.7478::0.7478)) (IOPATH TE_B Z () () (0.1014::0.1014) (2.0232::2.0232) (0.0266::0.0266) (0.7737::0.7737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7583::1.7583) (0.6715::0.6715)) (IOPATH TE_B Z () () (0.1185::0.1185) (1.7920::1.7920) (0.0146::0.0146) (0.7231::0.7231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7920::1.7920) (0.6826::0.6827)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8266::1.8266) (0.0173::0.0173) (0.7322::0.7322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3471::0.3471) (0.2494::0.2494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3666::0.3667) (0.2992::0.3013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1804::0.1804) (0.2267::0.2268)) (IOPATH B X (0.1457::0.1457) (0.1849::0.1849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0864::0.0864) (0.0681::0.0681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3217::0.3217) (0.2134::0.2134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4240::2.4240) (0.8610::0.8610)) (IOPATH TE_B Z () () (0.1131::0.1131) (2.4373::2.4373) (0.0199::0.0199) (0.8882::0.8882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6595::1.6595) (0.6294::0.6294)) (IOPATH TE_B Z () () (0.1001::0.1001) (1.6591::1.6591) (0.0270::0.0270) (0.6502::0.6502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1864::0.1864) (0.2338::0.2339)) (IOPATH B X (0.1447::0.1447) (0.1809::0.1809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3204::0.3204)) (IOPATH D Q (0.3464::0.3464) (0.2477::0.2477)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3542::0.3542) (0.2538::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3497::0.3497) (0.2520::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3692::0.3692) (0.3584::0.3584)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2406::0.2425)) (SETUP (negedge D) (posedge CLK) (0.3217::0.3273)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3729::0.3729) (0.3610::0.3610)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2430::0.2445)) (SETUP (negedge D) (posedge CLK) (0.3240::0.3298)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0457::2.0457) (0.7478::0.7478)) (IOPATH TE_B Z () () (0.1196::0.1196) (2.0733::2.0733) (0.0137::0.0137) (0.7941::0.7941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3744::0.3744) (0.3619::0.3619)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2551::0.2570)) (SETUP (negedge D) (posedge CLK) (0.3420::0.3478)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3790::0.3790) (0.3647::0.3647)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2798::0.2820)) (SETUP (negedge D) (posedge CLK) (0.3757::0.3847)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6961::1.6961) (0.6500::0.6501)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7180::1.7180) (0.0175::0.0175) (0.6874::0.6874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3270::0.3270)) (IOPATH D Q (0.3696::0.3749) (0.2721::0.2878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9548::1.9548) (0.7345::0.7345)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.9912::1.9912) (0.0166::0.0166) (0.7854::0.7854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5623::2.5623) (0.9339::0.9339)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.5818::2.5818) (0.0185::0.0185) (0.9661::0.9661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3253::0.3253)) (IOPATH D Q (0.3649::0.3671) (0.2675::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0083::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0226::2.0226) (0.7582::0.7582)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.0607::2.0607) (0.0151::0.0151) (0.8120::0.8120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3168::0.3169) (0.2190::0.2190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3569::0.3569) (0.2544::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2133::0.2133) (0.1868::0.1868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9781::1.9782) (0.7436::0.7436)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0073::2.0073) (0.0184::0.0184) (0.7884::0.7884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2909::2.2909) (0.8484::0.8484)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.3164::2.3164) (0.0189::0.0189) (0.8896::0.8896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7153::1.7153) (0.6550::0.6550)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7440::1.7440) (0.0167::0.0167) (0.6999::0.6999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3815::2.3815) (0.8575::0.8575)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.4034::2.4034) (0.0185::0.0185) (0.8925::0.8925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3716::0.3716) (0.3301::0.3301)) (IOPATH D Q (0.3634::0.3634) (0.2596::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3635::0.3635) (0.2653::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3671::0.3671) (0.3569::0.3569)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2462::0.2482)) (SETUP (negedge D) (posedge CLK) (0.3288::0.3360)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3040::2.3040) (0.8279::0.8280)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3246::2.3246) (0.0181::0.0181) (0.8618::0.8618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3713::0.3713) (0.3598::0.3598)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2486::0.2500)) (SETUP (negedge D) (posedge CLK) (0.3324::0.3382)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0718::2.0718) (0.7619::0.7619)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0916::2.0916) (0.0177::0.0177) (0.7960::0.7960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3835::0.3835) (0.3676::0.3676)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2573::0.2595)) (SETUP (negedge D) (posedge CLK) (0.3445::0.3528)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3771::0.3771) (0.3635::0.3635)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2901::0.2927)) (SETUP (negedge D) (posedge CLK) (0.3898::0.3991)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8344::1.8344) (0.6950::0.6950)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8587::1.8587) (0.0187::0.0187) (0.7350::0.7350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8345::1.8345) (0.6814::0.6815)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8513::1.8513) (0.0184::0.0184) (0.7141::0.7141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3647::0.3677) (0.2681::0.2770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1941)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0042::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3565::0.3565) (0.2608::0.2608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9265::1.9265) (0.7231::0.7231)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9499::1.9499) (0.0181::0.0181) (0.7605::0.7605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7845::1.7845) (0.6790::0.6790)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.8109::1.8109) (0.0170::0.0170) (0.7197::0.7197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3516::0.3516) (0.2559::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0196)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2883::0.2883) (0.2771::0.2771)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0814::0.0821)) (SETUP (negedge GATE) (posedge CLK) (0.0819::0.0819)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0687::2.0687) (0.7717::0.7717)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0947::2.0947) (0.0180::0.0180) (0.8120::0.8120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[1\]\.RAM128\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.6937::0.6937) (0.2607::0.2607)) (IOPATH A Y (0.7355::0.7355) (0.1939::0.1939)) (IOPATH B Y (0.7093::0.7093) (0.1854::0.1854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.4207::0.4207) (0.3672::0.3672)) (IOPATH C X (0.3834::0.3834) (0.3375::0.3375)) (IOPATH A_N X (0.4617::0.4617) (0.3537::0.3537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3458::0.3459) (0.2470::0.2470)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.3631::0.3631) (0.3334::0.3334)) (IOPATH C X (0.3320::0.3320) (0.3111::0.3111)) (IOPATH A_N X (0.4163::0.4163) (0.3312::0.3312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[1\]\.RAM128\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.3298::0.3298) (0.2890::0.2890)) (IOPATH B X (0.3346::0.3346) (0.3199::0.3199)) (IOPATH C X (0.2954::0.2954) (0.2905::0.2905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3516::0.3516) (0.2512::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2092::2.2092) (0.8046::0.8046)) (IOPATH TE_B Z () () (0.1131::0.1131) (2.2258::2.2258) (0.0198::0.0198) (0.8346::0.8346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7676::1.7676) (0.6643::0.6644)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8006::1.8006) (0.0171::0.0171) (0.7198::0.7198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3723::0.3723) (0.3305::0.3305)) (IOPATH D Q (0.3656::0.3656) (0.2620::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2168::0.2168) (0.1706::0.1706)) (IOPATH A Y (0.2875::0.2875) (0.0664::0.0664)) (IOPATH B Y (0.2672::0.2672) (0.0674::0.0674)) (IOPATH C Y (0.2305::0.2305) (0.0637::0.0637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3599::0.3599) (0.2629::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2299::0.2299) (0.2325::0.2325)) (IOPATH D X (0.2303::0.2303) (0.2378::0.2378)) (IOPATH A_N X (0.2903::0.2903) (0.2365::0.2365)) (IOPATH B_N X (0.2978::0.2978) (0.2504::0.2504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2342::0.2342) (0.2351::0.2351)) (IOPATH D X (0.2347::0.2347) (0.2410::0.2410)) (IOPATH A_N X (0.2948::0.2948) (0.2395::0.2395)) (IOPATH B_N X (0.3027::0.3027) (0.2535::0.2535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3738::0.3738) (0.3616::0.3616)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2451::0.2467)) (SETUP (negedge D) (posedge CLK) (0.3276::0.3334)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3760::0.3760) (0.3629::0.3629)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2458::0.2481)) (SETUP (negedge D) (posedge CLK) (0.3283::0.3357)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2250::0.2250) (0.2180::0.2180)) (IOPATH C X (0.2286::0.2286) (0.2320::0.2320)) (IOPATH D X (0.2318::0.2318) (0.2465::0.2465)) (IOPATH A_N X (0.2782::0.2782) (0.2364::0.2364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2288::0.2288) (0.2307::0.2307)) (IOPATH D X (0.2302::0.2302) (0.2378::0.2378)) (IOPATH A_N X (0.2921::0.2921) (0.2372::0.2372)) (IOPATH B_N X (0.2977::0.2977) (0.2503::0.2503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3742::0.3742) (0.3618::0.3618)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2558::0.2577)) (SETUP (negedge D) (posedge CLK) (0.3425::0.3490)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2230::0.2230) (0.2169::0.2169)) (IOPATH C X (0.2254::0.2254) (0.2287::0.2287)) (IOPATH D X (0.2296::0.2296) (0.2449::0.2449)) (IOPATH A_N X (0.2773::0.2773) (0.2355::0.2355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3728::0.3728) (0.3609::0.3609)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2881::0.2911)) (SETUP (negedge D) (posedge CLK) (0.3884::0.3969)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2209::0.2209) (0.2151::0.2151)) (IOPATH C X (0.2235::0.2235) (0.2273::0.2273)) (IOPATH D X (0.2278::0.2278) (0.2435::0.2435)) (IOPATH A_N X (0.2759::0.2759) (0.2343::0.2343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3580::0.3592) (0.2584::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2129::0.2129) (0.1895::0.1895)) (IOPATH B X (0.2213::0.2213) (0.2163::0.2163)) (IOPATH C X (0.2233::0.2233) (0.2307::0.2307)) (IOPATH D X (0.2258::0.2258) (0.2389::0.2389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0083::2.0083) (0.7546::0.7546)) (IOPATH TE_B Z () () (0.1137::0.1138) (2.0340::2.0340) (0.0191::0.0191) (0.7948::0.7948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3663::0.3664) (0.2747::0.2747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3531::0.3531) (0.2574::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2907::0.2907) (0.2783::0.2783)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3533::0.3538) (0.2562::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8756::1.8756) (0.7090::0.7090)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.8951::1.8951) (0.0189::0.0189) (0.7427::0.7427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3501::0.3501) (0.2513::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3331::0.3331) (0.2223::0.2223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3547::0.3552) (0.2560::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9980::1.9980) (0.7372::0.7372)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0171::2.0171) (0.0186::0.0186) (0.7703::0.7703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0163::2.0163) (0.7460::0.7460)) (IOPATH TE_B Z () () (0.1009::0.1009) (2.0108::2.0108) (0.0268::0.0268) (0.7544::0.7544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3730::0.3730) (0.3610::0.3610)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2487::0.2506)) (SETUP (negedge D) (posedge CLK) (0.3328::0.3395)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3735::0.3735) (0.3613::0.3613)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2442::0.2462)) (SETUP (negedge D) (posedge CLK) (0.3268::0.3330)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3766::0.3766) (0.3632::0.3632)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2598::0.2617)) (SETUP (negedge D) (posedge CLK) (0.3475::0.3545)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3527::0.3535) (0.2558::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0827::2.0827) (0.7592::0.7592)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1036::2.1036) (0.0186::0.0186) (0.7939::0.7939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3688::0.3688) (0.2737::0.2737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7018::1.7018) (0.6533::0.6533)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7336::1.7336) (0.0173::0.0173) (0.7013::0.7013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3909::0.3909) (0.3720::0.3720)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2916::0.2953)) (SETUP (negedge D) (posedge CLK) (0.3922::0.4016)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1158::2.1158) (0.7873::0.7873)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1365::2.1365) (0.0188::0.0188) (0.8215::0.8215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2783::0.2783) (0.2719::0.2719)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3472::0.3472) (0.2471::0.2471)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3529::0.3543) (0.2579::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1832::0.1832) (0.2345::0.2345)) (IOPATH B X (0.1395::0.1395) (0.1763::0.1763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3880::0.3881) (0.2899::0.2899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3501::0.3501) (0.2517::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3277::0.3277)) (IOPATH D Q (0.3690::0.3728) (0.2709::0.2819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3665::0.3694) (0.2693::0.2781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3796::0.3796) (0.3652::0.3652)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2425::0.2447)) (SETUP (negedge D) (posedge CLK) (0.3239::0.3320)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4060::2.4061) (0.9011::0.9014)) (IOPATH TE_B Z () () (0.1424::0.1424) (2.4536::2.4536) (-0.0164::-0.0164) (0.9550::0.9550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3748::0.3748) (0.3621::0.3621)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2458::0.2477)) (SETUP (negedge D) (posedge CLK) (0.3281::0.3355)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3738::0.3738) (0.3616::0.3616)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2659::0.2683)) (SETUP (negedge D) (posedge CLK) (0.3564::0.3652)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2861::0.2861) (0.2760::0.2760)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1340::2.1340) (0.7944::0.7945)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.1637::2.1637) (0.0185::0.0185) (0.8394::0.8394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3730::0.3730) (0.3610::0.3610)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2843::0.2868)) (SETUP (negedge D) (posedge CLK) (0.3835::0.3913)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3497::0.3497) (0.2497::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6335::1.6336) (0.6302::0.6302)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6613::1.6613) (0.0179::0.0179) (0.6733::0.6733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2361::0.2361) (0.2010::0.2033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2585::2.2585) (0.8096::0.8096)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.2798::2.2798) (0.0184::0.0184) (0.8444::0.8444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.1764::0.1764) (0.1556::0.1565)) (IOPATH A Y (0.2012::0.2012) (0.0645::0.0645)) (IOPATH B Y (0.1761::0.1762) (0.0581::0.0581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.2456::0.2456) (0.2494::0.2494)) (IOPATH C X (0.2381::0.2381) (0.2466::0.2475)) (IOPATH A_N X (0.2902::0.2902) (0.2533::0.2533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.1950::0.1950) (0.2109::0.2109)) (IOPATH C X (0.1925::0.1925) (0.2140::0.2149)) (IOPATH A_N X (0.2502::0.2502) (0.2266::0.2266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3519::0.3519) (0.2520::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.2595::0.2595) (0.2365::0.2365)) (IOPATH B X (0.2691::0.2691) (0.2648::0.2648)) (IOPATH C X (0.2600::0.2600) (0.2623::0.2633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2751::0.2751) (0.2702::0.2702)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0791::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3411::0.3411) (0.2484::0.2484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3854::2.3854) (0.8567::0.8568)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.4053::2.4053) (0.0184::0.0184) (0.8898::0.8898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4157::0.4157) (0.3559::0.3559)) (IOPATH D Q (0.4069::0.4069) (0.2845::0.2850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2264::2.2264) (0.8040::0.8041)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2472::2.2472) (0.0177::0.0177) (0.8385::0.8385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8591::1.8591) (0.7036::0.7036)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8858::1.8858) (0.0187::0.0187) (0.7451::0.7451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3272::0.3272)) (IOPATH D Q (0.3612::0.3623) (0.2622::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3216::0.3216)) (IOPATH D Q (0.3503::0.3503) (0.2506::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3537::0.3537) (0.2530::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2921::0.2921) (0.2791::0.2791)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3707::0.3707) (0.3594::0.3594)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2459::0.2473)) (SETUP (negedge D) (posedge CLK) (0.3284::0.3335)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3728::0.3728) (0.3609::0.3609)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2475::0.2494)) (SETUP (negedge D) (posedge CLK) (0.3311::0.3369)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0621::2.0621) (0.7678::0.7678)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0923::2.0923) (0.0186::0.0186) (0.8120::0.8120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7636::1.7636) (0.6722::0.6722)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7910::1.7910) (0.0186::0.0186) (0.7140::0.7140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8740::1.8740) (0.7095::0.7096)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.8972::1.8972) (0.0170::0.0170) (0.7482::0.7482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3785::0.3785) (0.3644::0.3644)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2613::0.2633)) (SETUP (negedge D) (posedge CLK) (0.3496::0.3570)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3811::0.3811) (0.3660::0.3660)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2838::0.2870)) (SETUP (negedge D) (posedge CLK) (0.3815::0.3906)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9346::1.9346) (0.7268::0.7268)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.9561::1.9561) (0.0192::0.0192) (0.7631::0.7631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0556::2.0556) (0.7678::0.7678)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0823::2.0823) (0.0172::0.0172) (0.8118::0.8118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3002::0.3002) (0.2833::0.2833)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7144::1.7144) (0.6471::0.6472)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.7410::1.7410) (0.0155::0.0155) (0.6951::0.6951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3471::0.3471) (0.2496::0.2496)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8214::1.8214) (0.6790::0.6791)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8589::1.8589) (0.0163::0.0163) (0.7313::0.7313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3554::0.3571) (0.2585::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3851::0.3852) (0.2896::0.2896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3584::0.3599) (0.2611::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0860::2.0860) (0.7593::0.7593)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1066::2.1066) (0.0175::0.0175) (0.7941::0.7941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3683::0.3702) (0.2723::0.2788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1945)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0070)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0039::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3555::0.3555) (0.2546::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6918::1.6918) (0.6492::0.6492)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.7264::1.7264) (0.0189::0.0189) (0.6981::0.6981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3510::0.3510) (0.2532::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0999::0.0999) (0.0795::0.0795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2748::0.2748) (0.2405::0.2405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1802::0.1802) (0.1615::0.1615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2908::0.2908) (0.2784::0.2784)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3521::0.3521) (0.2537::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7314::1.7314) (0.6625::0.6626)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7521::1.7521) (0.0186::0.0186) (0.7010::0.7010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9475::1.9475) (0.7210::0.7210)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9817::1.9817) (0.0169::0.0169) (0.7692::0.7692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3698::0.3698) (0.3588::0.3588)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2479::0.2497)) (SETUP (negedge D) (posedge CLK) (0.3313::0.3376)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3707::0.3707) (0.3594::0.3594)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2394::0.2411)) (SETUP (negedge D) (posedge CLK) (0.3190::0.3250)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7990::1.7990) (0.6840::0.6840)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8214::1.8214) (0.0169::0.0169) (0.7218::0.7218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3726::0.3726) (0.3608::0.3608)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2629::0.2651)) (SETUP (negedge D) (posedge CLK) (0.3525::0.3599)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3776::0.3776) (0.3638::0.3638)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2829::0.2858)) (SETUP (negedge D) (posedge CLK) (0.3807::0.3891)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8082::1.8082) (0.6878::0.6879)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8397::1.8397) (0.0179::0.0179) (0.7338::0.7338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0515::2.0515) (0.7669::0.7670)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0795::2.0795) (0.0185::0.0185) (0.8090::0.8090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3319::0.3320) (0.2304::0.2304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3556::0.3562) (0.2578::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3985::0.3985) (0.3464::0.3464)) (IOPATH D Q (0.3879::0.3879) (0.2742::0.2742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9549::1.9549) (0.7334::0.7334)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9807::1.9807) (0.0177::0.0177) (0.7740::0.7740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9291::1.9291) (0.7260::0.7260)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9568::1.9568) (0.0157::0.0157) (0.7728::0.7728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3561::0.3561) (0.2552::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9903::1.9903) (0.7487::0.7488)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.0089::2.0089) (0.0157::0.0157) (0.7936::0.7936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2790::0.2790) (0.2722::0.2722)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0836::0.0837)) (SETUP (negedge GATE) (posedge CLK) (0.0829::0.0832)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3551::0.3554) (0.2561::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3571::0.3587) (0.2619::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0112::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3763::0.3763) (0.3329::0.3329)) (IOPATH D Q (0.3674::0.3680) (0.2628::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3720::0.3720) (0.3303::0.3303)) (IOPATH D Q (0.3651::0.3661) (0.2635::0.2666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5474::2.5474) (0.9302::0.9302)) (IOPATH TE_B Z () () (0.1179::0.1179) (2.5756::2.5756) (0.0155::0.0155) (0.9720::0.9720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0317::2.0317) (0.7466::0.7466)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0520::2.0520) (0.0186::0.0186) (0.7810::0.7810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5226::2.5226) (0.9200::0.9200)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5455::2.5455) (0.0181::0.0181) (0.9561::0.9561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3669::0.3669) (0.3272::0.3272)) (IOPATH D Q (0.3640::0.3662) (0.2655::0.2719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1762::0.1762) (0.1581::0.1581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7110::1.7111) (0.6566::0.6566)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7485::1.7485) (0.0163::0.0163) (0.7100::0.7100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1442::0.1442) (0.1634::0.1634)) (IOPATH B X (0.1522::0.1522) (0.1957::0.1957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3689::0.3689) (0.3582::0.3582)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2501::0.2520)) (SETUP (negedge D) (posedge CLK) (0.3344::0.3412)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3859::0.3859) (0.3690::0.3690)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2484::0.2498)) (SETUP (negedge D) (posedge CLK) (0.3322::0.3373)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3813::0.3813) (0.3662::0.3662)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2487::0.2504)) (SETUP (negedge D) (posedge CLK) (0.3327::0.3384)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6727::1.6727) (0.6431::0.6431)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7068::1.7068) (0.0176::0.0176) (0.6919::0.6919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3577::0.3600) (0.2628::0.2693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0085::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4832::2.4832) (0.8874::0.8874)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.5007::2.5007) (0.0177::0.0177) (0.9200::0.9200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3953::0.3953) (0.3748::0.3748)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2917::0.2959)) (SETUP (negedge D) (posedge CLK) (0.3926::0.4017)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3515::0.3515) (0.2535::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3255::0.3255)) (IOPATH D Q (0.3554::0.3555) (0.2549::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0770::2.0770) (0.7591::0.7592)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1055::2.1055) (0.0172::0.0172) (0.8018::0.8018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2580::0.2580) (0.2423::0.2423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1723::0.1723) (0.1543::0.1543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3685::0.3685) (0.3282::0.3282)) (IOPATH D Q (0.3660::0.3665) (0.2666::0.2684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3626::0.3628) (0.2660::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3805::0.3806) (0.2811::0.2811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3213::0.3213)) (IOPATH D Q (0.3495::0.3502) (0.2512::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3711::2.3711) (0.8717::0.8717)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.3923::2.3923) (0.0187::0.0187) (0.9060::0.9060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3948::0.3948) (0.3442::0.3442)) (IOPATH D Q (0.3951::0.3951) (0.2865::0.2865)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3500::0.3506) (0.2543::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2680::0.2707) (0.1965::0.2006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2870::0.2870) (0.2764::0.2764)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3577::0.3611) (0.2630::0.2728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1923)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0058)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0051::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3526::0.3541) (0.2565::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0761::0.0761) (0.0620::0.0620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3537::0.3537) (0.2588::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0174)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9680::1.9680) (0.7414::0.7415)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9933::1.9933) (0.0187::0.0187) (0.7817::0.7817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3241::0.3241)) (IOPATH D Q (0.3522::0.3523) (0.2516::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0901::2.0901) (0.7642::0.7642)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.1216::2.1216) (0.0172::0.0172) (0.8107::0.8107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3551::0.3551) (0.3189::0.3189)) (IOPATH D Q (0.3571::0.3602) (0.2631::0.2731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1932)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0036::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3250::0.3250)) (IOPATH D Q (0.3607::0.3627) (0.2631::0.2689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0944::0.0944) (0.0741::0.0741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8437::1.8437) (0.6960::0.6960)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8779::1.8779) (0.0179::0.0179) (0.7445::0.7445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3484::0.3484) (0.2494::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6095::1.6095) (0.6218::0.6218)) (IOPATH TE_B Z () () (0.1138::0.1139) (1.6431::1.6431) (0.0188::0.0188) (0.6703::0.6703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3555::0.3555) (0.2545::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3642::0.3676) (0.2692::0.2797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0001::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8920::1.8920) (0.7056::0.7057)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9150::1.9150) (0.0188::0.0188) (0.7525::0.7525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3537::0.3537) (0.2582::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0185)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3258::0.3258) (0.2271::0.2271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1825::0.1825) (0.2261::0.2262)) (IOPATH B X (0.1472::0.1472) (0.1849::0.1849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7030::2.7030) (0.9811::0.9811)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.7330::2.7330) (0.0176::0.0176) (1.0250::1.0250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0747::0.0747) (0.0608::0.0608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3197::0.3197)) (IOPATH D Q (0.3514::0.3514) (0.2560::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0200)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1883::0.1883) (0.2429::0.2430)) (IOPATH B X (0.1459::0.1459) (0.1855::0.1855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8874::1.8874) (0.7142::0.7142)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9218::1.9218) (0.0176::0.0176) (0.7630::0.7630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5045::0.5045) (0.4166::0.4166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7226::2.7226) (0.9690::0.9690)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.7367::2.7367) (0.0193::0.0193) (0.9961::0.9961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9230::1.9230) (0.7157::0.7158)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9552::1.9552) (0.0157::0.0157) (0.7738::0.7738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3023::0.3023) (0.2845::0.2845)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3469::0.3478) (0.2498::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3732::0.3732) (0.3310::0.3310)) (IOPATH D Q (0.3665::0.3665) (0.2621::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1816::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2605::2.2605) (0.8173::0.8174)) (IOPATH TE_B Z () () (0.1202::0.1202) (2.3014::2.3014) (0.0133::0.0133) (0.8753::0.8753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7024::1.7024) (0.6406::0.6407)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7366::1.7366) (0.0178::0.0178) (0.6891::0.6891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3608::0.3608) (0.2952::0.2971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3966::2.3966) (0.8820::0.8821)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.4196::2.4196) (0.0180::0.0180) (0.9184::0.9184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3805::2.3805) (0.8480::0.8481)) (IOPATH TE_B Z () () (0.1205::0.1205) (2.4124::2.4124) (0.0130::0.0130) (0.9026::0.9026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0706::2.0706) (0.7625::0.7625)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0919::2.0919) (0.0180::0.0180) (0.8049::0.8049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0981::0.0981) (0.0777::0.0777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3241::0.3241)) (IOPATH D Q (0.3553::0.3553) (0.2553::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6717::1.6717) (0.6400::0.6400)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7051::1.7051) (0.0176::0.0176) (0.6883::0.6883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3923::2.3923) (0.8589::0.8589)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.4108::2.4108) (0.0177::0.0177) (0.8920::0.8920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3548::0.3556) (0.2581::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1141::2.1141) (0.7698::0.7699)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.1329::2.1329) (0.0189::0.0189) (0.8020::0.8020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2596::0.2596) (0.2303::0.2303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6498::1.6498) (0.6350::0.6350)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6790::1.6790) (0.0181::0.0181) (0.6790::0.6790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6749::1.6749) (0.6281::0.6281)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7089::1.7089) (0.0172::0.0172) (0.6765::0.6765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7873::1.7873) (0.6798::0.6798)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8174::1.8174) (0.0168::0.0168) (0.7262::0.7262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3255::0.3255)) (IOPATH D Q (0.3578::0.3586) (0.2592::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0653::2.0653) (0.7603::0.7603)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0942::2.0942) (0.0172::0.0172) (0.8033::0.8033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9953::1.9953) (0.7478::0.7479)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0227::2.0227) (0.0178::0.0178) (0.7893::0.7893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3573::0.3573) (0.2549::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1012::0.1012) (0.0799::0.0799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3220::0.3220)) (IOPATH D Q (0.3561::0.3581) (0.2597::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3465::0.3465) (0.2487::0.2487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3617::0.3617) (0.2632::0.2632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2914::0.2914) (0.2787::0.2787)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3550::0.3569) (0.2593::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1311::2.1311) (0.7949::0.7949)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1518::2.1518) (0.0176::0.0176) (0.8301::0.8301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3549::0.3559) (0.2557::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3147::0.3147) (0.2910::0.2910)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0791::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1067::2.1067) (0.7848::0.7849)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.1345::2.1345) (0.0156::0.0156) (0.8337::0.8337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0876::0.0876) (0.0690::0.0690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3586::0.3601) (0.2648::0.2699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0068::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1723::2.1723) (0.7820::0.7820)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1940::2.1940) (0.0187::0.0187) (0.8170::0.8170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0164::2.0165) (0.7427::0.7427)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0479::2.0479) (0.0158::0.0158) (0.7896::0.7896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7311::1.7311) (0.6630::0.6631)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7652::1.7652) (0.0168::0.0168) (0.7126::0.7126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1335::2.1335) (0.7822::0.7822)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1645::2.1645) (0.0181::0.0181) (0.8276::0.8276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3241::0.3241)) (IOPATH D Q (0.3539::0.3539) (0.2547::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3509::0.3509) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3581::0.3581) (0.2627::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0483::2.0484) (0.7655::0.7656)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0650::2.0650) (0.0186::0.0186) (0.7967::0.7967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3588::0.3604) (0.2609::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3172::0.3172) (0.2079::0.2079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3624::0.3677) (0.2670::0.2828)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3530::0.3530) (0.2525::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3524::0.3535) (0.2550::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0938::0.0938) (0.0737::0.0737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0910::2.0911) (0.7805::0.7805)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1145::2.1145) (0.0174::0.0174) (0.8176::0.8176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0530::2.0531) (0.7676::0.7676)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0715::2.0715) (0.0183::0.0183) (0.8004::0.8004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2849::0.2849) (0.2753::0.2753)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3036::2.3036) (0.8276::0.8276)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.3223::2.3223) (0.0175::0.0175) (0.8602::0.8602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3376::0.3377) (0.2396::0.2396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3510::0.3510) (0.2512::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8981::1.8981) (0.7161::0.7162)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9138::1.9138) (0.0183::0.0183) (0.7472::0.7472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2754::0.2754) (0.2704::0.2704)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3472::0.3481) (0.2497::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3531::0.3544) (0.2555::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1758::0.1758) (0.1976::0.1976)) (IOPATH B X (0.1648::0.1648) (0.2048::0.2048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9929::1.9930) (0.7478::0.7479)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0307::2.0307) (0.0168::0.0168) (0.8004::0.8004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6143::2.6144) (0.9533::0.9534)) (IOPATH TE_B Z () () (0.1222::0.1222) (2.6573::2.6573) (0.0115::0.0115) (1.0147::1.0147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3010::0.3010) (0.2838::0.2838)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3497::0.3497) (0.2514::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6111::1.6111) (0.6135::0.6135)) (IOPATH TE_B Z () () (0.1005::0.1005) (1.6142::1.6142) (0.0269::0.0269) (0.6378::0.6378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3537::0.3542) (0.2556::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6810::1.6811) (0.6327::0.6328)) (IOPATH TE_B Z () () (0.1133::0.1133) (1.7088::1.7088) (0.0194::0.0194) (0.6757::0.6757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.7395::2.7395) (0.9825::0.9825)) (IOPATH TE_B Z () () (0.1000::0.1000) (2.7238::2.7241) (0.0274::0.0274) (0.9842::0.9845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3624::0.3650) (0.2657::0.2731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0087::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1062::2.1062) (0.7700::0.7700)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.1251::2.1251) (0.0189::0.0189) (0.8021::0.8021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3580::0.3580) (0.2634::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1876::0.1876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2794::0.2794) (0.2725::0.2725)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3889::0.3912) (0.2840::0.2880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1826::0.1826) (0.2301::0.2301)) (IOPATH B X (0.1463::0.1463) (0.1857::0.1857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3608::0.3634) (0.2644::0.2721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0087::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2918::0.2918) (0.2789::0.2789)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0818::0.0824)) (SETUP (negedge GATE) (posedge CLK) (0.0820::0.0821)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8727::1.8727) (0.7056::0.7057)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8944::1.8944) (0.0172::0.0172) (0.7415::0.7415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0507::2.0507) (0.7573::0.7573)) (IOPATH TE_B Z () () (0.1025::0.1025) (2.0467::2.0467) (0.0261::0.0261) (0.7672::0.7673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9351::1.9352) (0.7289::0.7289)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9631::1.9631) (0.0178::0.0178) (0.7707::0.7707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0548::2.0548) (0.7695::0.7695)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0848::2.0848) (0.0184::0.0184) (0.8147::0.8147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3743::0.3744) (0.2776::0.2776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0521::2.0521) (0.7672::0.7672)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0811::2.0811) (0.0180::0.0180) (0.8119::0.8119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1823::0.1823) (0.2270::0.2271)) (IOPATH B X (0.1522::0.1522) (0.1932::0.1932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3494::0.3494) (0.2516::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9968::1.9968) (0.7323::0.7324)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0147::2.0147) (0.0189::0.0189) (0.7649::0.7649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3723::0.3723) (0.3305::0.3305)) (IOPATH D Q (0.3793::0.3813) (0.2815::0.2876)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1972)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0101)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0008::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3548::0.3556) (0.2543::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6883::1.6883) (0.6453::0.6454)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.7280::1.7280) (0.0156::0.0155) (0.6996::0.6996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3586::0.3588) (0.2611::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3654::0.3688) (0.2696::0.2800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1951)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0094)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0015::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3074::0.3074) (0.2871::0.2871)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2461::0.2461) (0.2253::0.2253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6975::1.6975) (0.6506::0.6506)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7343::1.7343) (0.0171::0.0171) (0.7019::0.7019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7928::1.7928) (0.6673::0.6673)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8181::1.8181) (0.0185::0.0185) (0.7077::0.7077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6625::1.6626) (0.6370::0.6370)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6980::1.6980) (0.0173::0.0173) (0.6868::0.6868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2429::2.2429) (0.8066::0.8066)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.2661::2.2661) (0.0171::0.0171) (0.8437::0.8437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3571::0.3585) (0.2608::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3491::0.3491) (0.2498::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3261::0.3261)) (IOPATH D Q (0.3630::0.3630) (0.2630::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9359::1.9359) (0.7270::0.7271)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9614::1.9614) (0.0173::0.0173) (0.7662::0.7662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9690::1.9690) (0.7386::0.7386)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0032::2.0032) (0.0169::0.0169) (0.7877::0.7877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3499::0.3499) (0.2507::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5270::2.5270) (0.9240::0.9241)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.5505::2.5505) (0.0166::0.0166) (0.9617::0.9617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3091::0.3091) (0.2157::0.2157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3570::0.3585) (0.2603::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6684::1.6685) (0.6313::0.6313)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7047::1.7047) (0.0168::0.0168) (0.6826::0.6826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7029::1.7029) (0.6514::0.6514)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7373::1.7373) (0.0174::0.0174) (0.7006::0.7006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3566::0.3566) (0.2556::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2325::2.2325) (0.8250::0.8250)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.2522::2.2522) (0.0179::0.0179) (0.8578::0.8578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6858::1.6859) (0.6442::0.6442)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7139::1.7139) (0.0185::0.0185) (0.6870::0.6870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3501::0.3501) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3566::0.3603) (0.2617::0.2728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1922)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3719::0.3719) (0.3302::0.3302)) (IOPATH D Q (0.3677::0.3677) (0.2652::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0777::2.0777) (0.7745::0.7745)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1163::2.1163) (0.0168::0.0168) (0.8274::0.8274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8435::1.8435) (0.6973::0.6973)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8643::1.8643) (0.0179::0.0179) (0.7318::0.7318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3225::0.3225)) (IOPATH D Q (0.3518::0.3518) (0.2516::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7491::1.7491) (0.6679::0.6679)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7854::1.7854) (0.0172::0.0172) (0.7194::0.7194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8628::1.8628) (0.6921::0.6922)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8898::1.8898) (0.0168::0.0168) (0.7343::0.7343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0110::2.0110) (0.7516::0.7517)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0439::2.0439) (0.0176::0.0176) (0.7989::0.7989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2559::2.2559) (0.8324::0.8325)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2775::2.2775) (0.0178::0.0178) (0.8683::0.8683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6649::2.6650) (0.9563::0.9564)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.6840::2.6840) (0.0182::0.0182) (0.9890::0.9890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3525::0.3534) (0.2528::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3502::0.3502) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3470::0.3470) (0.2490::0.2490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2472::0.2472) (0.2127::0.2127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7230::1.7230) (0.6566::0.6566)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7660::1.7660) (0.0170::0.0170) (0.7141::0.7141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3650::2.3650) (0.8705::0.8705)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.3811::2.3811) (0.0182::0.0182) (0.9005::0.9005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3509::0.3509) (0.2511::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3485::0.3485) (0.2543::0.2543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3252::0.3252)) (IOPATH D Q (0.3547::0.3547) (0.2526::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1725::0.1725) (0.2001::0.2001)) (IOPATH B X (0.1574::0.1574) (0.2000::0.2000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3166::2.3166) (0.8397::0.8397)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3365::2.3365) (0.0176::0.0176) (0.8741::0.8741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8310::1.8310) (0.6929::0.6929)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8503::1.8503) (0.0172::0.0172) (0.7275::0.7275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3566::0.3581) (0.2604::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2929::0.2929) (0.2795::0.2795)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7960::1.7960) (0.6821::0.6821)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8177::1.8177) (0.0173::0.0173) (0.7179::0.7179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3569::0.3570) (0.2659::0.2659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9046::1.9046) (0.7045::0.7046)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.9189::1.9189) (0.0191::0.0191) (0.7333::0.7333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1812::2.1812) (0.7899::0.7899)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.2159::2.2159) (0.0152::0.0152) (0.8384::0.8384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9273::1.9273) (0.7268::0.7269)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.9618::1.9618) (0.0154::0.0154) (0.7781::0.7781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3557::0.3557) (0.2548::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0456::2.0457) (0.7491::0.7491)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0650::2.0650) (0.0189::0.0189) (0.7825::0.7825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5364::2.5364) (0.9028::0.9028)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5622::2.5622) (0.0171::0.0171) (0.9417::0.9417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3525::0.3525) (0.2525::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3195::0.3195)) (IOPATH D Q (0.3597::0.3612) (0.2658::0.2702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1935)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0367::2.0368) (0.7504::0.7505)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0544::2.0544) (0.0180::0.0180) (0.7842::0.7842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2160::2.2160) (0.8195::0.8195)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.2375::2.2375) (0.0169::0.0169) (0.8557::0.8557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1413::0.1413) (0.1501::0.1501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3197::0.3197) (0.2126::0.2126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8918::1.8918) (0.7148::0.7148)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9177::1.9177) (0.0185::0.0185) (0.7555::0.7555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3058::2.3058) (0.8330::0.8330)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3269::2.3269) (0.0176::0.0176) (0.8682::0.8682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3603::0.3603) (0.2617::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3639::0.3659) (0.2692::0.2754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.1962)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0077)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0032::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3518::0.3518) (0.2508::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3556::0.3556) (0.2540::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3771::0.3771) (0.3334::0.3334)) (IOPATH D Q (0.3685::0.3691) (0.2638::0.2663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2850::0.2850) (0.2753::0.2753)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3637::0.3637) (0.2655::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1892::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3494::0.3494) (0.2502::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3521::0.3528) (0.2558::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3513::0.3513) (0.2520::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3524::0.3524) (0.2546::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.3847::1.3864) (1.0328::1.0399)) (IOPATH A1 X (1.4454::1.4457) (1.1043::1.1084)) (IOPATH (posedge S) X (1.4255::1.4255) (1.0928::1.0928)) (IOPATH (negedge S) X (1.4920::1.4920) (1.0905::1.0905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3531::0.3534) (0.2568::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2957::0.2957) (0.2568::0.2568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6832::1.6832) (0.6463::0.6464)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7121::1.7121) (0.0185::0.0185) (0.6897::0.6897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4005::0.4005) (0.3476::0.3476)) (IOPATH D Q (0.3926::0.3934) (0.2792::0.2823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5989::0.5989) (0.4691::0.4691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3325::0.3326) (0.2370::0.2370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8587::1.8587) (0.7043::0.7044)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8928::1.8928) (0.0172::0.0172) (0.7544::0.7544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2944::0.2944) (0.2803::0.2803)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3262::0.3262)) (IOPATH D Q (0.3569::0.3569) (0.2549::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3782::0.3782) (0.3341::0.3341)) (IOPATH D Q (0.3708::0.3715) (0.2666::0.2688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3711::0.3711) (0.3298::0.3298)) (IOPATH D Q (0.3650::0.3662) (0.2640::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2928::0.2928) (0.2794::0.2794)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3305::0.3306) (0.2723::0.2743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0947::2.0947) (0.7811::0.7811)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1259::2.1259) (0.0190::0.0190) (0.8262::0.8262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3586::0.3619) (0.2642::0.2745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0033::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2749::2.2750) (0.8431::0.8431)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.3067::2.3067) (0.0171::0.0171) (0.8902::0.8902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2829::0.2829) (0.2743::0.2743)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0823)) (SETUP (negedge GATE) (posedge CLK) (0.0815::0.0822)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.3485::1.3501) (1.0115::1.0188)) (IOPATH A1 X (1.4080::1.4085) (1.0769::1.0812)) (IOPATH (posedge S) X (1.3926::1.3926) (1.0736::1.0736)) (IOPATH (negedge S) X (1.4591::1.4591) (1.0696::1.0696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3599::0.3615) (0.2669::0.2721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1942)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5170::2.5170) (0.8886::0.8886)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.5415::2.5415) (0.0172::0.0172) (0.9260::0.9260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6733::1.6734) (0.6444::0.6444)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7119::1.7119) (0.0175::0.0175) (0.6987::0.6987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3512::0.3512) (0.2537::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2984::0.2984) (0.2824::0.2824)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3560::0.3566) (0.2568::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7523::1.7523) (0.6574::0.6575)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7885::1.7885) (0.0173::0.0173) (0.7084::0.7084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3398::2.3398) (0.8430::0.8430)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3630::2.3630) (0.0176::0.0176) (0.8794::0.8794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9361::1.9361) (0.7175::0.7175)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9661::1.9661) (0.0183::0.0183) (0.7620::0.7620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7707::1.7707) (0.6728::0.6728)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7931::1.7931) (0.0173::0.0173) (0.7092::0.7092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3615::0.3622) (0.2650::0.2673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0126::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3467::0.3475) (0.2478::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1677::0.1677) (0.1936::0.1937)) (IOPATH B X (0.1443::0.1443) (0.1818::0.1818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3459::0.3459) (0.2495::0.2495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7971::1.7971) (0.6669::0.6669)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8219::1.8219) (0.0157::0.0157) (0.7062::0.7062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9483::1.9483) (0.7322::0.7322)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.9843::1.9843) (0.0155::0.0155) (0.7842::0.7842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9639::1.9639) (0.7373::0.7374)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.9878::1.9878) (0.0162::0.0162) (0.7788::0.7788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.3341::1.3357) (1.0040::1.0112)) (IOPATH A1 X (1.3966::1.3970) (1.0749::1.0789)) (IOPATH (posedge S) X (1.3767::1.3767) (1.0650::1.0650)) (IOPATH (negedge S) X (1.4432::1.4432) (1.0608::1.0608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9171::1.9172) (0.7109::0.7109)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9445::1.9445) (0.0179::0.0179) (0.7538::0.7538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4835::2.4835) (0.8841::0.8842)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5099::2.5099) (0.0171::0.0171) (0.9235::0.9235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2185::2.2185) (0.8218::0.8218)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.2406::2.2406) (0.0169::0.0169) (0.8583::0.8583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3989::2.3989) (0.8827::0.8827)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.4183::2.4183) (0.0181::0.0181) (0.9170::0.9170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.7447::0.7447) (0.5266::0.5266)) (IOPATH D Q (0.7371::0.7371) (0.4568::0.4577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2619::2.2619) (0.8232::0.8232)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.2905::2.2905) (0.0173::0.0173) (0.8665::0.8665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2977::0.2977) (0.2820::0.2820)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3936::2.3936) (0.8623::0.8623)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.4158::2.4158) (0.0177::0.0177) (0.8982::0.8982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3515::0.3524) (0.2549::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7234::1.7234) (0.6494::0.6495)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7563::1.7563) (0.0182::0.0182) (0.6975::0.6975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3675::0.3720) (0.2700::0.2832)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1948)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0009::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9935::1.9935) (0.7476::0.7476)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.0277::2.0277) (0.0160::0.0160) (0.7973::0.7973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0791::2.0791) (0.7570::0.7571)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.0927::2.0927) (0.0191::0.0191) (0.7847::0.7847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3515::0.3528) (0.2547::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9060::1.9060) (0.7205::0.7206)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9384::1.9384) (0.0171::0.0171) (0.7678::0.7678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0144::2.0144) (0.7363::0.7363)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0344::2.0344) (0.0175::0.0175) (0.7704::0.7704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.3656::1.3673) (1.0238::1.0293)) (IOPATH A1 X (1.4190::1.4198) (1.0837::1.0881)) (IOPATH (posedge S) X (1.4081::1.4081) (1.0831::1.0831)) (IOPATH (negedge S) X (1.4744::1.4744) (1.0807::1.0807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8762::1.8762) (0.6976::0.6976)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9065::1.9065) (0.0177::0.0177) (0.7425::0.7425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3605::0.3605) (0.2583::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3523::0.3541) (0.2571::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3555::0.3562) (0.2560::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3669::0.3669) (0.3272::0.3272)) (IOPATH D Q (0.3586::0.3597) (0.2583::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3257::0.3257)) (IOPATH D Q (0.3623::0.3642) (0.2644::0.2698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0128::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5067::2.5067) (0.8929::0.8930)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.5170::2.5170) (0.0175::0.0175) (0.9245::0.9245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1079::2.1079) (0.7856::0.7856)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1383::2.1383) (0.0170::0.0170) (0.8305::0.8305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3455::0.3456) (0.2541::0.2541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3490::0.3496) (0.2514::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1653::0.1653) (0.1908::0.1908)) (IOPATH B X (0.1417::0.1417) (0.1789::0.1789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3726::0.3726) (0.3307::0.3307)) (IOPATH D Q (0.3644::0.3644) (0.2597::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3068::2.3068) (0.8499::0.8499)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3242::2.3242) (0.0180::0.0180) (0.8809::0.8809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2524::0.2530) (0.2347::0.2360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3490::0.3490) (0.2501::0.2501)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9478::1.9478) (0.7216::0.7216)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9756::1.9756) (0.0157::0.0157) (0.7645::0.7645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.3313::1.3330) (1.0021::1.0093)) (IOPATH A1 X (1.3848::1.3855) (1.0620::1.0664)) (IOPATH (posedge S) X (1.3735::1.3735) (1.0627::1.0627)) (IOPATH (negedge S) X (1.4399::1.4399) (1.0588::1.0588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3694::0.3694) (0.3288::0.3288)) (IOPATH D Q (0.3610::0.3615) (0.2595::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2563::0.2597) (0.2379::0.2452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1852::0.1852) (0.1624::0.1638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8053::1.8053) (0.6838::0.6838)) (IOPATH TE_B Z () () (0.1132::0.1132) (1.8199::1.8199) (0.0195::0.0195) (0.7134::0.7134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3611::0.3623) (0.2659::0.2694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0100::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4956::2.4956) (0.9125::0.9126)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5259::2.5259) (0.0171::0.0171) (0.9586::0.9586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3213::0.3213)) (IOPATH D Q (0.3516::0.3516) (0.2550::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0571::2.0572) (0.7497::0.7498)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0824::2.0824) (0.0186::0.0186) (0.7889::0.7889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3582::0.3601) (0.2642::0.2698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1929)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3575::0.3595) (0.2604::0.2663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6691::1.6691) (0.6429::0.6429)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7082::1.7082) (0.0175::0.0175) (0.6976::0.6976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3462::0.3462) (0.2489::0.2489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7065::1.7066) (0.6521::0.6521)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7377::1.7377) (0.0183::0.0183) (0.6990::0.6990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2517::0.2517) (0.2334::0.2334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3487::0.3487) (0.2500::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2870::0.2870) (0.2489::0.2489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.3248::1.3264) (1.0002::1.0075)) (IOPATH A1 X (1.3802::1.3809) (1.0613::1.0657)) (IOPATH (posedge S) X (1.3686::1.3686) (1.0619::1.0619)) (IOPATH (negedge S) X (1.4350::1.4350) (1.0579::1.0579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3583::0.3583) (0.2569::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3685::0.3685) (0.3282::0.3282)) (IOPATH D Q (0.3691::0.3714) (0.2704::0.2773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0082::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3573::0.3589) (0.2616::0.2666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1580::0.1580) (0.1810::0.1810)) (IOPATH B X (0.1581::0.1581) (0.2039::0.2039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3492::0.3492) (0.2505::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3541::0.3541) (0.2897::0.2918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3622::0.3622) (0.2656::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3796::0.3796) (0.3350::0.3350)) (IOPATH D Q (0.3700::0.3707) (0.2640::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3568::0.3576) (0.2625::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3589::0.3603) (0.2638::0.2685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0097::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5382::2.5382) (0.9303::0.9303)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.5648::2.5648) (0.0174::0.0174) (0.9722::0.9722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.3093::1.3109) (0.9930::1.0003)) (IOPATH A1 X (1.3624::1.3632) (1.0523::1.0568)) (IOPATH (posedge S) X (1.3524::1.3524) (1.0541::1.0541)) (IOPATH (negedge S) X (1.4188::1.4188) (1.0501::1.0501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0995::2.0995) (0.7667::0.7667)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1214::2.1214) (0.0186::0.0186) (0.8029::0.8029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7879::1.7880) (0.6786::0.6787)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8220::1.8220) (0.0181::0.0181) (0.7274::0.7274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3462::0.3462) (0.2468::0.2477)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1089::2.1089) (0.7751::0.7751)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1359::2.1359) (0.0164::0.0164) (0.8235::0.8235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3115::0.3115) (0.2893::0.2893)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0815::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0819)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3901::0.3901) (0.3413::0.3413)) (IOPATH D Q (0.3814::0.3814) (0.2710::0.2710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7533::1.7533) (0.6705::0.6705)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7825::1.7825) (0.0170::0.0170) (0.7164::0.7164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8988::1.8988) (0.7183::0.7184)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9318::1.9318) (0.0171::0.0171) (0.7660::0.7660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1817::0.1817) (0.2292::0.2293)) (IOPATH B X (0.1462::0.1462) (0.1855::0.1855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7677::1.7677) (0.6616::0.6617)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8009::1.8009) (0.0164::0.0164) (0.7102::0.7102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7245::1.7245) (0.6506::0.6506)) (IOPATH TE_B Z () () (0.1054::0.1054) (1.7318::1.7318) (0.0247::0.0247) (0.6799::0.6800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4693::2.4693) (0.9066::0.9066)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.4979::2.4979) (0.0168::0.0168) (0.9515::0.9515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3586::0.3591) (0.2600::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3269::0.3270) (0.2387::0.2387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3797::0.3797) (0.6338::0.6338)) (IOPATH A1 X (0.3858::0.3858) (0.6432::0.6432)) (IOPATH A2 X (0.3777::0.3777) (0.6261::0.6261)) (IOPATH A3 X (0.3700::0.3700) (0.6118::0.6118)) (IOPATH (posedge S0) X (0.4249::0.4249) (0.7313::0.7313)) (IOPATH (negedge S0) X (0.5239::0.5239) (0.6296::0.6296)) (IOPATH (posedge S1) X (0.3356::0.3356) (0.4485::0.4485)) (IOPATH (negedge S1) X (0.3935::0.3935) (0.3928::0.3928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.3686::1.3704) (1.0268::1.0326)) (IOPATH A1 X (1.3927::1.3936) (1.0637::1.0686)) (IOPATH (posedge S) X (1.3957::1.3957) (1.0760::1.0760)) (IOPATH (negedge S) X (1.4620::1.4620) (1.0734::1.0734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3577::0.3577) (0.2605::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3534::0.3534) (0.2576::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0507::2.0507) (0.7548::0.7548)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0841::2.0841) (0.0179::0.0179) (0.8022::0.8022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3492::0.3500) (0.2526::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3785::0.3787) (0.2825::0.2825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3174::2.3174) (0.8530::0.8530)) (IOPATH TE_B Z () () (0.1136::0.1136) (2.3367::2.3367) (0.0193::0.0193) (0.8853::0.8853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2932::0.2932) (0.2797::0.2797)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1848::2.1848) (0.8099::0.8099)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.1994::2.1994) (0.0189::0.0189) (0.8383::0.8383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3592::0.3594) (0.2593::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2992::0.2992) (0.2829::0.2829)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8500::1.8500) (0.7010::0.7010)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8830::1.8830) (0.0173::0.0173) (0.7481::0.7481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9112::1.9112) (0.7119::0.7120)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9358::1.9358) (0.0157::0.0157) (0.7605::0.7605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6399::1.6399) (0.6335::0.6335)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6694::1.6694) (0.0180::0.0180) (0.6782::0.6782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7652::1.7652) (0.6719::0.6719)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7898::1.7898) (0.0170::0.0170) (0.7116::0.7116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8715::1.8715) (0.6962::0.6962)) (IOPATH TE_B Z () () (0.1132::0.1132) (1.8878::1.8878) (0.0196::0.0196) (0.7267::0.7267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3796::0.3796) (0.6337::0.6337)) (IOPATH A1 X (0.3878::0.3878) (0.6447::0.6447)) (IOPATH A2 X (0.3819::0.3819) (0.6289::0.6289)) (IOPATH A3 X (0.3745::0.3745) (0.6148::0.6148)) (IOPATH (posedge S0) X (0.4302::0.4302) (0.7349::0.7349)) (IOPATH (negedge S0) X (0.5291::0.5291) (0.6332::0.6332)) (IOPATH (posedge S1) X (0.3408::0.3408) (0.4520::0.4520)) (IOPATH (negedge S1) X (0.3987::0.3987) (0.3964::0.3964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3524::0.3524) (0.2540::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9295::1.9295) (0.7096::0.7096)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9537::1.9537) (0.0174::0.0174) (0.7476::0.7476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3647::0.3647) (0.3256::0.3256)) (IOPATH D Q (0.3569::0.3569) (0.2574::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3557::0.3565) (0.2579::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9659::1.9659) (0.7288::0.7288)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.9999::1.9999) (0.0172::0.0172) (0.7841::0.7841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0056::2.0056) (0.7530::0.7531)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0347::2.0347) (0.0180::0.0180) (0.7969::0.7969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0406::2.0406) (0.7502::0.7502)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0696::2.0696) (0.0184::0.0184) (0.7930::0.7930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3915::0.3915) (0.3421::0.3421)) (IOPATH D Q (0.3844::0.3848) (0.2751::0.2765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3544::0.3546) (0.2589::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2566::2.2566) (0.8164::0.8164)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.2802::2.2802) (0.0187::0.0187) (0.8543::0.8543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7136::1.7136) (0.6562::0.6562)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7441::1.7441) (0.0184::0.0184) (0.7016::0.7016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3009::0.3009) (0.2837::0.2837)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3795::0.3795) (0.6337::0.6337)) (IOPATH A1 X (0.3943::0.3943) (0.6491::0.6491)) (IOPATH A2 X (0.3906::0.3906) (0.6349::0.6349)) (IOPATH A3 X (0.3813::0.3813) (0.6195::0.6195)) (IOPATH (posedge S0) X (0.4344::0.4344) (0.7379::0.7379)) (IOPATH (negedge S0) X (0.5334::0.5334) (0.6361::0.6361)) (IOPATH (posedge S1) X (0.3451::0.3451) (0.4549::0.4549)) (IOPATH (negedge S1) X (0.4030::0.4030) (0.3993::0.3993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3506::0.3506) (0.2527::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2262::2.2262) (0.8237::0.8237)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2436::2.2436) (0.0176::0.0176) (0.8551::0.8551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0806::2.0806) (0.7773::0.7774)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1045::2.1045) (0.0188::0.0188) (0.8154::0.8154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3787::0.3787) (0.3344::0.3344)) (IOPATH D Q (0.3696::0.3708) (0.2642::0.2683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3487::0.3487) (0.2490::0.2490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7665::1.7665) (0.6737::0.6737)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7872::1.7872) (0.0184::0.0184) (0.7086::0.7086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2783::0.2783) (0.2718::0.2718)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0820::0.0832)) (SETUP (negedge GATE) (posedge CLK) (0.0822::0.0828)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3645::0.3662) (0.2710::0.2763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0084)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0025::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0359::2.0359) (0.7437::0.7437)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0592::2.0592) (0.0186::0.0186) (0.7809::0.7809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3511::0.3511) (0.2551::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0208)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0929::0.0929) (0.0727::0.0727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2927::0.2927) (0.2794::0.2794)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3813::0.3813) (0.6349::0.6349)) (IOPATH A1 X (0.3921::0.3921) (0.6477::0.6477)) (IOPATH A2 X (0.3872::0.3872) (0.6327::0.6327)) (IOPATH A3 X (0.3804::0.3804) (0.6189::0.6189)) (IOPATH (posedge S0) X (0.4338::0.4338) (0.7375::0.7375)) (IOPATH (negedge S0) X (0.5328::0.5328) (0.6357::0.6357)) (IOPATH (posedge S1) X (0.3445::0.3445) (0.4545::0.4545)) (IOPATH (negedge S1) X (0.4024::0.4024) (0.3989::0.3989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3569::0.3574) (0.2594::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4009::2.4009) (0.8806::0.8806)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.4233::2.4233) (0.0172::0.0172) (0.9160::0.9160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3541::0.3545) (0.2583::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7295::1.7296) (0.6624::0.6624)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7615::1.7615) (0.0164::0.0164) (0.7102::0.7102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1477::0.1477) (0.1650::0.1650)) (IOPATH B X (0.1576::0.1576) (0.1994::0.1994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3499::0.3499) (0.2514::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2631::0.2631) (0.2334::0.2334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3540::0.3565) (0.2586::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3548::0.3563) (0.2581::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3079::0.3079) (0.2874::0.2874)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1822::2.1822) (0.7918::0.7919)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.2081::2.2081) (0.0180::0.0180) (0.8314::0.8314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4847::0.4847) (0.7061::0.7061)) (IOPATH A1 X (0.4986::0.4986) (0.7211::0.7211)) (IOPATH A2 X (0.4983::0.4983) (0.7086::0.7086)) (IOPATH A3 X (0.4906::0.4906) (0.6933::0.6933)) (IOPATH (posedge S0) X (0.5403::0.5403) (0.8107::0.8107)) (IOPATH (negedge S0) X (0.6382::0.6382) (0.7073::0.7073)) (IOPATH (posedge S1) X (0.4496::0.4496) (0.5255::0.5255)) (IOPATH (negedge S1) X (0.5067::0.5067) (0.4692::0.4692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3486::0.3486) (0.2495::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3702::0.3702) (0.3292::0.3292)) (IOPATH D Q (0.3619::0.3629) (0.2603::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3970::0.3970) (0.6458::0.6458)) (IOPATH A1 X (0.4082::0.4082) (0.6587::0.6587)) (IOPATH A2 X (0.4003::0.4003) (0.6417::0.6417)) (IOPATH A3 X (0.3971::0.3971) (0.6301::0.6301)) (IOPATH (posedge S0) X (0.4478::0.4478) (0.7472::0.7472)) (IOPATH (negedge S0) X (0.5468::0.5468) (0.6453::0.6453)) (IOPATH (posedge S1) X (0.3584::0.3584) (0.4640::0.4640)) (IOPATH (negedge S1) X (0.4163::0.4163) (0.4084::0.4084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3533::0.3534) (0.2609::0.2609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3502::0.3502) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3087::0.3087) (0.2878::0.2878)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3507::0.3515) (0.2540::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3508::0.3508) (0.2525::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3532::0.3544) (0.2549::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3564::0.3564) (0.2585::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0986::0.0986) (0.0778::0.0778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8051::1.8051) (0.6851::0.6851)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8286::1.8286) (0.0170::0.0170) (0.7241::0.7241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3888::0.3888) (0.3405::0.3405)) (IOPATH D Q (0.3807::0.3814) (0.2719::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3592::0.3602) (0.2638::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0119::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.5151::0.5151) (0.7269::0.7269)) (IOPATH A1 X (0.5251::0.5251) (0.7394::0.7394)) (IOPATH A2 X (0.5193::0.5193) (0.7231::0.7231)) (IOPATH A3 X (0.5123::0.5123) (0.7083::0.7083)) (IOPATH (posedge S0) X (0.5661::0.5661) (0.8285::0.8285)) (IOPATH (negedge S0) X (0.6641::0.6641) (0.7250::0.7250)) (IOPATH (posedge S1) X (0.4752::0.4752) (0.5430::0.5430)) (IOPATH (negedge S1) X (0.5325::0.5325) (0.4867::0.4867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3679::0.3679) (0.3278::0.3278)) (IOPATH D Q (0.3590::0.3597) (0.2577::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9202::1.9202) (0.7225::0.7225)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9498::1.9498) (0.0172::0.0172) (0.7681::0.7681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3320::0.3320) (0.2995::0.2995)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1761::0.1760) (0.2160::0.2161)) (IOPATH B X (0.1562::0.1562) (0.2010::0.2010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0638::2.0639) (0.7584::0.7585)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0893::2.0893) (0.0184::0.0184) (0.7991::0.7991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3856::0.3856) (0.6379::0.6379)) (IOPATH A1 X (0.3907::0.3907) (0.6466::0.6466)) (IOPATH A2 X (0.3843::0.3843) (0.6306::0.6306)) (IOPATH A3 X (0.3757::0.3757) (0.6157::0.6157)) (IOPATH (posedge S0) X (0.4300::0.4300) (0.7348::0.7348)) (IOPATH (negedge S0) X (0.5290::0.5290) (0.6331::0.6331)) (IOPATH (posedge S1) X (0.3407::0.3407) (0.4519::0.4519)) (IOPATH (negedge S1) X (0.3986::0.3986) (0.3963::0.3963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4015::2.4015) (0.8642::0.8643)) (IOPATH TE_B Z () () (0.1383::0.1383) (2.4738::2.4738) (-0.0054::-0.0054) (0.9477::0.9477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4092::0.4092) (0.3525::0.3525)) (IOPATH D Q (0.4015::0.4015) (0.2823::0.2841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3566::0.3566) (0.2591::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3562::0.3586) (0.2617::0.2687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1909)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0028)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0081::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3525::0.3525) (0.2530::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (1.0247::1.0247) (0.6785::0.6785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7619::1.7619) (0.6624::0.6624)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7928::1.7928) (0.0180::0.0180) (0.7151::0.7151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3557::0.3578) (0.2595::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.5151::0.5151) (0.7271::0.7271)) (IOPATH A1 X (0.5253::0.5253) (0.7397::0.7397)) (IOPATH A2 X (0.5241::0.5241) (0.7264::0.7264)) (IOPATH A3 X (0.5135::0.5135) (0.7092::0.7092)) (IOPATH (posedge S0) X (0.5666::0.5666) (0.8290::0.8290)) (IOPATH (negedge S0) X (0.6646::0.6646) (0.7255::0.7255)) (IOPATH (posedge S1) X (0.4758::0.4758) (0.5435::0.5435)) (IOPATH (negedge S1) X (0.5330::0.5330) (0.4872::0.4872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3564::0.3564) (0.2574::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8485::1.8485) (0.6830::0.6830)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8742::1.8742) (0.0178::0.0178) (0.7235::0.7235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3246::0.3246)) (IOPATH D Q (0.3608::0.3617) (0.2631::0.2663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9788::1.9788) (0.7297::0.7297)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0033::2.0033) (0.0191::0.0191) (0.7682::0.7682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2524::0.2524) (0.2207::0.2207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1641::0.1641) (0.1887::0.1887)) (IOPATH B X (0.1517::0.1517) (0.1938::0.1938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8508::1.8508) (0.7009::0.7009)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8847::1.8847) (0.0176::0.0176) (0.7495::0.7495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3834::0.3834) (0.6364::0.6364)) (IOPATH A1 X (0.3946::0.3946) (0.6494::0.6494)) (IOPATH A2 X (0.3875::0.3875) (0.6328::0.6328)) (IOPATH A3 X (0.3810::0.3810) (0.6193::0.6193)) (IOPATH (posedge S0) X (0.4358::0.4358) (0.7388::0.7388)) (IOPATH (negedge S0) X (0.5348::0.5348) (0.6370::0.6370)) (IOPATH (posedge S1) X (0.3464::0.3464) (0.4558::0.4558)) (IOPATH (negedge S1) X (0.4043::0.4043) (0.4002::0.4002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3507::0.3507) (0.2510::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6443::2.6443) (0.9333::0.9333)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.6624::2.6624) (0.0183::0.0183) (0.9645::0.9645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3687::0.3733) (0.2709::0.2844)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3521::0.3521) (0.2566::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1846::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0966::2.0966) (0.7807::0.7807)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1301::2.1301) (0.0175::0.0175) (0.8291::0.8291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9933::1.9933) (0.7485::0.7485)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0220::2.0220) (0.0173::0.0173) (0.7937::0.7937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2210::2.2210) (0.8252::0.8252)) (IOPATH TE_B Z () () (0.1189::0.1189) (2.2433::2.2433) (0.0145::0.0145) (0.8729::0.8729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7229::1.7229) (0.6480::0.6480)) (IOPATH TE_B Z () () (0.1160::0.1161) (1.7594::1.7594) (0.0169::0.0169) (0.6990::0.6990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3549::0.3560) (0.2576::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1837)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3577::2.3577) (0.8438::0.8438)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3821::2.3821) (0.0177::0.0177) (0.8825::0.8825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3042::0.3042) (0.2854::0.2854)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3248::0.3248)) (IOPATH D Q (0.3531::0.3531) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4921::0.4921) (0.7111::0.7111)) (IOPATH A1 X (0.5061::0.5061) (0.7262::0.7262)) (IOPATH A2 X (0.4972::0.4972) (0.7080::0.7080)) (IOPATH A3 X (0.4923::0.4923) (0.6946::0.6946)) (IOPATH (posedge S0) X (0.5442::0.5442) (0.8134::0.8134)) (IOPATH (negedge S0) X (0.6422::0.6422) (0.7101::0.7101)) (IOPATH (posedge S1) X (0.4534::0.4534) (0.5282::0.5282)) (IOPATH (negedge S1) X (0.5106::0.5106) (0.4719::0.4719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2871::2.2871) (0.8224::0.8224)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.3086::2.3086) (0.0172::0.0172) (0.8574::0.8574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2321::0.2321) (0.2161::0.2166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3261::0.3261)) (IOPATH D Q (0.3562::0.3562) (0.2553::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1280::2.1280) (0.7912::0.7912)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1483::2.1483) (0.0174::0.0174) (0.8254::0.8254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3969::0.3969) (0.6458::0.6458)) (IOPATH A1 X (0.4051::0.4051) (0.6566::0.6566)) (IOPATH A2 X (0.3981::0.3981) (0.6402::0.6402)) (IOPATH A3 X (0.3900::0.3900) (0.6255::0.6255)) (IOPATH (posedge S0) X (0.4451::0.4451) (0.7453::0.7453)) (IOPATH (negedge S0) X (0.5440::0.5440) (0.6435::0.6435)) (IOPATH (posedge S1) X (0.3557::0.3557) (0.4622::0.4622)) (IOPATH (negedge S1) X (0.4136::0.4136) (0.4066::0.4066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1821::2.1821) (0.7898::0.7898)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.2058::2.2058) (0.0179::0.0179) (0.8268::0.8268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6523::1.6523) (0.6187::0.6187)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6788::1.6788) (0.0176::0.0176) (0.6601::0.6601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8053::1.8054) (0.6852::0.6852)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8307::1.8307) (0.0187::0.0187) (0.7247::0.7247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0733::0.0733) (0.0593::0.0593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1810::0.1810) (0.2136::0.2136)) (IOPATH B X (0.1594::0.1594) (0.1996::0.1996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9445::1.9446) (0.7187::0.7188)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9573::1.9573) (0.0191::0.0191) (0.7462::0.7462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0114::2.0114) (0.7350::0.7351)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0368::2.0368) (0.0180::0.0180) (0.7746::0.7746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9618::1.9618) (0.7385::0.7385)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9852::1.9852) (0.0183::0.0183) (0.7765::0.7765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2776::0.2776) (0.2714::0.2714)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1019::2.1019) (0.7838::0.7838)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.1310::2.1310) (0.0168::0.0168) (0.8275::0.8275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0567::2.0567) (0.7444::0.7445)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0743::2.0743) (0.0166::0.0166) (0.7781::0.7781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3508::0.3515) (0.2533::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2189::2.2189) (0.8226::0.8227)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2386::2.2386) (0.0179::0.0179) (0.8562::0.8562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7562::1.7562) (0.6690::0.6690)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7859::1.7859) (0.0181::0.0181) (0.7142::0.7142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.5172::0.5172) (0.7284::0.7284)) (IOPATH A1 X (0.5294::0.5294) (0.7424::0.7424)) (IOPATH A2 X (0.5269::0.5269) (0.7283::0.7283)) (IOPATH A3 X (0.5182::0.5182) (0.7122::0.7122)) (IOPATH (posedge S0) X (0.5693::0.5693) (0.8307::0.8307)) (IOPATH (negedge S0) X (0.6672::0.6672) (0.7273::0.7273)) (IOPATH (posedge S1) X (0.4784::0.4784) (0.5453::0.5453)) (IOPATH (negedge S1) X (0.5356::0.5356) (0.4890::0.4890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2612::0.2612) (0.2369::0.2369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0205::2.0206) (0.7460::0.7461)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.0566::2.0566) (0.0157::0.0157) (0.7990::0.7990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1535::0.1535) (0.1741::0.1741)) (IOPATH B X (0.1443::0.1443) (0.1816::0.1816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3246::0.3246)) (IOPATH D Q (0.3555::0.3555) (0.2548::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3499::0.3499) (0.2511::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1682::0.1683) (0.1503::0.1517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9850::1.9850) (0.7279::0.7280)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0146::2.0146) (0.0185::0.0185) (0.7727::0.7727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3487::0.3494) (0.2506::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3539::0.3539) (0.2562::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0194::2.0194) (0.7435::0.7436)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0451::2.0451) (0.0184::0.0184) (0.7845::0.7845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8432::1.8432) (0.6993::0.6993)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8584::1.8584) (0.0184::0.0184) (0.7291::0.7291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3671::0.3671) (0.3274::0.3274)) (IOPATH D Q (0.3562::0.3562) (0.2546::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0678::0.0678) (0.0532::0.0532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0237::2.0237) (0.7584::0.7584)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0405::2.0405) (0.0189::0.0189) (0.7894::0.7894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2207::0.2207) (0.2032::0.2032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2788::0.2788) (0.2721::0.2721)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3530::0.3530) (0.2533::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1816::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1041::2.1041) (0.7832::0.7833)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1277::2.1277) (0.0165::0.0165) (0.8210::0.8210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4963::0.4963) (0.7140::0.7140)) (IOPATH A1 X (0.5085::0.5085) (0.7279::0.7279)) (IOPATH A2 X (0.5062::0.5062) (0.7141::0.7141)) (IOPATH A3 X (0.4929::0.4929) (0.6951::0.6951)) (IOPATH (posedge S0) X (0.5465::0.5465) (0.8150::0.8150)) (IOPATH (negedge S0) X (0.6445::0.6445) (0.7117::0.7117)) (IOPATH (posedge S1) X (0.4557::0.4557) (0.5298::0.5298)) (IOPATH (negedge S1) X (0.5129::0.5129) (0.4735::0.4735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3496::0.3496) (0.2499::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0909::0.0909) (0.0722::0.0722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3600::0.3624) (0.2648::0.2725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1924)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3554::0.3583) (0.2612::0.2697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0069::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3557::0.3557) (0.2594::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9670::1.9670) (0.7247::0.7247)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9839::1.9839) (0.0188::0.0188) (0.7560::0.7560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3580::0.3593) (0.2598::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1843)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3573::0.3573) (0.2549::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2282::0.2282) (0.2073::0.2073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3370::0.3370) (0.2297::0.2297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0034::2.0034) (0.7494::0.7495)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0289::2.0289) (0.0185::0.0185) (0.7894::0.7894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4990::2.4990) (0.8852::0.8853)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.5146::2.5146) (0.0152::0.0152) (0.9301::0.9301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4903::0.4903) (0.7099::0.7099)) (IOPATH A1 X (0.5025::0.5025) (0.7237::0.7237)) (IOPATH A2 X (0.5045::0.5045) (0.7128::0.7128)) (IOPATH A3 X (0.4919::0.4919) (0.6943::0.6943)) (IOPATH (posedge S0) X (0.5451::0.5451) (0.8140::0.8140)) (IOPATH (negedge S0) X (0.6431::0.6431) (0.7107::0.7107)) (IOPATH (posedge S1) X (0.4544::0.4544) (0.5288::0.5288)) (IOPATH (negedge S1) X (0.5115::0.5115) (0.4725::0.4725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3512::0.3512) (0.2513::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2838::0.2838) (0.2748::0.2748)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0795)) (SETUP (negedge GATE) (posedge CLK) (0.0801::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3563::0.3577) (0.2613::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3507::0.3513) (0.2523::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3663::0.3689) (0.2708::0.2791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1964)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0092)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0017::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3543::0.3543) (0.2545::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6673::1.6674) (0.6409::0.6410)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7017::1.7017) (0.0167::0.0167) (0.6909::0.6909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3513::0.3513) (0.2513::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3023::0.3023) (0.2844::0.2844)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3036::2.3036) (0.8516::0.8517)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.3205::2.3205) (0.0174::0.0174) (0.8837::0.8837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3277::0.3277)) (IOPATH D Q (0.3631::0.3631) (0.2644::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0196)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3582::0.3597) (0.2604::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2801::0.2801) (0.2729::0.2729)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3267::0.3267)) (IOPATH D Q (0.3597::0.3606) (0.2606::0.2636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4852::0.4852) (0.7063::0.7063)) (IOPATH A1 X (0.4980::0.4980) (0.7206::0.7206)) (IOPATH A2 X (0.4952::0.4952) (0.7065::0.7065)) (IOPATH A3 X (0.5003::0.5003) (0.6991::0.6991)) (IOPATH (posedge S0) X (0.5378::0.5378) (0.8090::0.8090)) (IOPATH (negedge S0) X (0.6358::0.6358) (0.7057::0.7057)) (IOPATH (posedge S1) X (0.4471::0.4471) (0.5239::0.5239)) (IOPATH (negedge S1) X (0.5042::0.5042) (0.4676::0.4676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1176::2.1177) (0.7885::0.7885)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1371::2.1371) (0.0187::0.0187) (0.8221::0.8221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2210::0.2210) (0.1994::0.1994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3773::0.3773) (0.3335::0.3335)) (IOPATH D Q (0.3690::0.3690) (0.2635::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3527::0.3527) (0.2528::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2817::0.2817) (0.2737::0.2737)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0796)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3531::0.3531) (0.2517::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9567::1.9567) (0.7352::0.7352)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9791::1.9791) (0.0183::0.0183) (0.7726::0.7726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2777::0.2777) (0.2716::0.2716)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0497::2.0498) (0.7682::0.7682)) (IOPATH TE_B Z () () (0.1170::0.1171) (2.0870::2.0870) (0.0161::0.0161) (0.8205::0.8205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9929::1.9929) (0.7470::0.7471)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0195::2.0195) (0.0183::0.0183) (0.7876::0.7876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3541::0.3559) (0.2590::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0126::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1391::2.1391) (0.7944::0.7944)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1688::2.1688) (0.0179::0.0179) (0.8387::0.8387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3532::0.3544) (0.2549::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7051::1.7051) (0.6372::0.6373)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7372::1.7372) (0.0180::0.0180) (0.6839::0.6839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5477::2.5477) (0.9334::0.9334)) (IOPATH TE_B Z () () (0.1220::0.1220) (2.5777::2.5777) (0.0116::0.0116) (0.9889::0.9889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7183::1.7183) (0.6550::0.6551)) (IOPATH TE_B Z () () (0.1238::0.1238) (1.7408::1.7408) (0.0099::0.0099) (0.7043::0.7043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6791::1.6791) (0.6445::0.6446)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7089::1.7089) (0.0173::0.0173) (0.6913::0.6913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7040::1.7040) (0.6524::0.6525)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7396::1.7396) (0.0168::0.0168) (0.7030::0.7030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7859::1.7860) (0.6691::0.6691)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8185::1.8185) (0.0169::0.0169) (0.7163::0.7163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3517::0.3517) (0.2521::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3914::0.3914) (0.3421::0.3421)) (IOPATH D Q (0.3825::0.3830) (0.2720::0.2742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3538::0.3550) (0.2560::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2919::0.2919) (0.2790::0.2790)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0797::2.0797) (0.7760::0.7760)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.1102::2.1102) (0.0185::0.0185) (0.8213::0.8213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2222::0.2222) (0.2003::0.2003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7512::1.7513) (0.6695::0.6696)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7839::1.7839) (0.0172::0.0172) (0.7178::0.7177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8898::1.8898) (0.6971::0.6971)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.9257::1.9257) (0.0162::0.0162) (0.7481::0.7481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3918::0.3918) (0.3423::0.3423)) (IOPATH D Q (0.3858::0.3858) (0.2744::0.2767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2757::2.2757) (0.8422::0.8422)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3000::2.3000) (0.0175::0.0175) (0.8800::0.8800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3725::0.3725) (0.3306::0.3306)) (IOPATH D Q (0.3729::0.3764) (0.2728::0.2830)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2839::0.2839) (0.2748::0.2748)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0843::0.0850)) (SETUP (negedge GATE) (posedge CLK) (0.0836::0.0838)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1838::0.1838) (0.2310::0.2310)) (IOPATH B X (0.1542::0.1542) (0.1960::0.1960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3624::0.3675) (0.2681::0.2867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2005)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0189)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1982::0.1982) (0.1648::0.1648)) (IOPATH A Y (0.2737::0.2737) (0.0648::0.0648)) (IOPATH B Y (0.2527::0.2527) (0.0653::0.0653)) (IOPATH C Y (0.2144::0.2144) (0.0606::0.0606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2349::0.2349) (0.2368::0.2368)) (IOPATH D X (0.2319::0.2319) (0.2377::0.2377)) (IOPATH A_N X (0.2933::0.2933) (0.2386::0.2386)) (IOPATH B_N X (0.3027::0.3027) (0.2536::0.2536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3638::0.3651) (0.2655::0.2696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9249::1.9249) (0.7259::0.7260)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9417::1.9417) (0.0189::0.0189) (0.7571::0.7571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7589::1.7589) (0.6555::0.6555)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7758::1.7758) (0.0173::0.0173) (0.6879::0.6879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8679::1.8679) (0.7071::0.7071)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8957::1.8957) (0.0182::0.0182) (0.7497::0.7497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2387::0.2387) (0.2390::0.2390)) (IOPATH D X (0.2363::0.2363) (0.2409::0.2409)) (IOPATH A_N X (0.2976::0.2976) (0.2416::0.2416)) (IOPATH B_N X (0.3080::0.3080) (0.2571::0.2571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3633::0.3634) (0.2656::0.2656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2511::0.2511) (0.2365::0.2365)) (IOPATH C X (0.2548::0.2548) (0.2515::0.2515)) (IOPATH D X (0.2546::0.2546) (0.2617::0.2617)) (IOPATH A_N X (0.3023::0.3023) (0.2531::0.2531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2345::0.2345) (0.2343::0.2343)) (IOPATH D X (0.2344::0.2344) (0.2395::0.2395)) (IOPATH A_N X (0.3000::0.3000) (0.2424::0.2424)) (IOPATH B_N X (0.3051::0.3051) (0.2553::0.2553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3575::0.3607) (0.2626::0.2720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0059::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8626::1.8626) (0.7068::0.7069)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8905::1.8905) (0.0171::0.0171) (0.7500::0.7500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9238::1.9238) (0.7228::0.7229)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9486::1.9486) (0.0187::0.0187) (0.7621::0.7621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3726::0.3727) (0.2756::0.2756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2259::0.2259) (0.2196::0.2196)) (IOPATH C X (0.2261::0.2261) (0.2288::0.2288)) (IOPATH D X (0.2288::0.2288) (0.2430::0.2430)) (IOPATH A_N X (0.2797::0.2797) (0.2372::0.2372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2409::0.2409) (0.2297::0.2297)) (IOPATH C X (0.2417::0.2417) (0.2402::0.2402)) (IOPATH D X (0.2443::0.2443) (0.2546::0.2546)) (IOPATH A_N X (0.2963::0.2963) (0.2486::0.2486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2236::0.2236) (0.1969::0.1969)) (IOPATH B X (0.2313::0.2313) (0.2236::0.2236)) (IOPATH C X (0.2315::0.2315) (0.2362::0.2362)) (IOPATH D X (0.2323::0.2323) (0.2423::0.2423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0526::2.0526) (0.7530::0.7530)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0844::2.0844) (0.0177::0.0177) (0.7988::0.7988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4149::2.4149) (0.8715::0.8715)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.4369::2.4369) (0.0179::0.0179) (0.9063::0.9063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1229::2.1229) (0.7786::0.7786)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1529::2.1529) (0.0164::0.0164) (0.8232::0.8232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3544::0.3544) (0.2554::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1240::2.1240) (0.7889::0.7889)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1469::2.1469) (0.0169::0.0169) (0.8268::0.8268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4198::0.4198) (0.3581::0.3581)) (IOPATH D Q (0.4104::0.4104) (0.2869::0.2869)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2550::2.2551) (0.8551::0.8554)) (IOPATH TE_B Z () () (0.1443::0.1443) (2.3102::2.3102) (-0.0213::-0.0213) (0.9108::0.9108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6643::1.6644) (0.6397::0.6398)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6924::1.6924) (0.0168::0.0168) (0.6846::0.6846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2659::0.2659) (0.2413::0.2425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2989::0.2989) (0.2826::0.2826)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3563::0.3564) (0.2903::0.2928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3502::0.3502) (0.2493::0.2493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3112::0.3112) (0.2156::0.2156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3576::0.3576) (0.2630::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3753::2.3753) (0.8747::0.8747)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.3972::2.3972) (0.0174::0.0174) (0.9111::0.9111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6352::1.6352) (0.6288::0.6288)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6664::1.6664) (0.0182::0.0182) (0.6749::0.6749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3793::0.3795) (0.2838::0.2838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1857::2.1857) (0.7988::0.7988)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2174::2.2174) (0.0176::0.0176) (0.8443::0.8443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9816::1.9817) (0.7285::0.7285)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0082::2.0082) (0.0185::0.0185) (0.7691::0.7691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8809::1.8809) (0.7127::0.7127)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8950::1.8950) (0.0185::0.0185) (0.7426::0.7426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7250::1.7250) (0.6580::0.6581)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7516::1.7516) (0.0173::0.0173) (0.7003::0.7003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0179::2.0179) (0.7548::0.7549)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0437::2.0437) (0.0186::0.0186) (0.7947::0.7947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0148::2.0149) (0.7545::0.7545)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0443::2.0443) (0.0173::0.0173) (0.7987::0.7987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7786::1.7786) (0.6763::0.6764)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8081::1.8081) (0.0172::0.0172) (0.7201::0.7201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3493::0.3493) (0.2519::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1765::0.1765) (0.2174::0.2175)) (IOPATH B X (0.1475::0.1475) (0.1878::0.1878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3507::0.3516) (0.2534::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8071::1.8071) (0.6865::0.6865)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.8354::1.8354) (0.0165::0.0165) (0.7294::0.7294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0554::2.0554) (0.7702::0.7703)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0870::2.0870) (0.0170::0.0170) (0.8169::0.8169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3560::0.3560) (0.2553::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3561::0.3574) (0.2601::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3649::0.3649) (0.2671::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0165)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6118::2.6118) (0.9378::0.9378)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.6306::2.6306) (0.0190::0.0190) (0.9702::0.9702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7191::1.7191) (0.6423::0.6423)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7483::1.7483) (0.0179::0.0179) (0.6866::0.6866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2950::0.2950) (0.2807::0.2807)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3696::0.3696) (0.3289::0.3289)) (IOPATH D Q (0.3619::0.3619) (0.2604::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1747::0.1747) (0.2005::0.2005)) (IOPATH B X (0.1484::0.1484) (0.1842::0.1842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3786::0.3786) (0.3343::0.3343)) (IOPATH D Q (0.3696::0.3703) (0.2642::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9700::1.9700) (0.7381::0.7381)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9916::1.9916) (0.0176::0.0176) (0.7734::0.7734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9278::1.9278) (0.7279::0.7279)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9463::1.9463) (0.0173::0.0173) (0.7608::0.7608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3515::0.3525) (0.2534::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3491::0.3491) (0.2500::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3588::0.3588) (0.2612::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0803::2.0803) (0.7571::0.7571)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1053::2.1053) (0.0172::0.0172) (0.7970::0.7970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3495::0.3495) (0.2511::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7920::1.7920) (0.6750::0.6752)) (IOPATH TE_B Z () () (0.1238::0.1238) (1.8126::1.8126) (0.0099::0.0099) (0.7275::0.7275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8093::1.8093) (0.6811::0.6811)) (IOPATH TE_B Z () () (0.1256::0.1256) (1.8444::1.8444) (0.0082::0.0082) (0.7387::0.7387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8595::1.8596) (0.7035::0.7035)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8884::1.8884) (0.0172::0.0172) (0.7497::0.7497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0709::0.0709) (0.0570::0.0570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3555::0.3564) (0.2558::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4017::0.4017) (0.3483::0.3483)) (IOPATH D Q (0.3945::0.3945) (0.2791::0.2806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7303::1.7303) (0.6633::0.6633)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7642::1.7642) (0.0163::0.0163) (0.7131::0.7131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3574::0.3580) (0.2563::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3638::0.3670) (0.2674::0.2766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1934)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1648::0.1648) (0.1891::0.1891)) (IOPATH B X (0.1668::0.1668) (0.2180::0.2180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9128::1.9128) (0.7223::0.7223)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9368::1.9368) (0.0184::0.0184) (0.7614::0.7614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3692::0.3692) (0.3286::0.3286)) (IOPATH D Q (0.3646::0.3663) (0.2648::0.2699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3593::0.3608) (0.2607::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3723::0.3743) (0.2772::0.2832)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1973)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0007::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1446::0.1446) (0.1617::0.1617)) (IOPATH B X (0.1563::0.1563) (0.1989::0.1989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9794::1.9794) (0.7457::0.7458)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9945::1.9945) (0.0183::0.0183) (0.7830::0.7830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3677::2.3677) (0.8691::0.8691)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.3946::2.3946) (0.0163::0.0163) (0.9099::0.9099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2994::0.2994) (0.2830::0.2830)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3421::0.3421) (0.2382::0.2382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3095::2.3098) (0.8786::0.8790)) (IOPATH TE_B Z () () (0.1443::0.1443) (2.3567::2.3567) (-0.0213::-0.0213) (0.9270::0.9270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6551::1.6551) (0.6339::0.6339)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.6843::1.6843) (0.0186::0.0186) (0.6774::0.6774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3572::0.3583) (0.2573::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4023::0.4023) (0.3487::0.3487)) (IOPATH D Q (0.3955::0.3965) (0.2822::0.2854)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3595::0.3595) (0.2647::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3271::0.3271)) (IOPATH D Q (0.3610::0.3618) (0.2619::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3575::0.3575) (0.2624::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1883::0.1883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0149)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6614::1.6614) (0.6371::0.6371)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6934::1.6934) (0.0182::0.0182) (0.6837::0.6837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2465::0.2465) (0.2216::0.2216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9549::1.9550) (0.7228::0.7228)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9859::1.9859) (0.0175::0.0175) (0.7681::0.7681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3597::0.3638) (0.2644::0.2762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0033::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3498::0.3498) (0.2523::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0474::2.0474) (0.7650::0.7650)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0725::2.0725) (0.0186::0.0186) (0.8044::0.8044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0981::2.0981) (0.7799::0.7800)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1283::2.1283) (0.0174::0.0174) (0.8245::0.8245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7668::1.7668) (0.6733::0.6734)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7959::1.7959) (0.0173::0.0173) (0.7171::0.7171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9424::1.9425) (0.7149::0.7149)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.9736::1.9736) (0.0160::0.0160) (0.7617::0.7617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2871::0.2871) (0.2765::0.2765)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2655::0.2655) (0.2264::0.2264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2839::0.2839) (0.2748::0.2748)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0818)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4058::0.4058) (0.3507::0.3507)) (IOPATH D Q (0.3973::0.3973) (0.2811::0.2811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6991::1.6991) (0.6524::0.6524)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7237::1.7236) (0.0165::0.0165) (0.6933::0.6933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9451::1.9451) (0.7134::0.7134)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.9783::1.9783) (0.0169::0.0169) (0.7611::0.7611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0859::0.0859) (0.0690::0.0690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7331::2.7331) (0.9815::0.9816)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.7393::2.7393) (0.0147::0.0147) (1.0313::1.0313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5636::2.5636) (0.9345::0.9345)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.5830::2.5830) (0.0190::0.0190) (0.9673::0.9673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3269::0.3269)) (IOPATH D Q (0.3563::0.3566) (0.2549::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3492::0.3500) (0.2533::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3565::0.3565) (0.2590::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3713::0.3713) (0.3299::0.3299)) (IOPATH D Q (0.3642::0.3656) (0.2629::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7202::2.7203) (0.9653::0.9653)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.7433::2.7433) (0.0181::0.0181) (1.0016::1.0016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2631::0.2631) (0.2211::0.2237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9735::1.9735) (0.7406::0.7406)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0088::2.0088) (0.0166::0.0166) (0.7900::0.7900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7100::1.7100) (0.6428::0.6428)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7397::1.7397) (0.0179::0.0179) (0.6873::0.6873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6077::1.6077) (0.6093::0.6093)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6391::1.6391) (0.0175::0.0175) (0.6553::0.6553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2768::0.2768) (0.2711::0.2711)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0813::0.0825)) (SETUP (negedge GATE) (posedge CLK) (0.0818::0.0822)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7122::1.7122) (0.6571::0.6571)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7421::1.7421) (0.0173::0.0173) (0.7027::0.7027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3547::0.3600) (0.2593::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0025::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3169::0.3169) (0.2621::0.2637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8339::1.8339) (0.6950::0.6950)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8616::1.8616) (0.0179::0.0179) (0.7381::0.7381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3248::0.3248)) (IOPATH D Q (0.3600::0.3600) (0.2622::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3547::0.3552) (0.2560::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1520::0.1520) (0.1736::0.1736)) (IOPATH B X (0.1404::0.1404) (0.1780::0.1780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8136::1.8136) (0.6880::0.6881)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8382::1.8382) (0.0166::0.0166) (0.7265::0.7265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2863::0.2863) (0.2761::0.2761)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0816)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9160::1.9160) (0.7229::0.7229)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9482::1.9482) (0.0170::0.0170) (0.7692::0.7692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8057::1.8057) (0.6861::0.6861)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8251::1.8251) (0.0172::0.0172) (0.7198::0.7198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3503::0.3503) (0.2532::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3710::0.3710) (0.3297::0.3297)) (IOPATH D Q (0.3621::0.3621) (0.2596::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7854::1.7854) (0.6793::0.6794)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8090::1.8090) (0.0181::0.0181) (0.7177::0.7177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2052::2.2052) (0.7979::0.7979)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.2235::2.2235) (0.0192::0.0192) (0.8306::0.8306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3483::0.3483) (0.2500::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2887::0.2887) (0.2773::0.2773)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7684::1.7685) (0.6639::0.6639)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7949::1.7949) (0.0181::0.0181) (0.7065::0.7065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3547::0.3547) (0.2617::0.2617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2024::2.2024) (0.8170::0.8170)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.2388::2.2388) (0.0165::0.0165) (0.8682::0.8682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3596::0.3596) (0.3076::0.3076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3529::0.3529) (0.2547::0.2547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2924::2.2925) (0.8318::0.8319)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.3214::2.3214) (0.0157::0.0157) (0.8743::0.8743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4097::0.4097) (0.3527::0.3527)) (IOPATH D Q (0.4022::0.4029) (0.2852::0.2874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2060::0.2060) (0.1916::0.1916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0089::2.0089) (0.7542::0.7542)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0338::2.0338) (0.0187::0.0187) (0.7946::0.7946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0202::2.0202) (0.7565::0.7565)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0492::2.0492) (0.0182::0.0182) (0.8006::0.8006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3553::0.3555) (0.2554::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2964::0.2964) (0.2814::0.2814)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1390::2.1390) (0.7840::0.7840)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1568::2.1568) (0.0181::0.0181) (0.8153::0.8153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3542::0.3548) (0.2556::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3603::0.3619) (0.2671::0.2724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1942)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2245::0.2245) (0.2279::0.2279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3637::0.3638) (0.2700::0.2700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3623::0.3644) (0.2670::0.2735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3202::0.3202)) (IOPATH D Q (0.3484::0.3484) (0.2492::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2981::0.2981) (0.2822::0.2822)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3259::0.3259)) (IOPATH D Q (0.3618::0.3633) (0.2633::0.2683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3268::0.3268)) (IOPATH D Q (0.3557::0.3565) (0.2541::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3553::0.3563) (0.2555::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3599::0.3618) (0.2638::0.2697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1896)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0100::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2945::0.2945) (0.2804::0.2804)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8917::1.8917) (0.7053::0.7053)) (IOPATH TE_B Z () () (0.1054::0.1054) (1.8964::1.8964) (0.0248::0.0248) (0.7254::0.7254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0855::0.0855) (0.0696::0.0696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3581::0.3581) (0.2629::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8368::1.8368) (0.6865::0.6865)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8605::1.8605) (0.0182::0.0182) (0.7309::0.7309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9970::1.9970) (0.7490::0.7490)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.0267::2.0267) (0.0160::0.0160) (0.7950::0.7950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8876::1.8877) (0.6969::0.6969)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.9051::1.9051) (0.0192::0.0192) (0.7283::0.7283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6331::0.6331) (0.4907::0.4907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3560::2.3560) (0.8711::0.8712)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.3648::2.3648) (0.0146::0.0146) (0.9119::0.9119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1294::2.1294) (0.7791::0.7791)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.1605::2.1605) (0.0167::0.0167) (0.8258::0.8258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3497::0.3497) (0.2505::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3580::0.3580) (0.2655::0.2655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3987::0.3987) (0.3465::0.3465)) (IOPATH D Q (0.3923::0.3923) (0.2780::0.2800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2864::0.2864) (0.2761::0.2761)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0808::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7022::1.7022) (0.6546::0.6546)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7285::1.7285) (0.0178::0.0178) (0.6977::0.6977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6308::1.6308) (0.6272::0.6272)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6604::1.6604) (0.0175::0.0175) (0.6721::0.6721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6864::1.6864) (0.6471::0.6472)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7193::1.7193) (0.0170::0.0170) (0.6951::0.6951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3505::0.3505) (0.2511::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3694::0.3694) (0.2755::0.2755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1776::0.1776) (0.2164::0.2165)) (IOPATH B X (0.1395::0.1395) (0.1749::0.1749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2516::0.2516) (0.2121::0.2138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8602::1.8602) (0.7048::0.7048)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8894::1.8894) (0.0179::0.0179) (0.7488::0.7488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3544::0.3559) (0.2574::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3912::0.3913) (0.2947::0.2947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3195::0.3195) (0.2712::0.2712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0799::0.0799) (0.0654::0.0654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1790::0.1790) (0.2203::0.2203)) (IOPATH B X (0.1488::0.1488) (0.1884::0.1884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3518::0.3518) (0.2526::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0593::2.0593) (0.7517::0.7517)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0868::2.0868) (0.0170::0.0170) (0.7949::0.7949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3483::0.3483) (0.2491::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3232::0.3232)) (IOPATH D Q (0.3525::0.3525) (0.2530::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2117::0.2117) (0.1933::0.1933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3466::0.3467) (0.2451::0.2451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3471::0.3471) (0.2488::0.2488)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2945::2.2945) (0.8465::0.8465)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.3303::2.3303) (0.0166::0.0166) (0.8972::0.8972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3451::0.3451) (0.2464::0.2464)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3523::0.3536) (0.2539::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7348::1.7348) (0.6663::0.6664)) (IOPATH TE_B Z () () (0.1245::0.1245) (1.7577::1.7577) (0.0092::0.0092) (0.7200::0.7200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3574::0.3574) (0.2622::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0151)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6340::1.6340) (0.6269::0.6270)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6657::1.6657) (0.0179::0.0179) (0.6730::0.6730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6908::1.6908) (0.6473::0.6473)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7219::1.7219) (0.0176::0.0176) (0.6935::0.6935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3598::0.3607) (0.2630::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3549::0.3579) (0.2605::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2867::2.2867) (0.8231::0.8231)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.3068::2.3068) (0.0192::0.0192) (0.8562::0.8562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1636::0.1636) (0.1880::0.1881)) (IOPATH B X (0.1498::0.1498) (0.1907::0.1907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7261::1.7261) (0.6609::0.6610)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7610::1.7610) (0.0163::0.0163) (0.7102::0.7102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3563::0.3563) (0.2582::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9539::1.9539) (0.7334::0.7334)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9809::1.9809) (0.0182::0.0182) (0.7764::0.7764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3659::0.3660) (0.2698::0.2698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1641::0.1641) (0.1876::0.1876)) (IOPATH B X (0.1518::0.1518) (0.1920::0.1920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3923::0.3923) (0.3426::0.3426)) (IOPATH D Q (0.3828::0.3828) (0.2700::0.2715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3694::0.3694) (0.3287::0.3287)) (IOPATH D Q (0.3622::0.3622) (0.2593::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7977::1.7977) (0.6835::0.6835)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.8347::1.8347) (0.0161::0.0161) (0.7350::0.7350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3655::0.3656) (0.2703::0.2703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.3193::0.3193) (0.3277::0.3277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2877::0.2877) (0.2768::0.2768)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8071::1.8072) (0.6859::0.6860)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8352::1.8352) (0.0175::0.0175) (0.7291::0.7291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3513::0.3513) (0.2506::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3481::0.3487) (0.2502::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3636::0.3667) (0.2679::0.2774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1942)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0077)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0032::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2184::0.2184) (0.1967::0.1967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3202::0.3202)) (IOPATH D Q (0.3487::0.3487) (0.2491::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2393::0.2393) (0.2070::0.2070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8167::1.8167) (0.6791::0.6792)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.8430::1.8430) (0.0190::0.0190) (0.7197::0.7197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3527::0.3547) (0.2571::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2417::0.2435) (0.2293::0.2331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0675::0.0675) (0.0534::0.0534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7251::1.7251) (0.6593::0.6594)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.7530::1.7530) (0.0191::0.0191) (0.7018::0.7018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3566::0.3566) (0.2622::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0144)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3675::0.3675) (0.3276::0.3276)) (IOPATH D Q (0.3683::0.3721) (0.2703::0.2815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0038::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0209::2.0209) (0.7581::0.7581)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0601::2.0601) (0.0169::0.0169) (0.8116::0.8116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6834::1.6834) (0.6467::0.6467)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7156::1.7156) (0.0180::0.0180) (0.6933::0.6933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2827::2.2827) (0.8163::0.8163)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.3019::2.3019) (0.0192::0.0192) (0.8488::0.8488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3695::0.3695) (0.3288::0.3288)) (IOPATH D Q (0.3619::0.3619) (0.2589::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3923::0.3923) (0.3426::0.3426)) (IOPATH D Q (0.3826::0.3832) (0.2716::0.2741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1692::0.1692) (0.1961::0.1961)) (IOPATH B X (0.1691::0.1691) (0.2235::0.2235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2197::0.2197) (0.2022::0.2022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2784::0.2784) (0.2719::0.2719)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0811::0.0820)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0819)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.3280::0.3280) (0.3345::0.3345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0870::0.0870) (0.0685::0.0685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3526::0.3529) (0.2528::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2564::0.2564) (0.2382::0.2382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9261::1.9262) (0.7264::0.7265)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9489::1.9489) (0.0182::0.0182) (0.7634::0.7634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2290::0.2290) (0.2076::0.2076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7678::1.7678) (0.6741::0.6742)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7888::1.7888) (0.0174::0.0174) (0.7112::0.7112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9275::1.9276) (0.7263::0.7264)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9472::1.9472) (0.0187::0.0187) (0.7610::0.7610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3533::0.3533) (0.2549::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2550::0.2550) (0.2275::0.2286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9332::1.9332) (0.7172::0.7172)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.9500::1.9500) (0.0192::0.0192) (0.7482::0.7482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0798::2.0798) (0.7647::0.7647)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1087::2.1087) (0.0180::0.0180) (0.8078::0.8078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0805::2.0805) (0.7790::0.7791)) (IOPATH TE_B Z () () (0.1222::0.1222) (2.1114::2.1114) (0.0114::0.0114) (0.8370::0.8370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3579::0.3579) (0.2598::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3739::0.3739) (0.2791::0.2791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0915::0.0915) (0.0714::0.0714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3544::0.3544) (0.2544::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1203::2.1203) (0.7772::0.7773)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1353::2.1353) (0.0191::0.0191) (0.8058::0.8058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7220::1.7220) (0.6592::0.6592)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7533::1.7533) (0.0172::0.0172) (0.7079::0.7079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3506::0.3512) (0.2547::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1829)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3502::0.3502) (0.2513::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7376::1.7376) (0.6635::0.6636)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7702::1.7702) (0.0176::0.0176) (0.7105::0.7105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.3177::0.3177) (0.3264::0.3264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1399::0.1399) (0.1579::0.1579)) (IOPATH B X (0.1496::0.1496) (0.1916::0.1916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3494::0.3503) (0.2536::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3968::0.3968) (0.3454::0.3454)) (IOPATH D Q (0.3877::0.3877) (0.2746::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3600::2.3600) (0.8447::0.8447)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.3790::2.3790) (0.0176::0.0176) (0.8781::0.8781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3141::0.3141) (0.2155::0.2155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1808::0.1808) (0.2256::0.2257)) (IOPATH B X (0.1465::0.1465) (0.1853::0.1853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3574::0.3603) (0.2623::0.2710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1914)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0068::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3636::0.3653) (0.2651::0.2704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7788::1.7788) (0.6752::0.6752)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8142::1.8142) (0.0158::0.0158) (0.7262::0.7262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3481::0.3481) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3551::0.3551) (0.3189::0.3189)) (IOPATH D Q (0.3476::0.3480) (0.2511::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0946::0.0946) (0.0741::0.0741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3571::0.3571) (0.2611::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0172)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.3194::0.3194) (0.3278::0.3278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3569::0.3576) (0.2586::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3277::0.3277) (0.2974::0.2974)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3703::0.3719) (0.2741::0.2791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1943)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0060)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0049::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3192::2.3192) (0.8400::0.8401)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.3540::2.3540) (0.0153::0.0153) (0.8894::0.8894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3956::0.3956) (0.3750::0.3750)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3333::0.3371)) (SETUP (negedge D) (posedge CLK) (0.4507::0.4613)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9028::1.9028) (0.7178::0.7178)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.9239::1.9239) (0.0161::0.0161) (0.7617::0.7617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2630::0.2630) (0.2922::0.2922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1489::0.1489) (0.1659::0.1659)) (IOPATH B X (0.1599::0.1599) (0.2025::0.2025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0668::0.0668) (0.0533::0.0533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3534::0.3553) (0.2581::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3508::0.3508) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3588::0.3588) (0.2609::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0200)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3252::0.3252)) (IOPATH D Q (0.3603::0.3611) (0.2625::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0879::2.0879) (0.7775::0.7776)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1141::2.1141) (0.0182::0.0182) (0.8179::0.8179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2941::0.2941) (0.2801::0.2801)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6151::1.6151) (0.6231::0.6231)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.6467::1.6467) (0.0163::0.0163) (0.6710::0.6710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3554::0.3565) (0.2589::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3546::0.3546) (0.2550::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7094::1.7095) (0.6554::0.6554)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7409::1.7409) (0.0181::0.0181) (0.7016::0.7016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2902::0.2902) (0.2781::0.2781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3524::0.3533) (0.2560::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1837)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0669::0.0669) (0.0528::0.0528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3815::0.3815) (0.3662::0.3662)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3208::0.3233)) (SETUP (negedge D) (posedge CLK) (0.4340::0.4416)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6555::1.6555) (0.6277::0.6277)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6858::1.6858) (0.0174::0.0174) (0.6740::0.6740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2920::0.2920) (0.2790::0.2790)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3546::0.3555) (0.2571::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3573::0.3584) (0.2605::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3485::0.3485) (0.2501::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3756::0.3756) (0.2787::0.2787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8012::1.8012) (0.6734::0.6734)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8259::1.8259) (0.0174::0.0174) (0.7125::0.7125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3897::0.3897) (0.3410::0.3410)) (IOPATH D Q (0.3805::0.3805) (0.2688::0.2705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3514::0.3514) (0.2511::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3078::0.3078) (0.2874::0.2874)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0175::2.0175) (0.7592::0.7593)) (IOPATH TE_B Z () () (0.1222::0.1222) (2.0410::2.0410) (0.0114::0.0114) (0.8136::0.8136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9899::1.9899) (0.7318::0.7318)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0205::2.0205) (0.0174::0.0174) (0.7766::0.7766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3241::0.3241)) (IOPATH D Q (0.3545::0.3545) (0.2550::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1983::0.1983) (0.1744::0.1763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0690::0.0690) (0.0547::0.0547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3930::0.3930) (0.3431::0.3431)) (IOPATH D Q (0.3895::0.3907) (0.2800::0.2839)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3703::0.3703) (0.3591::0.3591)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3313::0.3349)) (SETUP (negedge D) (posedge CLK) (0.4484::0.4589)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2858::0.2858) (0.2758::0.2758)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2191::2.2191) (0.8244::0.8245)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2521::2.2521) (0.0177::0.0177) (0.8720::0.8720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9080::1.9080) (0.7185::0.7185)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.9450::1.9450) (0.0164::0.0164) (0.7712::0.7712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1896::2.1896) (0.8106::0.8106)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.2125::2.2125) (0.0180::0.0180) (0.8470::0.8470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3277::0.3277) (0.2703::0.2719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7698::1.7698) (0.6761::0.6762)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7838::1.7838) (0.0173::0.0173) (0.7147::0.7147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0735::0.0735) (0.0596::0.0596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4263::2.4263) (0.8658::0.8658)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.4551::2.4551) (0.0180::0.0180) (0.9085::0.9085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4404::0.4404) (0.3691::0.3691)) (IOPATH D Q (0.4322::0.4322) (0.2980::0.2997)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3496::0.3496) (0.2505::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3232::0.3232) (0.2212::0.2212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3567::0.3567) (0.2563::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3501::0.3501) (0.2520::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2797::0.2797) (0.2726::0.2726)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0822)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0459::2.0459) (0.7525::0.7525)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0684::2.0684) (0.0171::0.0171) (0.7905::0.7905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3726::0.3726) (0.3307::0.3307)) (IOPATH D Q (0.3665::0.3676) (0.2649::0.2684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6922::1.6922) (0.6464::0.6464)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7178::1.7178) (0.0178::0.0178) (0.6870::0.6870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9546::1.9546) (0.7345::0.7346)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9884::1.9884) (0.0182::0.0182) (0.7825::0.7825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0943::0.0943) (0.0736::0.0736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3764::0.3764) (0.3631::0.3631)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3284::0.3322)) (SETUP (negedge D) (posedge CLK) (0.4439::0.4526)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5576::2.5577) (0.9174::0.9174)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.5750::2.5750) (0.0188::0.0188) (0.9473::0.9473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0213::2.0213) (0.7577::0.7578)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0555::2.0555) (0.0173::0.0173) (0.8066::0.8066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3259::0.3259)) (IOPATH D Q (0.3570::0.3577) (0.2573::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3900::0.3901) (0.2894::0.2894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3057::2.3057) (0.8540::0.8540)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3228::2.3228) (0.0162::0.0162) (0.8963::0.8963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7124::1.7124) (0.6535::0.6535)) (IOPATH TE_B Z () () (0.1162::0.1163) (1.7485::1.7485) (0.0167::0.0167) (0.7046::0.7046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3519::0.3519) (0.2517::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3517::0.3527) (0.2534::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3047::2.3047) (0.8290::0.8291)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.3393::2.3393) (0.0153::0.0153) (0.8784::0.8784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0688::0.0688) (0.0544::0.0544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3598::0.3634) (0.2653::0.2760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0021::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3880::2.3880) (0.8552::0.8553)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.4089::2.4089) (0.0177::0.0177) (0.8899::0.8899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0655::2.0655) (0.7513::0.7513)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0901::2.0901) (0.0184::0.0184) (0.7911::0.7911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8932::1.8932) (0.7047::0.7048)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9158::1.9158) (0.0181::0.0181) (0.7418::0.7418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3102::0.3102) (0.2886::0.2886)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3808::0.3808) (0.3658::0.3658)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3285::0.3334)) (SETUP (negedge D) (posedge CLK) (0.4444::0.4552)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8389::1.8389) (0.6978::0.6979)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8587::1.8587) (0.0180::0.0180) (0.7322::0.7322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9303::1.9303) (0.7272::0.7272)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9566::1.9566) (0.0181::0.0181) (0.7677::0.7677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7830::1.7830) (0.6635::0.6636)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8062::1.8062) (0.0170::0.0170) (0.7038::0.7038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0676::2.0676) (0.7614::0.7614)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0941::2.0941) (0.0174::0.0174) (0.8029::0.8029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1717::0.1717) (0.2035::0.2036)) (IOPATH B X (0.1484::0.1484) (0.1883::0.1883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1038::2.1038) (0.7713::0.7713)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1275::2.1275) (0.0165::0.0165) (0.8084::0.8084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3730::0.3730) (0.2747::0.2747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3468::0.3468) (0.2490::0.2490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3569::0.3590) (0.2603::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2125::2.2125) (0.8179::0.8179)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.2301::2.2301) (0.0185::0.0185) (0.8494::0.8494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3592::0.3603) (0.2640::0.2675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0108::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3595::0.3609) (0.2624::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7717::1.7717) (0.6761::0.6761)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8047::1.8047) (0.0174::0.0174) (0.7244::0.7244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0969::0.0969) (0.0757::0.0757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2896::0.2896) (0.2486::0.2486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6847::1.6847) (0.6462::0.6462)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7191::1.7191) (0.0174::0.0174) (0.6950::0.6950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3278::0.3278)) (IOPATH D Q (0.3650::0.3650) (0.2639::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1127::2.1127) (0.7896::0.7896)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1383::2.1383) (0.0182::0.0182) (0.8305::0.8305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0057::2.0057) (0.7514::0.7514)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0391::2.0391) (0.0169::0.0169) (0.8000::0.8000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3625::0.3641) (0.2642::0.2689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3977::0.3977) (0.3762::0.3762)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3160::0.3197)) (SETUP (negedge D) (posedge CLK) (0.4264::0.4368)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3536::0.3537) (0.2558::0.2558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8744::1.8744) (0.7068::0.7068)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.8906::1.8906) (0.0189::0.0189) (0.7378::0.7378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3952::0.3952) (0.3444::0.3444)) (IOPATH D Q (0.3864::0.3864) (0.2740::0.2740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3573::0.3581) (0.2577::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3563::0.3563) (0.2556::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1798::0.1798) (0.2253::0.2254)) (IOPATH B X (0.1596::0.1596) (0.2069::0.2069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3560::0.3571) (0.2583::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1837)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2386::0.2405) (0.2243::0.2281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1867::0.1867) (0.2407::0.2407)) (IOPATH B X (0.1398::0.1398) (0.1774::0.1774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2978::0.2978) (0.2547::0.2547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3508::0.3515) (0.2528::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9965::1.9965) (0.7326::0.7326)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0171::2.0171) (0.0172::0.0172) (0.7678::0.7678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3619::0.3657) (0.2654::0.2766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1922)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6990::1.6991) (0.6519::0.6519)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7349::1.7349) (0.0160::0.0160) (0.7026::0.7026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3163::0.3163) (0.2187::0.2187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1107::2.1107) (0.7717::0.7717)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1347::2.1347) (0.0176::0.0176) (0.8093::0.8093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3768::0.3768) (0.3633::0.3633)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3180::0.3214)) (SETUP (negedge D) (posedge CLK) (0.4296::0.4404)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0932::2.0932) (0.7712::0.7712)) (IOPATH TE_B Z () () (0.0995::0.0995) (2.0719::2.0719) (0.0275::0.0274) (0.7538::0.7538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2992::0.2992) (0.2828::0.2828)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0796)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3539::0.3540) (0.2536::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9373::1.9373) (0.7202::0.7202)) (IOPATH TE_B Z () () (0.1001::0.1001) (1.9310::1.9310) (0.0271::0.0271) (0.7269::0.7269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1705::0.1705) (0.2004::0.2004)) (IOPATH B X (0.1508::0.1508) (0.1919::0.1919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1823::0.1823) (0.2304::0.2305)) (IOPATH B X (0.1412::0.1412) (0.1781::0.1781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3488::0.3496) (0.2518::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1680::0.1680) (0.1930::0.1930)) (IOPATH B X (0.1556::0.1556) (0.1981::0.1981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1826::0.1826) (0.2334::0.2334)) (IOPATH B X (0.1465::0.1465) (0.1871::0.1871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2897::0.2897) (0.2486::0.2486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4163::2.4165) (0.9100::0.9104)) (IOPATH TE_B Z () () (0.1545::0.1545) (2.5541::2.5541) (-0.0482::-0.0482) (1.0144::1.0144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3620::0.3633) (0.2657::0.2700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0109::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1366::2.1366) (0.7966::0.7966)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.1698::2.1698) (0.0167::0.0167) (0.8458::0.8458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3512::0.3519) (0.2523::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3878::0.3878) (0.3701::0.3701)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3158::0.3186)) (SETUP (negedge D) (posedge CLK) (0.4275::0.4358)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2901::0.2901) (0.2781::0.2781)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6302::1.6302) (0.6269::0.6269)) (IOPATH TE_B Z () () (0.1147::0.1148) (1.6624::1.6624) (0.0180::0.0180) (0.6742::0.6742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3461::0.3461) (0.2487::0.2487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2762::2.2763) (0.8406::0.8406)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.2988::2.2988) (0.0166::0.0166) (0.8785::0.8785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5391::2.5391) (0.9308::0.9309)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.5644::2.5644) (0.0179::0.0179) (0.9718::0.9718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6253::1.6253) (0.6256::0.6256)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6581::1.6581) (0.0174::0.0174) (0.6733::0.6733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3676::0.3676) (0.3276::0.3276)) (IOPATH D Q (0.3603::0.3603) (0.2581::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2240::2.2240) (0.8030::0.8031)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2511::2.2511) (0.0185::0.0185) (0.8443::0.8443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3550::0.3566) (0.2587::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8632::1.8632) (0.7045::0.7046)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.8942::1.8942) (0.0157::0.0157) (0.7536::0.7536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3752::0.3753) (0.2810::0.2810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2370::0.2379) (0.2231::0.2246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3662::0.3681) (0.2709::0.2772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1944)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0041::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3598::0.3623) (0.2640::0.2718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3546::0.3546) (0.2543::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.2991::0.2991) (0.2554::0.2554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8475::1.8475) (0.7009::0.7010)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8676::1.8676) (0.0180::0.0180) (0.7354::0.7354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3399::0.3400) (0.2433::0.2433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1926::0.1926) (0.2464::0.2464)) (IOPATH B X (0.1528::0.1528) (0.1930::0.1930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8619::1.8619) (0.6865::0.6865)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8887::1.8887) (0.0171::0.0171) (0.7285::0.7285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2912::0.2912) (0.2786::0.2786)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1408::2.1409) (0.7779::0.7780)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1682::2.1682) (0.0166::0.0166) (0.8248::0.8248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0546::2.0546) (0.7696::0.7696)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0828::2.0828) (0.0191::0.0191) (0.8125::0.8125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3025::0.3025) (0.2845::0.2845)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3573::0.3573) (0.2563::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3514::0.3520) (0.2550::0.2567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3592::0.3592) (0.2619::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3711::0.3711) (0.3297::0.3297)) (IOPATH D Q (0.3620::0.3620) (0.2589::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7409::1.7409) (0.6662::0.6662)) (IOPATH TE_B Z () () (0.1154::0.1155) (1.7744::1.7744) (0.0174::0.0174) (0.7149::0.7149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2455::2.2455) (0.8094::0.8095)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.2645::2.2645) (0.0185::0.0185) (0.8418::0.8418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7092::1.7092) (0.6562::0.6563)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7435::1.7435) (0.0172::0.0172) (0.7057::0.7057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8234::1.8234) (0.6812::0.6812)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8576::1.8576) (0.0167::0.0167) (0.7307::0.7307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7904::1.7904) (0.6812::0.6812)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8243::1.8243) (0.0177::0.0177) (0.7298::0.7298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3580::0.3580) (0.2632::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0144)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7253::1.7253) (0.6591::0.6591)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7580::1.7580) (0.0179::0.0179) (0.7061::0.7061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3600::0.3617) (0.2632::0.2683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0121::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3569::0.3580) (0.2605::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6971::1.6971) (0.6514::0.6514)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.7232::1.7232) (0.0161::0.0161) (0.6948::0.6948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1013::2.1013) (0.7838::0.7838)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1143::2.1143) (0.0177::0.0177) (0.8140::0.8140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9842::1.9842) (0.7336::0.7336)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0197::2.0197) (0.0168::0.0168) (0.7834::0.7834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1462::0.1462) (0.1658::0.1658)) (IOPATH B X (0.1468::0.1468) (0.1872::0.1872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7272::1.7272) (0.6602::0.6602)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7576::1.7576) (0.0173::0.0173) (0.7067::0.7066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9567::1.9567) (0.7372::0.7372)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.9893::1.9893) (0.0168::0.0168) (0.7855::0.7855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3991::0.3991) (0.3467::0.3467)) (IOPATH D Q (0.3917::0.3917) (0.2775::0.2784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3214::2.3214) (0.8567::0.8568)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.3407::2.3407) (0.0184::0.0184) (0.8896::0.8896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0496::2.0496) (0.7569::0.7569)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.0284::2.0284) (0.0269::0.0269) (0.7380::0.7380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0694::0.0694) (0.0552::0.0552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3548::0.3554) (0.2551::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3485::0.3486) (0.2856::0.2872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8024::1.8025) (0.6858::0.6858)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8176::1.8176) (0.0177::0.0177) (0.7179::0.7179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2917::0.2917) (0.2788::0.2788)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3541::0.3541) (0.2543::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8078::1.8078) (0.6861::0.6862)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8326::1.8326) (0.0163::0.0163) (0.7263::0.7263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9078::1.9078) (0.7084::0.7084)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9291::1.9291) (0.0178::0.0178) (0.7452::0.7452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3593::0.3600) (0.2582::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3565::0.3565) (0.2598::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0196)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9514::1.9514) (0.7284::0.7286)) (IOPATH TE_B Z () () (0.1291::0.1291) (1.9861::1.9861) (0.0050::0.0050) (0.7985::0.7985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9579::1.9580) (0.7367::0.7367)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.9879::1.9879) (0.0162::0.0162) (0.7817::0.7817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3609::0.3626) (0.2624::0.2675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4009::0.4010) (0.3071::0.3071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3622::0.3662) (0.2646::0.2761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3502::0.3510) (0.2520::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3570::0.3570) (0.2600::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0977::0.0977) (0.0770::0.0770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5411::2.5411) (0.9122::0.9122)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5642::2.5642) (0.0171::0.0171) (0.9484::0.9484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0299::2.0299) (0.7427::0.7427)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0486::2.0486) (0.0183::0.0183) (0.7756::0.7756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2448::0.2448) (0.2187::0.2187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7088::1.7088) (0.6548::0.6548)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7373::1.7373) (0.0168::0.0168) (0.6985::0.6985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3250::2.3250) (0.8574::0.8574)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.3415::2.3415) (0.0188::0.0188) (0.8874::0.8874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0922::0.0922) (0.0721::0.0721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4962::2.4963) (0.8954::0.8955)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.5057::2.5057) (0.0168::0.0168) (0.9271::0.9271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3120::2.3120) (0.8530::0.8530)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.3321::2.3321) (0.0184::0.0184) (0.8864::0.8864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3498::0.3510) (0.2526::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3489::0.3489) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3719::0.3719) (0.3303::0.3303)) (IOPATH D Q (0.3622::0.3622) (0.2587::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0691::0.0691) (0.0554::0.0554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0870::2.0870) (0.7769::0.7769)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1078::2.1078) (0.0191::0.0191) (0.8111::0.8111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3831::0.3831) (0.2859::0.2859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2980::0.2980) (0.2821::0.2821)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0794)) (SETUP (negedge GATE) (posedge CLK) (0.0800::0.0804)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3525::0.3526) (0.2547::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3507::0.3515) (0.2544::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0764::2.0764) (0.7595::0.7595)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1020::2.1020) (0.0180::0.0180) (0.7987::0.7988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7593::1.7593) (0.6703::0.6704)) (IOPATH TE_B Z () () (0.1185::0.1185) (1.7940::1.7940) (0.0146::0.0146) (0.7200::0.7200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1862::0.1862) (0.2361::0.2362)) (IOPATH B X (0.1463::0.1463) (0.1843::0.1843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7668::1.7669) (0.6737::0.6737)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7953::1.7953) (0.0186::0.0186) (0.7168::0.7168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0743::0.0743) (0.0607::0.0607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3373::0.3373) (0.2293::0.2293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3564::0.3571) (0.2615::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0126::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3504::0.3504) (0.2494::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3570::0.3601) (0.2623::0.2714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3606::0.3641) (0.2668::0.2778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1967)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7062::1.7062) (0.6446::0.6446)) (IOPATH TE_B Z () () (0.1001::0.1001) (1.7072::1.7072) (0.0270::0.0270) (0.6675::0.6675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0956::0.0956) (0.0749::0.0749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3528::0.3547) (0.2575::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0907::0.0907) (0.0706::0.0706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0940::2.0940) (0.7704::0.7704)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1207::2.1207) (0.0192::0.0192) (0.8124::0.8124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7579::1.7579) (0.6724::0.6725)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7888::1.7888) (0.0172::0.0172) (0.7199::0.7199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3395::0.3394) (0.2493::0.2493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3561::0.3561) (0.2617::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3534::0.3534) (0.2520::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1970::2.1970) (0.8051::0.8051)) (IOPATH TE_B Z () () (0.1003::0.1004) (2.1822::2.1822) (0.0271::0.0271) (0.8001::0.8001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8509::1.8510) (0.7012::0.7012)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.8830::1.8830) (0.0163::0.0163) (0.7501::0.7501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6096::1.6096) (0.6214::0.6215)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.6406::1.6406) (0.0160::0.0160) (0.6676::0.6676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0739::0.0739) (0.0598::0.0598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4356::2.4356) (0.8802::0.8802)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.4564::2.4564) (0.0178::0.0178) (0.9140::0.9140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6721::1.6721) (0.6431::0.6431)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7029::1.7029) (0.0176::0.0176) (0.6895::0.6895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2755::0.2755) (0.2478::0.2478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7676::1.7676) (0.6741::0.6742)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8008::1.8008) (0.0173::0.0173) (0.7222::0.7222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8897::1.8897) (0.7118::0.7118)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9218::1.9218) (0.0172::0.0172) (0.7594::0.7594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2375::0.2380) (0.2215::0.2224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3241::0.3241)) (IOPATH D Q (0.3569::0.3578) (0.2589::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3877::0.3878) (0.2945::0.2945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6947::1.6947) (0.6501::0.6501)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7226::1.7226) (0.0163::0.0163) (0.6923::0.6923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2620::0.2620) (0.2215::0.2235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1724::0.1724) (0.2066::0.2066)) (IOPATH B X (0.1432::0.1432) (0.1812::0.1812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3533::0.3555) (0.2581::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8102::1.8102) (0.6873::0.6873)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.8300::1.8300) (0.0165::0.0165) (0.7255::0.7255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3471::0.3471) (0.2491::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8836::1.8836) (0.7103::0.7103)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9120::1.9120) (0.0184::0.0184) (0.7527::0.7527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0920::0.0920) (0.0719::0.0719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7293::2.7294) (0.9900::0.9900)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.7505::2.7505) (0.0182::0.0182) (1.0247::1.0247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9443::1.9443) (0.7185::0.7186)) (IOPATH TE_B Z () () (0.1254::0.1254) (1.9683::1.9683) (0.0084::0.0084) (0.7747::0.7747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5477::0.5477) (0.4253::0.4253)) (IOPATH D Q (0.5396::0.5396) (0.3562::0.3562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3479::0.3479) (0.2497::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3543::0.3543) (0.2552::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3560::0.3571) (0.2593::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4000::2.4000) (0.8829::0.8829)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.4154::2.4154) (0.0181::0.0181) (0.9139::0.9139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2756::2.2756) (0.8243::0.8244)) (IOPATH TE_B Z () () (0.1349::0.1349) (2.3399::2.3399) (-0.0002::-0.0002) (0.9016::0.9016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0728::2.0728) (0.7723::0.7724)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.0987::2.0987) (0.0157::0.0157) (0.8120::0.8120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3938::2.3938) (0.8602::0.8602)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.4163::2.4163) (0.0168::0.0168) (0.8972::0.8972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3573::0.3580) (0.2632::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1903)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0114::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3675::0.3675) (0.3275::0.3275)) (IOPATH D Q (0.3706::0.3719) (0.2731::0.2774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0075::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6685::1.6685) (0.6288::0.6289)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7061::1.7061) (0.0160::0.0160) (0.6813::0.6813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3674::0.3674) (0.2693::0.2693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6472::1.6473) (0.6230::0.6230)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.6799::1.6799) (0.0165::0.0165) (0.6718::0.6718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7872::1.7872) (0.6813::0.6814)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8096::1.8096) (0.0178::0.0178) (0.7184::0.7184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0208::2.0208) (0.7464::0.7465)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0444::2.0444) (0.0174::0.0174) (0.7850::0.7850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3560::0.3560) (0.2556::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0582::2.0582) (0.7496::0.7497)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0838::2.0838) (0.0180::0.0180) (0.7889::0.7889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2848::0.2848) (0.2752::0.2752)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3684::0.3684) (0.3281::0.3281)) (IOPATH D Q (0.3574::0.3574) (0.2552::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3600::0.3600) (0.2641::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2110::2.2110) (0.8169::0.8169)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.2365::2.2365) (0.0171::0.0171) (0.8560::0.8560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3490::0.3490) (0.2502::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3581::0.3581) (0.2579::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8349::1.8349) (0.6849::0.6849)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8631::1.8631) (0.0186::0.0186) (0.7278::0.7278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8782::1.8782) (0.6941::0.6941)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.9088::1.9088) (0.0166::0.0166) (0.7418::0.7418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1294::2.1294) (0.7936::0.7937)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1500::2.1500) (0.0180::0.0180) (0.8283::0.8283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3769::0.3769) (0.3333::0.3333)) (IOPATH D Q (0.3800::0.3853) (0.2783::0.2941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1802::0.1802) (0.2273::0.2274)) (IOPATH B X (0.1470::0.1470) (0.1875::0.1875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5065::2.5065) (0.9148::0.9148)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.5231::2.5231) (0.0187::0.0187) (0.9453::0.9453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2388::0.2388) (0.2255::0.2255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6577::2.6577) (0.9641::0.9641)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.6846::2.6846) (0.0168::0.0168) (1.0041::1.0041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1121::2.1121) (0.7762::0.7763)) (IOPATH TE_B Z () () (0.1196::0.1196) (2.1379::2.1379) (0.0138::0.0138) (0.8278::0.8278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3675::0.3675) (0.3276::0.3276)) (IOPATH D Q (0.3681::0.3699) (0.2698::0.2752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0096::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6457::1.6457) (0.6336::0.6336)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.6776::1.6776) (0.0180::0.0180) (0.6803::0.6803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3892::0.3892) (0.3407::0.3407)) (IOPATH D Q (0.3801::0.3801) (0.2686::0.2697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7291::1.7291) (0.6604::0.6604)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7570::1.7570) (0.0185::0.0185) (0.7041::0.7041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3881::0.3881) (0.3401::0.3401)) (IOPATH D Q (0.3818::0.3818) (0.2716::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3696::0.3696) (0.3289::0.3289)) (IOPATH D Q (0.3597::0.3597) (0.2575::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3521::0.3521) (0.2520::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3579::0.3579) (0.2613::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1390::2.1391) (0.7957::0.7957)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.1788::2.1788) (0.0155::0.0155) (0.8513::0.8513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3304::0.3304) (0.2784::0.2784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1377::0.1377) (0.1546::0.1546)) (IOPATH B X (0.1518::0.1518) (0.1945::0.1945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0843::0.0843) (0.0670::0.0670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3580::0.3595) (0.2598::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2808::0.2808) (0.2731::0.2731)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0975::2.0976) (0.7666::0.7667)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.1110::2.1110) (0.0155::0.0155) (0.8020::0.8020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0837::0.0837) (0.0674::0.0674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3672::0.3672) (0.3274::0.3274)) (IOPATH D Q (0.3633::0.3633) (0.2642::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0194)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0628::2.0628) (0.7576::0.7576)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0872::2.0872) (0.0177::0.0177) (0.7957::0.7957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2454::0.2454) (0.2110::0.2110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0913::0.0913) (0.0742::0.0742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3502::0.3502) (0.2497::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3546::0.3547) (0.2629::0.2629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3496::0.3496) (0.2498::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3133::2.3133) (0.8518::0.8518)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3390::2.3390) (0.0178::0.0178) (0.8909::0.8909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0967::0.0967) (0.0758::0.0758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9897::1.9897) (0.7358::0.7359)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0220::2.0220) (0.0179::0.0179) (0.7831::0.7831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6065::2.6065) (0.9481::0.9481)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.6340::2.6340) (0.0178::0.0178) (0.9899::0.9899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3707::0.3707) (0.3295::0.3295)) (IOPATH D Q (0.3630::0.3641) (0.2616::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1732::0.1732) (0.2067::0.2068)) (IOPATH B X (0.1445::0.1445) (0.1820::0.1820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1796::0.1796) (0.2177::0.2177)) (IOPATH B X (0.1520::0.1520) (0.1914::0.1914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0916::0.0916) (0.0713::0.0713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3542::0.3550) (0.2568::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3194::0.3194) (0.2157::0.2157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3567::0.3567) (0.2559::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3491::0.3496) (0.2521::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3159::0.3159) (0.2916::0.2916)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0796)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1064::2.1065) (0.7701::0.7701)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1306::2.1306) (0.0171::0.0171) (0.8078::0.8078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0825::0.0825) (0.0658::0.0658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1576::0.1576) (0.1808::0.1808)) (IOPATH B X (0.1511::0.1511) (0.1940::0.1940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3610::0.3647) (0.2666::0.2773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1953)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0012::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2997::0.2997) (0.2831::0.2831)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2427::0.2427) (0.2218::0.2218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8720::1.8720) (0.6965::0.6965)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8932::1.8932) (0.0179::0.0179) (0.7322::0.7322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9349::1.9349) (0.7276::0.7277)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9588::1.9588) (0.0178::0.0178) (0.7661::0.7661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0500::2.0501) (0.7652::0.7652)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0804::2.0804) (0.0172::0.0172) (0.8098::0.8098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1695::0.1695) (0.1980::0.1981)) (IOPATH B X (0.1426::0.1426) (0.1798::0.1798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3501::0.3501) (0.2491::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3504::0.3504) (0.2519::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3577::0.3590) (0.2612::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5632::2.5635) (0.9644::0.9647)) (IOPATH TE_B Z () () (0.1445::0.1445) (2.6043::2.6043) (-0.0218::-0.0218) (1.0020::1.0020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0923::0.0923) (0.0722::0.0722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0633::2.0634) (0.7616::0.7617)) (IOPATH TE_B Z () () (0.1196::0.1196) (2.0982::2.0982) (0.0138::0.0138) (0.8250::0.8250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3635::0.3670) (0.2671::0.2775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1931)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0040::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3635::0.3664) (0.2672::0.2761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1039::0.1039) (0.0826::0.0826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6947::1.6947) (0.6499::0.6500)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7257::1.7257) (0.0182::0.0182) (0.6959::0.6959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6668::1.6668) (0.6407::0.6407)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6971::1.6971) (0.0182::0.0182) (0.6862::0.6862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2835::0.2835) (0.2746::0.2746)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0816::0.0827)) (SETUP (negedge GATE) (posedge CLK) (0.0820::0.0824)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2418::2.2418) (0.8052::0.8052)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.2600::2.2600) (0.0186::0.0186) (0.8369::0.8369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8570::1.8570) (0.7049::0.7049)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.8936::1.8936) (0.0154::0.0154) (0.7591::0.7591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3061::0.3061) (0.2864::0.2864)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3239::0.3239)) (IOPATH D Q (0.3532::0.3532) (0.2521::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3305::0.3305) (0.2395::0.2395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2554::0.2554) (0.2397::0.2397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0954::0.0954) (0.0750::0.0750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3533::0.3533) (0.2529::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5999::0.5999) (0.4517::0.4517)) (IOPATH D Q (0.5912::0.5912) (0.3803::0.3810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3572::0.3572) (0.2553::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9396::1.9396) (0.7297::0.7298)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9678::1.9678) (0.0180::0.0180) (0.7730::0.7730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3574::0.3574) (0.2561::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9709::1.9709) (0.7417::0.7417)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.0051::2.0051) (0.0167::0.0167) (0.7898::0.7898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1822::0.1822) (0.2280::0.2281)) (IOPATH B X (0.1490::0.1490) (0.1888::0.1888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3500::0.3510) (0.2543::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5242::2.5242) (0.9222::0.9222)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.5475::2.5475) (0.0177::0.0177) (0.9584::0.9584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3615::0.3616) (0.2645::0.2645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6691::1.6691) (0.6323::0.6323)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6984::1.6984) (0.0182::0.0182) (0.6829::0.6829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2995::0.2995) (0.2830::0.2830)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0944::0.0944) (0.0737::0.0737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2176::2.2176) (0.8008::0.8008)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.2352::2.2352) (0.0188::0.0188) (0.8320::0.8320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3567::0.3576) (0.2565::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3675::0.3675) (0.3276::0.3276)) (IOPATH D Q (0.3625::0.3641) (0.2634::0.2684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7029::1.7029) (0.6428::0.6428)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7334::1.7334) (0.0173::0.0173) (0.6894::0.6894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2354::2.2354) (0.8266::0.8266)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.2548::2.2548) (0.0191::0.0191) (0.8605::0.8605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0818::2.0818) (0.7779::0.7779)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.1137::2.1137) (0.0179::0.0179) (0.8249::0.8249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3509::0.3509) (0.2513::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3679::0.3679) (0.3278::0.3278)) (IOPATH D Q (0.3621::0.3621) (0.2610::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3284::0.3284) (0.2210::0.2210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8464::1.8464) (0.6999::0.7000)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8696::1.8696) (0.0174::0.0174) (0.7374::0.7374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3535::0.3535) (0.2544::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2057::0.2058) (0.1773::0.1786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7589::1.7589) (0.6555::0.6555)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7891::1.7891) (0.0179::0.0179) (0.7002::0.7002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8650::1.8651) (0.7041::0.7041)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8908::1.8908) (0.0184::0.0184) (0.7444::0.7444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0145::2.0146) (0.7559::0.7559)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0489::2.0489) (0.0182::0.0182) (0.8042::0.8042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3417::0.3417) (0.2472::0.2472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6618::2.6618) (0.9487::0.9488)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.6812::2.6812) (0.0171::0.0171) (0.9822::0.9822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3563::0.3567) (0.2583::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4173::0.4173) (0.3567::0.3567)) (IOPATH D Q (0.4067::0.4067) (0.2845::0.2845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5365::0.5365) (0.4196::0.4196)) (IOPATH D Q (0.5295::0.5295) (0.3502::0.3522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3481::0.3481) (0.2494::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7225::1.7225) (0.6558::0.6558)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7530::1.7530) (0.0185::0.0185) (0.7006::0.7006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3499::0.3503) (0.2525::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3584::0.3615) (0.2628::0.2723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1909)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3585::0.3597) (0.2592::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3709::0.3709) (0.3296::0.3296)) (IOPATH D Q (0.3620::0.3625) (0.2595::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0813::0.0813) (0.0668::0.0668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3213::0.3213) (0.3072::0.3072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3530::2.3530) (0.8442::0.8442)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3825::2.3825) (0.0163::0.0163) (0.8898::0.8898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8276::1.8276) (0.6801::0.6801)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8473::1.8473) (0.0179::0.0179) (0.7150::0.7150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3623::0.3644) (0.2642::0.2706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7959::1.7959) (0.6691::0.6691)) (IOPATH TE_B Z () () (0.1184::0.1184) (1.8209::1.8209) (0.0148::0.0148) (0.7110::0.7110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1787::2.1787) (0.7868::0.7868)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.2022::2.2022) (0.0191::0.0191) (0.8249::0.8249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1805::0.1805) (0.2266::0.2268)) (IOPATH B X (0.1410::0.1410) (0.1780::0.1780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3561::0.3567) (0.2553::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0666::0.0666) (0.0522::0.0522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3527::0.3527) (0.2543::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3462::0.3462) (0.2486::0.2486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2059::0.2059) (0.1936::0.1936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0950::0.0950) (0.0740::0.0740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3537::0.3544) (0.2582::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3661::0.3673) (0.2685::0.2720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3099::2.3100) (0.8346::0.8347)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.3226::2.3226) (0.0182::0.0182) (0.8636::0.8636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0702::0.0702) (0.0564::0.0564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3724::0.3724) (0.3305::0.3305)) (IOPATH D Q (0.3645::0.3651) (0.2622::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1743::0.1743) (0.2105::0.2106)) (IOPATH B X (0.1436::0.1436) (0.1815::0.1815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3845::0.3845) (0.3379::0.3379)) (IOPATH D Q (0.3848::0.3848) (0.2803::0.2803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3521::0.3528) (0.2557::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3594::0.3633) (0.2642::0.2756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0073)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0036::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3702::0.3702) (0.3292::0.3292)) (IOPATH D Q (0.3651::0.3666) (0.2649::0.2696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3563::0.3563) (0.2606::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0174)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1979::0.1979) (0.2523::0.2524)) (IOPATH B X (0.1492::0.1492) (0.1858::0.1858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3739::0.3740) (0.2772::0.2772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3522::0.3522) (0.2515::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3593::0.3597) (0.2604::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3295::0.3295) (0.2296::0.2296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2110::0.2110) (0.1973::0.1973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0946::0.0946) (0.0738::0.0738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3592::0.3624) (0.2646::0.2744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0072)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0037::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3609::0.3628) (0.2632::0.2688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0131::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6828::1.6828) (0.6459::0.6459)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7200::1.7200) (0.0167::0.0167) (0.6978::0.6978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3529::0.3529) (0.2527::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3515::0.3523) (0.2533::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1797::0.1797) (0.2225::0.2225)) (IOPATH B X (0.1428::0.1428) (0.1798::0.1798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3009::0.3009) (0.2837::0.2837)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8611::1.8612) (0.7062::0.7063)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8913::1.8913) (0.0175::0.0175) (0.7529::0.7529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0664::0.0664) (0.0525::0.0525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1825::0.1825) (0.2307::0.2307)) (IOPATH B X (0.1402::0.1402) (0.1765::0.1765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3662::0.3662) (0.3268::0.3268)) (IOPATH D Q (0.3630::0.3630) (0.2647::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0185)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3515::0.3521) (0.2538::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8524::1.8524) (0.7032::0.7032)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8866::1.8866) (0.0182::0.0182) (0.7516::0.7516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0928::2.0928) (0.7655::0.7656)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1228::2.1228) (0.0171::0.0171) (0.8117::0.8117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8887::1.8887) (0.6970::0.6971)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9273::1.9273) (0.0171::0.0171) (0.7500::0.7500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2898::2.2898) (0.8479::0.8480)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.3100::2.3100) (0.0159::0.0159) (0.8936::0.8936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2325::0.2325) (0.2195::0.2198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6578::2.6578) (0.9522::0.9523)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.6781::2.6781) (0.0171::0.0171) (0.9863::0.9863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2048::0.2048) (0.1928::0.1928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0836::0.0836) (0.0668::0.0668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3003::0.3003) (0.2834::0.2834)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5259::2.5260) (0.9008::0.9008)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.5426::2.5426) (0.0190::0.0190) (0.9299::0.9299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7243::1.7244) (0.6493::0.6494)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7537::1.7537) (0.0185::0.0185) (0.6934::0.6934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6671::1.6671) (0.6390::0.6391)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.6989::1.6989) (0.0181::0.0181) (0.6852::0.6852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0954::0.0954) (0.0745::0.0745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3486::0.3495) (0.2510::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7530::1.7530) (0.6577::0.6578)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7816::1.7816) (0.0182::0.0182) (0.7012::0.7012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1399::2.1400) (0.7976::0.7976)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1743::2.1743) (0.0175::0.0175) (0.8467::0.8467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3732::0.3732) (0.3310::0.3310)) (IOPATH D Q (0.3665::0.3665) (0.2622::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3319::2.3319) (0.8332::0.8332)) (IOPATH TE_B Z () () (0.1133::0.1133) (2.3478::2.3478) (0.0196::0.0196) (0.8620::0.8620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9419::1.9419) (0.7321::0.7321)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.9812::1.9812) (0.0161::0.0161) (0.7862::0.7862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3573::0.3581) (0.2598::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2945::0.2945) (0.2803::0.2803)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1805::0.1805) (0.2256::0.2256)) (IOPATH B X (0.1386::0.1386) (0.1741::0.1741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.6710::2.6710) (0.9601::0.9601)) (IOPATH TE_B Z () () (0.1000::0.1000) (2.6636::2.6638) (0.0274::0.0274) (0.9820::0.9823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7663::1.7664) (0.6580::0.6581)) (IOPATH TE_B Z () () (0.1183::0.1183) (1.7972::1.7972) (0.0148::0.0148) (0.7032::0.7032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0966::0.0966) (0.0755::0.0755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.2008::0.2008) (0.1899::0.1899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9496::1.9496) (0.7243::0.7244)) (IOPATH TE_B Z () () (0.1187::0.1187) (1.9844::1.9844) (0.0146::0.0146) (0.7841::0.7841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9568::1.9568) (0.7333::0.7333)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9831::1.9831) (0.0184::0.0184) (0.7739::0.7739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2791::0.2791) (0.2723::0.2723)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3676::0.3677) (0.2741::0.2741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2855::0.2855) (0.2756::0.2756)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3270::0.3270)) (IOPATH D Q (0.3575::0.3575) (0.2551::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2202::2.2202) (0.8241::0.8242)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2360::2.2360) (0.0185::0.0185) (0.8537::0.8537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3520::0.3538) (0.2569::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2725::2.2725) (0.8409::0.8409)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.3032::2.3032) (0.0158::0.0158) (0.8896::0.8896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2958::0.2958) (0.2547::0.2547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3220::0.3220)) (IOPATH D Q (0.3571::0.3589) (0.2607::0.2665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4023::2.4023) (0.8842::0.8842)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.4262::2.4262) (0.0169::0.0169) (0.9216::0.9216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3506::0.3516) (0.2528::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1270::2.1271) (0.7698::0.7699)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1463::2.1463) (0.0182::0.0182) (0.8026::0.8026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1411::0.1411) (0.1593::0.1593)) (IOPATH B X (0.1486::0.1486) (0.1898::0.1898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9955::1.9955) (0.7489::0.7489)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0293::2.0293) (0.0169::0.0169) (0.7990::0.7990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0774::2.0774) (0.7557::0.7558)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0954::2.0954) (0.0184::0.0184) (0.7879::0.7879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0220::2.0220) (0.7438::0.7438)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0411::2.0411) (0.0163::0.0163) (0.7797::0.7797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3568::0.3568) (0.2569::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3733::0.3733) (0.3311::0.3311)) (IOPATH D Q (0.3645::0.3645) (0.2611::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3571::0.3571) (0.2620::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8793::1.8794) (0.7087::0.7087)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9081::1.9081) (0.0170::0.0170) (0.7525::0.7525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3562::0.3578) (0.2590::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2996::0.2996) (0.2830::0.2830)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1882::0.1882) (0.2429::0.2430)) (IOPATH B X (0.1555::0.1555) (0.2006::0.2006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1129::2.1129) (0.7897::0.7897)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.1452::2.1452) (0.0167::0.0167) (0.8378::0.8378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5046::2.5046) (0.8884::0.8885)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.5148::2.5148) (0.0178::0.0178) (0.9207::0.9207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3482::0.3482) (0.2492::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0738::0.0738) (0.0600::0.0600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2964::2.2964) (0.8260::0.8261)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.3147::2.3147) (0.0189::0.0189) (0.8576::0.8576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3542::0.3555) (0.2563::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9700::1.9700) (0.7302::0.7302)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9860::1.9860) (0.0191::0.0191) (0.7606::0.7606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0779::0.0779) (0.0630::0.0630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3500::0.3500) (0.2509::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8029::1.8030) (0.6824::0.6825)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8265::1.8265) (0.0173::0.0173) (0.7201::0.7201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1599::0.1599) (0.1819::0.1819)) (IOPATH B X (0.1542::0.1542) (0.1956::0.1956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3467::0.3477) (0.2494::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4951::2.4951) (0.8854::0.8855)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.5146::2.5146) (0.0160::0.0160) (0.9309::0.9309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7048::2.7048) (0.9817::0.9817)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.7418::2.7418) (0.0184::0.0184) (1.0320::1.0320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0589::2.0589) (0.7505::0.7505)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0773::2.0773) (0.0188::0.0188) (0.7834::0.7834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1648::2.1648) (0.7755::0.7756)) (IOPATH TE_B Z () () (0.1179::0.1179) (2.1959::2.1959) (0.0154::0.0154) (0.8208::0.8208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6620::1.6620) (0.6291::0.6291)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.6927::1.6927) (0.0180::0.0180) (0.6747::0.6747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3483::0.3483) (0.2500::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3495::0.3495) (0.2513::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0968::0.0968) (0.0760::0.0760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7004::1.7004) (0.6390::0.6390)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7322::1.7322) (0.0176::0.0176) (0.6851::0.6851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3755::0.3755) (0.3324::0.3324)) (IOPATH D Q (0.3681::0.3688) (0.2649::0.2672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0780::0.0780) (0.0630::0.0630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3594::0.3621) (0.2636::0.2717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0029)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0080::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3505::0.3505) (0.2498::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3676::0.3677) (0.2722::0.2722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3644::0.3645) (0.2717::0.2717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3552::0.3552) (0.2611::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0151)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2337::0.2337) (0.2009::0.2009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0773::0.0773) (0.0632::0.0632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1429::2.1429) (0.7980::0.7980)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.1824::2.1824) (0.0157::0.0157) (0.8531::0.8531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3573::0.3592) (0.2619::0.2674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0108::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0748::0.0748) (0.0608::0.0608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3503::0.3503) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5523::2.5523) (0.9366::0.9366)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.5740::2.5740) (0.0159::0.0159) (0.9819::0.9819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7905::1.7905) (0.6795::0.6795)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8169::1.8169) (0.0179::0.0179) (0.7221::0.7221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3278::0.3278)) (IOPATH D Q (0.3580::0.3589) (0.2565::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3718::0.3737) (0.2767::0.2828)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1971)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0101)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0008::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3582::0.3590) (0.2586::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1146::2.1146) (0.7890::0.7890)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1396::2.1396) (0.0164::0.0164) (0.8278::0.8278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3281::0.3281) (0.2279::0.2279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7468::1.7468) (0.6650::0.6650)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.7862::1.7862) (0.0156::0.0156) (0.7199::0.7199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0931::0.0931) (0.0728::0.0728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3575::0.3590) (0.2603::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3204::0.3204) (0.2216::0.2216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1386::0.1386) (0.1483::0.1483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8975::1.8975) (0.7174::0.7174)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9244::1.9244) (0.0188::0.0188) (0.7582::0.7582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9192::1.9192) (0.7114::0.7115)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.9438::1.9438) (0.0162::0.0162) (0.7505::0.7505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8873::1.8874) (0.6957::0.6958)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9170::1.9170) (0.0170::0.0170) (0.7401::0.7401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0620::2.0620) (0.7716::0.7716)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0997::2.0997) (0.0163::0.0163) (0.8249::0.8249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3587::0.3600) (0.2618::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4666::2.4666) (0.9057::0.9058)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.4933::2.4933) (0.0180::0.0180) (0.9467::0.9467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0983::0.0983) (0.0772::0.0772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5257::2.5258) (0.8914::0.8914)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.5421::2.5421) (0.0178::0.0178) (0.9260::0.9260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3506::0.3506) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4245::2.4245) (0.8916::0.8916)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.4439::2.4439) (0.0174::0.0174) (0.9246::0.9246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3512::0.3512) (0.2516::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3627::0.3642) (0.2643::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3563::0.3563) (0.2584::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1859::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0571::2.0571) (0.7698::0.7698)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0908::2.0908) (0.0177::0.0177) (0.8178::0.8178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0960::0.0960) (0.0753::0.0753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6564::1.6564) (0.6242::0.6242)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.6878::1.6878) (0.0169::0.0169) (0.6709::0.6709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2942::0.2942) (0.2801::0.2801)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3773::0.3774) (0.2362::0.2433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3162::2.3162) (0.8427::0.8427)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3422::2.3422) (0.0162::0.0162) (0.8907::0.8907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0687::0.0687) (0.0552::0.0552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1945::0.1945) (0.1840::0.1840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3527::0.3527) (0.2533::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9073::1.9073) (0.7052::0.7053)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9291::1.9291) (0.0175::0.0175) (0.7433::0.7433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6353::1.6353) (0.6279::0.6279)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.6675::1.6675) (0.0170::0.0170) (0.6749::0.6749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1767::2.1767) (0.7890::0.7890)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.1941::2.1941) (0.0185::0.0185) (0.8205::0.8205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8559::1.8559) (0.7041::0.7041)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8820::1.8820) (0.0168::0.0168) (0.7471::0.7471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6390::1.6390) (0.6319::0.6319)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6681::1.6681) (0.0167::0.0167) (0.6767::0.6767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8770::1.8771) (0.7090::0.7090)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8972::1.8972) (0.0173::0.0173) (0.7446::0.7446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3476::0.3484) (0.2506::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3488::0.3488) (0.2517::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3225::0.3225)) (IOPATH D Q (0.3605::0.3641) (0.2644::0.2753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3697::0.3697) (0.3289::0.3289)) (IOPATH D Q (0.3612::0.3612) (0.2580::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0060::2.0060) (0.7538::0.7538)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.0394::2.0394) (0.0156::0.0156) (0.8018::0.8018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1804::0.1804) (0.2274::0.2275)) (IOPATH B X (0.1450::0.1450) (0.1844::0.1844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5054::0.5054) (0.3971::0.3971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3548::0.3548) (0.2566::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0212)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0469::2.0469) (0.7653::0.7653)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0801::2.0801) (0.0172::0.0172) (0.8132::0.8132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2783::0.2783) (0.2719::0.2719)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0818)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3626::0.3640) (0.2696::0.2745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1962)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0080)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0029::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2541::2.2541) (0.8148::0.8149)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.2755::2.2755) (0.0189::0.0189) (0.8493::0.8493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8186::1.8186) (0.6808::0.6808)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.8544::1.8544) (0.0165::0.0165) (0.7384::0.7384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0928::0.0928) (0.0723::0.0723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7136::1.7136) (0.6565::0.6565)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7446::1.7446) (0.0180::0.0180) (0.7021::0.7021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3138::2.3138) (0.8544::0.8545)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3345::2.3345) (0.0177::0.0177) (0.8889::0.8889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7280::1.7280) (0.6619::0.6619)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7583::1.7583) (0.0174::0.0174) (0.7073::0.7073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0750::0.0750) (0.0611::0.0611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2225::2.2226) (0.8205::0.8205)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.2466::2.2466) (0.0168::0.0168) (0.8578::0.8578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4053::0.4054) (0.3042::0.3042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8977::1.8977) (0.7026::0.7026)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9233::1.9233) (0.0190::0.0190) (0.7426::0.7426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3822::0.3822) (0.3365::0.3365)) (IOPATH D Q (0.3729::0.3738) (0.2656::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3520::0.3520) (0.2521::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3475::0.3475) (0.2495::0.2495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3248::0.3248)) (IOPATH D Q (0.3585::0.3594) (0.2605::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3726::0.3726) (0.3307::0.3307)) (IOPATH D Q (0.3657::0.3657) (0.2619::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3510::0.3510) (0.2501::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3487::0.3487) (0.2496::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2911::2.2911) (0.8272::0.8272)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.3192::2.3192) (0.0161::0.0161) (0.8690::0.8690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0764::2.0765) (0.7649::0.7649)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1088::2.1088) (0.0165::0.0165) (0.8195::0.8195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2870::0.2870) (0.2764::0.2764)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0815::0.0828)) (SETUP (negedge GATE) (posedge CLK) (0.0819::0.0826)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3056::0.3056) (0.3432::0.3432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1567::0.1567) (0.1796::0.1797)) (IOPATH B X (0.1548::0.1548) (0.1992::0.1992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7674::1.7674) (0.6745::0.6745)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7901::1.7901) (0.0179::0.0179) (0.7115::0.7115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9248::1.9248) (0.7246::0.7246)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9453::1.9453) (0.0178::0.0178) (0.7594::0.7594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3572::0.3586) (0.2608::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0335::2.0335) (0.7413::0.7413)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0602::2.0602) (0.0178::0.0178) (0.7821::0.7821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3463::0.3464) (0.2484::0.2484)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7255::1.7255) (0.6591::0.6591)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.7599::1.7599) (0.0154::0.0154) (0.7085::0.7085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3521::0.3521) (0.2525::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3619::0.3651) (0.2673::0.2767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1952)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0087)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0021::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0989::0.0989) (0.0779::0.0779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1857::0.1857) (0.2368::0.2368)) (IOPATH B X (0.1399::0.1399) (0.1756::0.1756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3554::0.3554) (0.2581::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1865::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7117::2.7117) (0.9872::0.9873)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.7373::2.7373) (0.0181::0.0181) (1.0273::1.0273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3253::0.3253)) (IOPATH D Q (0.3551::0.3551) (0.2532::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1864::0.1864) (0.2340::0.2341)) (IOPATH B X (0.1451::0.1451) (0.1811::0.1811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3279::0.3279)) (IOPATH D Q (0.3598::0.3598) (0.2568::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4174::0.4174) (0.3569::0.3569)) (IOPATH D Q (0.4087::0.4094) (0.2872::0.2898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2918::0.2918) (0.2789::0.2789)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3520::0.3520) (0.2523::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3551::0.3557) (0.2578::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3209::0.3209)) (IOPATH D Q (0.3506::0.3506) (0.2515::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6554::1.6554) (0.6255::0.6256)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.6863::1.6863) (0.0170::0.0170) (0.6717::0.6717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3543::0.3543) (0.2559::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3586::0.3586) (0.2568::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6660::1.6660) (0.6411::0.6412)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6959::1.6959) (0.0168::0.0168) (0.6864::0.6864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3570::0.3577) (0.2595::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8000::1.8000) (0.6742::0.6742)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8282::1.8282) (0.0170::0.0170) (0.7235::0.7235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5992::1.5992) (0.6171::0.6171)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6381::1.6381) (0.0168::0.0168) (0.6707::0.6707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3202::0.3202) (0.2937::0.2937)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4170::0.4170) (0.3566::0.3566)) (IOPATH D Q (0.4091::0.4100) (0.2882::0.2914)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3491::0.3499) (0.2512::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3272::0.3272) (0.2972::0.2972)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0835::0.0835)) (SETUP (negedge GATE) (posedge CLK) (0.0828::0.0831)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4240::0.4240) (0.3603::0.3603)) (IOPATH D Q (0.4165::0.4172) (0.2928::0.2950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3506::0.3506) (0.2506::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0663::2.0663) (0.7705::0.7705)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0980::2.0980) (0.0172::0.0172) (0.8175::0.8175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1814::0.1814) (0.2244::0.2244)) (IOPATH B X (0.1625::0.1625) (0.2088::0.2088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2626::0.2626) (0.2415::0.2425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3557::0.3569) (0.2579::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3685::0.3685) (0.3282::0.3282)) (IOPATH D Q (0.3704::0.3738) (0.2723::0.2826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1935)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0033::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3209::0.3209)) (IOPATH D Q (0.3518::0.3528) (0.2552::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3754::0.3754) (0.3324::0.3324)) (IOPATH D Q (0.3784::0.3829) (0.2769::0.2904)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7187::1.7187) (0.6564::0.6564)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7455::1.7455) (0.0184::0.0184) (0.6998::0.6998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7636::1.7636) (0.6718::0.6718)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7985::1.7985) (0.0166::0.0166) (0.7213::0.7213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0874::2.0874) (0.7644::0.7645)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.1045::2.1045) (0.0167::0.0167) (0.7981::0.7981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6132::1.6132) (0.6216::0.6217)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6400::1.6400) (0.0183::0.0183) (0.6641::0.6641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3636::0.3651) (0.2694::0.2747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1942)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7709::1.7709) (0.6747::0.6748)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7988::1.7988) (0.0185::0.0185) (0.7168::0.7168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3955::2.3955) (0.8812::0.8812)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.4234::2.4234) (0.0161::0.0161) (0.9227::0.9227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2934::0.2934) (0.2799::0.2799)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0814::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2422::0.2422) (0.2191::0.2191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3595::0.3602) (0.2593::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0946::0.0946) (0.0753::0.0753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8329::1.8329) (0.6841::0.6841)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8668::1.8668) (0.0167::0.0167) (0.7349::0.7349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9805::1.9805) (0.7317::0.7317)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.0142::2.0142) (0.0153::0.0153) (0.7801::0.7801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8502::1.8502) (0.6893::0.6894)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8786::1.8786) (0.0185::0.0185) (0.7317::0.7317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1810::0.1810) (0.2303::0.2304)) (IOPATH B X (0.1397::0.1397) (0.1768::0.1768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8418::1.8418) (0.6998::0.6999)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8633::1.8633) (0.0179::0.0179) (0.7361::0.7361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3590::0.3590) (0.2618::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1904::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3621::0.3629) (0.2655::0.2678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8021::1.8021) (0.6740::0.6740)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.8188::1.8188) (0.0192::0.0192) (0.7052::0.7052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8501::1.8501) (0.7006::0.7006)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8806::1.8806) (0.0177::0.0177) (0.7453::0.7453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3469::0.3477) (0.2480::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9900::1.9900) (0.7475::0.7475)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0245::2.0245) (0.0178::0.0178) (0.7965::0.7965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6532::2.6532) (0.9466::0.9467)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.6823::2.6823) (0.0181::0.0181) (0.9887::0.9887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3424::0.3424) (0.2423::0.2423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0919::0.0919) (0.0724::0.0724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3607::2.3607) (0.8471::0.8471)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.3870::2.3870) (0.0176::0.0176) (0.8875::0.8875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3591::0.3606) (0.2618::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2098::2.2098) (0.8208::0.8209)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.2393::2.2393) (0.0158::0.0158) (0.8687::0.8687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2615::0.2616) (0.2213::0.2234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3713::0.3713) (0.3299::0.3299)) (IOPATH D Q (0.3619::0.3619) (0.2592::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6261::0.6261) (0.4657::0.4657)) (IOPATH D Q (0.6185::0.6185) (0.3958::0.3967)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2754::2.2754) (0.8083::0.8084)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.2990::2.2990) (0.0171::0.0171) (0.8451::0.8451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1690::0.1690) (0.1714::0.1714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3721::0.3721) (0.3304::0.3304)) (IOPATH D Q (0.3655::0.3664) (0.2643::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8061::1.8062) (0.6850::0.6850)) (IOPATH TE_B Z () () (0.1134::0.1134) (1.8282::1.8282) (0.0193::0.0193) (0.7221::0.7221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3605::0.3605) (0.2614::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6598::1.6598) (0.6268::0.6268)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6879::1.6879) (0.0170::0.0170) (0.6708::0.6708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0815::0.0815) (0.0656::0.0656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9509::1.9509) (0.7349::0.7349)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9758::1.9758) (0.0177::0.0177) (0.7752::0.7751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3693::0.3693) (0.3287::0.3287)) (IOPATH D Q (0.3628::0.3643) (0.2624::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1392::2.1392) (0.7828::0.7828)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1602::2.1602) (0.0178::0.0178) (0.8178::0.8178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0125::2.0125) (0.7348::0.7348)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0366::2.0366) (0.0174::0.0174) (0.7730::0.7730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9982::1.9982) (0.7494::0.7494)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0292::2.0292) (0.0186::0.0186) (0.7954::0.7954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0598::2.0598) (0.7480::0.7481)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0846::2.0846) (0.0170::0.0170) (0.7897::0.7897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2196::2.2196) (0.8231::0.8232)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2407::2.2407) (0.0175::0.0175) (0.8585::0.8585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7590::1.7591) (0.6722::0.6722)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7897::1.7897) (0.0182::0.0182) (0.7183::0.7183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7432::2.7433) (0.9937::0.9938)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.7697::2.7697) (0.0180::0.0180) (1.0336::1.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3768::0.3768) (0.3332::0.3332)) (IOPATH D Q (0.3698::0.3698) (0.2640::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3285::0.3285) (0.2360::0.2360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3542::0.3560) (0.2584::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0205::2.0206) (0.7475::0.7475)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0508::2.0508) (0.0173::0.0172) (0.8014::0.8014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1005::0.1005) (0.0791::0.0791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5434::2.5435) (0.8970::0.8970)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.5641::2.5641) (0.0194::0.0194) (0.9304::0.9304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3557::0.3563) (0.2562::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3497::0.3504) (0.2519::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8379::1.8379) (0.6858::0.6858)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8650::1.8650) (0.0175::0.0175) (0.7278::0.7278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3705::0.3705) (0.3294::0.3294)) (IOPATH D Q (0.3604::0.3604) (0.2577::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3741::0.3741) (0.3316::0.3316)) (IOPATH D Q (0.3658::0.3658) (0.2606::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0908::0.0908) (0.0713::0.0713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0217::2.0217) (0.7565::0.7565)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0609::2.0609) (0.0171::0.0171) (0.8105::0.8105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3002::0.3003) (0.2364::0.2374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1827::0.1827) (0.2327::0.2328)) (IOPATH B X (0.1422::0.1422) (0.1800::0.1800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3247::0.3247)) (IOPATH D Q (0.3549::0.3554) (0.2554::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0986::2.0986) (0.7642::0.7642)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1190::2.1190) (0.0177::0.0177) (0.7992::0.7992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0950::2.0950) (0.7587::0.7587)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1156::2.1156) (0.0190::0.0190) (0.7929::0.7929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3549::0.3549) (0.2572::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3640::0.3655) (0.2679::0.2724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0090::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3621::0.3647) (0.2669::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1936)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0049::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3517::0.3538) (0.2564::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0895::0.0895) (0.0717::0.0717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3480::0.3480) (0.2502::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3533::0.3533) (0.2534::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3475::0.3475) (0.2491::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3591::0.3614) (0.2635::0.2707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0079::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4965::2.4966) (0.9145::0.9145)) (IOPATH TE_B Z () () (0.1183::0.1183) (2.5310::2.5310) (0.0151::0.0151) (0.9644::0.9644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3562::0.3569) (0.2609::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3250::0.3250)) (IOPATH D Q (0.3562::0.3562) (0.2554::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0917::0.0917) (0.0718::0.0718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4208::0.4208) (0.3586::0.3586)) (IOPATH D Q (0.4111::0.4119) (0.2876::0.2905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3567::0.3567) (0.2622::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1854::0.1854) (0.2361::0.2361)) (IOPATH B X (0.1432::0.1432) (0.1802::0.1802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2830::0.2830) (0.2744::0.2744)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3573::0.3581) (0.2629::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0117::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3672::0.3672) (0.3274::0.3274)) (IOPATH D Q (0.3574::0.3579) (0.2562::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0716::0.0716) (0.0579::0.0579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2967::2.2967) (0.8462::0.8462)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.3207::2.3207) (0.0165::0.0165) (0.8837::0.8837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3601::0.3606) (0.2610::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3421::0.3421) (0.2807::0.2828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3459::0.3459) (0.2465::0.2476)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3535::0.3535) (0.2541::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2449::0.2449) (0.2234::0.2234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2763::0.2763) (0.2708::0.2708)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0456::2.0456) (0.7639::0.7639)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0782::2.0782) (0.0165::0.0165) (0.8112::0.8112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3608::0.3641) (0.2648::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1919)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0053)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0056::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3503::0.3504) (0.2534::0.2534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7147::1.7147) (0.6571::0.6571)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7460::1.7460) (0.0182::0.0182) (0.7035::0.7035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5828::2.5828) (0.9365::0.9368)) (IOPATH TE_B Z () () (0.1385::0.1385) (2.6170::2.6170) (-0.0060::-0.0060) (0.9895::0.9895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9590::1.9590) (0.7383::0.7383)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9810::1.9810) (0.0180::0.0180) (0.7747::0.7747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7132::1.7132) (0.6591::0.6592)) (IOPATH TE_B Z () () (0.1265::0.1265) (1.7535::1.7535) (0.0074::0.0074) (0.7236::0.7236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6710::1.6710) (0.6298::0.6299)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7005::1.7005) (0.0181::0.0181) (0.6744::0.6744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0189::2.0189) (0.7555::0.7556)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0530::2.0530) (0.0173::0.0173) (0.8042::0.8042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1847::0.1847) (0.2360::0.2361)) (IOPATH B X (0.1416::0.1416) (0.1790::0.1790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3003::0.3003) (0.2834::0.2834)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3633::0.3634) (0.2667::0.2667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3548::0.3548) (0.2558::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3710::0.3710) (0.3297::0.3297)) (IOPATH D Q (0.3677::0.3677) (0.2672::0.2672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3689::0.3689) (0.3284::0.3284)) (IOPATH D Q (0.3601::0.3609) (0.2587::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3522::0.3522) (0.2568::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2762::2.2762) (0.8411::0.8412)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.2898::2.2898) (0.0187::0.0187) (0.8692::0.8692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8920::1.8920) (0.7045::0.7045)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9221::1.9221) (0.0184::0.0184) (0.7556::0.7556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3551::0.3559) (0.2567::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8480::1.8481) (0.7016::0.7016)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.8861::1.8861) (0.0170::0.0170) (0.7550::0.7550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2872::0.2872) (0.2765::0.2765)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0865::0.0865) (0.0694::0.0694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3660::0.3686) (0.2684::0.2762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7583::1.7583) (0.6574::0.6574)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7868::1.7868) (0.0176::0.0176) (0.7001::0.7001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9258::1.9258) (0.7151::0.7151)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9483::1.9483) (0.0174::0.0174) (0.7537::0.7537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8554::1.8554) (0.6894::0.6895)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8848::1.8848) (0.0175::0.0175) (0.7345::0.7345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1255::2.1255) (0.7779::0.7780)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.1439::2.1439) (0.0192::0.0192) (0.8125::0.8125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2374::0.2374) (0.2078::0.2078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0551::2.0552) (0.7536::0.7536)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0817::2.0817) (0.0191::0.0191) (0.7955::0.7955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1946::0.1946) (0.2430::0.2430)) (IOPATH B X (0.1576::0.1576) (0.1957::0.1957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4183::2.4183) (0.8750::0.8750)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.4368::2.4368) (0.0187::0.0187) (0.9071::0.9071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3473::0.3473) (0.2504::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1246::2.1246) (0.7898::0.7898)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1494::2.1494) (0.0166::0.0166) (0.8294::0.8294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3492::0.3500) (0.2534::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3510::0.3510) (0.2528::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0681::0.0681) (0.0536::0.0536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6549::1.6549) (0.6245::0.6245)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6855::1.6855) (0.0175::0.0175) (0.6694::0.6694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0974::0.0974) (0.0767::0.0767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4137::0.4137) (0.3549::0.3549)) (IOPATH D Q (0.4067::0.4072) (0.2879::0.2899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3560::0.3571) (0.2601::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3667::2.3668) (0.8544::0.8544)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.3832::2.3832) (0.0184::0.0184) (0.8846::0.8846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9884::1.9884) (0.7446::0.7446)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0174::2.0174) (0.0177::0.0177) (0.7890::0.7890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0860::0.0860) (0.0681::0.0681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8753::1.8753) (0.7085::0.7085)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8906::1.8906) (0.0185::0.0185) (0.7380::0.7380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3514::0.3514) (0.2557::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0200)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2399::0.2400) (0.2052::0.2072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0147::2.0148) (0.7414::0.7414)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0409::2.0409) (0.0174::0.0174) (0.7820::0.7820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3213::0.3213)) (IOPATH D Q (0.3503::0.3503) (0.2525::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3572::0.3584) (0.2566::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3620::0.3648) (0.2662::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0053::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7829::1.7829) (0.6801::0.6802)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8070::1.8070) (0.0184::0.0184) (0.7191::0.7191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0497::2.0497) (0.7645::0.7645)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0827::2.0827) (0.0177::0.0177) (0.8122::0.8122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3530::0.3539) (0.2559::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3648::0.3664) (0.2712::0.2766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1963)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0085)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0024::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3592::0.3592) (0.2610::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6087::2.6087) (0.9318::0.9319)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.6332::2.6332) (0.0171::0.0171) (0.9703::0.9703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7240::1.7241) (0.6579::0.6580)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7620::1.7620) (0.0173::0.0173) (0.7110::0.7110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0940::0.0940) (0.0737::0.0737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4137::0.4137) (0.3548::0.3548)) (IOPATH D Q (0.4049::0.4049) (0.2834::0.2840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3505::0.3505) (0.2508::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9758::1.9758) (0.7426::0.7426)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9910::1.9910) (0.0176::0.0176) (0.7731::0.7731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3532::0.3539) (0.2568::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3538::0.3538) (0.2541::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0920::2.0920) (0.7807::0.7807)) (IOPATH TE_B Z () () (0.1198::0.1198) (2.1281::2.1281) (0.0135::0.0135) (0.8325::0.8325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3518::0.3534) (0.2560::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0920::0.0920) (0.0718::0.0718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3598::0.3621) (0.2626::0.2695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2289::0.2289) (0.2173::0.2179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3655::0.3655) (0.2678::0.2678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7879::1.7879) (0.6834::0.6835)) (IOPATH TE_B Z () () (0.1265::0.1265) (1.8247::1.8247) (0.0074::0.0074) (0.7465::0.7465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3534::0.3543) (0.2559::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3696::0.3696) (0.3289::0.3289)) (IOPATH D Q (0.3601::0.3601) (0.2574::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3505::0.3505) (0.2526::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3484::0.3493) (0.2516::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3542::0.3542) (0.2549::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2634::0.2646) (0.2375::0.2396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3574::0.3574) (0.2592::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9088::1.9088) (0.7186::0.7186)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9329::1.9329) (0.0181::0.0181) (0.7571::0.7571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9733::1.9733) (0.7434::0.7435)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9996::1.9996) (0.0174::0.0174) (0.7883::0.7883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3607::0.3619) (0.2648::0.2683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1898::0.1898) (0.2440::0.2441)) (IOPATH B X (0.1491::0.1491) (0.1894::0.1894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0915::0.0915) (0.0715::0.0715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3697::0.3697) (0.3289::0.3289)) (IOPATH D Q (0.3608::0.3612) (0.2588::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2298::2.2298) (0.8265::0.8266)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.2517::2.2517) (0.0156::0.0156) (0.8714::0.8714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3653::2.3653) (0.8583::0.8583)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3905::2.3905) (0.0177::0.0177) (0.9055::0.9055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6594::1.6594) (0.6281::0.6282)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.6939::1.6939) (0.0169::0.0169) (0.6797::0.6797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2864::0.2865) (0.2254::0.2267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3857::0.3857) (0.3386::0.3386)) (IOPATH D Q (0.3781::0.3781) (0.2685::0.2704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3597::0.3597) (0.2612::0.2641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3690::0.3691) (0.2762::0.2762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6646::1.6646) (0.6391::0.6391)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.6958::1.6958) (0.0166::0.0166) (0.6861::0.6861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3246::0.3246)) (IOPATH D Q (0.3635::0.3665) (0.2668::0.2757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0046)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2860::0.2860) (0.2759::0.2759)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0864::0.0870)) (SETUP (negedge GATE) (posedge CLK) (0.0849::0.0849)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7676::1.7677) (0.6728::0.6728)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7968::1.7968) (0.0173::0.0173) (0.7180::0.7180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3516::0.3535) (0.2566::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0462::2.0462) (0.7638::0.7638)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0726::2.0726) (0.0174::0.0174) (0.8045::0.8045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0912::2.0912) (0.7604::0.7605)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1211::2.1211) (0.0180::0.0180) (0.8054::0.8054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9569::1.9569) (0.7364::0.7364)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9901::1.9901) (0.0176::0.0176) (0.7843::0.7843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3557::0.3557) (0.2569::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6969::1.6969) (0.6517::0.6517)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7231::1.7231) (0.0178::0.0178) (0.6929::0.6929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3709::0.3709) (0.3297::0.3297)) (IOPATH D Q (0.3684::0.3687) (0.2681::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2764::0.2764) (0.2319::0.2335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7358::2.7358) (0.9943::0.9945)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.7576::2.7576) (0.0092::0.0092) (1.0510::1.0510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5582::2.5582) (0.9153::0.9154)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5828::2.5828) (0.0171::0.0171) (0.9539::0.9539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0227::2.0228) (0.7585::0.7585)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0539::2.0539) (0.0171::0.0171) (0.8049::0.8049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3475::0.3475) (0.2487::0.2490)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3585::0.3630) (0.2638::0.2772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0001::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7064::2.7065) (0.9490::0.9491)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.7321::2.7321) (0.0184::0.0184) (0.9874::0.9874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3619::0.3619) (0.2633::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9760::1.9760) (0.7422::0.7422)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0106::2.0106) (0.0163::0.0163) (0.7918::0.7918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7135::1.7135) (0.6543::0.6544)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7510::1.7510) (0.0173::0.0173) (0.7071::0.7071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6058::1.6058) (0.6052::0.6052)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6425::1.6425) (0.0180::0.0180) (0.6567::0.6567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0220::2.0220) (0.7555::0.7555)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0490::2.0490) (0.0181::0.0181) (0.7980::0.7980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3218::0.3218)) (IOPATH D Q (0.3537::0.3543) (0.2567::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3078::0.3078) (0.2874::0.2874)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8325::1.8325) (0.6853::0.6853)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8659::1.8659) (0.0167::0.0167) (0.7348::0.7348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3543::0.3558) (0.2577::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3563::0.3563) (0.2543::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8186::1.8186) (0.6907::0.6907)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8379::1.8379) (0.0158::0.0158) (0.7261::0.7261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9147::1.9147) (0.7205::0.7205)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.9507::1.9507) (0.0158::0.0158) (0.7715::0.7715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3613::0.3614) (0.2666::0.2666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3518::0.3518) (0.2523::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7870::1.7870) (0.6814::0.6814)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8136::1.8136) (0.0179::0.0179) (0.7226::0.7226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3556::0.3576) (0.2595::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3490::0.3495) (0.2510::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7683::1.7683) (0.6651::0.6652)) (IOPATH TE_B Z () () (0.1179::0.1179) (1.8038::1.8038) (0.0152::0.0152) (0.7232::0.7232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2900::0.2900) (0.2780::0.2780)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3539::0.3547) (0.2554::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3167::0.3167) (0.2193::0.2193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2110::2.2110) (0.8054::0.8054)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.2366::2.2366) (0.0170::0.0170) (0.8457::0.8457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2870::2.2870) (0.8238::0.8238)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3144::2.3144) (0.0162::0.0162) (0.8645::0.8645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0037::2.0038) (0.7492::0.7492)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.0403::2.0403) (0.0162::0.0162) (0.8010::0.8010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3518::0.3523) (0.2539::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3518::0.3518) (0.2526::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3548::0.3549) (0.2569::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1817)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0962::0.0962) (0.0754::0.0754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3488::0.3495) (0.2506::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1639::0.1639) (0.1889::0.1890)) (IOPATH B X (0.1444::0.1444) (0.1831::0.1831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1425::2.1425) (0.7968::0.7968)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1614::2.1614) (0.0184::0.0184) (0.8289::0.8289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3760::0.3761) (0.2771::0.2771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3661::0.3679) (0.2682::0.2741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0101::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0020::2.0020) (0.7491::0.7491)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.0293::2.0293) (0.0162::0.0162) (0.7915::0.7915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3525::0.3525) (0.2529::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3479::0.3479) (0.2487::0.2487)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3548::0.3548) (0.2541::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3520::0.3520) (0.2498::0.2498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3633::0.3659) (0.2671::0.2751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1927)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0057::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3042::0.3042) (0.2855::0.2855)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3621::0.3651) (0.2659::0.2747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3555::0.3555) (0.2593::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9923::1.9923) (0.7378::0.7379)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.0300::2.0300) (0.0150::0.0150) (0.7982::0.7982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3514::0.3529) (0.2553::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4823::0.4823) (0.3532::0.3532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1895::0.1895) (0.2350::0.2350)) (IOPATH B X (0.1503::0.1503) (0.1865::0.1865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3537::0.3537) (0.2523::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8967::1.8967) (0.7163::0.7164)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9169::1.9169) (0.0175::0.0175) (0.7507::0.7507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1095::0.1095) (0.0844::0.0844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3563::2.3563) (0.8708::0.8709)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.3798::2.3798) (0.0092::0.0092) (0.9274::0.9274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1876::0.1876) (0.2309::0.2309)) (IOPATH B X (0.1464::0.1464) (0.1813::0.1813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2833::0.2833) (0.2745::0.2745)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1349::2.1349) (0.7946::0.7946)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1667::2.1667) (0.0163::0.0163) (0.8425::0.8425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3577::0.3577) (0.2559::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3553::0.3566) (0.2606::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6255::1.6255) (0.6151::0.6151)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6631::1.6631) (0.0180::0.0180) (0.6671::0.6671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3635::0.3666) (0.2689::0.2782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1968)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0007::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3589::0.3595) (0.2580::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0898::0.0898) (0.0700::0.0700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3603::0.3603) (0.2587::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8561::1.8561) (0.6924::0.6924)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8915::1.8915) (0.0167::0.0167) (0.7430::0.7430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3537::0.3537) (0.2579::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0196)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3558::0.3569) (0.2563::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1233::2.1234) (0.7776::0.7777)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.1580::2.1580) (0.0159::0.0159) (0.8277::0.8277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3505::0.3517) (0.2551::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1843)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0608::2.0608) (0.7578::0.7578)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0854::2.0854) (0.0181::0.0181) (0.7963::0.7963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3242::0.3242)) (IOPATH D Q (0.3530::0.3530) (0.2516::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3533::0.3542) (0.2561::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3875::0.3875) (0.3397::0.3397)) (IOPATH D Q (0.3791::0.3791) (0.2696::0.2696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3551::0.3551) (0.2545::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3485::0.3485) (0.2486::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3496::0.3503) (0.2512::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0471::2.0471) (0.7531::0.7532)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0800::2.0800) (0.0169::0.0169) (0.8006::0.8006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2871::2.2871) (0.8266::0.8266)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3207::2.3207) (0.0178::0.0178) (0.8745::0.8745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3584::0.3597) (0.2619::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6412::1.6412) (0.6328::0.6328)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6680::1.6680) (0.0184::0.0184) (0.6757::0.6757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7134::1.7134) (0.6444::0.6445)) (IOPATH TE_B Z () () (0.1205::0.1205) (1.7443::1.7443) (0.0128::0.0128) (0.6972::0.6972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3493::0.3505) (0.2522::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3792::0.3793) (0.2810::0.2810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2806::0.2806) (0.2493::0.2493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6879::1.6879) (0.6449::0.6449)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7222::1.7222) (0.0179::0.0179) (0.6935::0.6935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8269::1.8269) (0.6934::0.6935)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8572::1.8572) (0.0175::0.0175) (0.7383::0.7383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7268::1.7268) (0.6607::0.6608)) (IOPATH TE_B Z () () (0.1181::0.1181) (1.7670::1.7670) (0.0150::0.0150) (0.7163::0.7163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3478::0.3478) (0.2494::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6079::0.6079) (0.4562::0.4562)) (IOPATH D Q (0.5989::0.5996) (0.3861::0.3885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9483::1.9484) (0.7192::0.7193)) (IOPATH TE_B Z () () (0.1186::0.1186) (1.9914::1.9914) (0.0146::0.0146) (0.7777::0.7777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3596::0.3608) (0.2601::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0489::2.0490) (0.7524::0.7525)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0677::2.0677) (0.0184::0.0184) (0.7846::0.7846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8010::1.8010) (0.6723::0.6723)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8284::1.8284) (0.0172::0.0172) (0.7137::0.7137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3707::0.3707) (0.3295::0.3295)) (IOPATH D Q (0.3648::0.3648) (0.2617::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3571::0.3606) (0.2622::0.2725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3567::0.3580) (0.2605::0.2646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3664::0.3716) (0.2709::0.2900)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2007)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0195)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3670::0.3670) (0.2993::0.3009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9184::1.9184) (0.7115::0.7116)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.9552::1.9552) (0.0154::0.0154) (0.7629::0.7629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5426::2.5426) (0.9150::0.9150)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.5662::2.5662) (0.0188::0.0188) (0.9516::0.9516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3576::0.3608) (0.2626::0.2721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1918)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0058::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7246::1.7246) (0.6584::0.6585)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7610::1.7610) (0.0157::0.0157) (0.7100::0.7100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0210::2.0210) (0.7580::0.7581)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0558::2.0558) (0.0164::0.0164) (0.8071::0.8071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6857::1.6857) (0.6476::0.6477)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.7209::1.7209) (0.0169::0.0169) (0.6987::0.6987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3545::0.3552) (0.2574::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7055::1.7055) (0.6523::0.6524)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7436::1.7436) (0.0164::0.0164) (0.7049::0.7049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3564::0.3564) (0.2568::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2849::2.2849) (0.8188::0.8188)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.3085::2.3085) (0.0171::0.0171) (0.8563::0.8563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6730::1.6730) (0.6426::0.6427)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7052::1.7052) (0.0170::0.0170) (0.6902::0.6902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3173::0.3173) (0.2258::0.2258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4054::0.4054) (0.3504::0.3504)) (IOPATH D Q (0.3960::0.3960) (0.2794::0.2794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9232::1.9232) (0.7229::0.7229)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9494::1.9494) (0.0171::0.0171) (0.7637::0.7637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3484::0.3484) (0.2480::0.2480)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3736::0.3736) (0.3313::0.3313)) (IOPATH D Q (0.3691::0.3707) (0.2674::0.2723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9388::1.9389) (0.7309::0.7309)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9583::1.9583) (0.0176::0.0176) (0.7648::0.7648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0749::2.0749) (0.7551::0.7552)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1101::2.1101) (0.0164::0.0164) (0.8047::0.8047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3199::0.3199)) (IOPATH D Q (0.3537::0.3553) (0.2582::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3512::0.3512) (0.2531::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3683::0.3683) (0.3281::0.3281)) (IOPATH D Q (0.3608::0.3617) (0.2604::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7172::1.7172) (0.6572::0.6572)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7459::1.7459) (0.0184::0.0184) (0.7004::0.7004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7397::1.7397) (0.6650::0.6651)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7758::1.7758) (0.0163::0.0163) (0.7164::0.7164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3700::0.3700) (0.3291::0.3291)) (IOPATH D Q (0.3675::0.3686) (0.2678::0.2716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3627::0.3627) (0.2655::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0165)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3273::0.3273)) (IOPATH D Q (0.3689::0.3723) (0.2714::0.2817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1935)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0076)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0033::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2489::0.2489) (0.2225::0.2225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3520::2.3520) (0.8346::0.8346)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3748::2.3748) (0.0176::0.0176) (0.8711::0.8711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3523::0.3530) (0.2554::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7796::1.7796) (0.6768::0.6768)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8041::1.8041) (0.0187::0.0187) (0.7159::0.7159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3626::0.3627) (0.2706::0.2706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8288::1.8288) (0.6924::0.6924)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.8468::1.8468) (0.0192::0.0192) (0.7241::0.7241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3857::0.3857) (0.3386::0.3386)) (IOPATH D Q (0.3766::0.3775) (0.2684::0.2718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6618::1.6619) (0.6393::0.6393)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.6888::1.6888) (0.0184::0.0184) (0.6822::0.6822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3489::0.3499) (0.2517::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3876::0.3876) (0.3398::0.3398)) (IOPATH D Q (0.3771::0.3771) (0.2676::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3488::0.3488) (0.2506::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3542::0.3542) (0.2580::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8578::1.8578) (0.6935::0.6936)) (IOPATH TE_B Z () () (0.1180::0.1180) (1.8790::1.8790) (0.0152::0.0152) (0.7375::0.7375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3828::0.3829) (0.2875::0.2875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9061::1.9061) (0.7107::0.7108)) (IOPATH TE_B Z () () (0.1193::0.1193) (1.9322::1.9322) (0.0140::0.0140) (0.7623::0.7623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3684::0.3737) (0.2712::0.2869)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3479::0.3486) (0.2497::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3551::0.3560) (0.2555::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3576::0.3596) (0.2631::0.2687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1922)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0079::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3504::0.3519) (0.2545::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6103::1.6103) (0.6196::0.6196)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6456::1.6456) (0.0165::0.0165) (0.6697::0.6697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2964::0.2964) (0.2813::0.2813)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7097::1.7098) (0.6550::0.6550)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.7461::1.7461) (0.0169::0.0169) (0.7069::0.7069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3641::0.3663) (0.2715::0.2782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1975)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0001::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4027::0.4028) (0.2993::0.2993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2766::2.2766) (0.8226::0.8226)) (IOPATH TE_B Z () () (0.1185::0.1185) (2.2941::2.2941) (0.0148::0.0148) (0.8659::0.8659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0906::0.0906) (0.0705::0.0705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6754::1.6754) (0.6428::0.6428)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7060::1.7060) (0.0170::0.0170) (0.6893::0.6893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3485::0.3486) (0.2497::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2224::0.2224) (0.2269::0.2269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6489::1.6489) (0.6328::0.6328)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.6808::1.6808) (0.0183::0.0183) (0.6806::0.6806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3672::0.3672) (0.3274::0.3274)) (IOPATH D Q (0.3649::0.3663) (0.2661::0.2706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3269::0.3269)) (IOPATH D Q (0.3582::0.3593) (0.2580::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8007::1.8008) (0.6692::0.6692)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8261::1.8261) (0.0168::0.0168) (0.7099::0.7099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4294::0.4294) (0.3632::0.3632)) (IOPATH D Q (0.4225::0.4235) (0.2967::0.2997)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3607::0.3607) (0.2656::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6837::1.6838) (0.6455::0.6455)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7171::1.7171) (0.0166::0.0166) (0.6947::0.6947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2868::0.2868) (0.2763::0.2763)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3510::0.3519) (0.2550::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0612::2.0613) (0.7515::0.7515)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0963::2.0963) (0.0164::0.0164) (0.8009::0.8009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2561::0.2561) (0.2170::0.2185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9915::1.9915) (0.7353::0.7354)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0239::2.0239) (0.0175::0.0175) (0.7820::0.7820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3517::0.3517) (0.2536::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0992::0.0992) (0.0776::0.0776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1792::0.1792) (0.2257::0.2258)) (IOPATH B X (0.1427::0.1427) (0.1815::0.1815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2876::0.2876) (0.2768::0.2768)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9091::1.9091) (0.7214::0.7214)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9391::1.9391) (0.0183::0.0183) (0.7653::0.7653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4021::0.4021) (0.3486::0.3486)) (IOPATH D Q (0.3936::0.3936) (0.2789::0.2789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3715::0.3715) (0.3300::0.3300)) (IOPATH D Q (0.3613::0.3615) (0.2580::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1876::2.1876) (0.8101::0.8101)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2091::2.2091) (0.0176::0.0176) (0.8460::0.8460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3575::0.3575) (0.2597::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4249::2.4249) (0.8626::0.8626)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.4432::2.4432) (0.0178::0.0178) (0.8949::0.8949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3541::0.3554) (0.2562::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1488::2.1488) (0.7809::0.7810)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.1659::2.1659) (0.0151::0.0151) (0.8207::0.8207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1385::2.1386) (0.7967::0.7967)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1751::2.1751) (0.0165::0.0165) (0.8476::0.8476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3627::0.3679) (0.2648::0.2801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0026::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3752::0.3754) (0.2798::0.2798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0431::2.0431) (0.7488::0.7488)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.0686::2.0686) (0.0161::0.0161) (0.7893::0.7893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3598::0.3598) (0.2623::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8192::1.8192) (0.6892::0.6892)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8445::1.8445) (0.0187::0.0187) (0.7287::0.7287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1800::0.1800) (0.2276::0.2277)) (IOPATH B X (0.1422::0.1422) (0.1807::0.1807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7733::1.7733) (0.6755::0.6755)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.8009::1.8009) (0.0155::0.0155) (0.7174::0.7174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6890::1.6890) (0.6364::0.6365)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7155::1.7155) (0.0170::0.0170) (0.6772::0.6772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9569::1.9569) (0.7363::0.7363)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9900::1.9900) (0.0182::0.0182) (0.7842::0.7842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9216::1.9216) (0.7230::0.7231)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9573::1.9573) (0.0173::0.0173) (0.7730::0.7730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5508::2.5508) (0.9072::0.9073)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.5685::2.5685) (0.0185::0.0185) (0.9378::0.9378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0957::0.0957) (0.0749::0.0749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2865::2.2865) (0.8456::0.8457)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.3246::2.3246) (0.0161::0.0161) (0.8982::0.8982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3506::0.3506) (0.2519::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3031::2.3031) (0.8263::0.8263)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.3200::2.3200) (0.0182::0.0182) (0.8573::0.8573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3521::0.3521) (0.2527::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4067::0.4067) (0.3511::0.3511)) (IOPATH D Q (0.3992::0.3999) (0.2836::0.2857)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0759::0.0759) (0.0619::0.0619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8833::1.8833) (0.6915::0.6916)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9052::1.9052) (0.0185::0.0185) (0.7272::0.7272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1257::2.1257) (0.7773::0.7773)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1439::2.1439) (0.0188::0.0188) (0.8094::0.8094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3496::0.3500) (0.2514::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9277::1.9277) (0.7246::0.7247)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9508::1.9508) (0.0184::0.0184) (0.7616::0.7616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3424::0.3424) (0.2470::0.2470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0907::2.0907) (0.7528::0.7528)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1088::2.1088) (0.0185::0.0185) (0.7841::0.7841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3509::0.3517) (0.2533::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3881::0.3881) (0.3401::0.3401)) (IOPATH D Q (0.3926::0.3941) (0.2877::0.2930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1942)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3597::0.3617) (0.2651::0.2716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7690::1.7690) (0.6739::0.6739)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8035::1.8035) (0.0174::0.0174) (0.7232::0.7232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.3548::0.3548) (0.3449::0.3449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6890::1.6890) (0.6492::0.6493)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7228::1.7228) (0.0176::0.0176) (0.6988::0.6988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2294::0.2294) (0.2007::0.2007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1108::2.1108) (0.7882::0.7882)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1425::2.1425) (0.0175::0.0175) (0.8349::0.8349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2487::0.2519) (0.2357::0.2427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.4479::2.4479) (0.8871::0.8871)) (IOPATH TE_B Z () () (0.1000::0.1000) (2.4321::2.4321) (0.0273::0.0273) (0.8872::0.8872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2821::0.2821) (0.2738::0.2738)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0805::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3485::0.3494) (0.2491::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3271::0.3271)) (IOPATH D Q (0.3592::0.3600) (0.2594::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8702::1.8702) (0.6919::0.6920)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8948::1.8948) (0.0174::0.0174) (0.7314::0.7314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1606::0.1606) (0.1830::0.1830)) (IOPATH B X (0.1573::0.1573) (0.2005::0.2005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3570::0.3585) (0.2599::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9339::1.9339) (0.7263::0.7264)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9645::1.9645) (0.0175::0.0175) (0.7719::0.7719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0776::0.0776) (0.0627::0.0627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3508::0.3517) (0.2524::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3565::0.3583) (0.2614::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0103::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3569::0.3583) (0.2603::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.3623::0.3623) (0.3505::0.3505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2411::0.2411) (0.2244::0.2244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0018::2.0018) (0.7408::0.7408)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0174::2.0174) (0.0182::0.0182) (0.7716::0.7716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6940::1.6940) (0.6468::0.6468)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7233::1.7233) (0.0177::0.0177) (0.6904::0.6904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3448::0.3448) (0.2548::0.2548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2245::0.2245) (0.2102::0.2102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3698::0.3698) (0.3290::0.3290)) (IOPATH D Q (0.3621::0.3621) (0.2588::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9386::1.9387) (0.7298::0.7298)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9739::1.9739) (0.0173::0.0173) (0.7794::0.7794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.3506::0.3506) (0.3418::0.3418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3591::0.3620) (0.2635::0.2717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1907)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0032)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0077::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1156::0.1156) (0.0936::0.0936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3833::2.3833) (0.8695::0.8697)) (IOPATH TE_B Z () () (0.1371::0.1371) (2.3971::2.3971) (-0.0024::-0.0024) (0.9082::0.9082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3594::0.3594) (0.2512::0.2512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1284::2.1284) (0.7753::0.7753)) (IOPATH TE_B Z () () (0.1180::0.1181) (2.1645::2.1645) (0.0152::0.0152) (0.8278::0.8278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3499::0.3499) (0.2500::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6703::1.6703) (0.6405::0.6405)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.6996::1.6996) (0.0175::0.0175) (0.6843::0.6843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3520::0.3520) (0.2515::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5308::2.5308) (0.9131::0.9132)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.5574::2.5574) (0.0190::0.0190) (0.9546::0.9546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3259::0.3259)) (IOPATH D Q (0.3549::0.3549) (0.2542::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3557::0.3557) (0.2551::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2952::0.2952) (0.2578::0.2578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6289::1.6289) (0.6287::0.6288)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6624::1.6624) (0.0172::0.0172) (0.6779::0.6778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0929::0.0929) (0.0724::0.0724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2303::2.2303) (0.8123::0.8123)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.2463::2.2463) (0.0192::0.0192) (0.8416::0.8416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3519::0.3519) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3561::0.3561) (0.2616::0.2616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1883::0.1883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8517::1.8517) (0.6916::0.6916)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8671::1.8671) (0.0174::0.0174) (0.7266::0.7266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.3555::0.3555) (0.3454::0.3454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3584::0.3598) (0.2621::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0131::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3705::0.3705) (0.3294::0.3294)) (IOPATH D Q (0.3698::0.3728) (0.2705::0.2792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3839::0.3840) (0.2856::0.2856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3497::0.3497) (0.2537::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8710::1.8711) (0.7071::0.7071)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8922::1.8922) (0.0182::0.0182) (0.7430::0.7430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3858::0.3858) (0.3387::0.3387)) (IOPATH D Q (0.3764::0.3764) (0.2660::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0966::0.0966) (0.0756::0.0756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1384::2.1385) (0.7802::0.7802)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1717::2.1717) (0.0170::0.0170) (0.8294::0.8294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7390::1.7391) (0.6642::0.6643)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7725::1.7725) (0.0173::0.0173) (0.7129::0.7129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3518::0.3525) (0.2528::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3581::0.3612) (0.2642::0.2733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1941)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2572::2.2572) (0.8337::0.8338)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.2764::2.2764) (0.0175::0.0175) (0.8673::0.8673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3516::0.3536) (0.2563::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2107::0.2107) (0.1832::0.1848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3475::0.3475) (0.2483::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3575::0.3575) (0.2628::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0144)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0992::2.0993) (0.7843::0.7843)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1334::2.1334) (0.0174::0.0174) (0.8324::0.8324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7269::1.7269) (0.6605::0.6605)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.7667::1.7667) (0.0156::0.0156) (0.7151::0.7151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3237::0.3238) (0.2334::0.2334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0899::2.0899) (0.7663::0.7663)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.1175::2.1175) (0.0160::0.0160) (0.8078::0.8078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3519::2.3519) (0.8447::0.8447)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.3670::2.3670) (0.0194::0.0194) (0.8731::0.8731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3616::0.3650) (0.2657::0.2755)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1923)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3192::2.3192) (0.8551::0.8551)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.3376::2.3376) (0.0191::0.0191) (0.8863::0.8863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3542::0.3547) (0.2564::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3724::0.3724) (0.3305::0.3305)) (IOPATH D Q (0.3628::0.3635) (0.2596::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7955::1.7955) (0.6808::0.6808)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8206::1.8206) (0.0173::0.0173) (0.7208::0.7208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3509::0.3513) (0.2517::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9106::1.9106) (0.7214::0.7214)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9298::1.9298) (0.0189::0.0189) (0.7549::0.7549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9210::1.9210) (0.7136::0.7137)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.9478::1.9478) (0.0163::0.0163) (0.7552::0.7552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3710::0.3710) (0.3297::0.3297)) (IOPATH D Q (0.3699::0.3699) (0.2675::0.2701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3496::0.3502) (0.2512::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3518::0.3518) (0.2538::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9478::1.9479) (0.7146::0.7146)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.9752::1.9752) (0.0165::0.0165) (0.7561::0.7561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4016::0.4017) (0.2961::0.2961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9517::1.9517) (0.7362::0.7363)) (IOPATH TE_B Z () () (0.1264::0.1264) (1.9798::1.9798) (0.0075::0.0075) (0.7949::0.7949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2902::0.2902) (0.2584::0.2584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5502::2.5502) (0.9323::0.9323)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.5719::2.5719) (0.0166::0.0166) (0.9680::0.9680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3611::0.3612) (0.2686::0.2686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3620::0.3620) (0.2625::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0325::2.0326) (0.7500::0.7501)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0525::2.0525) (0.0186::0.0186) (0.7912::0.7912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3185::2.3185) (0.8418::0.8419)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.3411::2.3411) (0.0183::0.0183) (0.8775::0.8775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7067::1.7068) (0.6534::0.6534)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7388::1.7388) (0.0171::0.0171) (0.7000::0.7000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3714::0.3714) (0.3299::0.3299)) (IOPATH D Q (0.3627::0.3627) (0.2597::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3675::0.3675) (0.3276::0.3276)) (IOPATH D Q (0.3617::0.3623) (0.2624::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1830)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3064::2.3064) (0.8374::0.8374)) (IOPATH TE_B Z () () (0.1131::0.1131) (2.3227::2.3227) (0.0198::0.0198) (0.8666::0.8666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3518::0.3518) (0.2505::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3493::0.3493) (0.2506::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3541::0.3541) (0.2538::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3603::0.3609) (0.2612::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1828)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3150::0.3150) (0.2234::0.2234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1450::0.1450) (0.1630::0.1630)) (IOPATH B X (0.1729::0.1729) (0.2339::0.2339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4034::0.4034) (0.3494::0.3494)) (IOPATH D Q (0.3944::0.3944) (0.2788::0.2789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7561::1.7561) (0.6672::0.6673)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7805::1.7805) (0.0176::0.0176) (0.7060::0.7060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1698::0.1698) (0.1887::0.1887)) (IOPATH B X (0.1575::0.1575) (0.1931::0.1931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3562::0.3598) (0.2614::0.2724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1890::0.1891) (0.1620::0.1620)) (IOPATH A Y (0.2634::0.2634) (0.0615::0.0615)) (IOPATH B Y (0.2411::0.2411) (0.0606::0.0606)) (IOPATH C Y (0.2048::0.2048) (0.0575::0.0575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2344::0.2344) (0.2351::0.2351)) (IOPATH D X (0.2329::0.2329) (0.2378::0.2378)) (IOPATH A_N X (0.2928::0.2928) (0.2379::0.2379)) (IOPATH B_N X (0.2995::0.2995) (0.2516::0.2516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2280::0.2280) (0.2290::0.2290)) (IOPATH D X (0.2286::0.2286) (0.2347::0.2347)) (IOPATH A_N X (0.2885::0.2885) (0.2349::0.2349)) (IOPATH B_N X (0.2980::0.2980) (0.2505::0.2505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2188::0.2188) (0.2124::0.2124)) (IOPATH C X (0.2248::0.2248) (0.2287::0.2287)) (IOPATH D X (0.2262::0.2262) (0.2405::0.2405)) (IOPATH A_N X (0.2723::0.2723) (0.2321::0.2321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3495::0.3500) (0.2525::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3513::0.3513) (0.2534::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2232::0.2232) (0.2253::0.2253)) (IOPATH D X (0.2240::0.2241) (0.2314::0.2314)) (IOPATH A_N X (0.2875::0.2875) (0.2342::0.2342)) (IOPATH B_N X (0.2906::0.2906) (0.2454::0.2454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2262::0.2262) (0.2187::0.2187)) (IOPATH C X (0.2274::0.2274) (0.2288::0.2288)) (IOPATH D X (0.2310::0.2310) (0.2441::0.2441)) (IOPATH A_N X (0.2778::0.2778) (0.2358::0.2358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2297::0.2297) (0.2201::0.2201)) (IOPATH C X (0.2333::0.2333) (0.2331::0.2331)) (IOPATH D X (0.2369::0.2369) (0.2486::0.2486)) (IOPATH A_N X (0.2867::0.2867) (0.2421::0.2421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3747::0.3747) (0.2798::0.2798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2086::0.2086) (0.1864::0.1864)) (IOPATH B X (0.2148::0.2148) (0.2106::0.2106)) (IOPATH C X (0.2180::0.2180) (0.2257::0.2257)) (IOPATH D X (0.2199::0.2199) (0.2328::0.2328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1787::0.1787) (0.2179::0.2181)) (IOPATH B X (0.1513::0.1513) (0.1914::0.1914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0894::2.0894) (0.7625::0.7625)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1236::2.1236) (0.0168::0.0168) (0.8118::0.8118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3748::0.3748) (0.3320::0.3320)) (IOPATH D Q (0.3792::0.3809) (0.2796::0.2847)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1943)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0060)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0049::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7550::1.7550) (0.6709::0.6710)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7888::1.7888) (0.0172::0.0172) (0.7200::0.7200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3461::0.3461) (0.2478::0.2478)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3278::0.3278)) (IOPATH D Q (0.3641::0.3649) (0.2650::0.2680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3834::0.3835) (0.2852::0.2852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3570::0.3570) (0.2596::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6092::1.6092) (0.6220::0.6220)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6412::1.6412) (0.0172::0.0172) (0.6684::0.6684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4435::2.4435) (0.8767::0.8767)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.4579::2.4579) (0.0162::0.0162) (0.9120::0.9120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6687::1.6687) (0.6400::0.6400)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7032::1.7032) (0.0173::0.0173) (0.6897::0.6897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3249::0.3249)) (IOPATH D Q (0.3594::0.3605) (0.2617::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3561::0.3579) (0.2597::0.2651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3550::0.3560) (0.2578::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2795::0.2795) (0.2454::0.2454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3419::2.3420) (0.8459::0.8459)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.3591::2.3591) (0.0191::0.0191) (0.8764::0.8764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7725::1.7725) (0.6738::0.6738)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7976::1.7976) (0.0173::0.0173) (0.7137::0.7137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3737::0.3738) (0.2790::0.2790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8073::1.8074) (0.6869::0.6870)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8283::1.8283) (0.0169::0.0169) (0.7239::0.7239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8867::1.8867) (0.7137::0.7137)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9153::1.9153) (0.0184::0.0184) (0.7563::0.7563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3546::0.3555) (0.2571::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3794::0.3794) (0.3348::0.3348)) (IOPATH D Q (0.3724::0.3724) (0.2656::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3520::0.3532) (0.2569::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3517::0.3517) (0.2507::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1181::2.1181) (0.7742::0.7742)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1447::2.1447) (0.0166::0.0166) (0.8151::0.8151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9624::1.9624) (0.7269::0.7270)) (IOPATH TE_B Z () () (0.1264::0.1264) (2.0017::2.0017) (0.0075::0.0075) (0.7825::0.7825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9228::1.9229) (0.7109::0.7110)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.9494::1.9494) (0.0157::0.0157) (0.7572::0.7572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3526::0.3526) (0.2519::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5028::2.5028) (0.9178::0.9178)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.5252::2.5252) (0.0166::0.0166) (0.9541::0.9541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3448::0.3448) (0.2466::0.2466)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3481::0.3481) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3965::2.3965) (0.8811::0.8812)) (IOPATH TE_B Z () () (0.1179::0.1179) (2.4235::2.4235) (0.0154::0.0154) (0.9224::0.9224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3579::0.3591) (0.2603::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2719::2.2719) (0.8218::0.8219)) (IOPATH TE_B Z () () (0.1393::0.1393) (2.3641::2.3641) (-0.0082::-0.0082) (0.9155::0.9155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1846::0.1846) (0.2267::0.2268)) (IOPATH B X (0.1466::0.1466) (0.1824::0.1824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0749::2.0749) (0.7744::0.7745)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0947::2.0947) (0.0188::0.0188) (0.8080::0.8080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6256::1.6256) (0.6253::0.6253)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6558::1.6558) (0.0170::0.0170) (0.6709::0.6709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6690::1.6690) (0.6283::0.6283)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7082::1.7082) (0.0163::0.0163) (0.6827::0.6827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2440::0.2440) (0.2255::0.2267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2970::0.2970) (0.1942::0.1942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3961::2.3961) (0.8668::0.8669)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.4185::2.4185) (0.0170::0.0170) (0.9031::0.9031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6535::1.6535) (0.6377::0.6377)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.6857::1.6857) (0.0156::0.0156) (0.6860::0.6860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0164::2.0164) (0.7397::0.7397)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0380::2.0380) (0.0179::0.0179) (0.7756::0.7756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3861::0.3861) (0.3388::0.3388)) (IOPATH D Q (0.3779::0.3779) (0.2678::0.2695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0605::2.0606) (0.7521::0.7521)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.0960::2.0960) (0.0164::0.0164) (0.8020::0.8020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3562::0.3562) (0.2560::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3460::0.3460) (0.2476::0.2476)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8339::1.8339) (0.6852::0.6852)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8621::1.8621) (0.0177::0.0177) (0.7345::0.7345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3225::0.3225)) (IOPATH D Q (0.3521::0.3521) (0.2534::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8783::1.8783) (0.6994::0.6995)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.9107::1.9107) (0.0165::0.0165) (0.7472::0.7472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5087::2.5087) (0.9183::0.9183)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.5351::2.5351) (0.0162::0.0162) (0.9583::0.9583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1083::2.1083) (0.7853::0.7854)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.1387::2.1387) (0.0185::0.0185) (0.8308::0.8308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3583::0.3595) (0.2598::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3612::0.3636) (0.2649::0.2719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0019)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0090::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4323::0.4324) (0.3481::0.3496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2259::0.2259) (0.2293::0.2293)) (IOPATH D X (0.2249::0.2249) (0.2326::0.2326)) (IOPATH A_N X (0.2860::0.2860) (0.2336::0.2336)) (IOPATH B_N X (0.2934::0.2934) (0.2474::0.2474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2120::0.2120) (0.1676::0.1676)) (IOPATH A Y (0.2853::0.2853) (0.0657::0.0657)) (IOPATH B Y (0.2648::0.2648) (0.0665::0.0665)) (IOPATH C Y (0.2280::0.2280) (0.0629::0.0629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1120::2.1120) (0.7865::0.7866)) (IOPATH TE_B Z () () (0.1193::0.1193) (2.1378::2.1378) (0.0140::0.0140) (0.8371::0.8371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2319::0.2319) (0.2330::0.2330)) (IOPATH D X (0.2312::0.2312) (0.2371::0.2371)) (IOPATH A_N X (0.2922::0.2922) (0.2378::0.2378)) (IOPATH B_N X (0.3004::0.3004) (0.2521::0.2521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3218::0.3218)) (IOPATH D Q (0.3513::0.3513) (0.2528::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2325::0.2325) (0.2231::0.2231)) (IOPATH C X (0.2363::0.2363) (0.2375::0.2375)) (IOPATH D X (0.2381::0.2381) (0.2501::0.2501)) (IOPATH A_N X (0.2854::0.2854) (0.2418::0.2418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2301::0.2301) (0.2310::0.2310)) (IOPATH D X (0.2304::0.2304) (0.2365::0.2365)) (IOPATH A_N X (0.2934::0.2934) (0.2382::0.2382)) (IOPATH B_N X (0.2989::0.2989) (0.2512::0.2512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2197::0.2197) (0.2144::0.2144)) (IOPATH C X (0.2220::0.2220) (0.2258::0.2258)) (IOPATH D X (0.2251::0.2251) (0.2402::0.2402)) (IOPATH A_N X (0.2737::0.2737) (0.2331::0.2331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6457::1.6458) (0.6334::0.6334)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6807::1.6807) (0.0181::0.0181) (0.6834::0.6834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3533::0.3540) (0.2547::0.2573)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0080::2.0080) (0.7543::0.7543)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0344::2.0344) (0.0187::0.0187) (0.7954::0.7954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2244::0.2244) (0.2173::0.2173)) (IOPATH C X (0.2271::0.2271) (0.2295::0.2295)) (IOPATH D X (0.2302::0.2302) (0.2440::0.2440)) (IOPATH A_N X (0.2795::0.2795) (0.2370::0.2370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2226::0.2226) (0.1957::0.1957)) (IOPATH B X (0.2309::0.2309) (0.2227::0.2227)) (IOPATH C X (0.2330::0.2330) (0.2372::0.2372)) (IOPATH D X (0.2343::0.2343) (0.2437::0.2437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1364::2.1364) (0.7935::0.7935)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1653::2.1653) (0.0181::0.0181) (0.8371::0.8371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3489::0.3489) (0.2496::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3636::0.3649) (0.2668::0.2708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3421::0.3422) (0.2509::0.2509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0925::2.0925) (0.7807::0.7807)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1125::2.1125) (0.0165::0.0165) (0.8156::0.8156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3885::0.3885) (0.3403::0.3403)) (IOPATH D Q (0.3913::0.3949) (0.2854::0.2960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0021::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0647::2.0647) (0.7566::0.7566)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.0920::2.0920) (0.0152::0.0152) (0.7991::0.7991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3535::0.3535) (0.2535::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3525::0.3525) (0.2553::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6104::2.6104) (0.9524::0.9525)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.6394::2.6394) (0.0175::0.0175) (0.9958::0.9958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6904::1.6904) (0.6395::0.6395)) (IOPATH TE_B Z () () (0.1023::0.1023) (1.6972::1.6972) (0.0261::0.0261) (0.6683::0.6683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1285::2.1285) (0.7827::0.7827)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.1253::2.1255) (0.0269::0.0269) (0.8045::0.8047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1454::2.1454) (0.7882::0.7882)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.1230::2.1230) (0.0269::0.0269) (0.7676::0.7676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3265::0.3265)) (IOPATH D Q (0.3573::0.3573) (0.2565::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3547::0.3555) (0.2559::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6116::2.6116) (0.9813::0.9815)) (IOPATH TE_B Z () () (0.1394::0.1394) (2.6468::2.6468) (-0.0084::-0.0084) (1.0341::1.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3478::0.3478) (0.2499::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2094::0.2094) (0.1683::0.1683)) (IOPATH A Y (0.2816::0.2816) (0.0655::0.0655)) (IOPATH B Y (0.2587::0.2587) (0.0643::0.0643)) (IOPATH C Y (0.2230::0.2230) (0.0616::0.0616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3698::0.3698) (0.3290::0.3290)) (IOPATH D Q (0.3642::0.3648) (0.2638::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2275::0.2275) (0.2309::0.2309)) (IOPATH D X (0.2270::0.2270) (0.2349::0.2349)) (IOPATH A_N X (0.2862::0.2862) (0.2337::0.2337)) (IOPATH B_N X (0.2923::0.2923) (0.2467::0.2467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2233::0.2233) (0.2260::0.2260)) (IOPATH D X (0.2254::0.2254) (0.2338::0.2338)) (IOPATH A_N X (0.2846::0.2846) (0.2325::0.2325)) (IOPATH B_N X (0.2944::0.2944) (0.2477::0.2477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8464::1.8464) (0.6905::0.6905)) (IOPATH TE_B Z () () (0.1006::0.1006) (1.8379::1.8380) (0.0269::0.0269) (0.6934::0.6935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2315::0.2315) (0.2218::0.2218)) (IOPATH C X (0.2379::0.2379) (0.2392::0.2392)) (IOPATH D X (0.2402::0.2402) (0.2525::0.2525)) (IOPATH A_N X (0.2857::0.2857) (0.2419::0.2419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2329::0.2329) (0.2327::0.2327)) (IOPATH D X (0.2348::0.2348) (0.2406::0.2406)) (IOPATH A_N X (0.2976::0.2976) (0.2410::0.2410)) (IOPATH B_N X (0.3001::0.3001) (0.2521::0.2521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3671::0.3671) (0.3274::0.3274)) (IOPATH D Q (0.3589::0.3596) (0.2584::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2269::0.2269) (0.2198::0.2198)) (IOPATH C X (0.2278::0.2278) (0.2296::0.2296)) (IOPATH D X (0.2325::0.2325) (0.2465::0.2465)) (IOPATH A_N X (0.2779::0.2779) (0.2361::0.2361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3195::0.3195) (0.2163::0.2163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1105::2.1105) (0.7755::0.7755)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1297::2.1297) (0.0180::0.0180) (0.8089::0.8089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2258::0.2258) (0.2175::0.2175)) (IOPATH C X (0.2298::0.2298) (0.2311::0.2311)) (IOPATH D X (0.2345::0.2345) (0.2480::0.2480)) (IOPATH A_N X (0.2837::0.2837) (0.2397::0.2397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2149::0.2149) (0.1909::0.1909)) (IOPATH B X (0.2203::0.2203) (0.2146::0.2146)) (IOPATH C X (0.2239::0.2239) (0.2304::0.2304)) (IOPATH D X (0.2268::0.2268) (0.2392::0.2392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1792::0.1792) (0.1721::0.1721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6902::1.6902) (0.6474::0.6475)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.7236::1.7236) (0.0157::0.0157) (0.6964::0.6964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.3165::0.3165) (0.2711::0.2711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3527::0.3527) (0.2532::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9329::1.9329) (0.7169::0.7169)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9654::1.9654) (0.0168::0.0168) (0.7646::0.7646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0490::2.0490) (0.7642::0.7642)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0767::2.0767) (0.0186::0.0186) (0.8060::0.8060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3483::0.3490) (0.2515::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2712::0.2712) (0.2534::0.2534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2476::0.2483) (0.2208::0.2222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5428::2.5429) (0.9412::0.9415)) (IOPATH TE_B Z () () (0.1415::0.1415) (2.5812::2.5812) (-0.0138::-0.0138) (0.9896::0.9896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3504::0.3504) (0.2510::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3607::0.3620) (0.2648::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3549::0.3550) (0.2588::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0589::2.0589) (0.7686::0.7686)) (IOPATH TE_B Z () () (0.1193::0.1193) (2.0976::2.0976) (0.0140::0.0140) (0.8245::0.8245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3483::0.3489) (0.2503::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3272::0.3272) (0.2972::0.2972)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6895::1.6895) (0.6377::0.6378)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.7236::1.7236) (0.0188::0.0188) (0.6865::0.6865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1771::0.1771) (0.1706::0.1706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3546::0.3546) (0.2557::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3107::2.3107) (0.8322::0.8322)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.3290::2.3290) (0.0184::0.0184) (0.8644::0.8644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2391::2.2391) (0.8020::0.8020)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2615::2.2615) (0.0176::0.0176) (0.8378::0.8378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8560::1.8561) (0.7044::0.7045)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8812::1.8812) (0.0180::0.0180) (0.7464::0.7464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3526::0.3526) (0.2533::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9532::1.9532) (0.7327::0.7327)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9839::1.9839) (0.0185::0.0185) (0.7773::0.7773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1808::0.1808) (0.2287::0.2288)) (IOPATH B X (0.1427::0.1427) (0.1810::0.1810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9253::1.9253) (0.7267::0.7268)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9516::1.9516) (0.0187::0.0187) (0.7677::0.7677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3888::0.3889) (0.2906::0.2906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3564::0.3580) (0.2597::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9376::1.9377) (0.7275::0.7275)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9637::1.9637) (0.0175::0.0175) (0.7685::0.7685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3271::0.3271)) (IOPATH D Q (0.3711::0.3730) (0.2744::0.2807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1944)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0041::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3625::0.3651) (0.2659::0.2737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1913)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0035)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9727::1.9728) (0.7426::0.7427)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0059::2.0059) (0.0175::0.0175) (0.7907::0.7907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0414::2.0414) (0.7641::0.7642)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0581::2.0581) (0.0165::0.0165) (0.7974::0.7974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9472::1.9472) (0.7322::0.7322)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.9696::1.9696) (0.0192::0.0192) (0.7690::0.7690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3534::0.3534) (0.2534::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5193::2.5193) (0.9068::0.9069)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.5417::2.5417) (0.0171::0.0171) (0.9419::0.9419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0418::2.0418) (0.7505::0.7505)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0779::2.0779) (0.0170::0.0170) (0.8013::0.8013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.4063::0.4063) (0.3285::0.3301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1837::0.1837) (0.1754::0.1754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6711::1.6711) (0.6399::0.6399)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7023::1.7022) (0.0176::0.0176) (0.6868::0.6868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3700::0.3701) (0.2786::0.2786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3419::0.3419) (0.2462::0.2462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7116::1.7116) (0.6531::0.6531)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7466::1.7466) (0.0165::0.0165) (0.7038::0.7038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3682::0.3682) (0.3280::0.3280)) (IOPATH D Q (0.3620::0.3626) (0.2622::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3701::0.3701) (0.3291::0.3291)) (IOPATH D Q (0.3610::0.3610) (0.2585::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3111::0.3111) (0.2891::0.2891)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7044::1.7044) (0.6519::0.6519)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7372::1.7372) (0.0171::0.0171) (0.7004::0.7004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2173::2.2173) (0.8014::0.8015)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.2424::2.2424) (0.0166::0.0166) (0.8400::0.8400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3580::0.3586) (0.2612::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0790::2.0790) (0.7760::0.7761)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1123::2.1123) (0.0176::0.0176) (0.8234::0.8234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.4071::2.4071) (0.8738::0.8738)) (IOPATH TE_B Z () () (0.1003::0.1003) (2.3880::2.3880) (0.0272::0.0272) (0.8703::0.8703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8414::1.8414) (0.6878::0.6878)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8612::1.8612) (0.0183::0.0183) (0.7284::0.7284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7638::1.7638) (0.6705::0.6706)) (IOPATH TE_B Z () () (0.1131::0.1131) (1.7860::1.7860) (0.0196::0.0196) (0.7070::0.7070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3883::0.3883) (0.3402::0.3402)) (IOPATH D Q (0.3809::0.3809) (0.2709::0.2719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3095::0.3095) (0.2020::0.2020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.1790::0.1790) (0.1720::0.1720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3678::0.3678) (0.3278::0.3278)) (IOPATH D Q (0.3593::0.3599) (0.2582::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3485::0.3485) (0.2506::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3794::0.3794) (0.2833::0.2833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1751::0.1751) (0.2164::0.2164)) (IOPATH B X (0.1407::0.1407) (0.1784::0.1784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2378::0.2378) (0.2227::0.2229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3610::0.3610) (0.2630::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0196)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3542::0.3558) (0.2577::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3257::0.3257)) (IOPATH D Q (0.3561::0.3569) (0.2561::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3608::0.3648) (0.2637::0.2751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3533::0.3541) (0.2541::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3537::0.3537) (0.2577::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3577::2.3578) (0.8531::0.8531)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.3806::2.3806) (0.0180::0.0180) (0.8893::0.8893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3992::2.3992) (0.8687::0.8688)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.4217::2.4217) (0.0175::0.0175) (0.9048::0.9048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3377::0.3378) (0.2762::0.2788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3359::0.3359) (0.2411::0.2411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6616::1.6616) (0.6396::0.6396)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.7016::1.7016) (0.0156::0.0156) (0.6941::0.6941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8233::1.8233) (0.6752::0.6753)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8435::1.8435) (0.0175::0.0175) (0.7101::0.7101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1679::0.1679) (0.1952::0.1952)) (IOPATH B X (0.1514::0.1514) (0.1938::0.1938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3549::0.3549) (0.2551::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3548::0.3560) (0.2560::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3566::0.3566) (0.2552::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1990::0.1990) (0.2277::0.2277)) (IOPATH B X (0.1750::0.1750) (0.2093::0.2093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1303::2.1303) (0.7598::0.7599)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.1511::2.1511) (0.0183::0.0183) (0.7949::0.7949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4360::0.4361) (0.3207::0.3207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3479::0.3479) (0.2541::0.2541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3517::0.3517) (0.2540::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3681::0.3682) (0.2742::0.2742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3012::2.3013) (0.8284::0.8284)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.3158::2.3158) (0.0190::0.0190) (0.8566::0.8566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3589::0.3596) (0.2633::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0126::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3455::0.3455) (0.2461::0.2468)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3562::0.3562) (0.2548::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3223::0.3223)) (IOPATH D Q (0.3602::0.3634) (0.2645::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0059::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2328::0.2328) (0.2174::0.2174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9216::1.9216) (0.7257::0.7257)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9550::1.9550) (0.0175::0.0175) (0.7739::0.7739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1669::0.1669) (0.1908::0.1908)) (IOPATH B X (0.1613::0.1613) (0.2059::0.2059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3695::0.3732) (0.2730::0.2841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1969)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3531::0.3549) (0.2577::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3561::0.3561) (0.2594::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3942::2.3943) (0.8798::0.8798)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.4162::2.4162) (0.0170::0.0170) (0.9147::0.9147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0657::2.0657) (0.7606::0.7606)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0987::2.0987) (0.0170::0.0170) (0.8096::0.8096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1404::0.1404) (0.1586::0.1585)) (IOPATH B X (0.1435::0.1435) (0.1824::0.1824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6708::1.6708) (0.6391::0.6391)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7042::1.7042) (0.0176::0.0176) (0.6873::0.6873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2868::0.2868) (0.2763::0.2763)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7662::1.7662) (0.6723::0.6724)) (IOPATH TE_B Z () () (0.1182::0.1183) (1.8034::1.8034) (0.0149::0.0149) (0.7261::0.7261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6978::1.6978) (0.6509::0.6510)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7297::1.7297) (0.0171::0.0171) (0.6990::0.6990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3225::0.3225)) (IOPATH D Q (0.3604::0.3604) (0.2647::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6873::1.6874) (0.6486::0.6487)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.7157::1.7157) (0.0164::0.0164) (0.6933::0.6933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3473::0.3473) (0.2480::0.2486)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3546::0.3546) (0.2544::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8490::1.8490) (0.6850::0.6850)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8807::1.8807) (0.0177::0.0177) (0.7314::0.7314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3867::0.3868) (0.2887::0.2887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8499::1.8499) (0.7004::0.7004)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.8796::1.8796) (0.0193::0.0193) (0.7443::0.7443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3539::0.3549) (0.2568::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2370::0.2370) (0.2048::0.2048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6617::2.6617) (0.9681::0.9681)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.6822::2.6822) (0.0183::0.0183) (1.0018::1.0018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3489::0.3489) (0.2503::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3491::0.3497) (0.2511::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5638::0.5638) (0.4337::0.4337)) (IOPATH D Q (0.5557::0.5557) (0.3646::0.3646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2176::2.2176) (0.8115::0.8115)) (IOPATH TE_B Z () () (0.1205::0.1205) (2.2434::2.2434) (0.0130::0.0130) (0.8635::0.8635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7297::1.7297) (0.6613::0.6613)) (IOPATH TE_B Z () () (0.1157::0.1158) (1.7635::1.7635) (0.0171::0.0171) (0.7108::0.7108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6742::1.6742) (0.6342::0.6342)) (IOPATH TE_B Z () () (0.1015::0.1015) (1.6770::1.6770) (0.0264::0.0264) (0.6586::0.6586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1355::2.1355) (0.7938::0.7938)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.1701::2.1701) (0.0161::0.0161) (0.8422::0.8422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3487::0.3487) (0.2503::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3239::0.3239)) (IOPATH D Q (0.3544::0.3544) (0.2553::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3289::0.3289) (0.2339::0.2339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2977::2.2977) (0.8468::0.8468)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.3186::2.3186) (0.0174::0.0174) (0.8820::0.8820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3586::0.3598) (0.2612::0.2648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3979::0.3979) (0.3460::0.3460)) (IOPATH D Q (0.3894::0.3900) (0.2767::0.2787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6849::1.6849) (0.6464::0.6464)) (IOPATH TE_B Z () () (0.1174::0.1175) (1.7244::1.7244) (0.0156::0.0156) (0.7006::0.7006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3382::2.3382) (0.8413::0.8413)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.3565::2.3565) (0.0182::0.0182) (0.8728::0.8728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1258::2.1258) (0.7894::0.7894)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1501::2.1501) (0.0171::0.0171) (0.8272::0.8272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6602::1.6602) (0.6289::0.6289)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6914::1.6914) (0.0172::0.0172) (0.6757::0.6757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7720::1.7720) (0.6729::0.6730)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.7936::1.7936) (0.0168::0.0168) (0.7095::0.7095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6651::1.6651) (0.6411::0.6411)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7042::1.7042) (0.0165::0.0165) (0.6949::0.6949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3655::0.3668) (0.2695::0.2739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0075::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0783::0.0783) (0.0642::0.0642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0085::2.0085) (0.7309::0.7309)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0309::2.0309) (0.0182::0.0182) (0.7671::0.7671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3246::0.3246)) (IOPATH D Q (0.3526::0.3526) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3466::0.3466) (0.2491::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0900::2.0900) (0.7604::0.7604)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.1248::2.1248) (0.0151::0.0151) (0.8091::0.8091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9573::1.9573) (0.7342::0.7342)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9797::1.9797) (0.0183::0.0183) (0.7704::0.7704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3507::0.3507) (0.2508::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3462::0.3462) (0.2489::0.2489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3581::0.3581) (0.2627::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2194::2.2194) (0.8221::0.8221)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.2421::2.2421) (0.0161::0.0161) (0.8600::0.8600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0961::0.0961) (0.0758::0.0758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3484::0.3484) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3686::0.3739) (0.2713::0.2870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0135)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3216::0.3216) (0.2647::0.2673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1331::2.1331) (0.7754::0.7755)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1479::2.1479) (0.0190::0.0190) (0.8041::0.8041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9926::1.9926) (0.7466::0.7467)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0213::2.0213) (0.0177::0.0177) (0.7906::0.7906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1369::2.1369) (0.7955::0.7956)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1482::2.1482) (0.0186::0.0186) (0.8239::0.8239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0194::2.0194) (0.7412::0.7412)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.0566::2.0566) (0.0156::0.0156) (0.7948::0.7948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0233::2.0234) (0.7578::0.7578)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0466::2.0466) (0.0163::0.0163) (0.7956::0.7956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3558::0.3573) (0.2583::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3697::0.3697) (0.3289::0.3289)) (IOPATH D Q (0.3634::0.3634) (0.2605::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3825::0.3825) (0.2725::0.2725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0668::0.0668) (0.0534::0.0534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3517::0.3517) (0.2518::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3545::0.3545) (0.2538::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8828::1.8829) (0.7116::0.7116)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9131::1.9131) (0.0176::0.0176) (0.7577::0.7577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3542::0.3542) (0.2588::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2558::0.2558) (0.2363::0.2363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3553::0.3567) (0.2579::0.2626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1024::2.1025) (0.7821::0.7821)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.1227::2.1227) (0.0183::0.0183) (0.8159::0.8159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4963::2.4963) (0.8895::0.8895)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.5190::2.5190) (0.0184::0.0184) (0.9250::0.9250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1210::2.1210) (0.7884::0.7884)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1393::2.1393) (0.0188::0.0188) (0.8204::0.8204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3603::0.3603) (0.2621::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0194)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2996::2.2996) (0.8295::0.8295)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.3232::2.3232) (0.0172::0.0172) (0.8666::0.8666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3556::0.3557) (0.2539::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9721::1.9721) (0.7411::0.7411)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.9927::1.9927) (0.0180::0.0180) (0.7753::0.7753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3554::0.3554) (0.2537::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3495::0.3495) (0.2497::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1697::0.1697) (0.1931::0.1931)) (IOPATH B X (0.1699::0.1699) (0.2176::0.2176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0986::0.0986) (0.0770::0.0770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4997::2.4998) (0.9155::0.9155)) (IOPATH TE_B Z () () (0.1194::0.1194) (2.5362::2.5362) (0.0140::0.0140) (0.9696::0.9696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3534::0.3543) (0.2552::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1981::2.1981) (0.7857::0.7858)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2193::2.2193) (0.0178::0.0178) (0.8214::0.8214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3251::0.3251)) (IOPATH D Q (0.3574::0.3582) (0.2589::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6664::1.6664) (0.6388::0.6388)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6973::1.6973) (0.0177::0.0177) (0.6861::0.6861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3527::0.3528) (0.2570::0.2570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3509::0.3511) (0.2521::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2979::2.2979) (0.8477::0.8477)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.3219::2.3219) (0.0172::0.0172) (0.8851::0.8851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3579::0.3631) (0.2614::0.2767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0026::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3479::0.3484) (0.2512::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9585::1.9585) (0.7375::0.7375)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9790::1.9790) (0.0183::0.0183) (0.7726::0.7726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0474::2.0475) (0.7659::0.7660)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0792::2.0792) (0.0180::0.0180) (0.8123::0.8123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3663::0.3699) (0.2702::0.2810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1953)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0012::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1775::0.1775) (0.2192::0.2193)) (IOPATH B X (0.1412::0.1412) (0.1784::0.1784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9975::1.9975) (0.7513::0.7514)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.0273::2.0273) (0.0162::0.0162) (0.7958::0.7958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0970::0.0970) (0.0760::0.0760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1418::2.1418) (0.7981::0.7981)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.1771::2.1771) (0.0168::0.0168) (0.8476::0.8476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3545::0.3545) (0.2521::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3543::0.3543) (0.2546::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3554::0.3568) (0.2597::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7004::1.7004) (0.6492::0.6492)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7374::1.7374) (0.0172::0.0172) (0.7006::0.7006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7904::1.7904) (0.6801::0.6801)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8302::1.8302) (0.0169::0.0169) (0.7358::0.7358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3242::0.3242)) (IOPATH D Q (0.3548::0.3548) (0.2537::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3227::0.3227)) (IOPATH D Q (0.3618::0.3653) (0.2659::0.2763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1931)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0069)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0040::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7464::1.7464) (0.6575::0.6576)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.7787::1.7787) (0.0162::0.0162) (0.7121::0.7121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8985::1.8985) (0.7178::0.7178)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.9345::1.9345) (0.0159::0.0159) (0.7687::0.7687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3597::0.3625) (0.2646::0.2731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1928)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0056)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0053::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1660::0.1660) (0.1898::0.1898)) (IOPATH B X (0.1529::0.1529) (0.1937::0.1937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3223::0.3223) (0.2245::0.2245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3647::0.3648) (0.2977::0.2993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9202::1.9202) (0.7111::0.7111)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.9427::1.9427) (0.0163::0.0163) (0.7486::0.7486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1674::0.1674) (0.1899::0.1900)) (IOPATH B X (0.1460::0.1460) (0.1812::0.1812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3512::0.3512) (0.2506::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8953::1.8953) (0.7140::0.7140)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9279::1.9279) (0.0177::0.0177) (0.7615::0.7615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3493::0.3493) (0.2504::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1251::2.1251) (0.7899::0.7899)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1519::2.1519) (0.0174::0.0174) (0.8310::0.8310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3031::0.3031) (0.2849::0.2849)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6399::0.6399) (0.4721::0.4721)) (IOPATH D Q (0.6311::0.6311) (0.4007::0.4014)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0584::2.0584) (0.7693::0.7694)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0898::2.0898) (0.0184::0.0184) (0.8147::0.8147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4803::2.4803) (0.9116::0.9117)) (IOPATH TE_B Z () () (0.1206::0.1206) (2.5114::2.5114) (0.0130::0.0130) (0.9658::0.9658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5195::2.5195) (0.8921::0.8922)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.5420::2.5420) (0.0184::0.0184) (0.9276::0.9276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3476::0.3476) (0.2485::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4230::2.4230) (0.8906::0.8906)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.4448::2.4448) (0.0179::0.0179) (0.9255::0.9255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3530::0.3536) (0.2564::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3528::0.3545) (0.2576::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3628::0.3628) (0.3243::0.3243)) (IOPATH D Q (0.3550::0.3550) (0.2544::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1250::2.1250) (0.7906::0.7907)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1421::2.1421) (0.0187::0.0187) (0.8220::0.8220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0569::2.0569) (0.7687::0.7688)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0868::2.0868) (0.0170::0.0170) (0.8134::0.8134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4980::2.4980) (0.9131::0.9132)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.5173::2.5173) (0.0182::0.0182) (0.9462::0.9462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6627::1.6627) (0.6400::0.6401)) (IOPATH TE_B Z () () (0.1184::0.1184) (1.7099::1.7099) (0.0147::0.0147) (0.7026::0.7026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2861::0.2861) (0.2760::0.2760)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3505::0.3510) (0.2533::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3250::0.3250)) (IOPATH D Q (0.3587::0.3603) (0.2608::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1884::2.1885) (0.8137::0.8137)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.2070::2.2070) (0.0186::0.0186) (0.8463::0.8463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6408::1.6408) (0.6337::0.6337)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.6745::1.6745) (0.0160::0.0160) (0.6833::0.6833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8741::1.8741) (0.6985::0.6985)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8880::1.8880) (0.0188::0.0188) (0.7274::0.7274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3525::0.3527) (0.2527::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3561::0.3561) (0.2556::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3490::0.3490) (0.2500::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3531::0.3531) (0.2549::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3507::0.3507) (0.2528::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3991::0.3991) (0.2994::0.2994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3233::0.3233) (0.2316::0.2316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0042::2.0042) (0.7523::0.7523)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0350::2.0350) (0.0190::0.0190) (0.7972::0.7972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8216::1.8217) (0.6911::0.6911)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.8538::1.8538) (0.0164::0.0164) (0.7379::0.7379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2591::2.2591) (0.8327::0.8327)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.2855::2.2855) (0.0171::0.0171) (0.8724::0.8724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6182::2.6182) (0.9546::0.9546)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.6384::2.6384) (0.0172::0.0172) (0.9892::0.9892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0801::0.0801) (0.0646::0.0646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7237::1.7237) (0.6580::0.6581)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7602::1.7602) (0.0173::0.0173) (0.7092::0.7092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3239::0.3239)) (IOPATH D Q (0.3527::0.3527) (0.2529::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3786::0.3786) (0.3343::0.3343)) (IOPATH D Q (0.3681::0.3681) (0.2622::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2221::2.2221) (0.8107::0.8107)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.2445::2.2445) (0.0177::0.0177) (0.8469::0.8469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3773::2.3773) (0.8515::0.8515)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3986::2.3986) (0.0176::0.0176) (0.8867::0.8867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5217::0.5217) (0.4116::0.4116)) (IOPATH D Q (0.5147::0.5147) (0.3422::0.3442)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2393::0.2393) (0.2113::0.2113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1434::0.1434) (0.1606::0.1606)) (IOPATH B X (0.1502::0.1502) (0.1899::0.1899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2353::0.2353) (0.2211::0.2217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3580::0.3588) (0.2581::0.2611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3498::0.3498) (0.2506::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3898::0.3898) (0.3411::0.3411)) (IOPATH D Q (0.3809::0.3814) (0.2710::0.2731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3583::0.3596) (0.2601::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1841)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3542::0.3554) (0.2563::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2934::2.2934) (0.8302::0.8302)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3164::2.3164) (0.0162::0.0162) (0.8669::0.8669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9668::1.9668) (0.7226::0.7226)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.9815::1.9815) (0.0192::0.0192) (0.7516::0.7516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9187::1.9187) (0.7098::0.7098)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9406::1.9406) (0.0180::0.0180) (0.7454::0.7454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3661::0.3705) (0.2695::0.2829)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1958)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2406::0.2428) (0.2253::0.2298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1898::0.1898) (0.2323::0.2324)) (IOPATH B X (0.1526::0.1526) (0.1880::0.1880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1135::2.1135) (0.7686::0.7686)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1373::2.1373) (0.0180::0.0180) (0.8058::0.8058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3466::0.3468) (0.2488::0.2496)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0318::2.0318) (0.7377::0.7377)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0529::2.0529) (0.0190::0.0190) (0.7739::0.7739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2127::0.2127) (0.1980::0.1980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2996::0.2996) (0.2025::0.2025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2896::0.2896) (0.2788::0.2788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7261::1.7261) (0.6597::0.6597)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7591::1.7591) (0.0170::0.0170) (0.7077::0.7077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3605::0.3610) (0.2630::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7218::2.7219) (0.9907::0.9908)) (IOPATH TE_B Z () () (0.1205::0.1205) (2.7544::2.7544) (0.0131::0.0131) (1.0455::1.0455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.5733::2.5733) (0.9281::0.9281)) (IOPATH TE_B Z () () (0.1000::0.1000) (2.5657::2.5659) (0.0274::0.0274) (0.9491::0.9493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3832::0.3832) (0.3371::0.3371)) (IOPATH D Q (0.3753::0.3761) (0.2688::0.2716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1499::0.1499) (0.1668::0.1668)) (IOPATH B X (0.1509::0.1509) (0.1881::0.1881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3598::0.3607) (0.2611::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3527::0.3527) (0.2582::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0174)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3549::0.3565) (0.2581::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3710::2.3710) (0.8732::0.8732)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.3921::2.3921) (0.0182::0.0182) (0.9074::0.9074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3748::0.3748) (0.3320::0.3320)) (IOPATH D Q (0.3644::0.3644) (0.2593::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3534::0.3537) (0.2563::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6567::1.6568) (0.6353::0.6354)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.6956::1.6956) (0.0163::0.0163) (0.6891::0.6891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3610::0.3643) (0.2659::0.2761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1934)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0034::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1969::0.1969) (0.1728::0.1743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6675::1.6676) (0.6425::0.6425)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7018::1.7018) (0.0160::0.0160) (0.6924::0.6924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3544::0.3563) (0.2587::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0132::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6049::1.6049) (0.6221::0.6222)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.6339::1.6339) (0.0180::0.0180) (0.6665::0.6665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3489::0.3489) (0.2496::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3450::0.3451) (0.2506::0.2506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2880::0.2880) (0.2769::0.2769)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3539::0.3541) (0.2549::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3517::0.3520) (0.2538::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3563::0.3563) (0.2597::0.2597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0659::2.0659) (0.7708::0.7708)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0953::2.0953) (0.0180::0.0180) (0.8147::0.8147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7142::1.7142) (0.6467::0.6467)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7404::1.7404) (0.0183::0.0183) (0.6945::0.6945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1989::0.1989) (0.2444::0.2445)) (IOPATH B X (0.1537::0.1537) (0.1857::0.1857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3679::0.3679) (0.3278::0.3278)) (IOPATH D Q (0.3600::0.3606) (0.2596::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0901::2.0901) (0.7806::0.7807)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1114::2.1114) (0.0176::0.0176) (0.8164::0.8164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6084::1.6084) (0.6118::0.6118)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6431::1.6431) (0.0182::0.0182) (0.6672::0.6672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3942::2.3942) (0.8801::0.8802)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.4185::2.4185) (0.0163::0.0163) (0.9175::0.9175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8256::1.8257) (0.6764::0.6764)) (IOPATH TE_B Z () () (0.1185::0.1185) (1.8652::1.8652) (0.0147::0.0147) (0.7308::0.7308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3554::0.3555) (0.2557::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9847::1.9847) (0.7441::0.7441)) (IOPATH TE_B Z () () (0.1132::0.1132) (2.0025::2.0025) (0.0196::0.0196) (0.7766::0.7766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3547::0.3547) (0.2570::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1850::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8118::1.8118) (0.6747::0.6747)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8342::1.8342) (0.0157::0.0157) (0.7126::0.7126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8053::1.8054) (0.6847::0.6847)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8265::1.8265) (0.0172::0.0172) (0.7210::0.7210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8531::1.8531) (0.7029::0.7030)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.8807::1.8807) (0.0189::0.0189) (0.7455::0.7455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7654::1.7654) (0.6719::0.6719)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7916::1.7916) (0.0178::0.0178) (0.7143::0.7143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9982::1.9982) (0.7349::0.7349)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0120::2.0120) (0.0171::0.0171) (0.7726::0.7726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4906::2.4906) (0.8925::0.8926)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5134::2.5134) (0.0181::0.0181) (0.9287::0.9287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3533::0.3539) (0.2571::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1842)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3570::2.3570) (0.8447::0.8447)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.3935::2.3935) (0.0146::0.0146) (0.8951::0.8951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3298::0.3298) (0.2290::0.2290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2204::2.2204) (0.8235::0.8236)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.2545::2.2545) (0.0091::0.0091) (0.8843::0.8843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3858::0.3858) (0.3690::0.3690)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3489::0.3576)) (SETUP (negedge D) (posedge CLK) (0.4717::0.4901)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3508::0.3516) (0.2532::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3855::0.3855) (0.3688::0.3688)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2959::0.2994)) (SETUP (negedge D) (posedge CLK) (0.3984::0.4078)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3803::0.3803) (0.3656::0.3656)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3101::0.3146)) (SETUP (negedge D) (posedge CLK) (0.4186::0.4287)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3569::0.3586) (0.2603::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3915::0.3915) (0.3422::0.3422)) (IOPATH D Q (0.3845::0.3845) (0.2729::0.2748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2409::2.2409) (0.7979::0.7979)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.2584::2.2584) (0.0181::0.0181) (0.8286::0.8286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3688::0.3688) (0.3580::0.3580)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2669::0.2696)) (SETUP (negedge D) (posedge CLK) (0.3585::0.3664)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3606::0.3625) (0.2632::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9981::1.9982) (0.7317::0.7318)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0303::2.0303) (0.0171::0.0171) (0.7787::0.7787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3519::0.3528) (0.2537::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6528::1.6528) (0.6201::0.6202)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6848::1.6848) (0.0176::0.0176) (0.6665::0.6665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8040::1.8040) (0.6840::0.6840)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8308::1.8308) (0.0172::0.0172) (0.7248::0.7248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3186::0.3186) (0.2177::0.2177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2520::0.2520) (0.2257::0.2257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3488::0.3494) (0.2513::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0129::2.0129) (0.7353::0.7353)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0306::2.0306) (0.0187::0.0187) (0.7678::0.7678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1365::2.1365) (0.7789::0.7789)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1561::2.1561) (0.0188::0.0188) (0.8121::0.8121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1807::0.1807) (0.2101::0.2102)) (IOPATH B X (0.1544::0.1544) (0.1906::0.1906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9922::1.9922) (0.7356::0.7357)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0211::2.0211) (0.0183::0.0183) (0.7786::0.7786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3469::0.3469) (0.2500::0.2500)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3246::0.3246)) (IOPATH D Q (0.3546::0.3546) (0.2551::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3914::0.3914) (0.3724::0.3724)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3055::0.3107)) (SETUP (negedge D) (posedge CLK) (0.4104::0.4270)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1781::0.1781) (0.2219::0.2220)) (IOPATH B X (0.1467::0.1467) (0.1868::0.1868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3568::0.3568) (0.2618::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3835::0.3835) (0.3675::0.3675)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3071::0.3116)) (SETUP (negedge D) (posedge CLK) (0.4142::0.4306)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3263::0.3263)) (IOPATH D Q (0.3606::0.3621) (0.2621::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3758::0.3758) (0.3628::0.3628)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3159::0.3213)) (SETUP (negedge D) (posedge CLK) (0.4270::0.4368)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7488::2.7488) (0.9963::0.9963)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.7725::2.7725) (0.0169::0.0169) (1.0365::1.0365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0988::2.0988) (0.7730::0.7730)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.0768::2.0768) (0.0269::0.0269) (0.7529::0.7529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0213::2.0213) (0.7570::0.7570)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0535::2.0535) (0.0173::0.0173) (0.8044::0.8044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3806::0.3806) (0.3657::0.3657)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2634::0.2658)) (SETUP (negedge D) (posedge CLK) (0.3535::0.3606)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2788::0.2788) (0.2480::0.2480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3282::0.3282)) (IOPATH D Q (0.3606::0.3606) (0.2576::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0750::0.0750) (0.0613::0.0613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3852::0.3852) (0.3383::0.3383)) (IOPATH D Q (0.3779::0.3779) (0.2688::0.2702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3745::0.3745) (0.2772::0.2772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3267::0.3267)) (IOPATH D Q (0.3591::0.3604) (0.2597::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1526::0.1526) (0.1735::0.1735)) (IOPATH B X (0.1529::0.1529) (0.1952::0.1952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3524::0.3524) (0.2512::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0232::2.0232) (0.7571::0.7571)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0481::2.0481) (0.0176::0.0176) (0.7972::0.7972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8349::1.8349) (0.6810::0.6811)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8602::1.8602) (0.0184::0.0184) (0.7208::0.7208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3052::0.3052) (0.2860::0.2860)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3891::0.3891) (0.3407::0.3407)) (IOPATH D Q (0.3855::0.3868) (0.2776::0.2814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1553::0.1553) (0.1772::0.1772)) (IOPATH B X (0.1415::0.1415) (0.1784::0.1784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3710::0.3710) (0.3297::0.3297)) (IOPATH D Q (0.3638::0.3638) (0.2602::0.2621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3695::0.3696) (0.2304::0.2375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3705::0.3705) (0.3593::0.3593)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3310::0.3363)) (SETUP (negedge D) (posedge CLK) (0.4457::0.4607)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3721::0.3721) (0.3604::0.3604)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2989::0.3031)) (SETUP (negedge D) (posedge CLK) (0.4027::0.4129)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3715::0.3715) (0.3600::0.3600)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3018::0.3054)) (SETUP (negedge D) (posedge CLK) (0.4064::0.4165)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3577::0.3578) (0.2609::0.2609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0963::2.0963) (0.7626::0.7627)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1168::2.1168) (0.0176::0.0176) (0.7966::0.7966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1938::0.1938) (0.2460::0.2460)) (IOPATH B X (0.1440::0.1440) (0.1787::0.1787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3790::0.3790) (0.3647::0.3647)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2743::0.2769)) (SETUP (negedge D) (posedge CLK) (0.3684::0.3771)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0941::2.0941) (0.7569::0.7570)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.1154::2.1154) (0.0194::0.0194) (0.7921::0.7921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3241::0.3241)) (IOPATH D Q (0.3538::0.3546) (0.2543::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4016::0.4016) (0.3483::0.3483)) (IOPATH D Q (0.3934::0.3934) (0.2772::0.2788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2957::0.2957) (0.2810::0.2810)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0810::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3241::0.3241)) (IOPATH D Q (0.3522::0.3522) (0.2519::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6305::0.6305) (0.4858::0.4858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2421::0.2432) (0.2253::0.2275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3489::0.3489) (0.2504::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1693::0.1693) (0.1992::0.1993)) (IOPATH B X (0.1464::0.1464) (0.1863::0.1863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3563::0.3563) (0.2560::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3809::0.3809) (0.3660::0.3660)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3247::0.3301)) (SETUP (negedge D) (posedge CLK) (0.4377::0.4500)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3850::0.3850) (0.3684::0.3684)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3049::0.3090)) (SETUP (negedge D) (posedge CLK) (0.4098::0.4217)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3260::0.3260)) (IOPATH D Q (0.3556::0.3556) (0.2533::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3492::0.3504) (0.2535::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3715::0.3715) (0.3600::0.3600)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2887::0.2924)) (SETUP (negedge D) (posedge CLK) (0.3886::0.3976)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1650::0.1650) (0.1908::0.1908)) (IOPATH B X (0.1708::0.1708) (0.2323::0.2323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3777::0.3777) (0.3639::0.3639)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2766::0.2799)) (SETUP (negedge D) (posedge CLK) (0.3717::0.3802)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3719::0.3719) (0.3303::0.3303)) (IOPATH D Q (0.3712::0.3741) (0.2714::0.2800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1840::0.1840) (0.2341::0.2341)) (IOPATH B X (0.1467::0.1467) (0.1865::0.1865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0748::0.0748) (0.0612::0.0612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3609::0.3609) (0.2652::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1875::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3307::2.3307) (0.8511::0.8513)) (IOPATH TE_B Z () () (0.1248::0.1248) (2.3428::2.3428) (0.0091::0.0091) (0.8966::0.8966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3559::0.3573) (0.2609::0.2649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3406::0.3407) (0.2465::0.2465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3007::2.3007) (0.8502::0.8503)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3183::2.3183) (0.0177::0.0177) (0.8815::0.8815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3505::0.3505) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3322::0.3322) (0.2733::0.2749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6019::1.6019) (0.6176::0.6176)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.6289::1.6289) (0.0175::0.0175) (0.6611::0.6611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7256::1.7256) (0.6597::0.6598)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7600::1.7600) (0.0164::0.0164) (0.7091::0.7091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3939::0.3939) (0.3740::0.3740)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3115::0.3175)) (SETUP (negedge D) (posedge CLK) (0.4170::0.4373)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3699::0.3719) (0.2754::0.2815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1972)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0101)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0008::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3710::0.3710) (0.3297::0.3297)) (IOPATH D Q (0.3612::0.3620) (0.2585::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3842::0.3842) (0.3679::0.3679)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3001::0.3045)) (SETUP (negedge D) (posedge CLK) (0.4045::0.4163)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3541::0.3549) (0.2560::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3750::0.3750) (0.3623::0.3623)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2930::0.2969)) (SETUP (negedge D) (posedge CLK) (0.3947::0.4042)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3555::0.3557) (0.2589::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9602::1.9603) (0.7386::0.7387)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9800::1.9800) (0.0177::0.0177) (0.7736::0.7736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3777::0.3777) (0.3639::0.3639)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2625::0.2652)) (SETUP (negedge D) (posedge CLK) (0.3521::0.3596)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0468::2.0468) (0.7648::0.7648)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0788::2.0788) (0.0172::0.0172) (0.8118::0.8118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5243::2.5243) (0.9103::0.9104)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.5578::2.5578) (0.0161::0.0161) (0.9582::0.9582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2863::0.2863) (0.2761::0.2761)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7137::1.7137) (0.6561::0.6561)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7468::1.7468) (0.0177::0.0177) (0.7043::0.7043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0216::2.0216) (0.7574::0.7574)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0535::2.0535) (0.0173::0.0173) (0.8047::0.8047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3239::0.3239)) (IOPATH D Q (0.3592::0.3605) (0.2622::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3499::0.3499) (0.2505::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2978::2.2978) (0.8471::0.8471)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.3137::2.3137) (0.0189::0.0189) (0.8758::0.8758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3529::0.3529) (0.2561::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3799::0.3799) (0.3653::0.3653)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3285::0.3343)) (SETUP (negedge D) (posedge CLK) (0.4438::0.4615)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3782::0.3782) (0.3642::0.3642)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3171::0.3225)) (SETUP (negedge D) (posedge CLK) (0.4279::0.4429)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3534::0.3548) (0.2578::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2803::2.2803) (0.8439::0.8439)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.2918::2.2918) (0.0188::0.0188) (0.8713::0.8713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3822::0.3822) (0.3667::0.3667)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2984::0.3028)) (SETUP (negedge D) (posedge CLK) (0.4011::0.4112)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3825::0.3825) (0.3669::0.3669)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2716::0.2742)) (SETUP (negedge D) (posedge CLK) (0.3641::0.3720)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9220::1.9220) (0.7144::0.7144)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9471::1.9471) (0.0185::0.0185) (0.7612::0.7612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8497::1.8498) (0.7024::0.7025)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8737::1.8737) (0.0175::0.0175) (0.7422::0.7422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3535::0.3535) (0.2539::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7601::1.7601) (0.6603::0.6603)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7879::1.7879) (0.0176::0.0176) (0.7026::0.7026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9257::1.9257) (0.7257::0.7257)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9430::1.9430) (0.0185::0.0185) (0.7567::0.7567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0083::2.0083) (0.7519::0.7520)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0305::2.0305) (0.0175::0.0175) (0.7887::0.7887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0517::2.0517) (0.7511::0.7511)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0850::2.0850) (0.0183::0.0183) (0.7986::0.7986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1303::2.1303) (0.7946::0.7946)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.1588::2.1588) (0.0158::0.0158) (0.8384::0.8384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0345::2.0346) (0.7418::0.7418)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0549::2.0549) (0.0176::0.0176) (0.7758::0.7758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3493::0.3493) (0.2519::0.2519)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3493::0.3501) (0.2518::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3563::0.3598) (0.2615::0.2726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4216::2.4216) (0.8885::0.8885)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.4465::2.4465) (0.0158::0.0158) (0.9271::0.9271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1387::2.1387) (0.7826::0.7826)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.1658::2.1658) (0.0189::0.0189) (0.8248::0.8248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1264::2.1264) (0.7922::0.7922)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.1488::2.1488) (0.0165::0.0165) (0.8292::0.8292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3510::0.3510) (0.2511::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1183::2.1183) (0.7696::0.7696)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.1406::2.1406) (0.0194::0.0194) (0.8053::0.8053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3742::0.3742) (0.3618::0.3618)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3388::0.3467)) (SETUP (negedge D) (posedge CLK) (0.4567::0.4729)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3685::0.3685) (0.3579::0.3579)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2881::0.2911)) (SETUP (negedge D) (posedge CLK) (0.3875::0.3962)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3769::0.3769) (0.3634::0.3634)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3087::0.3138)) (SETUP (negedge D) (posedge CLK) (0.4172::0.4307)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6569::1.6569) (0.6252::0.6253)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6876::1.6876) (0.0183::0.0183) (0.6712::0.6712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7393::1.7394) (0.6647::0.6648)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7733::1.7733) (0.0180::0.0180) (0.7138::0.7138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3710::0.3710) (0.3595::0.3595)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2703::0.2735)) (SETUP (negedge D) (posedge CLK) (0.3630::0.3698)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3621::0.3636) (0.2693::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1962)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0081)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0028::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2464::0.2464) (0.2306::0.2306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3742::2.3742) (0.8736::0.8736)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.3882::2.3882) (0.0193::0.0193) (0.9015::0.9015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0805::0.0805) (0.0647::0.0647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9901::1.9901) (0.7377::0.7377)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0146::2.0146) (0.0180::0.0180) (0.7861::0.7861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3517::0.3526) (0.2522::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3477::0.3477) (0.2492::0.2492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3546::0.3546) (0.2543::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3614::0.3621) (0.2626::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3529::0.3539) (0.2575::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3685::0.3685) (0.3282::0.3282)) (IOPATH D Q (0.3616::0.3616) (0.2594::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3218::0.3218)) (IOPATH D Q (0.3516::0.3516) (0.2516::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7790::1.7790) (0.6754::0.6754)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8007::1.8007) (0.0185::0.0185) (0.7123::0.7123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3860::0.3860) (0.3691::0.3691)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3490::0.3567)) (SETUP (negedge D) (posedge CLK) (0.4715::0.4867)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3835::0.3835) (0.3675::0.3675)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3311::0.3359)) (SETUP (negedge D) (posedge CLK) (0.4450::0.4578)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3780::0.3780) (0.3641::0.3641)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.3231::0.3283)) (SETUP (negedge D) (posedge CLK) (0.4360::0.4469)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3636::0.3636) (0.3248::0.3248)) (IOPATH D Q (0.3610::0.3618) (0.2635::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0157::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3575::0.3590) (0.2610::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0131::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.3762::0.3762) (0.3630::0.3630)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4942::0.4942)) (WIDTH (negedge CLK) (0.5144::0.5144)) (SETUP (posedge D) (posedge CLK) (0.2719::0.2751)) (SETUP (negedge D) (posedge CLK) (0.3654::0.3728)) (HOLD (posedge D) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1860::0.1860) (0.2358::0.2359)) (IOPATH B X (0.1452::0.1452) (0.1827::0.1827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3113::0.3113) (0.2127::0.2127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3477::0.3477) (0.2494::0.2494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3521::0.3521) (0.2518::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3704::0.3704) (0.3293::0.3293)) (IOPATH D Q (0.3621::0.3624) (0.2604::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3155::2.3155) (0.8344::0.8344)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.3371::2.3371) (0.0180::0.0180) (0.8700::0.8700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9725::1.9725) (0.7396::0.7396)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9878::1.9878) (0.0190::0.0190) (0.7696::0.7696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3648::0.3651) (0.2693::0.2700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1923)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0008)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0101::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0800::0.0800) (0.0656::0.0656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0936::2.0936) (0.7819::0.7819)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.1202::2.1202) (0.0168::0.0168) (0.8242::0.8242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4089::0.4089) (0.6535::0.6535)) (IOPATH A1 X (0.4197::0.4197) (0.6662::0.6662)) (IOPATH A2 X (0.4106::0.4106) (0.6483::0.6483)) (IOPATH A3 X (0.4073::0.4073) (0.6365::0.6365)) (IOPATH (posedge S0) X (0.4615::0.4615) (0.7559::0.7559)) (IOPATH (negedge S0) X (0.5593::0.5593) (0.6540::0.6540)) (IOPATH (posedge S1) X (0.3666::0.3666) (0.4687::0.4687)) (IOPATH (negedge S1) X (0.4234::0.4234) (0.4125::0.4125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3556::0.3556) (0.2580::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1869::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7893::1.7893) (0.6825::0.6826)) (IOPATH TE_B Z () () (0.1251::0.1251) (1.8188::1.8188) (0.0087::0.0087) (0.7414::0.7414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3511::0.3511) (0.2505::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3563::0.3563) (0.2544::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3974::0.3974) (0.3457::0.3457)) (IOPATH D Q (0.3887::0.3894) (0.2761::0.2788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0743::0.0743) (0.0604::0.0604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3513::0.3513) (0.2532::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3774::0.3774) (0.3336::0.3336)) (IOPATH D Q (0.3696::0.3696) (0.2635::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3811::0.3811) (0.6343::0.6343)) (IOPATH A1 X (0.3972::0.3972) (0.6506::0.6506)) (IOPATH A2 X (0.3937::0.3937) (0.6366::0.6366)) (IOPATH A3 X (0.3974::0.3974) (0.6291::0.6291)) (IOPATH (posedge S0) X (0.4408::0.4408) (0.7415::0.7415)) (IOPATH (negedge S0) X (0.5386::0.5386) (0.6398::0.6398)) (IOPATH (posedge S1) X (0.3460::0.3460) (0.4546::0.4546)) (IOPATH (negedge S1) X (0.4026::0.4026) (0.3983::0.3983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3656::0.3656) (0.3262::0.3262)) (IOPATH D Q (0.3583::0.3583) (0.2569::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3465::0.3465) (0.2539::0.2539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3537::0.3537) (0.2534::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8005::1.8005) (0.6732::0.6732)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8291::1.8291) (0.0176::0.0176) (0.7159::0.7159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2382::0.2382) (0.2172::0.2172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9123::1.9123) (0.7222::0.7222)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9311::1.9311) (0.0174::0.0174) (0.7555::0.7555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9898::1.9898) (0.7467::0.7467)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0215::2.0215) (0.0182::0.0182) (0.7933::0.7933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1715::0.1715) (0.2058::0.2059)) (IOPATH B X (0.1390::0.1390) (0.1757::0.1757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3503::0.3503) (0.2532::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9601::1.9601) (0.7261::0.7261)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9915::1.9915) (0.0176::0.0176) (0.7719::0.7719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2655::2.2656) (0.8408::0.8411)) (IOPATH TE_B Z () () (0.1383::0.1383) (2.2897::2.2897) (-0.0054::-0.0054) (0.8867::0.8867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3604::2.3604) (0.8461::0.8461)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.3862::2.3862) (0.0158::0.0158) (0.8853::0.8853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0698::0.0698) (0.0561::0.0561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3512::0.3518) (0.2527::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0494::2.0495) (0.7661::0.7661)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0793::2.0793) (0.0189::0.0189) (0.8101::0.8101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3513::0.3513) (0.2511::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3703::2.3703) (0.8709::0.8710)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.3887::2.3887) (0.0179::0.0179) (0.9037::0.9037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3091::2.3093) (0.8781::0.8785)) (IOPATH TE_B Z () () (0.1400::0.1400) (2.3228::2.3228) (-0.0100::-0.0100) (0.9059::0.9059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6832::1.6832) (0.6437::0.6438)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7143::1.7143) (0.0183::0.0183) (0.6899::0.6899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3968::0.3968) (0.3453::0.3453)) (IOPATH D Q (0.3893::0.3900) (0.2778::0.2800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1902::0.1902) (0.2396::0.2397)) (IOPATH B X (0.1504::0.1504) (0.1882::0.1882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3539::0.3551) (0.2566::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7696::1.7696) (0.6754::0.6755)) (IOPATH TE_B Z () () (0.1181::0.1181) (1.7927::1.7927) (0.0150::0.0150) (0.7237::0.7237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2962::0.2962) (0.2812::0.2812)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6552::1.6552) (0.6340::0.6341)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6887::1.6887) (0.0168::0.0168) (0.6819::0.6819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.4063::0.4063) (0.6517::0.6517)) (IOPATH A1 X (0.4168::0.4168) (0.6644::0.6644)) (IOPATH A2 X (0.4145::0.4145) (0.6510::0.6510)) (IOPATH A3 X (0.4129::0.4129) (0.6401::0.6401)) (IOPATH (posedge S0) X (0.4622::0.4622) (0.7564::0.7564)) (IOPATH (negedge S0) X (0.5600::0.5600) (0.6546::0.6546)) (IOPATH (posedge S1) X (0.3673::0.3673) (0.4692::0.4692)) (IOPATH (negedge S1) X (0.4241::0.4241) (0.4129::0.4129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3011::0.3012) (0.2370::0.2381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3648::0.3648) (0.3257::0.3257)) (IOPATH D Q (0.3678::0.3723) (0.2703::0.2837)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1002::0.1002) (0.0789::0.0789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3556::0.3566) (0.2579::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6593::1.6593) (0.6350::0.6351)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6961::1.6961) (0.0167::0.0167) (0.6863::0.6863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0738::0.0738) (0.0596::0.0596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4415::2.4415) (0.8948::0.8948)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.4633::2.4633) (0.0174::0.0174) (0.9311::0.9311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0928::0.0928) (0.0725::0.0725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0481::2.0481) (0.7665::0.7665)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0667::2.0667) (0.0181::0.0181) (0.7987::0.7987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3603::0.3618) (0.2671::0.2724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1942)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0908::2.0908) (0.7616::0.7616)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1227::2.1227) (0.0176::0.0176) (0.8073::0.8073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7667::1.7667) (0.6736::0.6736)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7997::1.7997) (0.0167::0.0167) (0.7211::0.7211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2909::0.2909) (0.2784::0.2784)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3544::0.3549) (0.2557::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3570::0.3570) (0.2608::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6935::1.6935) (0.6488::0.6488)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7230::1.7230) (0.0172::0.0172) (0.6926::0.6926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9548::1.9548) (0.7344::0.7345)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9865::1.9865) (0.0176::0.0176) (0.7804::0.7804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3374::0.3375) (0.2775::0.2795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3232::0.3232)) (IOPATH D Q (0.3544::0.3544) (0.2547::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3461::0.3461) (0.2559::0.2559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0166::2.0166) (0.7390::0.7390)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0446::2.0446) (0.0174::0.0174) (0.7840::0.7840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5662::2.5662) (0.9368::0.9368)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.5899::2.5899) (0.0161::0.0161) (0.9747::0.9747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3193::0.3193)) (IOPATH D Q (0.3563::0.3570) (0.2614::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0909::0.0909) (0.0707::0.0707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2166::0.2166) (0.2003::0.2003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3459::0.3468) (0.2473::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1805::0.1805) (0.2275::0.2276)) (IOPATH B X (0.1420::0.1420) (0.1799::0.1799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3746::0.3746) (0.6300::0.6300)) (IOPATH A1 X (0.3863::0.3863) (0.6434::0.6434)) (IOPATH A2 X (0.3830::0.3830) (0.6294::0.6294)) (IOPATH A3 X (0.3788::0.3788) (0.6172::0.6172)) (IOPATH (posedge S0) X (0.4316::0.4316) (0.7354::0.7354)) (IOPATH (negedge S0) X (0.5294::0.5294) (0.6337::0.6337)) (IOPATH (posedge S1) X (0.3369::0.3369) (0.4486::0.4486)) (IOPATH (negedge S1) X (0.3935::0.3935) (0.3923::0.3923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3018::2.3018) (0.8401::0.8401)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.3226::2.3226) (0.0155::0.0155) (0.8959::0.8959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1808::0.1815) (0.1368::0.1387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7157::1.7157) (0.6566::0.6566)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7447::1.7447) (0.0177::0.0177) (0.7008::0.7008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3077::2.3077) (0.8324::0.8324)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.3309::2.3309) (0.0180::0.0180) (0.8690::0.8690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0169::2.0169) (0.7391::0.7391)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.0507::2.0507) (0.0161::0.0161) (0.7890::0.7890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3540::0.3554) (0.2583::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0751::2.0751) (0.7734::0.7735)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0930::2.0930) (0.0187::0.0187) (0.8061::0.8061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3499::0.3499) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4280::0.4280) (0.3625::0.3625)) (IOPATH D Q (0.4201::0.4201) (0.2927::0.2928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0649::0.0649) (0.0511::0.0511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6857::1.6857) (0.6446::0.6447)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7143::1.7143) (0.0185::0.0185) (0.6875::0.6875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8157::1.8157) (0.6896::0.6896)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8371::1.8371) (0.0173::0.0173) (0.7254::0.7254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9141::1.9141) (0.7123::0.7123)) (IOPATH TE_B Z () () (0.1172::0.1172) (1.9475::1.9475) (0.0159::0.0159) (0.7681::0.7681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6474::1.6474) (0.6331::0.6331)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.6760::1.6760) (0.0179::0.0179) (0.6760::0.6760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8387::1.8387) (0.6978::0.6979)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8643::1.8643) (0.0184::0.0184) (0.7380::0.7380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3254::0.3254)) (IOPATH D Q (0.3578::0.3587) (0.2593::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9264::1.9264) (0.7231::0.7231)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.9572::1.9572) (0.0167::0.0167) (0.7680::0.7680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3541::0.3541) (0.2569::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7894::1.7895) (0.6827::0.6827)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8124::1.8124) (0.0182::0.0182) (0.7214::0.7214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3532::0.3547) (0.2559::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1777::0.1777) (0.1743::0.1743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2480::0.2480) (0.2291::0.2291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1409::0.1409) (0.1571::0.1571)) (IOPATH B X (0.1697::0.1697) (0.2226::0.2226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0585::2.0585) (0.7493::0.7494)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0848::2.0848) (0.0172::0.0172) (0.7901::0.7901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3727::0.3727) (0.6286::0.6286)) (IOPATH A1 X (0.3889::0.3889) (0.6451::0.6451)) (IOPATH A2 X (0.3830::0.3830) (0.6295::0.6295)) (IOPATH A3 X (0.3811::0.3811) (0.6187::0.6187)) (IOPATH (posedge S0) X (0.4327::0.4327) (0.7362::0.7362)) (IOPATH (negedge S0) X (0.5305::0.5305) (0.6345::0.6345)) (IOPATH (posedge S1) X (0.3380::0.3380) (0.4493::0.4493)) (IOPATH (negedge S1) X (0.3946::0.3946) (0.3931::0.3931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3723::0.3723) (0.3305::0.3305)) (IOPATH D Q (0.3719::0.3755) (0.2719::0.2822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1914)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0058::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2138::2.2138) (0.8200::0.8200)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.2372::2.2372) (0.0179::0.0179) (0.8569::0.8569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1576::0.1576) (0.1804::0.1804)) (IOPATH B X (0.1440::0.1440) (0.1819::0.1819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7626::1.7626) (0.6591::0.6592)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7984::1.7984) (0.0173::0.0173) (0.7092::0.7092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2862::0.2862) (0.2393::0.2415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0946::0.0946) (0.0740::0.0740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3492::0.3500) (0.2517::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3516::0.3516) (0.2528::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0019::2.0020) (0.7398::0.7398)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0383::2.0383) (0.0163::0.0163) (0.7909::0.7909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0197::2.0197) (0.7560::0.7561)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.0359::2.0359) (0.0189::0.0189) (0.7867::0.7867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3483::0.3483) (0.2489::0.2489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3479::0.3486) (0.2506::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0996::0.0996) (0.0786::0.0786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8717::1.8717) (0.7051::0.7051)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8980::1.8980) (0.0186::0.0186) (0.7453::0.7453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0077::2.0077) (0.7535::0.7535)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0354::2.0354) (0.0172::0.0172) (0.7964::0.7964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1423::2.1423) (0.7954::0.7954)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1617::2.1617) (0.0180::0.0180) (0.8288::0.8288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1752::0.1752) (0.2081::0.2081)) (IOPATH B X (0.1490::0.1490) (0.1874::0.1874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3684::0.3684) (0.3281::0.3281)) (IOPATH D Q (0.3684::0.3714) (0.2701::0.2789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3764::0.3764) (0.6313::0.6313)) (IOPATH A1 X (0.3924::0.3924) (0.6475::0.6475)) (IOPATH A2 X (0.3903::0.3903) (0.6344::0.6344)) (IOPATH A3 X (0.3814::0.3814) (0.6189::0.6189)) (IOPATH (posedge S0) X (0.4335::0.4335) (0.7367::0.7367)) (IOPATH (negedge S0) X (0.5312::0.5312) (0.6350::0.6350)) (IOPATH (posedge S1) X (0.3387::0.3387) (0.4498::0.4498)) (IOPATH (negedge S1) X (0.3952::0.3952) (0.3935::0.3935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9956::1.9956) (0.7308::0.7309)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0199::2.0199) (0.0168::0.0168) (0.7697::0.7697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3590::0.3595) (0.2583::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3573::0.3583) (0.2605::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3734::0.3734) (0.3312::0.3312)) (IOPATH D Q (0.3660::0.3660) (0.2613::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3145::0.3145) (0.2677::0.2677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3748::0.3748) (0.6302::0.6302)) (IOPATH A1 X (0.3829::0.3829) (0.6410::0.6410)) (IOPATH A2 X (0.3818::0.3818) (0.6286::0.6286)) (IOPATH A3 X (0.3903::0.3903) (0.6241::0.6241)) (IOPATH (posedge S0) X (0.4294::0.4294) (0.7339::0.7339)) (IOPATH (negedge S0) X (0.5272::0.5272) (0.6323::0.6323)) (IOPATH (posedge S1) X (0.3346::0.3346) (0.4470::0.4470)) (IOPATH (negedge S1) X (0.3912::0.3912) (0.3907::0.3907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3657::0.3680) (0.2695::0.2762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0057::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9924::1.9924) (0.7455::0.7455)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0219::2.0219) (0.0175::0.0175) (0.7899::0.7899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1573::0.1573) (0.1807::0.1807)) (IOPATH B X (0.1498::0.1498) (0.1920::0.1920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3257::0.3258) (0.2330::0.2330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3475::0.3475) (0.2495::0.2495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3448::2.3448) (0.8643::0.8644)) (IOPATH TE_B Z () () (0.1247::0.1247) (2.3758::2.3758) (0.0092::0.0092) (0.9231::0.9231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.5402::2.5402) (0.9173::0.9173)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.5320::2.5320) (0.0271::0.0271) (0.9374::0.9374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2136::0.2136) (0.2189::0.2189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1683::0.1683) (0.1971::0.1971)) (IOPATH B X (0.1510::0.1510) (0.1933::0.1933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3577::0.3588) (0.2619::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3473::0.3473) (0.2493::0.2493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3523::0.3523) (0.2526::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1319::2.1319) (0.7921::0.7921)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.1699::2.1699) (0.0152::0.0152) (0.8457::0.8457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3604::0.3606) (0.2644::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1888::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3748::0.3748) (0.3320::0.3320)) (IOPATH D Q (0.3652::0.3659) (0.2611::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3597::0.3625) (0.2656::0.2694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3280::0.3280)) (IOPATH D Q (0.3686::0.3686) (0.2698::0.2698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6276::1.6276) (0.6186::0.6186)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.6594::1.6594) (0.0173::0.0173) (0.6710::0.6710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3663::0.3671) (0.2692::0.2712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0119::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2798::0.2798) (0.2726::0.2726)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0809::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0815::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3521::0.3524) (0.2525::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0889::0.0889) (0.0727::0.0727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3329::0.3329) (0.5960::0.5960)) (IOPATH A1 X (0.3476::0.3476) (0.6113::0.6113)) (IOPATH A2 X (0.3425::0.3425) (0.5965::0.5965)) (IOPATH A3 X (0.3398::0.3398) (0.5856::0.5856)) (IOPATH (posedge S0) X (0.3899::0.3899) (0.7016::0.7016)) (IOPATH (negedge S0) X (0.4883::0.4883) (0.6004::0.6004)) (IOPATH (posedge S1) X (0.2957::0.2957) (0.4156::0.4156)) (IOPATH (negedge S1) X (0.3522::0.3522) (0.3597::0.3597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2235::2.2236) (0.8024::0.8025)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.2450::2.2450) (0.0188::0.0188) (0.8371::0.8371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0846::0.0846) (0.0674::0.0674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3534::0.3534) (0.2550::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8602::1.8602) (0.7037::0.7037)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8904::1.8904) (0.0177::0.0177) (0.7496::0.7496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1252::2.1252) (0.7907::0.7908)) (IOPATH TE_B Z () () (0.1172::0.1172) (2.1611::2.1611) (0.0160::0.0160) (0.8408::0.8408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9151::1.9151) (0.7236::0.7236)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9327::1.9327) (0.0174::0.0174) (0.7571::0.7571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3190::0.3190)) (IOPATH D Q (0.3491::0.3495) (0.2533::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6912::1.6912) (0.6492::0.6493)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7183::1.7183) (0.0179::0.0179) (0.6912::0.6912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8406::1.8406) (0.6856::0.6857)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8667::1.8667) (0.0184::0.0184) (0.7260::0.7260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3507::0.3507) (0.2498::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3558::0.3558) (0.2589::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1844)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3271::0.3271)) (IOPATH D Q (0.3606::0.3606) (0.2593::0.2606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8713::1.8713) (0.7085::0.7085)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8983::1.8983) (0.0182::0.0182) (0.7494::0.7494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1359::2.1359) (0.7805::0.7806)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1665::2.1665) (0.0179::0.0179) (0.8254::0.8254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1825::0.1825) (0.2255::0.2255)) (IOPATH B X (0.1516::0.1516) (0.1913::0.1913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9362::1.9362) (0.7292::0.7293)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9603::1.9603) (0.0181::0.0181) (0.7677::0.7677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0472::2.0472) (0.7495::0.7495)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0755::2.0755) (0.0177::0.0177) (0.7934::0.7934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3625::0.3656) (0.2660::0.2750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0063::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2552::2.2552) (0.8331::0.8331)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2793::2.2793) (0.0179::0.0179) (0.8705::0.8705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7171::1.7171) (0.6504::0.6505)) (IOPATH TE_B Z () () (0.1256::0.1256) (1.7583::1.7583) (0.0082::0.0082) (0.7109::0.7109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3488::0.3488) (0.2503::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8273::1.8273) (0.6942::0.6942)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8581::1.8581) (0.0181::0.0181) (0.7393::0.7393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2755::0.2755) (0.2469::0.2469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7830::1.7830) (0.6633::0.6633)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.8146::1.8146) (0.0169::0.0169) (0.7099::0.7099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6889::1.6889) (0.6455::0.6456)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7239::1.7239) (0.0160::0.0160) (0.6954::0.6954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3542::0.3542) (0.2553::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3494::0.3501) (0.2524::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2295::0.2295) (0.2174::0.2181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7221::1.7221) (0.6567::0.6568)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7597::1.7597) (0.0163::0.0163) (0.7087::0.7087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9550::1.9551) (0.7365::0.7365)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9826::1.9826) (0.0187::0.0187) (0.7785::0.7785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3525::0.3525) (0.2569::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0812::0.0812) (0.0663::0.0663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7640::1.7640) (0.6636::0.6636)) (IOPATH TE_B Z () () (0.1016::0.1016) (1.7601::1.7601) (0.0264::0.0264) (0.6702::0.6702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2705::0.2705) (0.2441::0.2441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3729::0.3729) (0.3309::0.3309)) (IOPATH D Q (0.3641::0.3649) (0.2611::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0553::2.0553) (0.7677::0.7678)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0749::2.0749) (0.0179::0.0179) (0.8014::0.8014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7971::1.7971) (0.6828::0.6829)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8222::1.8222) (0.0184::0.0184) (0.7227::0.7227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3519::0.3527) (0.2545::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8031::1.8031) (0.6724::0.6724)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8282::1.8282) (0.0186::0.0186) (0.7127::0.7127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9556::1.9556) (0.7345::0.7346)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9821::1.9821) (0.0172::0.0172) (0.7755::0.7755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9349::1.9349) (0.7172::0.7173)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9469::1.9469) (0.0182::0.0182) (0.7531::0.7531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3635::0.3635) (0.3248::0.3248)) (IOPATH D Q (0.3637::0.3663) (0.2668::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1910)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5476::2.5476) (0.9309::0.9309)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.5757::2.5757) (0.0164::0.0164) (0.9721::0.9721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0337::2.0338) (0.7508::0.7508)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0604::2.0604) (0.0164::0.0164) (0.7994::0.7994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0241::2.0241) (0.7603::0.7603)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0601::2.0601) (0.0163::0.0163) (0.8116::0.8116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.1674::0.1674) (0.1516::0.1516)) (IOPATH A Y (0.1907::0.1907) (0.0547::0.0547)) (IOPATH B Y (0.1697::0.1698) (0.0530::0.0530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3492::0.3492) (0.2516::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7058::1.7058) (0.6513::0.6513)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7324::1.7324) (0.0186::0.0186) (0.6932::0.6932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.1862::0.1862) (0.2034::0.2034)) (IOPATH C X (0.1836::0.1836) (0.2072::0.2072)) (IOPATH A_N X (0.2348::0.2349) (0.2135::0.2135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3517::0.3517) (0.2534::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.1846::0.1846) (0.2012::0.2012)) (IOPATH C X (0.1829::0.1829) (0.2064::0.2064)) (IOPATH A_N X (0.2355::0.2355) (0.2136::0.2136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.1919::0.1919) (0.1912::0.1913)) (IOPATH B X (0.1978::0.1978) (0.2140::0.2140)) (IOPATH C X (0.1939::0.1939) (0.2176::0.2176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4031::0.4031) (0.3492::0.3492)) (IOPATH D Q (0.3960::0.3965) (0.2822::0.2836)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0765::2.0765) (0.7528::0.7528)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1067::2.1067) (0.0173::0.0173) (0.7974::0.7974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3531::0.3539) (0.2580::0.2604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9348::1.9348) (0.7267::0.7268)) (IOPATH TE_B Z () () (0.1135::0.1135) (1.9481::1.9481) (0.0193::0.0193) (0.7540::0.7540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1716::0.1716) (0.2079::0.2080)) (IOPATH B X (0.1516::0.1516) (0.1954::0.1954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0789::2.0789) (0.7645::0.7646)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1084::2.1084) (0.0180::0.0180) (0.8078::0.8078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3477::0.3477) (0.2507::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3569::0.3580) (0.2564::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3584::0.3613) (0.2637::0.2725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1798::0.1798) (0.2261::0.2263)) (IOPATH B X (0.1393::0.1393) (0.1765::0.1765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7216::1.7217) (0.6603::0.6604)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7511::1.7511) (0.0181::0.0181) (0.7058::0.7058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1002::0.1002) (0.0786::0.0786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3660::0.3675) (0.2720::0.2772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1962)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0026::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3525::0.3525) (0.2563::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2591::0.2591) (0.2299::0.2299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4103::0.4103) (0.3530::0.3530)) (IOPATH D Q (0.4015::0.4015) (0.2816::0.2822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9496::1.9496) (0.7327::0.7327)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9683::1.9683) (0.0174::0.0174) (0.7657::0.7657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3491::0.3491) (0.2497::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3679::0.3679) (0.3278::0.3278)) (IOPATH D Q (0.3629::0.3636) (0.2635::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8309::1.8309) (0.6940::0.6940)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.8483::1.8483) (0.0189::0.0189) (0.7258::0.7258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3097::0.3097) (0.2884::0.2884)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0816::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0817::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3948::0.3948) (0.2942::0.2942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0944::2.0944) (0.7804::0.7804)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1256::2.1256) (0.0177::0.0177) (0.8259::0.8259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2248::0.2248) (0.1912::0.1912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1905::0.1905) (0.2470::0.2470)) (IOPATH B X (0.1422::0.1422) (0.1802::0.1802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3496::0.3496) (0.2512::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2914::0.2914) (0.2787::0.2787)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3955::0.3955) (0.3446::0.3446)) (IOPATH D Q (0.3864::0.3864) (0.2724::0.2734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7661::1.7661) (0.6598::0.6599)) (IOPATH TE_B Z () () (0.1256::0.1256) (1.8022::1.8022) (0.0082::0.0082) (0.7231::0.7231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3509::0.3521) (0.2554::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8824::1.8824) (0.7171::0.7172)) (IOPATH TE_B Z () () (0.1245::0.1245) (1.8993::1.8993) (0.0092::0.0092) (0.7668::0.7668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3582::0.3608) (0.2616::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6116::1.6116) (0.6233::0.6234)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.6452::1.6452) (0.0160::0.0160) (0.6724::0.6724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7683::1.7683) (0.6737::0.6737)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.8021::1.8021) (0.0163::0.0163) (0.7234::0.7234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3503::0.3503) (0.2509::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2960::0.2960) (0.1947::0.1947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3517::0.3517) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3582::0.3582) (0.2580::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8916::1.8916) (0.7157::0.7157)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.9269::1.9269) (0.0163::0.0163) (0.7651::0.7651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1785::0.1785) (0.2216::0.2216)) (IOPATH B X (0.1459::0.1459) (0.1850::0.1850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2803::0.2803) (0.2729::0.2729)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1808::0.1808) (0.2295::0.2295)) (IOPATH B X (0.1400::0.1400) (0.1773::0.1773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3483::0.3495) (0.2515::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3479::0.3479) (0.2505::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2800::2.2800) (0.8415::0.8416)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.2987::2.2987) (0.0159::0.0159) (0.8846::0.8846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7020::1.7021) (0.6385::0.6386)) (IOPATH TE_B Z () () (0.1136::0.1136) (1.7302::1.7302) (0.0191::0.0191) (0.6813::0.6813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3279::0.3279)) (IOPATH D Q (0.3682::0.3687) (0.2700::0.2713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3928::2.3928) (0.8777::0.8778)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.4183::2.4183) (0.0173::0.0173) (0.9168::0.9168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6707::1.6707) (0.6391::0.6391)) (IOPATH TE_B Z () () (0.1170::0.1170) (1.7067::1.7067) (0.0160::0.0160) (0.6899::0.6899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2840::0.2840) (0.2748::0.2748)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0814::0.0828)) (SETUP (negedge GATE) (posedge CLK) (0.0819::0.0826)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2416::0.2416) (0.2201::0.2201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3480::0.3480) (0.2494::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3673::0.3717) (0.2704::0.2836)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0112)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6485::1.6485) (0.6338::0.6338)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.6771::1.6771) (0.0183::0.0183) (0.6771::0.6771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0700::0.0700) (0.0564::0.0564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3647::0.3647) (0.2647::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3575::0.3597) (0.2626::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0085::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7804::1.7804) (0.6635::0.6636)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.8122::1.8122) (0.0159::0.0159) (0.7109::0.7109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0650::2.0650) (0.7576::0.7576)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0923::2.0923) (0.0180::0.0180) (0.7995::0.7995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9926::1.9926) (0.7342::0.7342)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0168::2.0168) (0.0188::0.0188) (0.7733::0.7733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9082::1.9082) (0.7198::0.7199)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.9483::1.9483) (0.0153::0.0153) (0.7748::0.7748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3567::0.3567) (0.2576::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3528::0.3531) (0.2576::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3551::0.3551) (0.2540::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1837::2.1837) (0.7945::0.7945)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.2013::2.2013) (0.0189::0.0189) (0.8265::0.8265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0914::0.0914) (0.0713::0.0713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3541::0.3541) (0.2580::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1369::2.1370) (0.7853::0.7853)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1669::2.1669) (0.0174::0.0174) (0.8387::0.8387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3621::0.3664) (0.2663::0.2790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1954)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0102)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0007::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2928::0.2928) (0.3332::0.3332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1429::0.1429) (0.1605::0.1605)) (IOPATH B X (0.1511::0.1511) (0.1925::0.1925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3510::0.3519) (0.2549::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7659::1.7659) (0.6730::0.6731)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.7844::1.7844) (0.0172::0.0172) (0.7063::0.7063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3272::0.3272)) (IOPATH D Q (0.3617::0.3632) (0.2629::0.2674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0732::0.0732) (0.0598::0.0598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3725::0.3725) (0.3306::0.3306)) (IOPATH D Q (0.3622::0.3622) (0.2580::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7798::1.7799) (0.6794::0.6795)) (IOPATH TE_B Z () () (0.1179::0.1179) (1.8026::1.8026) (0.0152::0.0152) (0.7191::0.7191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3541::0.3541) (0.2538::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3525::0.3544) (0.2573::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3511::0.3516) (0.2525::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1897::0.1897) (0.2439::0.2440)) (IOPATH B X (0.1495::0.1495) (0.1901::0.1901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2492::0.2495) (0.2317::0.2324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0815::0.0815) (0.0665::0.0665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3018::2.3018) (0.8520::0.8521)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.3269::2.3269) (0.0158::0.0158) (0.9006::0.9006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3047::2.3047) (0.8293::0.8293)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3253::2.3253) (0.0180::0.0180) (0.8632::0.8632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1049::0.1049) (0.0840::0.0840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3508::0.3511) (0.2532::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8880::1.8880) (0.6960::0.6960)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9129::1.9129) (0.0170::0.0170) (0.7356::0.7356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3200::0.3200)) (IOPATH D Q (0.3488::0.3494) (0.2519::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3581::0.3596) (0.2607::0.2655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3478::0.3478) (0.2499::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3723::0.3723) (0.3305::0.3305)) (IOPATH D Q (0.3658::0.3658) (0.2640::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1281::2.1281) (0.7898::0.7898)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1493::2.1493) (0.0178::0.0178) (0.8248::0.8248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9299::1.9299) (0.7268::0.7268)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9615::1.9615) (0.0181::0.0181) (0.7728::0.7728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0928::0.0928) (0.0725::0.0725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3554::0.3561) (0.2552::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3586::0.3605) (0.2629::0.2688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1896)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0101::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1586::0.1586) (0.1809::0.1809)) (IOPATH B X (0.1424::0.1424) (0.1790::0.1790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3625::0.3625) (0.3241::0.3241)) (IOPATH D Q (0.3537::0.3546) (0.2544::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0986::0.0986) (0.0770::0.0770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0729::0.0729) (0.0596::0.0596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6860::1.6861) (0.6460::0.6460)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7188::1.7188) (0.0163::0.0163) (0.6945::0.6945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3717::0.3717) (0.3301::0.3301)) (IOPATH D Q (0.3650::0.3650) (0.2612::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1816::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3533::0.3533) (0.2529::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3493::0.3493) (0.2497::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3241::0.3241)) (IOPATH D Q (0.3548::0.3548) (0.2541::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8739::1.8739) (0.7070::0.7070)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8954::1.8954) (0.0187::0.0187) (0.7428::0.7428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3601::0.3626) (0.2649::0.2724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0047)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0062::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9317::1.9317) (0.7157::0.7158)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9571::1.9571) (0.0188::0.0188) (0.7556::0.7556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3592::0.3622) (0.2638::0.2726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3557::0.3570) (0.2583::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1843)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3476::0.3476) (0.2481::0.2492)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9986::1.9986) (0.7469::0.7470)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0146::2.0146) (0.0191::0.0191) (0.7762::0.7762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6938::1.6938) (0.6499::0.6499)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7230::1.7230) (0.0178::0.0178) (0.6946::0.6946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7025::1.7025) (0.6542::0.6542)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7318::1.7318) (0.0178::0.0178) (0.6994::0.6994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0960::0.0960) (0.0750::0.0750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1850::0.1850) (0.2377::0.2377)) (IOPATH B X (0.1442::0.1442) (0.1833::0.1833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4206::0.4206) (0.3585::0.3585)) (IOPATH D Q (0.4133::0.4133) (0.2893::0.2902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6946::1.6946) (0.6492::0.6492)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7264::1.7264) (0.0170::0.0170) (0.6965::0.6965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3571::0.3571) (0.2554::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3725::0.3726) (0.2791::0.2791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3224::0.3224)) (IOPATH D Q (0.3592::0.3606) (0.2633::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2989::0.2989) (0.2827::0.2827)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0821::0.0832)) (SETUP (negedge GATE) (posedge CLK) (0.0822::0.0827)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3618::0.3635) (0.2677::0.2733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1954)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0068)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0042::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3496::0.3509) (0.2520::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3051::0.3051) (0.2859::0.2859)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0791::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3556::0.3571) (0.2587::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9386::1.9386) (0.7288::0.7288)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9686::1.9686) (0.0170::0.0170) (0.7738::0.7738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3600::0.3601) (0.2587::0.2587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3540::0.3540) (0.2523::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3479::0.3479) (0.2490::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3579::0.3589) (0.2594::0.2623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1751::0.1751) (0.2143::0.2144)) (IOPATH B X (0.1422::0.1422) (0.1802::0.1802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3887::2.3887) (0.8767::0.8768)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.4222::2.4222) (0.0158::0.0158) (0.9287::0.9287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3736::0.3736) (0.3313::0.3313)) (IOPATH D Q (0.3653::0.3653) (0.2612::0.2612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3573::0.3573) (0.2563::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2613::0.2613) (0.2401::0.2401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6723::1.6723) (0.6421::0.6421)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7046::1.7046) (0.0174::0.0174) (0.6895::0.6895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3489::0.3496) (0.2508::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5457::2.5457) (0.9318::0.9318)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.5690::2.5690) (0.0163::0.0163) (0.9766::0.9766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3516::0.3516) (0.2507::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1199::2.1199) (0.7881::0.7881)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1399::2.1399) (0.0191::0.0191) (0.8213::0.8213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3578::0.3592) (0.2615::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2867::0.2867) (0.2762::0.2762)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0816)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2344::2.2344) (0.8157::0.8157)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.2473::2.2473) (0.0194::0.0194) (0.8433::0.8433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3661::0.3661) (0.2689::0.2689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8443::1.8444) (0.6982::0.6982)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8686::1.8686) (0.0180::0.0180) (0.7363::0.7363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2826::0.2826) (0.2741::0.2741)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7668::1.7669) (0.6739::0.6739)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.7929::1.7929) (0.0190::0.0190) (0.7144::0.7144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3504::0.3504) (0.2513::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1400::2.1400) (0.7942::0.7943)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1786::2.1786) (0.0166::0.0166) (0.8479::0.8479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3806::0.3806) (0.3355::0.3355)) (IOPATH D Q (0.3717::0.3723) (0.2654::0.2677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3501::0.3514) (0.2535::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8710::1.8710) (0.7065::0.7065)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9000::1.9000) (0.0182::0.0182) (0.7510::0.7510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1024::0.1024) (0.0805::0.0805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3810::0.3810) (0.3358::0.3358)) (IOPATH D Q (0.3750::0.3750) (0.2679::0.2702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3619::0.3671) (0.2678::0.2870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2007)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0196)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2514::2.2514) (0.8170::0.8170)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.2736::2.2736) (0.0165::0.0165) (0.8531::0.8531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7411::1.7411) (0.6654::0.6654)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.7749::1.7749) (0.0163::0.0163) (0.7154::0.7154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3587::0.3622) (0.2634::0.2736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1823::0.1823) (0.2288::0.2289)) (IOPATH B X (0.1406::0.1406) (0.1765::0.1765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1000::2.1001) (0.7841::0.7841)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1325::2.1325) (0.0171::0.0171) (0.8314::0.8314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3559::0.3566) (0.2600::0.2620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3556::0.3587) (0.2613::0.2704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7274::1.7274) (0.6609::0.6609)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7599::1.7599) (0.0173::0.0173) (0.7081::0.7081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1843::0.1843) (0.2307::0.2308)) (IOPATH B X (0.1418::0.1418) (0.1772::0.1772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0749::0.0749) (0.0613::0.0613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3114::2.3114) (0.8231::0.8232)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.3282::2.3282) (0.0191::0.0191) (0.8533::0.8533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3815::0.3816) (0.2853::0.2853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3489::0.3491) (0.2510::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3243::0.3243)) (IOPATH D Q (0.3569::0.3569) (0.2572::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1068::0.1068) (0.0840::0.0840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8308::1.8308) (0.6936::0.6936)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8517::1.8517) (0.0186::0.0186) (0.7291::0.7291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3559::0.3566) (0.2584::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7987::1.7987) (0.6827::0.6827)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8198::1.8198) (0.0174::0.0174) (0.7199::0.7199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3570::0.3587) (0.2617::0.2668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0112::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9018::1.9019) (0.7028::0.7029)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9209::1.9209) (0.0189::0.0189) (0.7355::0.7355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3483::0.3483) (0.2479::0.2480)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.3046::2.3046) (0.8403::0.8403)) (IOPATH TE_B Z () () (0.0998::0.0998) (2.2985::2.2985) (0.0274::0.0274) (0.8604::0.8604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1566::0.1566) (0.1796::0.1796)) (IOPATH B X (0.1495::0.1495) (0.1909::0.1909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9209::1.9209) (0.7144::0.7144)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9541::1.9541) (0.0173::0.0173) (0.7694::0.7694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9390::1.9390) (0.7203::0.7204)) (IOPATH TE_B Z () () (0.1225::0.1225) (1.9694::1.9694) (0.0111::0.0111) (0.7771::0.7771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0456::2.0456) (0.7488::0.7488)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0600::2.0600) (0.0191::0.0191) (0.7771::0.7771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1757::0.1757) (0.2152::0.2152)) (IOPATH B X (0.1457::0.1457) (0.1850::0.1850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3571::0.3587) (0.2596::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1056::0.1056) (0.0836::0.0836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3287::0.3287) (0.3084::0.3084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5402::2.5402) (0.9115::0.9115)) (IOPATH TE_B Z () () (0.1134::0.1134) (2.5557::2.5557) (0.0197::0.0197) (0.9393::0.9393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3604::0.3617) (0.2628::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0371::2.0371) (0.7621::0.7621)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0582::2.0582) (0.0172::0.0172) (0.7975::0.7975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2720::0.2720) (0.2404::0.2404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7104::1.7105) (0.6565::0.6565)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7445::1.7445) (0.0171::0.0171) (0.7059::0.7059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3542::0.3551) (0.2559::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3551::0.3560) (0.2546::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3231::2.3231) (0.8562::0.8563)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3467::2.3467) (0.0181::0.0181) (0.8929::0.8929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8242::1.8242) (0.6940::0.6940)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8521::1.8521) (0.0183::0.0183) (0.7363::0.7363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3048::2.3048) (0.8345::0.8345)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.3352::2.3352) (0.0179::0.0179) (0.8783::0.8783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0775::0.0775) (0.0635::0.0635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3642::0.3675) (0.2681::0.2782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1934)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0034::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3273::0.3273)) (IOPATH D Q (0.3602::0.3608) (0.2609::0.2630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3594::0.3594) (0.2632::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3809::0.3810) (0.2814::0.2814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7531::1.7531) (0.6553::0.6553)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7801::1.7801) (0.0179::0.0179) (0.6967::0.6967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0691::0.0691) (0.0544::0.0544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1843::0.1843) (0.2325::0.2326)) (IOPATH B X (0.1461::0.1461) (0.1841::0.1841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1099::0.1099) (0.0867::0.0867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3246::0.3246)) (IOPATH D Q (0.3542::0.3547) (0.2545::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3517::0.3517) (0.2513::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3477::0.3486) (0.2508::0.2542)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1001::0.1001) (0.0786::0.0786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1792::0.1792) (0.1608::0.1608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0874::0.0874) (0.0694::0.0694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3712::0.3712) (0.3298::0.3298)) (IOPATH D Q (0.3607::0.3607) (0.2577::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3564::0.3564) (0.2595::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1834::0.1834)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0199)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0477::2.0477) (0.7641::0.7642)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0879::2.0878) (0.0165::0.0165) (0.8188::0.8188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0684::0.0684) (0.0543::0.0543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0920::2.0920) (0.7625::0.7625)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1240::2.1240) (0.0166::0.0166) (0.8113::0.8113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3469::0.3478) (0.2498::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3466::0.3472) (0.2487::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7564::1.7564) (0.6715::0.6716)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.7932::1.7932) (0.0153::0.0153) (0.7244::0.7244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3060::0.3060) (0.2019::0.2019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3195::0.3195)) (IOPATH D Q (0.3579::0.3593) (0.2633::0.2674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0093::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7289::1.7289) (0.6615::0.6616)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7615::1.7615) (0.0173::0.0173) (0.7088::0.7088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3688::0.3688) (0.2757::0.2757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4468::2.4468) (0.8763::0.8764)) (IOPATH TE_B Z () () (0.1184::0.1184) (2.4585::2.4585) (0.0149::0.0149) (0.9128::0.9128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6095::1.6095) (0.6204::0.6205)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6407::1.6407) (0.0176::0.0176) (0.6676::0.6676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6701::1.6701) (0.6419::0.6419)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7047::1.7047) (0.0165::0.0165) (0.6914::0.6914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7577::1.7577) (0.6708::0.6709)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7893::1.7893) (0.0179::0.0179) (0.7172::0.7172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1788::0.1788) (0.1599::0.1599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3517::0.3532) (0.2554::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0932::0.0932) (0.0724::0.0724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3295::2.3295) (0.8277::0.8278)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.3548::2.3548) (0.0188::0.0188) (0.8673::0.8673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3694::0.3713) (0.2752::0.2810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1972)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0100)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0009::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7763::1.7763) (0.6766::0.6766)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7977::1.7977) (0.0174::0.0174) (0.7140::0.7140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3527::0.3539) (0.2542::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0915::2.0915) (0.7706::0.7706)) (IOPATH TE_B Z () () (0.1001::0.1001) (2.0781::2.0781) (0.0272::0.0272) (0.7677::0.7677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8041::1.8041) (0.6853::0.6853)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.8247::1.8247) (0.0177::0.0177) (0.7203::0.7203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3595::0.3595) (0.3220::0.3220)) (IOPATH D Q (0.3572::0.3588) (0.2608::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1234::2.1234) (0.7892::0.7892)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.1478::2.1478) (0.0179::0.0179) (0.8287::0.8287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3895::0.3895) (0.3409::0.3409)) (IOPATH D Q (0.3827::0.3837) (0.2745::0.2776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3609::0.3609) (0.2657::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1899::0.1899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2338::0.2338) (0.2029::0.2029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9674::1.9674) (0.7300::0.7301)) (IOPATH TE_B Z () () (0.1225::0.1225) (1.9937::1.9937) (0.0111::0.0111) (0.7849::0.7849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1008::0.1008) (0.0800::0.0800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2522::0.2549) (0.2343::0.2398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3626::0.3626) (0.3241::0.3241)) (IOPATH D Q (0.3568::0.3576) (0.2589::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4946::2.4946) (0.8991::0.8991)) (IOPATH TE_B Z () () (0.1134::0.1134) (2.5085::2.5085) (0.0196::0.0196) (0.9260::0.9260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2889::2.2889) (0.8473::0.8473)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3206::2.3206) (0.0178::0.0178) (0.8940::0.8940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3910::2.3911) (0.8761::0.8762)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.4144::2.4144) (0.0171::0.0171) (0.9127::0.9127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3484::0.3484) (0.2513::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3721::0.3721) (0.3304::0.3304)) (IOPATH D Q (0.3652::0.3652) (0.2639::0.2639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1850::0.1850) (0.1639::0.1640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2539::2.2539) (0.8103::0.8103)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.2886::2.2886) (0.0164::0.0164) (0.8605::0.8605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7084::1.7084) (0.6575::0.6576)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7267::1.7267) (0.0173::0.0173) (0.6979::0.6979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6286::1.6286) (0.6290::0.6290)) (IOPATH TE_B Z () () (0.1158::0.1159) (1.6633::1.6633) (0.0170::0.0170) (0.6789::0.6789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3142::2.3142) (0.8513::0.8513)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3350::2.3350) (0.0181::0.0181) (0.8862::0.8862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6757::1.6757) (0.6433::0.6433)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7031::1.7031) (0.0182::0.0182) (0.6855::0.6855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0702::2.0702) (0.7597::0.7597)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0932::2.0932) (0.0176::0.0176) (0.7968::0.7968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7192::1.7193) (0.6572::0.6572)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7450::1.7450) (0.0174::0.0174) (0.6995::0.6995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3973::2.3973) (0.8790::0.8791)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.4153::2.4153) (0.0188::0.0188) (0.9099::0.9099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4132::0.4132) (0.3546::0.3546)) (IOPATH D Q (0.4046::0.4047) (0.2851::0.2851)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6464::1.6464) (0.6315::0.6315)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.6767::1.6767) (0.0185::0.0185) (0.6765::0.6765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2444::0.2444) (0.2286::0.2286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0810::2.0810) (0.7596::0.7596)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0985::2.0985) (0.0183::0.0183) (0.7918::0.7918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3658::0.3658) (0.2709::0.2709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2813::0.2813) (0.2734::0.2734)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3115::0.3115) (0.2577::0.2593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0183::2.0183) (0.7426::0.7426)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.0445::2.0445) (0.0155::0.0155) (0.7835::0.7835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3225::0.3225)) (IOPATH D Q (0.3533::0.3546) (0.2556::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3775::0.3775) (0.3336::0.3336)) (IOPATH D Q (0.3702::0.3702) (0.2641::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0627::2.0627) (0.7545::0.7545)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0824::2.0824) (0.0191::0.0191) (0.7881::0.7881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3523::0.3523) (0.2513::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3591::0.3644) (0.2623::0.2776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0026::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8387::1.8388) (0.6962::0.6962)) (IOPATH TE_B Z () () (0.1185::0.1185) (1.8723::1.8723) (0.0147::0.0147) (0.7452::0.7452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0972::0.0972) (0.0760::0.0760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8802::1.8802) (0.7108::0.7108)) (IOPATH TE_B Z () () (0.1137::0.1137) (1.9106::1.9106) (0.0191::0.0191) (0.7552::0.7552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1114::2.1115) (0.7879::0.7879)) (IOPATH TE_B Z () () (0.1164::0.1164) (2.1449::2.1449) (0.0167::0.0167) (0.8373::0.8373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5100::2.5100) (0.9198::0.9199)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.5327::2.5327) (0.0172::0.0172) (0.9557::0.9557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2867::0.2867) (0.2762::0.2762)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1861::2.1861) (0.8144::0.8145)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1998::2.1998) (0.0177::0.0177) (0.8510::0.8510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3544::0.3544) (0.2539::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3527::0.3527) (0.2533::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2145::0.2145) (0.1995::0.1995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6442::1.6442) (0.6323::0.6324)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.6743::1.6743) (0.0170::0.0170) (0.6768::0.6768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0022::2.0022) (0.7489::0.7489)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.0412::2.0412) (0.0158::0.0158) (0.8021::0.8021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0748::0.0748) (0.0612::0.0612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2838::2.2838) (0.8090::0.8090)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3060::2.3060) (0.0177::0.0177) (0.8446::0.8446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3608::0.3618) (0.2651::0.2681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0112::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9662::1.9662) (0.7261::0.7261)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9877::1.9877) (0.0181::0.0181) (0.7612::0.7612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8047::1.8047) (0.6840::0.6840)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8261::1.8261) (0.0187::0.0187) (0.7199::0.7199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3736::0.3736) (0.2787::0.2787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0102::2.0102) (0.7426::0.7426)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0396::2.0396) (0.0174::0.0174) (0.7935::0.7935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0937::2.0937) (0.7821::0.7821)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.1134::2.1134) (0.0182::0.0182) (0.8166::0.8166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1830::0.1830) (0.2329::0.2329)) (IOPATH B X (0.1453::0.1453) (0.1850::0.1850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0230::2.0230) (0.7578::0.7578)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0557::2.0557) (0.0169::0.0169) (0.8053::0.8053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2108::2.2108) (0.8055::0.8055)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.2300::2.2300) (0.0185::0.0185) (0.8380::0.8380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0575::2.0575) (0.7503::0.7503)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0773::2.0773) (0.0183::0.0183) (0.7838::0.7838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6654::1.6654) (0.6399::0.6399)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7005::1.7005) (0.0165::0.0165) (0.6896::0.6896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7086::1.7086) (0.6542::0.6542)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7385::1.7385) (0.0176::0.0176) (0.7000::0.7000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3540::0.3546) (0.2554::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3862::0.3862) (0.3389::0.3389)) (IOPATH D Q (0.3907::0.3923) (0.2866::0.2918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1942)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0679::0.0679) (0.0545::0.0545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0697::0.0697) (0.0557::0.0557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3585::0.3598) (0.2643::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0082::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3560::0.3569) (0.2543::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3533::0.3541) (0.2552::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5362::2.5362) (0.9292::0.9293)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.5724::2.5724) (0.0165::0.0165) (0.9802::0.9802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3545::0.3561) (0.2582::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3535::0.3544) (0.2542::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1835::0.1835) (0.2345::0.2346)) (IOPATH B X (0.1448::0.1448) (0.1841::0.1841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3582::0.3597) (0.2612::0.2658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2900::0.2900) (0.2780::0.2780)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0758::0.0758) (0.0621::0.0621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2341::2.2341) (0.8267::0.8267)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2586::2.2586) (0.0177::0.0177) (0.8645::0.8645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7940::1.7941) (0.6821::0.6822)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8210::1.8210) (0.0174::0.0174) (0.7250::0.7250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7873::1.7873) (0.6782::0.6782)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8186::1.8186) (0.0184::0.0184) (0.7238::0.7238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1086::2.1086) (0.7739::0.7739)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.1345::2.1345) (0.0158::0.0158) (0.8136::0.8136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3601::0.3601) (0.2648::0.2648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1920::0.1920) (0.2400::0.2400)) (IOPATH B X (0.1564::0.1564) (0.1950::0.1950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0976::0.0976) (0.0766::0.0766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6913::1.6913) (0.6486::0.6487)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7197::1.7197) (0.0185::0.0185) (0.6925::0.6925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3493::0.3499) (0.2528::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2846::0.2846) (0.2752::0.2752)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3578::0.3592) (0.2625::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1719::0.1720) (0.1551::0.1566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9375::1.9375) (0.7295::0.7295)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.9581::1.9581) (0.0178::0.0178) (0.7653::0.7653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0907::0.0907) (0.0707::0.0707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0995::0.0995) (0.0791::0.0791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4973::2.4973) (0.9166::0.9167)) (IOPATH TE_B Z () () (0.1189::0.1189) (2.5023::2.5023) (0.0145::0.0145) (0.9561::0.9561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0704::2.0704) (0.7731::0.7732)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.0934::2.0934) (0.0152::0.0152) (0.8200::0.8200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3480::0.3480) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3195::0.3195)) (IOPATH D Q (0.3465::0.3465) (0.2476::0.2476)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6943::1.6943) (0.6487::0.6487)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.7180::1.7180) (0.0183::0.0183) (0.6878::0.6878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3078::2.3078) (0.8298::0.8298)) (IOPATH TE_B Z () () (0.1136::0.1136) (2.3237::2.3237) (0.0193::0.0193) (0.8589::0.8589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3568::0.3568) (0.2549::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1846::0.1846) (0.2360::0.2360)) (IOPATH B X (0.1429::0.1429) (0.1810::0.1810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3473::0.3473) (0.2489::0.2489)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3501::0.3501) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3570::0.3570) (0.2561::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2413::0.2414) (0.2060::0.2075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8514::1.8514) (0.7011::0.7011)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.8879::1.8879) (0.0157::0.0157) (0.7531::0.7531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1850::2.1850) (0.8101::0.8101)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.2080::2.2080) (0.0169::0.0169) (0.8472::0.8472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9591::1.9591) (0.7378::0.7379)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9819::1.9819) (0.0175::0.0175) (0.7754::0.7754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8727::1.8728) (0.7062::0.7062)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.8952::1.8952) (0.0188::0.0188) (0.7426::0.7426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3590::0.3590) (0.2633::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0151)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3789::0.3790) (0.2840::0.2840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9695::1.9695) (0.7400::0.7401)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9979::1.9979) (0.0184::0.0184) (0.7823::0.7823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3592::0.3594) (0.2626::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3548::0.3578) (0.2604::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9528::1.9528) (0.7366::0.7366)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9734::1.9734) (0.0188::0.0188) (0.7731::0.7731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0034::2.0034) (0.7498::0.7498)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.0302::2.0302) (0.0191::0.0191) (0.7920::0.7920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0332::2.0332) (0.7587::0.7587)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.0561::2.0561) (0.0181::0.0181) (0.7952::0.7952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5254::2.5254) (0.9227::0.9227)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.5495::2.5495) (0.0172::0.0172) (0.9606::0.9606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0434::2.0434) (0.7522::0.7522)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0750::2.0750) (0.0179::0.0179) (0.7988::0.7988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3191::0.3191)) (IOPATH D Q (0.3485::0.3486) (0.2529::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9509::1.9509) (0.7214::0.7215)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9810::1.9810) (0.0183::0.0183) (0.7658::0.7658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2499::2.2499) (0.8092::0.8092)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.2686::2.2686) (0.0184::0.0184) (0.8417::0.8417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8227::1.8227) (0.6909::0.6909)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8557::1.8557) (0.0167::0.0167) (0.7397::0.7397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4168::0.4168) (0.3565::0.3565)) (IOPATH D Q (0.4073::0.4073) (0.2838::0.2853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1848::0.1848) (0.2359::0.2359)) (IOPATH B X (0.1399::0.1399) (0.1764::0.1764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7104::1.7104) (0.6525::0.6526)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.7492::1.7492) (0.0161::0.0161) (0.7065::0.7065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7260::1.7260) (0.6599::0.6599)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.7582::1.7582) (0.0161::0.0161) (0.7066::0.7066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3683::0.3711) (0.2713::0.2794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1938)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0065)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0044::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3479::0.3479) (0.2486::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3534::0.3551) (0.2575::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1797::0.1797) (0.2249::0.2250)) (IOPATH B X (0.1448::0.1448) (0.1838::0.1838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2164::2.2164) (0.8000::0.8001)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.2366::2.2366) (0.0181::0.0181) (0.8342::0.8342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7053::1.7054) (0.6532::0.6532)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7355::1.7355) (0.0180::0.0180) (0.6988::0.6988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3909::0.3909) (0.3418::0.3418)) (IOPATH D Q (0.3830::0.3837) (0.2734::0.2762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2101::0.2101) (0.1955::0.1955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3506::0.3506) (0.2533::0.2533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0790::2.0791) (0.7748::0.7749)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1155::2.1155) (0.0171::0.0171) (0.8267::0.8267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8998::1.8998) (0.7147::0.7147)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9364::1.9364) (0.0168::0.0168) (0.7655::0.7655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3500::0.3504) (0.2535::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7642::1.7642) (0.6712::0.6712)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7909::1.7909) (0.0173::0.0173) (0.7122::0.7122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3645::0.3661) (0.2666::0.2716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0803::0.0803) (0.0645::0.0645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4100::0.4100) (0.3529::0.3529)) (IOPATH D Q (0.4003::0.4011) (0.2819::0.2846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0008::2.0008) (0.7347::0.7348)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0337::2.0337) (0.0176::0.0176) (0.7816::0.7816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3508::0.3511) (0.2516::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2406::0.2407) (0.2047::0.2072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3279::0.3279)) (IOPATH D Q (0.3670::0.3670) (0.2657::0.2682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1870::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3501::0.3501) (0.2526::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2603::0.2603) (0.2747::0.2756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3492::0.3498) (0.2509::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2887::0.2887) (0.2773::0.2773)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0350::2.0350) (0.7436::0.7436)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0597::2.0597) (0.0172::0.0172) (0.7824::0.7824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3902::2.3902) (0.8569::0.8569)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.4131::2.4131) (0.0175::0.0175) (0.8928::0.8928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3289::0.3289) (0.2238::0.2238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3551::0.3551) (0.2576::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3514::0.3520) (0.2553::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1829)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4515::0.4515) (0.3304::0.3304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3492::0.3492) (0.2486::0.2493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3491::0.3491) (0.2503::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3649::0.3649) (0.3258::0.3258)) (IOPATH D Q (0.3577::0.3577) (0.2564::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3508::0.3510) (0.2546::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1822::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2366::0.2377) (0.2210::0.2232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1049::0.1049) (0.0865::0.0865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1814::2.1814) (0.7899::0.7900)) (IOPATH TE_B Z () () (0.1188::0.1188) (2.2183::2.2183) (0.0145::0.0145) (0.8424::0.8424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3906::0.3906) (0.3416::0.3416)) (IOPATH D Q (0.3815::0.3815) (0.2708::0.2709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0823::0.0823) (0.0657::0.0657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3516::0.3528) (0.2566::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0157::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3712::0.3712) (0.3298::0.3298)) (IOPATH D Q (0.3715::0.3751) (0.2717::0.2827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2903::0.2903) (0.2782::0.2782)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3479::0.3479) (0.2511::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3483::0.3486) (0.2516::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3656::0.3657) (0.2730::0.2730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3719::0.3719) (0.3302::0.3302)) (IOPATH D Q (0.3632::0.3632) (0.2584::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9187::1.9187) (0.7234::0.7234)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9472::1.9472) (0.0183::0.0183) (0.7658::0.7658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2946::0.2946) (0.2804::0.2804)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0815::0.0818)) (SETUP (negedge GATE) (posedge CLK) (0.0817::0.0819)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3971::2.3972) (0.8816::0.8817)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.4203::2.4203) (0.0172::0.0172) (0.9191::0.9191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3677::0.3693) (0.2723::0.2773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1943)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0060)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0049::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0656::2.0657) (0.7707::0.7707)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.0984::2.0984) (0.0179::0.0179) (0.8179::0.8179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0972::0.0972) (0.0766::0.0766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7211::1.7211) (0.6595::0.6595)) (IOPATH TE_B Z () () (0.1168::0.1168) (1.7542::1.7542) (0.0162::0.0162) (0.7090::0.7090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3666::0.3666) (0.2731::0.2731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1891::0.1891) (0.2445::0.2446)) (IOPATH B X (0.1397::0.1397) (0.1764::0.1764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3824::0.3824) (0.2827::0.2827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2982::0.2982) (0.2823::0.2823)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0895::0.0895) (0.0699::0.0699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7686::1.7686) (0.6730::0.6731)) (IOPATH TE_B Z () () (0.1171::0.1171) (1.8014::1.8014) (0.0159::0.0159) (0.7240::0.7240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6965::1.6965) (0.6510::0.6511)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7283::1.7283) (0.0180::0.0180) (0.6976::0.6976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0789::2.0789) (0.7566::0.7567)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1003::2.1003) (0.0181::0.0181) (0.7917::0.7917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3539::0.3545) (0.2580::0.2601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2404::0.2410) (0.2215::0.2225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3589::0.3589) (0.2607::0.2607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1839::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7723::1.7723) (0.6750::0.6750)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8050::1.8050) (0.0171::0.0171) (0.7232::0.7232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0983::0.0983) (0.0772::0.0772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8316::1.8316) (0.6856::0.6856)) (IOPATH TE_B Z () () (0.1022::0.1022) (1.8244::1.8244) (0.0262::0.0262) (0.6883::0.6883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8540::1.8540) (0.7008::0.7009)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8909::1.8909) (0.0177::0.0177) (0.7524::0.7524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3560::0.3569) (0.2593::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8397::1.8397) (0.6973::0.6973)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8643::1.8643) (0.0173::0.0173) (0.7370::0.7370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1783::0.1783) (0.1601::0.1601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3587::0.3604) (0.2615::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2813::0.2813) (0.2735::0.2735)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3627::0.3627) (0.2687::0.2687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8555::1.8555) (0.7043::0.7043)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8815::1.8815) (0.0179::0.0179) (0.7463::0.7463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6633::2.6633) (0.9556::0.9556)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.6773::2.6773) (0.0185::0.0185) (0.9858::0.9858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3516::0.3525) (0.2550::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3174::0.3174) (0.2923::0.2923)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3598::0.3598) (0.2580::0.2593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7030::1.7030) (0.6436::0.6436)) (IOPATH TE_B Z () () (0.1023::0.1023) (1.7091::1.7091) (0.0261::0.0261) (0.6718::0.6718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0950::0.0950) (0.0744::0.0744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2811::2.2813) (0.8563::0.8566)) (IOPATH TE_B Z () () (0.1460::0.1460) (2.3543::2.3543) (-0.0260::-0.0260) (0.9236::0.9236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3573::0.3573) (0.2546::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7270::1.7270) (0.6588::0.6589)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7608::1.7608) (0.0164::0.0164) (0.7079::0.7079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3711::2.3711) (0.8725::0.8725)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3987::2.3987) (0.0162::0.0162) (0.9139::0.9139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0396::2.0396) (0.7537::0.7537)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.0365::2.0367) (0.0269::0.0269) (0.7748::0.7751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3487::0.3487) (0.2492::0.2507)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3468::0.3468) (0.2478::0.2478)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1772::0.1772)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3479::0.3479) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3555::0.3567) (0.2587::0.2624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6843::1.6843) (0.6459::0.6459)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7187::1.7187) (0.0174::0.0174) (0.6947::0.6947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2966::2.2966) (0.8365::0.8365)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.3165::2.3165) (0.0174::0.0174) (0.8707::0.8707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3375::2.3375) (0.8407::0.8408)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.3672::2.3672) (0.0163::0.0163) (0.8840::0.8840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3242::0.3242) (0.2295::0.2295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.0058::2.0058) (0.7426::0.7426)) (IOPATH TE_B Z () () (0.1007::0.1007) (1.9894::1.9894) (0.0269::0.0269) (0.7319::0.7319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1280::2.1280) (0.7911::0.7912)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1453::2.1453) (0.0188::0.0188) (0.8223::0.8223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6585::1.6585) (0.6247::0.6247)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6950::1.6950) (0.0167::0.0167) (0.6771::0.6771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8767::1.8767) (0.7004::0.7004)) (IOPATH TE_B Z () () (0.1006::0.1006) (1.8644::1.8645) (0.0269::0.0269) (0.6969::0.6969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1824::0.1824) (0.1629::0.1629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2991::0.2991) (0.2828::0.2828)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0253::2.0253) (0.7425::0.7426)) (IOPATH TE_B Z () () (0.1189::0.1189) (2.0541::2.0541) (0.0144::0.0144) (0.7915::0.7915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9579::1.9579) (0.7348::0.7348)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9895::1.9895) (0.0175::0.0175) (0.7807::0.7807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3499::0.3499) (0.2496::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2432::0.2433) (0.2064::0.2090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0905::0.0905) (0.0734::0.0734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0661::2.0661) (0.7698::0.7698)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0867::2.0867) (0.0180::0.0180) (0.8045::0.8045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4300::0.4300) (0.3636::0.3636)) (IOPATH D Q (0.4218::0.4218) (0.2925::0.2940)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2212::2.2213) (0.8247::0.8247)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.2427::2.2427) (0.0164::0.0164) (0.8607::0.8607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3536::0.3536) (0.2533::0.2533)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1781::0.1781)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3532::0.3532) (0.2580::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1741::0.1741) (0.2117::0.2118)) (IOPATH B X (0.1476::0.1476) (0.1883::0.1883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7282::2.7282) (0.9609::0.9609)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.7531::2.7531) (0.0168::0.0168) (0.9996::0.9996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3477::0.3477) (0.2504::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2484::0.2484) (0.2232::0.2232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6825::1.6825) (0.6454::0.6454)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.7130::1.7130) (0.0185::0.0185) (0.6905::0.6905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3221::0.3221)) (IOPATH D Q (0.3536::0.3547) (0.2565::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1282::2.1282) (0.7676::0.7676)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1482::2.1482) (0.0181::0.0181) (0.8031::0.8031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1787::0.1787) (0.1591::0.1591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9940::1.9940) (0.7495::0.7495)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0298::2.0298) (0.0174::0.0174) (0.7997::0.7997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3514::0.3514) (0.2529::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3973::0.3973) (0.3457::0.3457)) (IOPATH D Q (0.3892::0.3899) (0.2770::0.2797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0240::2.0240) (0.7586::0.7586)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.0540::2.0540) (0.0188::0.0188) (0.8035::0.8035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3565::0.3579) (0.2614::0.2657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0157)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3686::0.3686) (0.3282::0.3282)) (IOPATH D Q (0.3741::0.3791) (0.2762::0.2927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1937::0.1991)) (SETUP (negedge D) (negedge GATE) (0.0017::0.0167)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0092)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3261::0.3261)) (IOPATH D Q (0.3570::0.3570) (0.2552::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3617::0.3623) (0.2655::0.2674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3817::0.3817) (0.2798::0.2798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1644::0.1644) (0.1891::0.1891)) (IOPATH B X (0.1582::0.1582) (0.2040::0.2040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1069::2.1069) (0.7855::0.7855)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1261::2.1261) (0.0170::0.0170) (0.8195::0.8195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3697::0.3697) (0.3289::0.3289)) (IOPATH D Q (0.3725::0.3761) (0.2740::0.2847)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0088)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0021::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3524::0.3524) (0.2566::0.2566)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4022::2.4022) (0.8819::0.8820)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.4277::2.4277) (0.0178::0.0178) (0.9209::0.9209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3224::0.3224)) (IOPATH D Q (0.3518::0.3518) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3592::0.3592) (0.2679::0.2679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2978::0.2978) (0.2820::0.2820)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0800::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3530::0.3530) (0.2874::0.2874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3100::2.3100) (0.8520::0.8520)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.3315::2.3315) (0.0160::0.0160) (0.8887::0.8887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3505::0.3505) (0.2515::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2722::0.2722) (0.2429::0.2429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9665::1.9665) (0.7263::0.7263)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9905::1.9905) (0.0175::0.0175) (0.7641::0.7641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4978::2.4978) (0.9141::0.9141)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.5208::2.5208) (0.0186::0.0186) (0.9535::0.9535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1855::0.1855) (0.2322::0.2323)) (IOPATH B X (0.1496::0.1496) (0.1880::0.1880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1804::0.1804) (0.2255::0.2256)) (IOPATH B X (0.1445::0.1445) (0.1825::0.1825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6636::1.6636) (0.6376::0.6376)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.6982::1.6982) (0.0164::0.0164) (0.6871::0.6871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3216::0.3216)) (IOPATH D Q (0.3504::0.3504) (0.2516::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3919::0.3920) (0.2891::0.2891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1739::0.1740) (0.1547::0.1564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3561::0.3561) (0.2556::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2939::2.2939) (0.8341::0.8342)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.3124::2.3124) (0.0188::0.0188) (0.8658::0.8658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0788::0.0788) (0.0643::0.0643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.3041::2.3041) (0.8401::0.8401)) (IOPATH TE_B Z () () (0.1004::0.1004) (2.2785::2.2785) (0.0271::0.0271) (0.8158::0.8158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3506::0.3513) (0.2526::0.2555)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9593::1.9594) (0.7371::0.7371)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9868::1.9868) (0.0175::0.0175) (0.7806::0.7806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3264::0.3264)) (IOPATH D Q (0.3567::0.3567) (0.2560::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0481::2.0481) (0.7668::0.7668)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0811::2.0811) (0.0165::0.0165) (0.8144::0.8144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1412::2.1413) (0.7967::0.7967)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.1794::2.1794) (0.0158::0.0158) (0.8500::0.8500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3088::0.3088) (0.2561::0.2577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3488::0.3488) (0.2500::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3480::0.3487) (0.2513::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7044::1.7044) (0.6532::0.6532)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7389::1.7389) (0.0167::0.0167) (0.7023::0.7023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0952::0.0952) (0.0748::0.0748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1845::0.1845) (0.2359::0.2360)) (IOPATH B X (0.1460::0.1460) (0.1854::0.1854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2692::0.2692) (0.2381::0.2381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7865::1.7865) (0.6693::0.6693)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8184::1.8184) (0.0174::0.0174) (0.7161::0.7161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3569::0.3582) (0.2622::0.2662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0111::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3528::0.3530) (0.2574::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0761::2.0761) (0.7729::0.7729)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1124::2.1124) (0.0174::0.0174) (0.8233::0.8233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6582::1.6582) (0.6381::0.6381)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6878::1.6878) (0.0182::0.0182) (0.6832::0.6832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7502::1.7502) (0.6683::0.6683)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7824::1.7824) (0.0176::0.0176) (0.7162::0.7162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8994::1.8994) (0.7180::0.7180)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9350::1.9350) (0.0168::0.0168) (0.7692::0.7692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3479::0.3479) (0.2510::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8484::1.8484) (0.7015::0.7015)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8770::1.8770) (0.0187::0.0187) (0.7457::0.7457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3501::0.3508) (0.2516::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9301::1.9301) (0.7281::0.7281)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.9509::1.9509) (0.0158::0.0158) (0.7665::0.7665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0855::0.0855) (0.0690::0.0690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3560::0.3560) (0.2613::0.2613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3500::0.3500) (0.2516::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2997::0.2997) (0.2831::0.2831)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8912::1.8913) (0.7008::0.7008)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9227::1.9227) (0.0180::0.0180) (0.7468::0.7468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0627::2.0627) (0.7725::0.7726)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0952::2.0952) (0.0177::0.0177) (0.8204::0.8204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1300::2.1300) (0.7941::0.7941)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1528::2.1528) (0.0187::0.0187) (0.8322::0.8322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3597::0.3612) (0.2620::0.2666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0188)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3477::0.3477) (0.2487::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3003::0.3003) (0.2833::0.2833)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0798::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3652::0.3663) (0.2702::0.2737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1925::0.1936)) (SETUP (negedge D) (negedge GATE) (0.0010::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0099)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4257::2.4257) (0.8921::0.8922)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.4433::2.4433) (0.0178::0.0178) (0.9239::0.9239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3537::0.3545) (0.2548::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2554::0.2554) (0.2362::0.2362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0769::0.0769) (0.0630::0.0630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1197::2.1197) (0.7764::0.7764)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1372::2.1372) (0.0181::0.0181) (0.8076::0.8076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3549::0.3549) (0.2545::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6570::1.6571) (0.6278::0.6278)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6902::1.6902) (0.0173::0.0173) (0.6820::0.6820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0938::0.0938) (0.0736::0.0736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3483::0.3489) (0.2504::0.2526)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2760::0.2760) (0.2707::0.2707)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0818)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1228::2.1228) (0.7761::0.7761)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1445::2.1445) (0.0190::0.0190) (0.8114::0.8114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1938::2.1939) (0.8142::0.8142)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.2171::2.2171) (0.0159::0.0159) (0.8520::0.8520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1857::2.1857) (0.8103::0.8104)) (IOPATH TE_B Z () () (0.1133::0.1133) (2.1987::2.1987) (0.0196::0.0196) (0.8375::0.8375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3530::0.3536) (0.2561::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1826)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3843::0.3843) (0.3378::0.3378)) (IOPATH D Q (0.3752::0.3752) (0.2669::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3549::0.3549) (0.2544::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2884::0.2884) (0.2771::0.2771)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8745::1.8745) (0.6991::0.6992)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.8893::1.8893) (0.0190::0.0190) (0.7291::0.7291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3513::0.3523) (0.2535::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1015::0.1015) (0.0807::0.0807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7811::1.7811) (0.6772::0.6773)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8046::1.8046) (0.0184::0.0184) (0.7163::0.7163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3608::0.3608) (0.3229::0.3229)) (IOPATH D Q (0.3579::0.3586) (0.2612::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1854::0.1860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3530::0.3531) (0.2876::0.2902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0049::2.0049) (0.7511::0.7512)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0359::2.0359) (0.0171::0.0171) (0.7980::0.7980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3123::0.3123) (0.2056::0.2056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3569::0.3570) (0.2625::0.2625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0490::2.0490) (0.7640::0.7640)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.0868::2.0868) (0.0172::0.0171) (0.8164::0.8164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2606::2.2606) (0.8334::0.8334)) (IOPATH TE_B Z () () (0.1178::0.1178) (2.2916::2.2916) (0.0154::0.0154) (0.8787::0.8787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3855::0.3855) (0.3385::0.3385)) (IOPATH D Q (0.3782::0.3782) (0.2693::0.2701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8198::1.8198) (0.6891::0.6892)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8532::1.8532) (0.0174::0.0174) (0.7372::0.7372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6112::2.6112) (0.9378::0.9378)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.6262::2.6262) (0.0190::0.0190) (0.9658::0.9658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2933::0.2933) (0.2797::0.2797)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3645::0.3645) (0.3255::0.3255)) (IOPATH D Q (0.3553::0.3558) (0.2548::0.2569)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3900::0.3900) (0.3412::0.3412)) (IOPATH D Q (0.3810::0.3810) (0.2691::0.2702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7217::1.7217) (0.6560::0.6560)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7518::1.7518) (0.0182::0.0182) (0.7005::0.7005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0963::0.0963) (0.0753::0.0753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3699::0.3699) (0.3290::0.3290)) (IOPATH D Q (0.3653::0.3670) (0.2652::0.2703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2380::0.2380) (0.2053::0.2053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3687::2.3687) (0.8404::0.8404)) (IOPATH TE_B Z () () (0.1133::0.1133) (2.3848::2.3848) (0.0196::0.0196) (0.8693::0.8693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3252::0.3252)) (IOPATH D Q (0.3594::0.3594) (0.2618::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1836)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0196)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3697::0.3697) (0.3289::0.3289)) (IOPATH D Q (0.3609::0.3617) (0.2592::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1061::0.1061) (0.0844::0.0844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3636::0.3676) (0.2656::0.2771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1905)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0045)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0064::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3690::0.3715) (0.2749::0.2829)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1953::0.1979)) (SETUP (negedge D) (negedge GATE) (0.0047::0.0120)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0062)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3606::0.3606) (0.2625::0.2625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3483::0.3484) (0.2525::0.2525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9628::1.9628) (0.7188::0.7189)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9810::1.9810) (0.0184::0.0184) (0.7515::0.7515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0947::0.0947) (0.0743::0.0743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3660::0.3660) (0.3266::0.3266)) (IOPATH D Q (0.3572::0.3578) (0.2569::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1084::2.1084) (0.7598::0.7599)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.1332::2.1332) (0.0167::0.0167) (0.8000::0.8000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3479::0.3490) (0.2513::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3500::0.3500) (0.2517::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0357::2.0358) (0.7436::0.7437)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.0589::2.0589) (0.0179::0.0179) (0.7806::0.7806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2832::0.2832) (0.2745::0.2745)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0805)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8579::1.8579) (0.7043::0.7043)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8910::1.8910) (0.0176::0.0176) (0.7526::0.7526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3658::0.3658) (0.2706::0.2706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4094::0.4095) (0.3086::0.3086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3951::0.3951) (0.3443::0.3443)) (IOPATH D Q (0.3853::0.3853) (0.2727::0.2727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1785::0.1785)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3592::0.3592) (0.2624::0.2628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7419::1.7419) (0.6671::0.6672)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.7662::1.7662) (0.0156::0.0156) (0.7150::0.7150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2905::0.2905) (0.2783::0.2783)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2552::0.2576) (0.2345::0.2396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3511::0.3511) (0.2499::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3506::0.3506) (0.2509::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3593::0.3606) (0.2624::0.2662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2481::0.2506) (0.2316::0.2368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7107::2.7108) (0.9625::0.9626)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.7322::2.7322) (0.0168::0.0168) (1.0061::1.0061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9649::1.9649) (0.7380::0.7380)) (IOPATH TE_B Z () () (0.1168::0.1169) (2.0031::2.0031) (0.0162::0.0162) (0.7918::0.7918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3209::0.3209) (0.2187::0.2187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3605::0.3605) (0.3227::0.3227)) (IOPATH D Q (0.3609::0.3641) (0.2650::0.2744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0051)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0059::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3232::0.3232)) (IOPATH D Q (0.3663::0.3699) (0.2707::0.2817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1932::0.1968)) (SETUP (negedge D) (negedge GATE) (0.0013::0.0113)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0097)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3606::0.3626) (0.2629::0.2686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1844::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2977::0.2977) (0.2820::0.2820)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3658::2.3658) (0.8587::0.8587)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.3866::2.3866) (0.0173::0.0173) (0.9014::0.9014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3569::0.3569) (0.2561::0.2561)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1834::0.1834) (0.2329::0.2330)) (IOPATH B X (0.1505::0.1505) (0.1918::0.1918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3271::0.3271)) (IOPATH D Q (0.3632::0.3632) (0.2645::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6523::1.6523) (0.6225::0.6225)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.6860::1.6860) (0.0169::0.0169) (0.6706::0.6706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1166::2.1166) (0.7869::0.7869)) (IOPATH TE_B Z () () (0.1133::0.1133) (2.1297::2.1297) (0.0196::0.0196) (0.8143::0.8143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6617::1.6617) (0.6375::0.6375)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.6995::1.6995) (0.0170::0.0170) (0.6899::0.6899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3492::0.3492) (0.2485::0.2485)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2250::0.2250) (0.2065::0.2065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3913::0.3913) (0.2920::0.2920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1359::2.1359) (0.7794::0.7795)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.1680::2.1680) (0.0171::0.0171) (0.8268::0.8268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3670::0.3670) (0.3272::0.3272)) (IOPATH D Q (0.3580::0.3580) (0.2554::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3483::0.3483) (0.2500::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2691::0.2691) (0.2449::0.2449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9547::1.9547) (0.7331::0.7332)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9905::1.9905) (0.0171::0.0171) (0.7844::0.7844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0741::2.0741) (0.7772::0.7773)) (IOPATH TE_B Z () () (0.1175::0.1175) (2.1028::2.1028) (0.0157::0.0157) (0.8226::0.8226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3551::0.3561) (0.2577::0.2609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1837)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7061::2.7061) (0.9840::0.9841)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.7400::2.7400) (0.0183::0.0183) (1.0325::1.0325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5655::2.5655) (0.9364::0.9364)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.5798::2.5798) (0.0190::0.0190) (0.9640::0.9640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0698::0.0698) (0.0559::0.0559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7167::1.7167) (0.6559::0.6559)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7498::1.7498) (0.0171::0.0171) (0.7043::0.7043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7127::1.7127) (0.6541::0.6541)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7422::1.7422) (0.0182::0.0182) (0.6981::0.6981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1855::0.1855) (0.2303::0.2304)) (IOPATH B X (0.1478::0.1478) (0.1845::0.1845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0879::2.0879) (0.7778::0.7778)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1070::2.1070) (0.0176::0.0176) (0.8116::0.8116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3642::0.3642) (0.3253::0.3253)) (IOPATH D Q (0.3553::0.3560) (0.2554::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3982::0.3982) (0.3462::0.3462)) (IOPATH D Q (0.3900::0.3900) (0.2771::0.2771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6109::1.6109) (0.6200::0.6201)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6413::1.6413) (0.0176::0.0176) (0.6654::0.6654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7081::1.7081) (0.6530::0.6531)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.7379::1.7379) (0.0174::0.0174) (0.6982::0.6982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3321::0.3321) (0.2354::0.2354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0264::2.0264) (0.7592::0.7592)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.0610::2.0610) (0.0162::0.0162) (0.8106::0.8106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3955::2.3955) (0.8812::0.8813)) (IOPATH TE_B Z () () (0.1170::0.1170) (2.4211::2.4211) (0.0162::0.0162) (0.9204::0.9204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3565::0.3565) (0.2556::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8228::1.8228) (0.6742::0.6742)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8533::1.8533) (0.0174::0.0174) (0.7189::0.7189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3490::0.3490) (0.2515::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3684::0.3698) (0.2712::0.2758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1907::0.1922)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0079::0.0121)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3846::0.3846) (0.3379::0.3379)) (IOPATH D Q (0.3804::0.3815) (0.2747::0.2784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1851)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8138::1.8138) (0.6789::0.6789)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.8336::1.8336) (0.0172::0.0172) (0.7140::0.7140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3406::0.3407) (0.2788::0.2814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7637::1.7638) (0.6705::0.6705)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.7907::1.7907) (0.0170::0.0170) (0.7134::0.7134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2921::0.2921) (0.2791::0.2791)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3625::0.3626) (0.2666::0.2666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1810::0.1810) (0.2283::0.2284)) (IOPATH B X (0.1395::0.1395) (0.1759::0.1759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3573::0.3574) (0.2920::0.2936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3202::0.3202)) (IOPATH D Q (0.3601::0.3605) (0.2658::0.2671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0103::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4850::2.4850) (0.8853::0.8853)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.5153::2.5153) (0.0156::0.0156) (0.9296::0.9296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1713::2.1713) (0.8073::0.8073)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.2072::2.2072) (0.0158::0.0158) (0.8586::0.8586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1933::0.1933) (0.2453::0.2454)) (IOPATH B X (0.1481::0.1481) (0.1847::0.1847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3487::0.3487) (0.2493::0.2493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4067::0.4068) (0.3118::0.3118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2036::2.2036) (0.8178::0.8178)) (IOPATH TE_B Z () () (0.1195::0.1195) (2.2448::2.2448) (0.0139::0.0139) (0.8745::0.8745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3543::0.3543) (0.2545::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3022::2.3022) (0.8361::0.8361)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.3269::2.3269) (0.0169::0.0169) (0.8740::0.8740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3497::0.3507) (0.2516::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3487::0.3487) (0.2495::0.2495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1773::0.1773)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2830::2.2830) (0.8181::0.8181)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.3028::2.3028) (0.0178::0.0178) (0.8516::0.8516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3576::0.3576) (0.3207::0.3207)) (IOPATH D Q (0.3581::0.3581) (0.2627::0.2627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0026::2.0026) (0.7493::0.7494)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.0299::2.0299) (0.0188::0.0188) (0.7903::0.7903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3634::0.3686) (0.2677::0.2833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1966)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0134)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8059::1.8059) (0.6844::0.6844)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8278::1.8278) (0.0184::0.0184) (0.7216::0.7216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2899::0.2899) (0.2780::0.2780)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0833::0.0844)) (SETUP (negedge GATE) (posedge CLK) (0.0830::0.0835)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6550::1.6550) (0.6207::0.6207)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6860::1.6860) (0.0168::0.0168) (0.6666::0.6666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1778::2.1778) (0.7882::0.7882)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.1981::2.1981) (0.0191::0.0191) (0.8218::0.8218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0154::2.0154) (0.7386::0.7386)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0368::2.0368) (0.0184::0.0184) (0.7740::0.7740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1380::2.1380) (0.7806::0.7806)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.1570::2.1570) (0.0188::0.0188) (0.8135::0.8135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3105::0.3105) (0.2145::0.2145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3797::0.3797) (0.3350::0.3350)) (IOPATH D Q (0.3734::0.3734) (0.2665::0.2688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1819::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3669::0.3669) (0.3272::0.3272)) (IOPATH D Q (0.3611::0.3626) (0.2620::0.2666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9855::1.9855) (0.7250::0.7250)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0207::2.0207) (0.0166::0.0166) (0.7749::0.7749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3490::0.3490) (0.2499::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1784)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0987::0.0987) (0.0782::0.0782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3701::0.3701) (0.3291::0.3291)) (IOPATH D Q (0.3618::0.3618) (0.2587::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.1730::2.1730) (0.7973::0.7973)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.1565::2.1564) (0.0270::0.0270) (0.7884::0.7884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7388::2.7388) (0.9746::0.9746)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.7608::2.7608) (0.0176::0.0176) (1.0105::1.0105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3218::0.3218)) (IOPATH D Q (0.3566::0.3566) (0.2605::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3557::0.3572) (0.2582::0.2629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3677::0.3678) (0.2740::0.2740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3214::0.3214)) (IOPATH D Q (0.3583::0.3618) (0.2627::0.2728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1912)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0048)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3577::0.3577) (0.2603::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4906::2.4906) (0.9123::0.9123)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.5129::2.5129) (0.0176::0.0176) (0.9486::0.9486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4003::0.4003) (0.3475::0.3475)) (IOPATH D Q (0.3935::0.3944) (0.2810::0.2838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8349::1.8349) (0.6818::0.6818)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.8636::1.8636) (0.0175::0.0175) (0.7248::0.7248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2889::0.2889) (0.2774::0.2774)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0827::0.0831)) (SETUP (negedge GATE) (posedge CLK) (0.0826::0.0826)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3655::0.3655) (0.3262::0.3262)) (IOPATH D Q (0.3552::0.3552) (0.2535::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3250::0.3250)) (IOPATH D Q (0.3532::0.3532) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3505::0.3505) (0.2539::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8930::1.8930) (0.7125::0.7126)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9166::1.9166) (0.0172::0.0172) (0.7501::0.7501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3578::0.3578) (0.2556::0.2575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3209::2.3209) (0.8422::0.8422)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.3547::2.3547) (0.0182::0.0182) (0.8909::0.8909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1019::2.1019) (0.7707::0.7707)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.1270::2.1270) (0.0185::0.0185) (0.8105::0.8105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0880::0.0880) (0.0693::0.0693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7961::1.7961) (0.6833::0.6833)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8255::1.8255) (0.0171::0.0171) (0.7294::0.7294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3763::0.3764) (0.2791::0.2791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3561::0.3561) (0.3196::0.3196)) (IOPATH D Q (0.3485::0.3490) (0.2518::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1006::2.1006) (0.7648::0.7648)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1273::2.1273) (0.0170::0.0170) (0.8064::0.8064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6220::1.6220) (0.6098::0.6098)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6537::1.6537) (0.0176::0.0176) (0.6565::0.6565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2867::0.2867) (0.2762::0.2762)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0802::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4068::0.4068) (0.3512::0.3512)) (IOPATH D Q (0.3995::0.3995) (0.2817::0.2834)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3543::0.3549) (0.2569::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1822)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6832::1.6832) (0.6357::0.6358)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.7102::1.7102) (0.0183::0.0183) (0.6782::0.6782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8525::1.8525) (0.6859::0.6859)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8799::1.8799) (0.0174::0.0174) (0.7287::0.7287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3493::0.3496) (0.2510::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3508::0.3508) (0.2501::0.2520)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2944::0.2944) (0.2803::0.2803)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0817::0.0828)) (SETUP (negedge GATE) (posedge CLK) (0.0820::0.0824)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2867::0.2867) (0.2762::0.2762)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0811::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3521::0.3524) (0.2541::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2218::0.2218) (0.2034::0.2034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2810::0.2811) (0.2351::0.2367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2290::0.2290) (0.2151::0.2155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3563::0.3563) (0.3198::0.3198)) (IOPATH D Q (0.3599::0.3635) (0.2658::0.2765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1953)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0012::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2925::2.2925) (0.8345::0.8345)) (IOPATH TE_B Z () () (0.1194::0.1194) (2.3330::2.3330) (0.0140::0.0140) (0.8906::0.8906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3686::0.3708) (0.2745::0.2813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1974)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0107)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0002::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3067::0.3067) (0.2868::0.2868)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0801)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2865::0.2865) (0.2762::0.2762)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0814::0.0825)) (SETUP (negedge GATE) (posedge CLK) (0.0818::0.0822)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3455::0.3455) (0.2458::0.2458)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1771::0.1771)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0281)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1897::2.1897) (0.8145::0.8145)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.2121::2.2121) (0.0165::0.0165) (0.8516::0.8516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6883::1.6883) (0.6454::0.6454)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7175::1.7175) (0.0186::0.0186) (0.6888::0.6888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3540::0.3554) (0.2587::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2776::0.2776) (0.2715::0.2715)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2928::2.2928) (0.8329::0.8329)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.3154::2.3154) (0.0174::0.0174) (0.8685::0.8685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3556::0.3558) (0.2185::0.2664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5962::1.5962) (0.6062::0.6063)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6275::1.6275) (0.0168::0.0168) (0.6523::0.6523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8717::1.8717) (0.6960::0.6960)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8947::1.8947) (0.0184::0.0184) (0.7336::0.7336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7299::1.7299) (0.6630::0.6630)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.7615::1.7615) (0.0154::0.0154) (0.7107::0.7107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3183::0.3183) (0.2248::0.2248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9573::1.9573) (0.7377::0.7377)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9895::1.9895) (0.0181::0.0181) (0.7857::0.7857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3708::0.3708) (0.3296::0.3296)) (IOPATH D Q (0.3629::0.3629) (0.2591::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3664::0.3702) (0.2692::0.2802)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0074)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0035::0.0136)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9624::1.9625) (0.7396::0.7396)) (IOPATH TE_B Z () () (0.1139::0.1139) (1.9772::1.9772) (0.0189::0.0189) (0.7707::0.7707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2966::0.2966) (0.2627::0.2627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3651::0.3681) (0.2684::0.2772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5315::2.5315) (0.9279::0.9279)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.5629::2.5629) (0.0183::0.0183) (0.9733::0.9733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2845::0.2845) (0.2751::0.2751)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0820)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0820)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3640::0.3640) (0.3251::0.3251)) (IOPATH D Q (0.3550::0.3550) (0.2533::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0222::2.0222) (0.7580::0.7580)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0567::2.0567) (0.0159::0.0159) (0.8080::0.8080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3971::0.3971) (0.3456::0.3456)) (IOPATH D Q (0.3883::0.3883) (0.2741::0.2747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3600::0.3600) (0.3223::0.3223)) (IOPATH D Q (0.3515::0.3515) (0.2514::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7079::1.7079) (0.6528::0.6528)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7370::1.7370) (0.0170::0.0170) (0.6979::0.6979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3540::0.3549) (0.2571::0.2599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1826::0.1835)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0211)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3002::2.3002) (0.8498::0.8499)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.3174::2.3174) (0.0192::0.0192) (0.8799::0.8799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3667::0.3667) (0.3271::0.3271)) (IOPATH D Q (0.3640::0.3657) (0.2654::0.2707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1115::2.1115) (0.7670::0.7670)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.1319::2.1319) (0.0190::0.0190) (0.8009::0.8009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8470::1.8470) (0.7007::0.7007)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.8735::1.8735) (0.0184::0.0184) (0.7421::0.7421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3511::0.3514) (0.2537::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0088::2.0088) (0.7521::0.7521)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.0321::2.0321) (0.0170::0.0170) (0.7904::0.7904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9277::1.9278) (0.7270::0.7271)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9539::1.9539) (0.0175::0.0175) (0.7684::0.7684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1987::0.1987) (0.1685::0.1685)) (IOPATH A Y (0.2697::0.2697) (0.0643::0.0643)) (IOPATH B Y (0.2485::0.2485) (0.0647::0.0647)) (IOPATH C Y (0.2162::0.2162) (0.0633::0.0633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2361::0.2361) (0.2381::0.2381)) (IOPATH D X (0.2360::0.2360) (0.2431::0.2431)) (IOPATH A_N X (0.3027::0.3027) (0.2440::0.2440)) (IOPATH B_N X (0.3040::0.3040) (0.2545::0.2545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2579::0.2579) (0.2523::0.2523)) (IOPATH D X (0.2584::0.2584) (0.2589::0.2589)) (IOPATH A_N X (0.3250::0.3250) (0.2588::0.2588)) (IOPATH B_N X (0.3276::0.3276) (0.2701::0.2701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3911::0.3911) (0.3419::0.3419)) (IOPATH D Q (0.3860::0.3877) (0.2777::0.2827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1848)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2251::0.2251) (0.2186::0.2186)) (IOPATH C X (0.2287::0.2287) (0.2333::0.2333)) (IOPATH D X (0.2314::0.2314) (0.2473::0.2473)) (IOPATH A_N X (0.2844::0.2844) (0.2399::0.2399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9388::1.9388) (0.7305::0.7305)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.9602::1.9602) (0.0172::0.0172) (0.7667::0.7667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2307::0.2307) (0.2358::0.2358)) (IOPATH D X (0.2277::0.2277) (0.2371::0.2371)) (IOPATH A_N X (0.2908::0.2908) (0.2361::0.2361)) (IOPATH B_N X (0.2957::0.2957) (0.2487::0.2487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2353::0.2353) (0.2264::0.2264)) (IOPATH C X (0.2410::0.2410) (0.2436::0.2436)) (IOPATH D X (0.2407::0.2407) (0.2543::0.2543)) (IOPATH A_N X (0.2890::0.2890) (0.2436::0.2436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3499::0.3501) (0.2509::0.2518)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2326::0.2326) (0.2239::0.2239)) (IOPATH C X (0.2391::0.2391) (0.2423::0.2423)) (IOPATH D X (0.2387::0.2388) (0.2528::0.2528)) (IOPATH A_N X (0.2883::0.2883) (0.2427::0.2427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2166::0.2166) (0.1926::0.1926)) (IOPATH B X (0.2241::0.2241) (0.2188::0.2188)) (IOPATH C X (0.2302::0.2302) (0.2394::0.2394)) (IOPATH D X (0.2281::0.2281) (0.2416::0.2416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3376::0.3377) (0.2477::0.2477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0400::2.0400) (0.7503::0.7503)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0658::2.0658) (0.0185::0.0185) (0.7906::0.7906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3498::0.3498) (0.2513::0.2513)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1375::2.1375) (0.7825::0.7825)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1723::2.1723) (0.0175::0.0174) (0.8320::0.8320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3540::0.3540) (0.2535::0.2535)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3243::0.3243)) (IOPATH D Q (0.3550::0.3550) (0.2541::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7163::1.7163) (0.6556::0.6557)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7463::1.7463) (0.0180::0.0180) (0.7007::0.7007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3587::0.3587) (0.3215::0.3215)) (IOPATH D Q (0.3529::0.3529) (0.2547::0.2553)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3530::0.3530) (0.2544::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1214::2.1214) (0.7741::0.7741)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1498::2.1498) (0.0170::0.0170) (0.8167::0.8167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2526::2.2527) (0.8203::0.8203)) (IOPATH TE_B Z () () (0.1139::0.1139) (2.2727::2.2727) (0.0191::0.0191) (0.8539::0.8539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7373::1.7373) (0.6630::0.6630)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.7671::1.7671) (0.0189::0.0189) (0.7073::0.7073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3771::2.3772) (0.8760::0.8761)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3945::2.3945) (0.0176::0.0176) (0.9083::0.9083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0152::2.0153) (0.7415::0.7416)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.0462::2.0462) (0.0164::0.0164) (0.7877::0.7877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4354::0.4354) (0.3664::0.3664)) (IOPATH D Q (0.4248::0.4248) (0.2941::0.2941)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3463::0.3464) (0.2485::0.2485)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3929::0.3929) (0.3430::0.3430)) (IOPATH D Q (0.3859::0.3859) (0.2736::0.2756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9888::1.9888) (0.7459::0.7460)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.0244::2.0244) (0.0183::0.0182) (0.7965::0.7965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3619::0.3619) (0.3237::0.3237)) (IOPATH D Q (0.3540::0.3548) (0.2553::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3526::0.3526) (0.2525::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1805::0.1805)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3595::0.3636) (0.2656::0.2779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1962)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0114)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7818::1.7818) (0.6779::0.6779)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8026::1.8026) (0.0174::0.0174) (0.7144::0.7144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1419::0.1419) (0.1607::0.1606)) (IOPATH B X (0.1558::0.1558) (0.2016::0.2016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3569::0.3583) (0.2591::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1828::0.1842)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1575::0.1575) (0.1801::0.1802)) (IOPATH B X (0.1662::0.1662) (0.2174::0.2174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2855::0.2855) (0.2756::0.2756)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0801::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0419::2.0419) (0.7458::0.7458)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0645::2.0645) (0.0184::0.0184) (0.7819::0.7819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2992::0.2992) (0.2013::0.2013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1614::0.1614) (0.1835::0.1835)) (IOPATH B X (0.1566::0.1566) (0.1990::0.1990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3585::0.3634) (0.2643::0.2789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1962)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0125)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1143::0.1143) (0.0911::0.0911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3583::0.3583) (0.3212::0.3212)) (IOPATH D Q (0.3491::0.3493) (0.2505::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3945::0.3945) (0.3440::0.3440)) (IOPATH D Q (0.3854::0.3854) (0.2718::0.2734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3117::2.3117) (0.8316::0.8316)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.3286::2.3286) (0.0189::0.0189) (0.8614::0.8614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8978::1.8978) (0.7063::0.7064)) (IOPATH TE_B Z () () (0.1187::0.1187) (1.9302::1.9302) (0.0146::0.0146) (0.7598::0.7598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3503::0.3503) (0.2505::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0890::2.0890) (0.7789::0.7790)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.1152::2.1152) (0.0183::0.0183) (0.8191::0.8191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6061::2.6061) (0.9483::0.9483)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.6374::2.6374) (0.0184::0.0184) (0.9935::0.9935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3500::0.3500) (0.2530::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3243::0.3243)) (IOPATH D Q (0.3550::0.3559) (0.2560::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3497::0.3502) (0.2540::0.2558)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1829)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3597::0.3597) (0.3222::0.3222)) (IOPATH D Q (0.3519::0.3519) (0.2538::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3532::0.3532) (0.2585::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0174)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3669::0.3669) (0.3272::0.3272)) (IOPATH D Q (0.3618::0.3633) (0.2629::0.2674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3556::0.3562) (0.2578::0.2596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1827)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4123::0.4123) (0.3541::0.3541)) (IOPATH D Q (0.4048::0.4052) (0.2866::0.2877)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1808::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7998::1.7998) (0.6687::0.6687)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8272::1.8272) (0.0174::0.0174) (0.7112::0.7112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3605::0.3635) (0.2655::0.2748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1931)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0067)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0042::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2668::0.2668) (0.1830::0.1830)) (IOPATH A Y (0.3391::0.3391) (0.0789::0.0789)) (IOPATH B Y (0.3218::0.3218) (0.0826::0.0826)) (IOPATH C Y (0.2826::0.2826) (0.0758::0.0758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3620::0.3620) (0.2676::0.2676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3661::0.3661) (0.3267::0.3267)) (IOPATH D Q (0.3631::0.3651) (0.2647::0.2706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2427::0.2427) (0.2448::0.2448)) (IOPATH D X (0.2404::0.2404) (0.2470::0.2470)) (IOPATH A_N X (0.3058::0.3058) (0.2462::0.2462)) (IOPATH B_N X (0.3171::0.3171) (0.2622::0.2622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2353::0.2353) (0.2416::0.2416)) (IOPATH D X (0.2299::0.2299) (0.2394::0.2394)) (IOPATH A_N X (0.2952::0.2952) (0.2390::0.2390)) (IOPATH B_N X (0.3022::0.3022) (0.2523::0.2523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9850::1.9850) (0.7337::0.7337)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0142::2.0142) (0.0180::0.0180) (0.7772::0.7772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2373::0.2373) (0.2306::0.2306)) (IOPATH C X (0.2355::0.2355) (0.2401::0.2401)) (IOPATH D X (0.2359::0.2359) (0.2515::0.2515)) (IOPATH A_N X (0.2877::0.2877) (0.2422::0.2422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2355::0.2355) (0.2390::0.2390)) (IOPATH D X (0.2337::0.2337) (0.2421::0.2421)) (IOPATH A_N X (0.3000::0.3000) (0.2419::0.2419)) (IOPATH B_N X (0.3102::0.3102) (0.2574::0.2574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3476::0.3476) (0.2489::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2345::0.2345) (0.2273::0.2273)) (IOPATH C X (0.2364::0.2364) (0.2400::0.2400)) (IOPATH D X (0.2372::0.2372) (0.2524::0.2524)) (IOPATH A_N X (0.2941::0.2941) (0.2459::0.2459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2610::0.2610) (0.2470::0.2470)) (IOPATH C X (0.2588::0.2588) (0.2560::0.2560)) (IOPATH D X (0.2596::0.2596) (0.2685::0.2685)) (IOPATH A_N X (0.3123::0.3123) (0.2587::0.2587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2372::0.2372) (0.2072::0.2072)) (IOPATH B X (0.2489::0.2489) (0.2395::0.2395)) (IOPATH C X (0.2462::0.2462) (0.2506::0.2506)) (IOPATH D X (0.2452::0.2452) (0.2548::0.2548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3637::2.3637) (0.8527::0.8527)) (IOPATH TE_B Z () () (0.1148::0.1148) (2.3917::2.3917) (0.0183::0.0183) (0.8943::0.8942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0446::2.0446) (0.7509::0.7509)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.0799::2.0799) (0.0174::0.0174) (0.8008::0.8008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3633::0.3633) (0.3246::0.3246)) (IOPATH D Q (0.3554::0.3556) (0.2564::0.2572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3552::0.3552) (0.3190::0.3190)) (IOPATH D Q (0.3469::0.3478) (0.2501::0.2534)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2879::0.2879) (0.2769::0.2769)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0813)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0814)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3712::0.3712) (0.3298::0.3298)) (IOPATH D Q (0.3633::0.3639) (0.2616::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3530::0.3530) (0.2577::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0185)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9082::1.9082) (0.7109::0.7109)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.9391::1.9391) (0.0167::0.0167) (0.7650::0.7650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1861::0.1861) (0.2277::0.2278)) (IOPATH B X (0.1469::0.1469) (0.1823::0.1823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7697::1.7697) (0.6763::0.6763)) (IOPATH TE_B Z () () (0.1220::0.1220) (1.8003::1.8003) (0.0115::0.0115) (0.7316::0.7316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3764::0.3764) (0.2355::0.2426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2155::0.2155) (0.1862::0.1884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1821::2.1821) (0.7936::0.7936)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2031::2.2031) (0.0176::0.0176) (0.8282::0.8282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4362::2.4362) (0.8781::0.8781)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.4522::2.4522) (0.0184::0.0184) (0.9079::0.9079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8002::1.8002) (0.6854::0.6854)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8265::1.8265) (0.0185::0.0185) (0.7266::0.7266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7688::1.7688) (0.6752::0.6752)) (IOPATH TE_B Z () () (0.1172::0.1172) (1.8105::1.8105) (0.0158::0.0158) (0.7322::0.7322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0471::2.0472) (0.7549::0.7549)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0724::2.0724) (0.0173::0.0173) (0.7958::0.7958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3250::0.3250)) (IOPATH D Q (0.3633::0.3652) (0.2662::0.2721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1896)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0101::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8205::1.8206) (0.6908::0.6908)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8452::1.8452) (0.0174::0.0174) (0.7295::0.7295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3035::0.3035) (0.2850::0.2850)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3564::0.3564) (0.3198::0.3198)) (IOPATH D Q (0.3479::0.3481) (0.2505::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6949::1.6949) (0.6501::0.6501)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7202::1.7202) (0.0184::0.0184) (0.6898::0.6898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9600::1.9600) (0.7381::0.7382)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9875::1.9875) (0.0183::0.0183) (0.7816::0.7816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3598::0.3598) (0.2605::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1850::0.1850)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.6555::0.6555) (0.5118::0.5118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3095::0.3095) (0.2098::0.2098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0156::2.0156) (0.7383::0.7383)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0447::2.0447) (0.0182::0.0182) (0.7833::0.7833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5533::2.5533) (0.9051::0.9052)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.5688::2.5688) (0.0181::0.0181) (0.9365::0.9365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2429::0.2429) (0.2241::0.2252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2792::0.2792) (0.2723::0.2723)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4875::2.4875) (0.8871::0.8871)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.5086::2.5086) (0.0187::0.0187) (0.9216::0.9216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3532::0.3540) (0.2570::0.2594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1843)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3527::0.3527) (0.2544::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3092::2.3092) (0.8552::0.8553)) (IOPATH TE_B Z () () (0.1180::0.1180) (2.3259::2.3259) (0.0153::0.0153) (0.8996::0.8996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2785::0.2785) (0.2441::0.2441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7088::1.7088) (0.6387::0.6387)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7368::1.7368) (0.0175::0.0175) (0.6820::0.6820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2966::2.2967) (0.8186::0.8186)) (IOPATH TE_B Z () () (0.1141::0.1141) (2.3128::2.3128) (0.0189::0.0189) (0.8480::0.8480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3613::0.3629) (0.2678::0.2728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1942)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0060)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3691::0.3691) (0.3286::0.3286)) (IOPATH D Q (0.3613::0.3621) (0.2603::0.2631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3543::0.3562) (0.2585::0.2640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3750::0.3750) (0.3321::0.3321)) (IOPATH D Q (0.3680::0.3680) (0.2629::0.2644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2920::0.2920) (0.2790::0.2790)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0815)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6853::1.6853) (0.6350::0.6351)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7210::1.7210) (0.0178::0.0178) (0.6862::0.6862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8950::1.8950) (0.7144::0.7144)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.9225::1.9225) (0.0177::0.0177) (0.7563::0.7563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8364::1.8364) (0.6956::0.6956)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8604::1.8604) (0.0184::0.0184) (0.7338::0.7338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3700::0.3700) (0.3291::0.3291)) (IOPATH D Q (0.3617::0.3627) (0.2602::0.2638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9309::1.9310) (0.7279::0.7279)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9569::1.9569) (0.0183::0.0183) (0.7680::0.7680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3034::0.3039) (0.2419::0.2436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3469::0.3475) (0.2500::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1087::2.1087) (0.7853::0.7853)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1310::2.1310) (0.0175::0.0175) (0.8216::0.8216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2087::2.2088) (0.8025::0.8026)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2321::2.2321) (0.0177::0.0177) (0.8400::0.8400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2898::0.2898) (0.2779::0.2779)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7669::1.7669) (0.6712::0.6712)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7966::1.7966) (0.0181::0.0181) (0.7158::0.7158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6627::2.6628) (0.9532::0.9533)) (IOPATH TE_B Z () () (0.1137::0.1137) (2.6819::2.6819) (0.0194::0.0194) (0.9855::0.9855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3522::0.3522) (0.2536::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3471::0.3471) (0.2495::0.2495)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3352::0.3352) (0.2420::0.2420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3628::0.3628) (0.2660::0.2660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0036::2.0036) (0.7501::0.7501)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0329::2.0329) (0.0185::0.0185) (0.7935::0.7935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3544::0.3544) (0.2534::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3572::0.3572) (0.3204::0.3204)) (IOPATH D Q (0.3502::0.3515) (0.2535::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2812::0.2812) (0.2734::0.2734)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0812::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8724::1.8724) (0.6959::0.6960)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8973::1.8973) (0.0175::0.0175) (0.7358::0.7358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0050::2.0050) (0.7504::0.7504)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.0347::2.0347) (0.0175::0.0175) (0.7955::0.7955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2493::0.2493) (0.2276::0.2276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9981::1.9981) (0.7380::0.7381)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.0253::2.0253) (0.0166::0.0166) (0.7793::0.7793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3565::0.3565) (0.2554::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3480::0.3480) (0.2405::0.2405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2148::0.2148) (0.1957::0.1957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3674::0.3674) (0.3275::0.3275)) (IOPATH D Q (0.3639::0.3652) (0.2646::0.2684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0994::0.0994) (0.0782::0.0782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3672::0.3672) (0.3274::0.3274)) (IOPATH D Q (0.3584::0.3592) (0.2575::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3991::0.3991) (0.3467::0.3467)) (IOPATH D Q (0.3908::0.3908) (0.2757::0.2772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2999::0.2999) (0.2832::0.2832)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0808::0.0814)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3504::0.3504) (0.2506::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1778::0.1778)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3508::0.3508) (0.2522::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5354::2.5354) (0.9144::0.9145)) (IOPATH TE_B Z () () (0.1183::0.1183) (2.5607::2.5607) (0.0151::0.0151) (0.9606::0.9606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0982::0.0982) (0.0779::0.0779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3614::2.3614) (0.8745::0.8747)) (IOPATH TE_B Z () () (0.1214::0.1214) (2.3722::2.3722) (0.0121::0.0121) (0.9196::0.9196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3241::0.3241)) (IOPATH D Q (0.3538::0.3538) (0.2537::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2480::0.2480) (0.2288::0.2288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3493::0.3493) (0.2489::0.2497)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3555::0.3567) (0.2578::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1359::2.1359) (0.7962::0.7963)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.1660::2.1660) (0.0171::0.0171) (0.8419::0.8419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3648::0.3648) (0.2659::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1897::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3658::0.3681) (0.2681::0.2747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0014)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0095::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2140::0.2140) (0.1933::0.1933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6335::1.6335) (0.6298::0.6298)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6632::1.6632) (0.0167::0.0167) (0.6751::0.6751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3584::0.3584) (0.2634::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1875::0.1875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3498::0.3498) (0.2409::0.2409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3593::0.3610) (0.2633::0.2682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1872::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0114::0.0158)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2891::0.2891) (0.2775::0.2775)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2342::2.2342) (0.8265::0.8266)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.2557::2.2557) (0.0170::0.0170) (0.8615::0.8615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8629::1.8630) (0.7061::0.7061)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8888::1.8888) (0.0181::0.0181) (0.7482::0.7482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6908::1.6908) (0.6491::0.6491)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7242::1.7242) (0.0170::0.0170) (0.6972::0.6972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3917::0.3917) (0.3423::0.3423)) (IOPATH D Q (0.3838::0.3846) (0.2739::0.2771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3643::0.3677) (0.2685::0.2789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1944)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0086)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0023::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8420::1.8420) (0.6956::0.6957)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8667::1.8667) (0.0185::0.0185) (0.7342::0.7342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3565::0.3574) (0.2556::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1784::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3686::0.3705) (0.2745::0.2806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1952::0.1970)) (SETUP (negedge D) (negedge GATE) (0.0045::0.0101)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0008::0.0064)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3501::0.3506) (0.2533::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1804::0.1804) (0.2285::0.2285)) (IOPATH B X (0.1663::0.1663) (0.2215::0.2215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8713::1.8713) (0.7084::0.7085)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8987::1.8987) (0.0180::0.0180) (0.7498::0.7498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2213::0.2213) (0.2018::0.2018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1421::2.1421) (0.7970::0.7970)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.1773::2.1773) (0.0166::0.0166) (0.8470::0.8470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3238::0.3238)) (IOPATH D Q (0.3585::0.3585) (0.2610::0.2610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1847::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7394::1.7394) (0.6642::0.6642)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.7678::1.7678) (0.0181::0.0181) (0.7080::0.7080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2456::2.2456) (0.8098::0.8098)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.2691::2.2691) (0.0177::0.0177) (0.8473::0.8473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0954::0.0954) (0.0749::0.0749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7122::1.7122) (0.6563::0.6563)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7370::1.7370) (0.0176::0.0176) (0.6989::0.6989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3144::0.3144) (0.2908::0.2908)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0814::0.0826)) (SETUP (negedge GATE) (posedge CLK) (0.0818::0.0823)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8276::1.8276) (0.6939::0.6940)) (IOPATH TE_B Z () () (0.1178::0.1178) (1.8651::1.8651) (0.0153::0.0153) (0.7464::0.7464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3641::0.3642) (0.2718::0.2718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7867::1.7868) (0.6682::0.6682)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8141::1.8141) (0.0179::0.0179) (0.7106::0.7106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3408::0.3409) (0.2803::0.2823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2964::0.2964) (0.2552::0.2552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3548::0.3562) (0.2592::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0182)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9863::1.9863) (0.7433::0.7433)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0148::2.0148) (0.0185::0.0185) (0.7863::0.7863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7249::1.7250) (0.6578::0.6579)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7539::1.7539) (0.0173::0.0173) (0.7027::0.7027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3541::0.3541) (0.2551::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3590::0.3594) (0.2602::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9499::1.9499) (0.7311::0.7312)) (IOPATH TE_B Z () () (0.1169::0.1169) (1.9883::1.9883) (0.0162::0.0162) (0.7841::0.7841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0858::0.0858) (0.0679::0.0679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3539::0.3539) (0.2567::0.2585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1859::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3681::0.3681) (0.3280::0.3280)) (IOPATH D Q (0.3648::0.3663) (0.2656::0.2703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1848::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0187)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9389::1.9389) (0.7203::0.7204)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.9685::1.9685) (0.0175::0.0175) (0.7728::0.7728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0474::2.0474) (0.7474::0.7474)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.0658::2.0658) (0.0177::0.0177) (0.7796::0.7796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8013::1.8013) (0.6843::0.6843)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.8199::1.8199) (0.0181::0.0181) (0.7201::0.7201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3470::0.3470) (0.2384::0.2384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8024::1.8024) (0.6748::0.6749)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.8355::1.8355) (0.0177::0.0177) (0.7291::0.7291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9535::1.9536) (0.7330::0.7331)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.9845::1.9845) (0.0168::0.0168) (0.7780::0.7780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9273::1.9273) (0.7114::0.7115)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.9485::1.9485) (0.0174::0.0174) (0.7540::0.7540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5492::2.5492) (0.9310::0.9311)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.5712::2.5712) (0.0178::0.0178) (0.9672::0.9672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1756::0.1756) (0.2167::0.2167)) (IOPATH B X (0.1443::0.1443) (0.1836::0.1836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0321::2.0322) (0.7460::0.7460)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.0598::2.0598) (0.0162::0.0162) (0.7886::0.7886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3479::0.3479) (0.2509::0.2509)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3516::0.3523) (0.2533::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3562::0.3598) (0.2614::0.2725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0063)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7024::1.7024) (0.6411::0.6412)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.7421::1.7421) (0.0169::0.0169) (0.6957::0.6957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3502::0.3502) (0.2504::0.2516)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8343::1.8343) (0.6857::0.6858)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8492::1.8492) (0.0185::0.0185) (0.7151::0.7151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3626::0.3640) (0.2697::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1947::0.1961)) (SETUP (negedge D) (negedge GATE) (0.0036::0.0078)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0031::0.0073)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0839::2.0840) (0.7606::0.7606)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1141::2.1141) (0.0180::0.0180) (0.8056::0.8056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7639::1.7639) (0.6736::0.6736)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7868::1.7868) (0.0179::0.0179) (0.7127::0.7127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9383::1.9383) (0.7312::0.7312)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9558::1.9558) (0.0188::0.0188) (0.7622::0.7622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1679::0.1679) (0.1952::0.1952)) (IOPATH B X (0.1484::0.1484) (0.1892::0.1892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3519::0.3519) (0.2520::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3584::0.3594) (0.2613::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0157::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3568::0.3576) (0.2593::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1840)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1753::0.1753) (0.2117::0.2118)) (IOPATH B X (0.1557::0.1557) (0.1992::0.1992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7206::1.7206) (0.6600::0.6600)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.7514::1.7514) (0.0181::0.0181) (0.7062::0.7062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3618::0.3618) (0.2677::0.2677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3886::0.3886) (0.3404::0.3404)) (IOPATH D Q (0.3815::0.3815) (0.2716::0.2718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3804::0.3805) (0.2842::0.2842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0831::0.0831) (0.0663::0.0663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3619::0.3633) (0.2641::0.2684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3532::0.3544) (0.2580::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1858::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3846::0.3846) (0.3380::0.3380)) (IOPATH D Q (0.3764::0.3764) (0.2687::0.2687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3537::0.3538) (0.2536::0.2536)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3637::0.3637) (0.3249::0.3249)) (IOPATH D Q (0.3559::0.3559) (0.2544::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3535::0.3543) (0.2547::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9507::1.9507) (0.7340::0.7340)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9671::1.9671) (0.0186::0.0186) (0.7646::0.7646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2865::0.2865) (0.2761::0.2761)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0800)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3601::0.3601) (0.3225::0.3225)) (IOPATH D Q (0.3640::0.3666) (0.2687::0.2763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1920::0.1946)) (SETUP (negedge D) (negedge GATE) (0.0001::0.0071)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0038::0.0108)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0932::2.0932) (0.7791::0.7792)) (IOPATH TE_B Z () () (0.1151::0.1151) (2.1267::2.1267) (0.0179::0.0179) (0.8270::0.8270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1625::0.1625) (0.1876::0.1876)) (IOPATH B X (0.1524::0.1524) (0.1959::0.1959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3762::0.3762) (0.3329::0.3329)) (IOPATH D Q (0.3720::0.3731) (0.2696::0.2732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7593::1.7593) (0.6723::0.6724)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7839::1.7839) (0.0176::0.0176) (0.7148::0.7148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2918::0.2918) (0.2789::0.2789)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3559::0.3559) (0.3195::0.3195)) (IOPATH D Q (0.3573::0.3604) (0.2633::0.2723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1896::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0061)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0048::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1439::0.1439) (0.1613::0.1613)) (IOPATH B X (0.1603::0.1603) (0.2057::0.2057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3568::0.3568) (0.2592::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0186)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6101::1.6101) (0.6224::0.6224)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6497::1.6497) (0.0167::0.0167) (0.6770::0.6770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1930::0.1930) (0.1845::0.1845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7668::1.7668) (0.6738::0.6738)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7994::1.7994) (0.0173::0.0173) (0.7207::0.7207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3690::0.3690) (0.3285::0.3285)) (IOPATH D Q (0.3599::0.3599) (0.2563::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0895::0.0895) (0.0697::0.0697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2383::0.2383) (0.2210::0.2210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3639::0.3639) (0.3250::0.3250)) (IOPATH D Q (0.3560::0.3560) (0.2564::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3230::0.3230)) (IOPATH D Q (0.3528::0.3528) (0.2520::0.2537)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3520::0.3520) (0.2522::0.2522)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6920::1.6920) (0.6389::0.6389)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7224::1.7224) (0.0176::0.0176) (0.6846::0.6846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2982::0.2982) (0.2823::0.2823)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3203::0.3203)) (IOPATH D Q (0.3492::0.3492) (0.2502::0.2515)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3507::0.3507) (0.2516::0.2527)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1809::0.1809)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3002::0.3002) (0.2833::0.2833)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0881::0.0888)) (SETUP (negedge GATE) (posedge CLK) (0.0860::0.0861)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1221::2.1221) (0.7881::0.7882)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.1502::2.1502) (0.0169::0.0169) (0.8312::0.8312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3643::0.3643) (0.3254::0.3254)) (IOPATH D Q (0.3573::0.3573) (0.2559::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9243::1.9243) (0.7131::0.7132)) (IOPATH TE_B Z () () (0.1177::0.1177) (1.9503::1.9503) (0.0154::0.0154) (0.7592::0.7592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3924::2.3924) (0.8769::0.8769)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.4148::2.4148) (0.0188::0.0188) (0.9130::0.9130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2797::2.2797) (0.8438::0.8438)) (IOPATH TE_B Z () () (0.1177::0.1177) (2.3031::2.3031) (0.0155::0.0155) (0.8896::0.8896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3603::0.3612) (0.2648::0.2677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0112::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7032::1.7032) (0.6404::0.6404)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.7401::1.7401) (0.0157::0.0157) (0.6922::0.6922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3465::0.3465) (0.2843::0.2863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3665::0.3665) (0.3270::0.3270)) (IOPATH D Q (0.3578::0.3581) (0.2573::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3537::0.3537) (0.2527::0.2541)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3181::0.3181) (0.2927::0.2927)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0810)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6507::1.6508) (0.6339::0.6340)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6828::1.6828) (0.0168::0.0168) (0.6826::0.6826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6735::1.6735) (0.6418::0.6418)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7099::1.7099) (0.0164::0.0164) (0.6933::0.6933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2925::0.2925) (0.2528::0.2528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3596::0.3596) (0.3221::0.3221)) (IOPATH D Q (0.3625::0.3671) (0.2666::0.2801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1911::0.1957)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0108)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0124)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3632::0.3632) (0.3246::0.3246)) (IOPATH D Q (0.3572::0.3582) (0.2590::0.2622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1821::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7790::1.7790) (0.6642::0.6642)) (IOPATH TE_B Z () () (0.1182::0.1182) (1.8186::1.8186) (0.0149::0.0149) (0.7185::0.7185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3418::0.3418) (0.2500::0.2500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0650::2.0650) (0.7555::0.7555)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0876::2.0876) (0.0178::0.0178) (0.7931::0.7931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8787::1.8787) (0.7089::0.7089)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.9086::1.9086) (0.0181::0.0181) (0.7531::0.7531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2862::0.2862) (0.2760::0.2760)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3580::0.3580) (0.2611::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1904::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0126::0.0150)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3652::0.3652) (0.3260::0.3260)) (IOPATH D Q (0.3585::0.3585) (0.2576::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8267::1.8267) (0.6927::0.6927)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8579::1.8579) (0.0182::0.0182) (0.7390::0.7390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1075::2.1075) (0.7750::0.7750)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.1394::2.1394) (0.0163::0.0163) (0.8229::0.8229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5026::2.5026) (0.9000::0.9000)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.5262::2.5262) (0.0184::0.0184) (0.9372::0.9372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1755::0.1755) (0.1985::0.1985)) (IOPATH B X (0.1572::0.1572) (0.1947::0.1947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9086::1.9086) (0.7184::0.7184)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.9435::1.9435) (0.0158::0.0158) (0.7696::0.7696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.3000::2.3000) (0.8388::0.8388)) (IOPATH TE_B Z () () (0.1007::0.1007) (2.2721::2.2721) (0.0270::0.0270) (0.8187::0.8187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1018::2.1018) (0.7845::0.7846)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1308::2.1308) (0.0164::0.0164) (0.8300::0.8300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6439::1.6439) (0.6319::0.6319)) (IOPATH TE_B Z () () (0.1157::0.1157) (1.6794::1.6794) (0.0171::0.0171) (0.6820::0.6820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1803::2.1803) (0.7905::0.7905)) (IOPATH TE_B Z () () (0.1159::0.1159) (2.2012::2.2012) (0.0172::0.0172) (0.8264::0.8264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7268::1.7268) (0.6592::0.6592)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.7598::1.7598) (0.0171::0.0171) (0.7069::0.7069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3629::0.3629) (0.3244::0.3244)) (IOPATH D Q (0.3596::0.3596) (0.2619::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9977::1.9977) (0.7324::0.7324)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0345::2.0345) (0.0167::0.0167) (0.7837::0.7837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1373::2.1373) (0.7954::0.7954)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.1727::2.1727) (0.0183::0.0183) (0.8450::0.8450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7617::1.7617) (0.6619::0.6619)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7806::1.7806) (0.0178::0.0178) (0.6952::0.6952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3587::0.3602) (0.2615::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3473::0.3473) (0.2493::0.2493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5748::0.5748) (0.4388::0.4388)) (IOPATH D Q (0.5671::0.5671) (0.3690::0.3698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3699::0.3699) (0.3290::0.3290)) (IOPATH D Q (0.3633::0.3642) (0.2629::0.2656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1825)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3590::0.3590) (0.3217::0.3217)) (IOPATH D Q (0.3528::0.3528) (0.2560::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0218)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3510::0.3524) (0.2544::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4783::2.4783) (0.8856::0.8857)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.5028::2.5028) (0.0164::0.0164) (0.9245::0.9245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3654::0.3665) (0.2678::0.2710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0124::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2965::2.2966) (0.8182::0.8182)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3198::2.3198) (0.0176::0.0176) (0.8550::0.8550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8864::1.8864) (0.6948::0.6948)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9138::1.9138) (0.0170::0.0170) (0.7365::0.7365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3210::0.3210)) (IOPATH D Q (0.3498::0.3505) (0.2521::0.2547)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3609::0.3609) (0.3230::0.3230)) (IOPATH D Q (0.3521::0.3521) (0.2531::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3519::0.3519) (0.2514::0.2514)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1291::2.1291) (0.7820::0.7820)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1446::2.1446) (0.0187::0.0187) (0.8119::0.8119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9340::1.9341) (0.7298::0.7299)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9567::1.9567) (0.0185::0.0185) (0.7679::0.7679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1639::0.1639) (0.1889::0.1889)) (IOPATH B X (0.1496::0.1496) (0.1911::0.1911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1628::0.1628) (0.1841::0.1841)) (IOPATH B X (0.1589::0.1589) (0.2007::0.2007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3491::0.3498) (0.2515::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3663::0.3663) (0.3268::0.3268)) (IOPATH D Q (0.3663::0.3693) (0.2688::0.2776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6794::1.6794) (0.6306::0.6306)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7139::1.7139) (0.0165::0.0165) (0.6800::0.6800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3206::0.3206)) (IOPATH D Q (0.3481::0.3481) (0.2498::0.2498)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3526::0.3526) (0.2524::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3903::0.3903) (0.3414::0.3414)) (IOPATH D Q (0.3818::0.3823) (0.2721::0.2741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9335::1.9335) (0.7267::0.7267)) (IOPATH TE_B Z () () (0.1145::0.1145) (1.9571::1.9571) (0.0183::0.0183) (0.7643::0.7643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3610::0.3622) (0.2664::0.2704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0031)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0078::0.0115)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3580::0.3580) (0.2593::0.2593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3525::0.3536) (0.2572::0.2605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1853::0.1863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9733::1.9733) (0.7422::0.7422)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9919::1.9919) (0.0188::0.0188) (0.7747::0.7747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4985::2.4985) (0.9183::0.9185)) (IOPATH TE_B Z () () (0.1271::0.1271) (2.5228::2.5228) (0.0070::0.0070) (0.9761::0.9761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8528::1.8528) (0.7038::0.7038)) (IOPATH TE_B Z () () (0.1173::0.1173) (1.8877::1.8877) (0.0158::0.0158) (0.7550::0.7550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3473::0.3473) (0.2493::0.2493)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6915::1.6915) (0.6480::0.6480)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7243::1.7243) (0.0170::0.0170) (0.6959::0.6959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0492::2.0492) (0.7507::0.7507)) (IOPATH TE_B Z () () (0.1168::0.1168) (2.0833::2.0833) (0.0163::0.0163) (0.7991::0.7991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3574::0.3574) (0.2563::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3593::0.3605) (0.2630::0.2667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0161)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3487::0.3487) (0.2502::0.2511)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6917::1.6917) (0.6471::0.6471)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.7289::1.7289) (0.0166::0.0166) (0.6990::0.6990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8538::1.8538) (0.7030::0.7030)) (IOPATH TE_B Z () () (0.1147::0.1147) (1.8855::1.8855) (0.0182::0.0182) (0.7507::0.7507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3567::0.3582) (0.2625::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1906)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0097::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3557::0.3557) (0.3194::0.3194)) (IOPATH D Q (0.3562::0.3562) (0.2613::0.2613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0148)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9565::1.9565) (0.7355::0.7355)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.9801::1.9801) (0.0180::0.0180) (0.7735::0.7735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2822::0.2822) (0.2739::0.2739)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0809)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9393::1.9393) (0.7305::0.7305)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9724::1.9724) (0.0171::0.0171) (0.7780::0.7780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1636::0.1636) (0.1872::0.1873)) (IOPATH B X (0.1498::0.1498) (0.1895::0.1895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3598::0.3598) (0.3222::0.3222)) (IOPATH D Q (0.3536::0.3541) (0.2565::0.2577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0219)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3261::0.3261)) (IOPATH D Q (0.3564::0.3565) (0.2560::0.2565)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3610::0.3610) (0.3231::0.3231)) (IOPATH D Q (0.3542::0.3548) (0.2563::0.2583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3486::0.3486) (0.2484::0.2494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.5058::0.5060) (0.3750::0.3750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3208::0.3208)) (IOPATH D Q (0.3516::0.3516) (0.2530::0.2543)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1820::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3578::0.3578) (0.3209::0.3209)) (IOPATH D Q (0.3542::0.3542) (0.2579::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0193)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3870::2.3870) (0.8792::0.8792)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.4153::2.4153) (0.0185::0.0185) (0.9217::0.9217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6753::1.6753) (0.6449::0.6449)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7112::1.7112) (0.0170::0.0170) (0.6963::0.6963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2867::0.2867) (0.2763::0.2763)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1089::2.1089) (0.7632::0.7632)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.1297::2.1297) (0.0180::0.0180) (0.7980::0.7980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3598::0.3627) (0.2641::0.2726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1915)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0041)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0068::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7049::1.7049) (0.6527::0.6527)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7381::1.7381) (0.0164::0.0164) (0.7014::0.7014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2443::0.2443) (0.2081::0.2081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2801::0.2801) (0.2729::0.2729)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0792::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2287::2.2287) (0.8059::0.8059)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.2491::2.2491) (0.0178::0.0178) (0.8408::0.8408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9285::1.9286) (0.7088::0.7089)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.9544::1.9544) (0.0170::0.0170) (0.7495::0.7495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0780::2.0780) (0.7751::0.7751)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.1096::2.1096) (0.0187::0.0187) (0.8206::0.8206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3184::0.3196) (0.2200::0.2253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3394::0.3394) (0.2438::0.2438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8395::1.8395) (0.6842::0.6843)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.8612::1.8612) (0.0185::0.0185) (0.7198::0.7198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9823::1.9824) (0.7429::0.7430)) (IOPATH TE_B Z () () (0.1142::0.1142) (2.0002::2.0002) (0.0187::0.0187) (0.7744::0.7744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3229::0.3229)) (IOPATH D Q (0.3549::0.3549) (0.2558::0.2570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3567::0.3567) (0.3201::0.3201)) (IOPATH D Q (0.3491::0.3499) (0.2522::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7670::1.7670) (0.6736::0.6737)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.7954::1.7954) (0.0185::0.0185) (0.7168::0.7168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8680::1.8681) (0.6942::0.6943)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.8948::1.8948) (0.0170::0.0170) (0.7365::0.7365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3895::0.3895) (0.3409::0.3409)) (IOPATH D Q (0.3861::0.3861) (0.2783::0.2783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1849)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0189)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3682::0.3682) (0.3280::0.3280)) (IOPATH D Q (0.3594::0.3602) (0.2583::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9226::1.9226) (0.7242::0.7242)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.9417::1.9417) (0.0187::0.0187) (0.7571::0.7571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2887::0.2887) (0.2774::0.2774)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0808)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2444::2.2444) (0.8074::0.8074)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2600::2.2600) (0.0185::0.0185) (0.8370::0.8370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3523::0.3531) (0.2548::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1820)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3592::0.3592) (0.3218::0.3218)) (IOPATH D Q (0.3594::0.3618) (0.2638::0.2712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0030)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0079::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3622::0.3622) (0.3239::0.3239)) (IOPATH D Q (0.3624::0.3624) (0.2661::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2877::0.2877) (0.2768::0.2768)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0995::2.0995) (0.7835::0.7836)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.1320::2.1320) (0.0178::0.0178) (0.8309::0.8309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7258::1.7258) (0.6594::0.6594)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7552::1.7552) (0.0175::0.0175) (0.7031::0.7031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3553::2.3553) (0.8480::0.8481)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.3764::2.3764) (0.0185::0.0185) (0.8825::0.8825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3295::0.3295) (0.2365::0.2365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2104::0.2104) (0.1972::0.1972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3808::0.3809) (0.2876::0.2876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3524::0.3524) (0.2539::0.2540)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3501::0.3501) (0.2529::0.2529)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8251::1.8251) (0.6796::0.6796)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.8515::1.8515) (0.0168::0.0168) (0.7200::0.7200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3593::0.3630) (0.2654::0.2761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1917::0.1953)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0097)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0012::0.0111)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9265::1.9266) (0.7265::0.7265)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9512::1.9512) (0.0177::0.0177) (0.7666::0.7666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9460::1.9460) (0.7311::0.7311)) (IOPATH TE_B Z () () (0.1140::0.1140) (1.9650::1.9650) (0.0188::0.0188) (0.7638::0.7638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3550::0.3558) (0.2594::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3011::0.3011) (0.2838::0.2838)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1867::2.1867) (0.7999::0.7999)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.2190::2.2190) (0.0185::0.0185) (0.8463::0.8463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0437::2.0437) (0.7466::0.7467)) (IOPATH TE_B Z () () (0.1134::0.1134) (2.0585::2.0585) (0.0194::0.0194) (0.7749::0.7749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7630::1.7631) (0.6750::0.6750)) (IOPATH TE_B Z () () (0.1166::0.1166) (1.7955::1.7955) (0.0163::0.0163) (0.7243::0.7243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3702::0.3702) (0.3292::0.3292)) (IOPATH D Q (0.3623::0.3623) (0.2587::0.2603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8235::1.8235) (0.6935::0.6935)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.8591::1.8591) (0.0167::0.0167) (0.7435::0.7435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3020::2.3020) (0.8297::0.8297)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.3220::2.3220) (0.0177::0.0177) (0.8631::0.8631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3606::0.3606) (0.2617::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0208)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3677::0.3677) (0.3277::0.3277)) (IOPATH D Q (0.3587::0.3598) (0.2576::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.9312::0.9312) (0.6195::0.6195)) (IOPATH D Q (0.9222::0.9222) (0.5420::0.5427)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7567::1.7567) (0.6604::0.6604)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7814::1.7814) (0.0170::0.0170) (0.7001::0.7001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1534::0.1534) (0.1694::0.1694)) (IOPATH B X (0.1637::0.1637) (0.2045::0.2045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2978::0.2978) (0.2821::0.2821)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0803)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3693::0.3693) (0.3287::0.3287)) (IOPATH D Q (0.3608::0.3608) (0.2577::0.2581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6756::1.6756) (0.6439::0.6439)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.7120::1.7120) (0.0170::0.0170) (0.6956::0.6956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2843::0.2843) (0.3267::0.3267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3525::0.3532) (0.2564::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3689::0.3689) (0.3285::0.3285)) (IOPATH D Q (0.3599::0.3599) (0.2564::0.2574)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3501::0.3501) (0.2516::0.2523)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3202::0.3202)) (IOPATH D Q (0.3524::0.3540) (0.2564::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1836::0.1852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2981::0.2981) (0.2588::0.2588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3566::0.3591) (0.2604::0.2678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0178)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8570::1.8570) (0.7044::0.7044)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.8895::1.8895) (0.0183::0.0183) (0.7511::0.7511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3504::0.3504) (0.2510::0.2517)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3496::0.3496) (0.2508::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3620::0.3620) (0.3237::0.3237)) (IOPATH D Q (0.3542::0.3542) (0.2552::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1804)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3421::0.3422) (0.2810::0.2831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3416::0.3416) (0.3043::0.3043)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0806::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0888::2.0888) (0.7608::0.7609)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.1238::2.1238) (0.0170::0.0170) (0.8111::0.8111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3750::0.3750) (0.3321::0.3321)) (IOPATH D Q (0.3670::0.3681) (0.2638::0.2676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7280::1.7280) (0.6591::0.6591)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.7540::1.7540) (0.0175::0.0175) (0.7009::0.7009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1879::0.1879) (0.2369::0.2370)) (IOPATH B X (0.1564::0.1564) (0.1975::0.1975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3487::0.3487) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0243)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6664::1.6664) (0.6381::0.6382)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6957::1.6957) (0.0176::0.0176) (0.6818::0.6818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3468::2.3468) (0.8627::0.8628)) (IOPATH TE_B Z () () (0.1135::0.1135) (2.3619::2.3619) (0.0194::0.0194) (0.8911::0.8911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3587::0.3593) (0.2634::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3623::0.3623) (0.3240::0.3240)) (IOPATH D Q (0.3547::0.3547) (0.2540::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0250)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1996::0.1996) (0.2467::0.2468)) (IOPATH B X (0.1615::0.1615) (0.1980::0.1980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6637::1.6637) (0.6402::0.6402)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.6988::1.6988) (0.0166::0.0166) (0.6904::0.6904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2876::0.2876) (0.2767::0.2767)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0818::0.0823)) (SETUP (negedge GATE) (posedge CLK) (0.0821::0.0821)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7700::1.7700) (0.6648::0.6648)) (IOPATH TE_B Z () () (0.1154::0.1154) (1.7933::1.7933) (0.0175::0.0175) (0.7093::0.7093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3701::0.3701) (0.3292::0.3292)) (IOPATH D Q (0.3615::0.3615) (0.2589::0.2590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1796)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3646::0.3646) (0.3256::0.3256)) (IOPATH D Q (0.3678::0.3727) (0.2707::0.2858)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1913::0.1962)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0129)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9499::1.9499) (0.7334::0.7334)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.9797::1.9797) (0.0181::0.0181) (0.7795::0.7795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3586::0.3586) (0.2604::0.2633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1164::2.1164) (0.7734::0.7735)) (IOPATH TE_B Z () () (0.1167::0.1167) (2.1455::2.1455) (0.0164::0.0164) (0.8161::0.8161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3696::0.3696) (0.3288::0.3288)) (IOPATH D Q (0.3626::0.3629) (0.2619::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9509::1.9510) (0.7155::0.7156)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9835::1.9835) (0.0174::0.0174) (0.7635::0.7635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4944::2.4944) (0.8998::0.8998)) (IOPATH TE_B Z () () (0.1165::0.1165) (2.5172::2.5172) (0.0167::0.0167) (0.9357::0.9357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3589::0.3589) (0.3216::0.3216)) (IOPATH D Q (0.3593::0.3615) (0.2638::0.2704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1908)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0025)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0085::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1623::0.1623) (0.1815::0.1815)) (IOPATH B X (0.1612::0.1612) (0.2016::0.2016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6945::1.6945) (0.6507::0.6507)) (IOPATH TE_B Z () () (0.1148::0.1148) (1.7265::1.7265) (0.0180::0.0180) (0.6977::0.6977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3603::0.3647) (0.2632::0.2758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1916)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0059)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6801::1.6801) (0.6465::0.6466)) (IOPATH TE_B Z () () (0.1163::0.1163) (1.7116::1.7116) (0.0166::0.0166) (0.6942::0.6942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7213::1.7213) (0.6604::0.6604)) (IOPATH TE_B Z () () (0.1185::0.1185) (1.7590::1.7590) (0.0146::0.0146) (0.7140::0.7140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3577::0.3585) (0.2610::0.2637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1857::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0180)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2798::0.2798) (0.2727::0.2727)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0811)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0812)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3566::0.3566) (0.3200::0.3200)) (IOPATH D Q (0.3514::0.3514) (0.2540::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1829::0.1829)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1335::2.1335) (0.7768::0.7768)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.1532::2.1532) (0.0177::0.0177) (0.8103::0.8103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0797::2.0797) (0.7569::0.7569)) (IOPATH TE_B Z () () (0.1131::0.1131) (2.0946::2.0946) (0.0197::0.0197) (0.7856::0.7856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3480::0.3487) (0.2503::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3562::0.3562) (0.3197::0.3197)) (IOPATH D Q (0.3480::0.3480) (0.2491::0.2499)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1257::2.1257) (0.7737::0.7738)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.1493::2.1493) (0.0161::0.0161) (0.8132::0.8132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4031::0.4033) (0.2974::0.2974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3837::0.3837) (0.2855::0.2855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0273::2.0273) (0.7421::0.7422)) (IOPATH TE_B Z () () (0.1197::0.1197) (2.0501::2.0501) (0.0137::0.0137) (0.7865::0.7865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3520::0.3520) (0.2564::0.2564)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1845::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8595::1.8595) (0.6896::0.6897)) (IOPATH TE_B Z () () (0.1159::0.1159) (1.8862::1.8862) (0.0171::0.0171) (0.7303::0.7303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0096::2.0096) (0.7426::0.7427)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0441::2.0441) (0.0182::0.0182) (0.7989::0.7989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8342::1.8342) (0.6827::0.6828)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8574::1.8574) (0.0176::0.0176) (0.7207::0.7207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8737::1.8737) (0.6936::0.6936)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.9100::1.9100) (0.0166::0.0166) (0.7444::0.7444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6574::2.6574) (0.9456::0.9457)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.6761::2.6761) (0.0185::0.0185) (0.9766::0.9766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2095::0.2095) (0.1825::0.1846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1707::0.1707) (0.2027::0.2028)) (IOPATH B X (0.1422::0.1422) (0.1797::0.1797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3680::0.3680) (0.3279::0.3279)) (IOPATH D Q (0.3629::0.3644) (0.2636::0.2681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1831::0.1846)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3668::0.3668) (0.3271::0.3271)) (IOPATH D Q (0.3564::0.3564) (0.2545::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1779::0.1779)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1088::2.1088) (0.7855::0.7855)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.1468::2.1468) (0.0152::0.0152) (0.8392::0.8392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1775::0.1775) (0.2216::0.2217)) (IOPATH B X (0.1419::0.1419) (0.1801::0.1801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3371::0.3371) (0.2424::0.2424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5033::2.5034) (0.9024::0.9024)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.5217::2.5217) (0.0185::0.0185) (0.9340::0.9340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1753::2.1753) (0.8099::0.8100)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.1996::2.1996) (0.0189::0.0189) (0.8507::0.8507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3573::0.3573) (0.3205::0.3205)) (IOPATH D Q (0.3543::0.3563) (0.2586::0.2645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1852::0.1872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0183)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3264::0.3264)) (IOPATH D Q (0.3569::0.3575) (0.2565::0.2586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6470::1.6470) (0.6348::0.6348)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.6788::1.6788) (0.0167::0.0167) (0.6816::0.6816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1841::0.1841) (0.2282::0.2282)) (IOPATH B X (0.1520::0.1520) (0.1912::0.1912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3747::0.3747) (0.3319::0.3319)) (IOPATH D Q (0.3656::0.3656) (0.2615::0.2615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1791)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2857::2.2857) (0.8123::0.8123)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3070::2.3070) (0.0181::0.0181) (0.8467::0.8467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2912::0.2912) (0.2786::0.2786)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0936::0.0936) (0.0730::0.0730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2596::0.2596) (0.2384::0.2402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9667::1.9667) (0.7270::0.7270)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9937::1.9937) (0.0174::0.0174) (0.7678::0.7678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1575::0.1575) (0.1772::0.1772)) (IOPATH B X (0.1564::0.1564) (0.1966::0.1966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0127::2.0127) (0.7406::0.7407)) (IOPATH TE_B Z () () (0.1147::0.1147) (2.0318::2.0318) (0.0182::0.0182) (0.7754::0.7754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3763::0.3763) (0.3329::0.3329)) (IOPATH D Q (0.3684::0.3689) (0.2647::0.2669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3075::0.3075) (0.2872::0.2872)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0822)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0823)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1562::0.1562) (0.1780::0.1780)) (IOPATH B X (0.1535::0.1535) (0.1958::0.1958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2180::2.2180) (0.8207::0.8207)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.2350::2.2350) (0.0175::0.0175) (0.8531::0.8531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3684::0.3684) (0.3282::0.3282)) (IOPATH D Q (0.3595::0.3595) (0.2579::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1793)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3579::0.3579) (0.3209::0.3209)) (IOPATH D Q (0.3547::0.3563) (0.2583::0.2634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1686::0.1686) (0.1987::0.1987)) (IOPATH B X (0.1409::0.1409) (0.1784::0.1784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3604::0.3604) (0.3226::0.3226)) (IOPATH D Q (0.3539::0.3540) (0.2562::0.2562)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1817::0.1818)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6616::1.6616) (0.6359::0.6359)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.6911::1.6911) (0.0176::0.0176) (0.6797::0.6797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3570::0.3588) (0.2618::0.2677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0009)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0101::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3565::0.3573) (0.2564::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1801)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2909::0.2909) (0.2784::0.2784)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0799)) (SETUP (negedge GATE) (posedge CLK) (0.0804::0.0806)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.3269::0.3269)) (IOPATH D Q (0.3564::0.3564) (0.2551::0.2551)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3513::0.3513) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1782::0.1782)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3621::0.3621) (0.3238::0.3238)) (IOPATH D Q (0.3541::0.3541) (0.2537::0.2545)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1774::0.1774) (0.2052::0.2052)) (IOPATH B X (0.1493::0.1493) (0.1849::0.1849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9515::1.9515) (0.7208::0.7208)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.9854::1.9854) (0.0174::0.0174) (0.7695::0.7695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2897::0.2897) (0.2521::0.2521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3600::0.3625) (0.2648::0.2727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1925)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0050)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0059::0.0131)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7272::1.7272) (0.6515::0.6515)) (IOPATH TE_B Z () () (0.1047::0.1047) (1.7327::1.7327) (0.0250::0.0250) (0.6789::0.6789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1698::0.1698) (0.1944::0.1944)) (IOPATH B X (0.1616::0.1616) (0.2061::0.2061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2954::0.2954) (0.2808::0.2808)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0802::0.0802)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5366::2.5366) (0.9274::0.9275)) (IOPATH TE_B Z () () (0.1186::0.1186) (2.5730::2.5730) (0.0148::0.0148) (0.9808::0.9808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3576::0.3606) (0.2627::0.2715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1881::0.1911)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0147)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2961::0.2961) (0.2812::0.2812)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0793::0.0795)) (SETUP (negedge GATE) (posedge CLK) (0.0800::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3234::0.3234)) (IOPATH D Q (0.3562::0.3577) (0.2586::0.2632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1830::0.1845)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0209)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7893::1.7894) (0.6793::0.6793)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.8228::1.8228) (0.0173::0.0173) (0.7281::0.7281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7992::1.7993) (0.6857::0.6858)) (IOPATH TE_B Z () () (0.1185::0.1185) (1.8330::1.8330) (0.0146::0.0146) (0.7373::0.7373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3097::0.3097) (0.2942::0.2942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (2.2404::2.2404) (0.8193::0.8193)) (IOPATH TE_B Z () () (0.0998::0.0998) (2.2271::2.2271) (0.0273::0.0273) (0.8169::0.8169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3807::0.3807) (0.3356::0.3356)) (IOPATH D Q (0.3725::0.3725) (0.2646::0.2662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1800)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3658::0.3658) (0.3265::0.3265)) (IOPATH D Q (0.3588::0.3588) (0.2566::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9355::1.9355) (0.7146::0.7146)) (IOPATH TE_B Z () () (0.1196::0.1196) (1.9520::1.9520) (0.0137::0.0137) (0.7561::0.7561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0742::0.0742) (0.0592::0.0592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2816::2.2816) (0.8305::0.8306)) (IOPATH TE_B Z () () (0.1371::0.1371) (2.3555::2.3555) (-0.0023::-0.0023) (0.9137::0.9137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8905::1.8905) (0.6964::0.6965)) (IOPATH TE_B Z () () (0.1164::0.1164) (1.9245::1.9245) (0.0166::0.0166) (0.7479::0.7479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3486::0.3498) (0.2513::0.2556)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5430::2.5431) (0.9470::0.9473)) (IOPATH TE_B Z () () (0.1424::0.1424) (2.5951::2.5951) (-0.0164::-0.0164) (1.0047::1.0047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2820::0.2820) (0.2738::0.2738)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0816::0.0824)) (SETUP (negedge GATE) (posedge CLK) (0.0819::0.0821)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5217::2.5217) (0.8951::0.8951)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.5411::2.5411) (0.0185::0.0185) (0.9273::0.9273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1098::2.1098) (0.7773::0.7773)) (IOPATH TE_B Z () () (0.1181::0.1181) (2.1347::2.1347) (0.0152::0.0152) (0.8333::0.8333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0569::2.0569) (0.7682::0.7683)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0870::2.0870) (0.0185::0.0185) (0.8135::0.8135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3504::0.3520) (0.2550::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1847)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7571::1.7571) (0.6684::0.6684)) (IOPATH TE_B Z () () (0.1162::0.1162) (1.7857::1.7857) (0.0168::0.0168) (0.7132::0.7132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3593::0.3593) (0.3219::0.3219)) (IOPATH D Q (0.3501::0.3501) (0.2510::0.2510)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1790)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3506::0.3506) (0.2499::0.2504)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3615::0.3615) (0.3234::0.3234)) (IOPATH D Q (0.3539::0.3539) (0.2532::0.2552)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6602::1.6602) (0.6380::0.6380)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.6964::1.6964) (0.0172::0.0172) (0.6887::0.6887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3479::0.3479) (0.2489::0.2505)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6989::1.6989) (0.6504::0.6505)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7206::1.7206) (0.0179::0.0179) (0.6904::0.6904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3075::2.3075) (0.8295::0.8295)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.3288::2.3288) (0.0185::0.0185) (0.8642::0.8642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1632::0.1633) (0.1481::0.1495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0923::0.0923) (0.0723::0.0723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3875::0.3875) (0.3397::0.3397)) (IOPATH D Q (0.3803::0.3803) (0.2702::0.2719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2949::0.2949) (0.2805::0.2805)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0804)) (SETUP (negedge GATE) (posedge CLK) (0.0807::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3585::0.3585) (0.3213::0.3213)) (IOPATH D Q (0.3494::0.3501) (0.2511::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1791::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3570::0.3570) (0.3203::0.3203)) (IOPATH D Q (0.3482::0.3482) (0.2483::0.2503)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1770::2.1770) (0.7893::0.7893)) (IOPATH TE_B Z () () (0.1153::0.1153) (2.1982::2.1982) (0.0177::0.0177) (0.8240::0.8240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8516::1.8516) (0.7019::0.7019)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.8782::1.8782) (0.0187::0.0187) (0.7432::0.7432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8738::1.8738) (0.7071::0.7071)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.8948::1.8948) (0.0184::0.0184) (0.7421::0.7421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3578::0.3598) (0.2615::0.2672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1861::0.1880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0121::0.0173)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3634::0.3634) (0.3247::0.3247)) (IOPATH D Q (0.3637::0.3637) (0.2672::0.2672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1885::0.1885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0143)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0690::0.0690) (0.0546::0.0546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9482::1.9482) (0.7335::0.7335)) (IOPATH TE_B Z () () (0.1160::0.1160) (1.9739::1.9739) (0.0170::0.0170) (0.7736::0.7736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3564::0.3592) (0.2621::0.2702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1889::0.1917)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0043)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0141)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0010::2.0010) (0.7390::0.7390)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0347::2.0347) (0.0168::0.0168) (0.7881::0.7881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2520::2.2520) (0.8128::0.8129)) (IOPATH TE_B Z () () (0.1131::0.1131) (2.2682::2.2682) (0.0198::0.0198) (0.8425::0.8425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3614::0.3614) (0.3233::0.3233)) (IOPATH D Q (0.3539::0.3539) (0.2536::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3957::0.3957) (0.3447::0.3447)) (IOPATH D Q (0.3868::0.3873) (0.2746::0.2769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1793::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8253::1.8253) (0.6947::0.6948)) (IOPATH TE_B Z () () (0.1158::0.1158) (1.8599::1.8599) (0.0172::0.0172) (0.7443::0.7443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3750::0.3750) (0.3322::0.3322)) (IOPATH D Q (0.3691::0.3691) (0.2643::0.2666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1823::0.1823)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3764::0.3764) (0.3330::0.3330)) (IOPATH D Q (0.3767::0.3803) (0.2751::0.2853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1886::0.1921)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0057)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0052::0.0146)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2972::2.2972) (0.8204::0.8204)) (IOPATH TE_B Z () () (0.1171::0.1171) (2.3212::2.3212) (0.0161::0.0161) (0.8595::0.8595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7274::1.7274) (0.6611::0.6611)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7581::1.7581) (0.0173::0.0173) (0.7066::0.7066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3207::0.3207)) (IOPATH D Q (0.3475::0.3481) (0.2488::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1780::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3706::0.3706) (0.3294::0.3294)) (IOPATH D Q (0.3767::0.3819) (0.2778::0.2970)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1943::0.2007)) (SETUP (negedge D) (negedge GATE) (0.0020::0.0196)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0000::0.0089)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0856::0.0856) (0.0704::0.0704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3616::0.3616) (0.3235::0.3235)) (IOPATH D Q (0.3590::0.3604) (0.2622::0.2663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1856::0.1870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0177)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2212::2.2212) (0.8041::0.8041)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.2397::2.2397) (0.0176::0.0176) (0.8373::0.8373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3870::2.3870) (0.8761::0.8761)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.4054::2.4054) (0.0191::0.0191) (0.9072::0.9072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6934::1.6934) (0.6405::0.6405)) (IOPATH TE_B Z () () (0.1003::0.1003) (1.6937::1.6937) (0.0270::0.0270) (0.6624::0.6624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9077::1.9077) (0.7218::0.7218)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.9323::1.9323) (0.0190::0.0190) (0.7615::0.7615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3618::0.3618) (0.3236::0.3236)) (IOPATH D Q (0.3634::0.3634) (0.2649::0.2670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1898::0.1898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0154)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3586::0.3586) (0.3214::0.3214)) (IOPATH D Q (0.3500::0.3503) (0.2518::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1796::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7617::1.7617) (0.6590::0.6591)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.7919::1.7919) (0.0178::0.0178) (0.7043::0.7043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3588::0.3588) (0.3215::0.3215)) (IOPATH D Q (0.3530::0.3530) (0.2545::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9133::1.9133) (0.7195::0.7196)) (IOPATH TE_B Z () () (0.1165::0.1165) (1.9406::1.9406) (0.0165::0.0165) (0.7611::0.7611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0091::2.0091) (0.7524::0.7525)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0341::2.0341) (0.0177::0.0177) (0.7925::0.7925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1030::0.1030) (0.0814::0.0814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3519::0.3526) (0.2556::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1831)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3029::0.3029) (0.2848::0.2848)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0817::0.0828)) (SETUP (negedge GATE) (posedge CLK) (0.0820::0.0825)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3512::0.3512) (0.2539::0.2539)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3459::0.3459) (0.2463::0.2463)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1776::0.1776)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3243::0.3243)) (IOPATH D Q (0.3583::0.3599) (0.2604::0.2654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1838::0.1854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0201)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3649::0.3650) (0.2698::0.2698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0378::2.0379) (0.7485::0.7486)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.0595::2.0595) (0.0186::0.0186) (0.7838::0.7838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1830::0.1829) (0.2338::0.2339)) (IOPATH B X (0.1422::0.1422) (0.1803::0.1803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2856::0.2856) (0.2527::0.2527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2404::0.2404) (0.2261::0.2275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3666::0.3666) (0.3270::0.3270)) (IOPATH D Q (0.3588::0.3596) (0.2587::0.2618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3582::0.3582) (0.3211::0.3211)) (IOPATH D Q (0.3555::0.3570) (0.2595::0.2643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1855::0.1869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0181)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2356::0.2356) (0.2139::0.2139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0720::0.0720) (0.0583::0.0583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2672::0.2672) (0.2358::0.2358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3627::0.3627) (0.3243::0.3243)) (IOPATH D Q (0.3553::0.3561) (0.2566::0.2595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1816)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3423::0.3423) (0.2441::0.2441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3653::0.3653) (0.3261::0.3261)) (IOPATH D Q (0.3578::0.3585) (0.2582::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1813)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3604::0.3636) (0.2654::0.2756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1901::0.1933)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0075)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0034::0.0127)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3553::0.3553) (0.3191::0.3191)) (IOPATH D Q (0.3486::0.3492) (0.2528::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1821)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7986::2.7988) (1.0371::1.0374)) (IOPATH TE_B Z () () (0.1424::0.1424) (2.8395::2.8395) (-0.0164::-0.0164) (1.0829::1.0829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3565::0.3565) (0.3199::0.3199)) (IOPATH D Q (0.3547::0.3547) (0.2599::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1864::0.1864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2487::0.2487) (0.2465::0.2465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2710::0.2710) (0.2389::0.2389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3705::0.3705) (0.2772::0.2772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2901::0.2901) (0.2780::0.2780)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0806)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0809)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2458::0.2458) (0.2276::0.2276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0987::0.0987) (0.0773::0.0773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7068::1.7068) (0.6537::0.6538)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.7362::1.7362) (0.0179::0.0179) (0.6978::0.6978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3654::0.3654) (0.3261::0.3261)) (IOPATH D Q (0.3570::0.3570) (0.2550::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3581::0.3581) (0.3210::0.3210)) (IOPATH D Q (0.3500::0.3510) (0.2524::0.2559)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1811)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3651::0.3651) (0.3259::0.3259)) (IOPATH D Q (0.3546::0.3546) (0.2538::0.2538)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1777::0.1777)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9211::1.9211) (0.7251::0.7251)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.9475::1.9475) (0.0186::0.0186) (0.7661::0.7661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1719::0.1719) (0.2062::0.2062)) (IOPATH B X (0.1375::0.1375) (0.1733::0.1733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0652::2.0652) (0.7694::0.7695)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0964::2.0964) (0.0172::0.0172) (0.8157::0.8157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2854::0.2854) (0.2756::0.2756)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.3254::0.3254)) (IOPATH D Q (0.3639::0.3654) (0.2666::0.2713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1877::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0112::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3650::0.3650) (0.3258::0.3258)) (IOPATH D Q (0.3565::0.3575) (0.2565::0.2602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1797::0.1808)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3759::0.3760) (0.2809::0.2809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7329::1.7329) (0.6644::0.6644)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.7560::1.7560) (0.0155::0.0155) (0.7109::0.7109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2131::0.2131) (0.1693::0.1693)) (IOPATH A Y (0.2841::0.2841) (0.0655::0.0655)) (IOPATH B Y (0.2659::0.2659) (0.0680::0.0680)) (IOPATH C Y (0.2293::0.2293) (0.0642::0.0642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2400::0.2400) (0.2396::0.2396)) (IOPATH D X (0.2404::0.2404) (0.2449::0.2449)) (IOPATH A_N X (0.3033::0.3033) (0.2453::0.2453)) (IOPATH B_N X (0.3105::0.3105) (0.2592::0.2592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3610::0.3610) (0.2695::0.2695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2450::0.2450) (0.2439::0.2439)) (IOPATH D X (0.2434::0.2434) (0.2470::0.2470)) (IOPATH A_N X (0.3064::0.3064) (0.2472::0.2472)) (IOPATH B_N X (0.3112::0.3112) (0.2598::0.2598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2311::0.2311) (0.2230::0.2230)) (IOPATH C X (0.2321::0.2321) (0.2343::0.2343)) (IOPATH D X (0.2353::0.2353) (0.2487::0.2487)) (IOPATH A_N X (0.2846::0.2846) (0.2406::0.2406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2278::0.2278) (0.2311::0.2311)) (IOPATH D X (0.2269::0.2269) (0.2350::0.2350)) (IOPATH A_N X (0.2887::0.2887) (0.2350::0.2350)) (IOPATH B_N X (0.2971::0.2971) (0.2495::0.2495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2271::0.2271) (0.2195::0.2195)) (IOPATH C X (0.2317::0.2317) (0.2344::0.2344)) (IOPATH D X (0.2337::0.2337) (0.2476::0.2476)) (IOPATH A_N X (0.2841::0.2841) (0.2400::0.2400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0848::2.0848) (0.7625::0.7626)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.1024::2.1024) (0.0175::0.0175) (0.7955::0.7955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2378::0.2378) (0.2280::0.2280)) (IOPATH C X (0.2401::0.2401) (0.2407::0.2407)) (IOPATH D X (0.2421::0.2421) (0.2540::0.2540)) (IOPATH A_N X (0.2901::0.2901) (0.2446::0.2446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1837::0.1837) (0.2349::0.2350)) (IOPATH B X (0.1431::0.1431) (0.1814::0.1814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6963::1.6963) (0.6510::0.6510)) (IOPATH TE_B Z () () (0.1138::0.1138) (1.7302::1.7302) (0.0189::0.0189) (0.6995::0.6995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3709::0.3709) (0.3296::0.3296)) (IOPATH D Q (0.3729::0.3757) (0.2735::0.2815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1902::0.1930)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0052)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0057::0.0130)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3889::0.3890) (0.2875::0.2875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7742::1.7742) (0.6772::0.6773)) (IOPATH TE_B Z () () (0.1142::0.1142) (1.8004::1.8004) (0.0186::0.0186) (0.7185::0.7185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2295::0.2295) (0.2002::0.2002)) (IOPATH B X (0.2406::0.2406) (0.2305::0.2305)) (IOPATH C X (0.2424::0.2424) (0.2455::0.2455)) (IOPATH D X (0.2425::0.2425) (0.2507::0.2507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3571::0.3571) (0.3204::0.3204)) (IOPATH D Q (0.3513::0.3528) (0.2552::0.2598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1838)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0214)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8396::1.8396) (0.6978::0.6978)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.8705::1.8705) (0.0179::0.0179) (0.7434::0.7434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.3004::0.3004) (0.2834::0.2834)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0798)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0807)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8822::1.8822) (0.7126::0.7126)) (IOPATH TE_B Z () () (0.1144::0.1144) (1.9101::1.9101) (0.0184::0.0184) (0.7548::0.7548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8549::1.8549) (0.7044::0.7044)) (IOPATH TE_B Z () () (0.1153::0.1153) (1.8867::1.8867) (0.0176::0.0176) (0.7517::0.7517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2892::0.2892) (0.2776::0.2776)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0794::0.0797)) (SETUP (negedge GATE) (posedge CLK) (0.0803::0.0805)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0609::2.0609) (0.7566::0.7566)) (IOPATH TE_B Z () () (0.1152::0.1152) (2.0873::2.0873) (0.0177::0.0177) (0.7974::0.7974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2870::0.2870) (0.2764::0.2764)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0797::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0808::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7748::1.7748) (0.6756::0.6757)) (IOPATH TE_B Z () () (0.1174::0.1174) (1.7975::1.7975) (0.0156::0.0156) (0.7203::0.7203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2143::0.2143) (0.1861::0.1861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.6591::2.6591) (0.9648::0.9648)) (IOPATH TE_B Z () () (0.1138::0.1138) (2.6730::2.6730) (0.0193::0.0193) (0.9918::0.9918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3240::0.3240)) (IOPATH D Q (0.3541::0.3552) (0.2551::0.2591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9938::1.9938) (0.7482::0.7482)) (IOPATH TE_B Z () () (0.1174::0.1174) (2.0276::2.0276) (0.0157::0.0157) (0.7995::0.7995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4483::0.4483) (0.3733::0.3733)) (IOPATH D Q (0.4415::0.4425) (0.3067::0.3099)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1815::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3568::0.3568) (0.3201::0.3201)) (IOPATH D Q (0.3586::0.3586) (0.2642::0.2642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1900::0.1900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0128::0.0128)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1883::0.1883) (0.2387::0.2387)) (IOPATH B X (0.1525::0.1525) (0.1928::0.1928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3526::0.3535) (0.2561::0.2589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1824::0.1833)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3706::2.3706) (0.8718::0.8718)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.3930::2.3930) (0.0180::0.0180) (0.9078::0.9078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2054::2.2054) (0.8022::0.8023)) (IOPATH TE_B Z () () (0.1202::0.1202) (2.2405::2.2405) (0.0132::0.0132) (0.8580::0.8580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7217::1.7217) (0.6460::0.6460)) (IOPATH TE_B Z () () (0.1151::0.1151) (1.7559::1.7559) (0.0178::0.0178) (0.6945::0.6945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6385::1.6385) (0.6310::0.6310)) (IOPATH TE_B Z () () (0.1167::0.1167) (1.6775::1.6775) (0.0163::0.0163) (0.6854::0.6854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1809::0.1809) (0.2278::0.2278)) (IOPATH B X (0.1561::0.1561) (0.2010::0.2010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3584::0.3584) (0.3212::0.3212)) (IOPATH D Q (0.3505::0.3505) (0.2528::0.2528)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1803::0.1803)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6869::1.6869) (0.6474::0.6475)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.7190::1.7190) (0.0176::0.0176) (0.6950::0.6950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3606::0.3606) (0.3228::0.3228)) (IOPATH D Q (0.3538::0.3538) (0.2563::0.2563)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1814::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0225)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2872::0.2872) (0.2765::0.2765)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0807::0.0819)) (SETUP (negedge GATE) (posedge CLK) (0.0814::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2960::2.2960) (0.8454::0.8454)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3171::2.3171) (0.0176::0.0176) (0.8802::0.8802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2986::0.2986) (0.2825::0.2825)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0803::0.0807)) (SETUP (negedge GATE) (posedge CLK) (0.0810::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6580::1.6580) (0.6275::0.6275)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.6876::1.6876) (0.0181::0.0181) (0.6718::0.6718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1779::0.1779) (0.1587::0.1587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4309::0.4309) (0.3641::0.3641)) (IOPATH D Q (0.4224::0.4224) (0.2945::0.2945)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1798::0.1798)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3665::0.3665) (0.2705::0.2705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2983::0.2983) (0.2824::0.2824)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0804::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0811::0.0818)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0119::2.0119) (0.7347::0.7347)) (IOPATH TE_B Z () () (0.1158::0.1158) (2.0408::2.0408) (0.0172::0.0172) (0.7778::0.7778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3556::0.3556) (0.3193::0.3193)) (IOPATH D Q (0.3476::0.3481) (0.2508::0.2530)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1801::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0679::2.0679) (0.7717::0.7718)) (IOPATH TE_B Z () () (0.1163::0.1163) (2.0889::2.0889) (0.0167::0.0167) (0.8069::0.8069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4032::0.4032) (0.3492::0.3492)) (IOPATH D Q (0.3959::0.3959) (0.2797::0.2813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1810::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3594::0.3594) (0.3219::0.3219)) (IOPATH D Q (0.3524::0.3536) (0.2550::0.2592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1824)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2405::0.2405) (0.2080::0.2080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9928::1.9928) (0.7349::0.7349)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.0247::2.0247) (0.0185::0.0185) (0.7815::0.7815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3631::0.3631) (0.3245::0.3245)) (IOPATH D Q (0.3542::0.3542) (0.2525::0.2544)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1406::0.1406) (0.1568::0.1568)) (IOPATH B X (0.1546::0.1546) (0.1967::0.1967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3560::0.3560) (0.3196::0.3196)) (IOPATH D Q (0.3552::0.3605) (0.2596::0.2749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1873::0.1926)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0083)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0025::0.0166)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0283::2.0283) (0.7450::0.7451)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.0530::2.0530) (0.0156::0.0156) (0.7925::0.7925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.7335::2.7335) (0.9671::0.9671)) (IOPATH TE_B Z () () (0.1169::0.1169) (2.7616::2.7616) (0.0165::0.0165) (1.0082::1.0082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1611::0.1611) (0.1830::0.1830)) (IOPATH B X (0.1553::0.1553) (0.1966::0.1966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6847::1.6847) (0.6462::0.6462)) (IOPATH TE_B Z () () (0.1141::0.1141) (1.7128::1.7128) (0.0186::0.0186) (0.6903::0.6903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1429::2.1430) (0.7970::0.7970)) (IOPATH TE_B Z () () (0.1143::0.1143) (2.1598::2.1598) (0.0187::0.0187) (0.8291::0.8291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1748::0.1748) (0.1558::0.1558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2992::0.2992) (0.2828::0.2828)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0795::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0805::0.0811)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9922::1.9922) (0.7457::0.7457)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.0233::2.0233) (0.0158::0.0158) (0.7925::0.7925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0754::0.0754) (0.0602::0.0602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3607::0.3607) (0.3228::0.3228)) (IOPATH D Q (0.3537::0.3537) (0.2534::0.2554)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1811::0.1812)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0247)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3602::0.3602) (0.3225::0.3225)) (IOPATH D Q (0.3514::0.3514) (0.2524::0.2524)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1794::0.1794)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0254::2.0254) (0.7600::0.7601)) (IOPATH TE_B Z () () (0.1149::0.1149) (2.0552::2.0552) (0.0181::0.0181) (0.8048::0.8048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3563::0.3563) (0.2617::0.2617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1887::0.1887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0145)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3854::0.3854) (0.2862::0.2862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3599::0.3599) (0.3223::0.3223)) (IOPATH D Q (0.3608::0.3617) (0.2651::0.2681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0112::0.0140)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3668::0.3697) (0.2695::0.2779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1891::0.1920)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0049)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0060::0.0138)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2357::0.2357) (0.2155::0.2155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1715::0.1715) (0.2054::0.2055)) (IOPATH B X (0.1510::0.1510) (0.1934::0.1934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1022::2.1022) (0.7816::0.7816)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.1257::2.1257) (0.0173::0.0173) (0.8187::0.8187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.2058::0.2058) (0.1695::0.1695)) (IOPATH A Y (0.2773::0.2773) (0.0656::0.0656)) (IOPATH B Y (0.2522::0.2522) (0.0627::0.0627)) (IOPATH C Y (0.2195::0.2195) (0.0623::0.0623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.2278::0.2278) (0.2323::0.2323)) (IOPATH D X (0.2274::0.2274) (0.2365::0.2365)) (IOPATH A_N X (0.2886::0.2886) (0.2350::0.2350)) (IOPATH B_N X (0.2905::0.2905) (0.2453::0.2453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.2313::0.2313) (0.2314::0.2314)) (IOPATH D X (0.2353::0.2353) (0.2422::0.2422)) (IOPATH A_N X (0.2965::0.2965) (0.2404::0.2404)) (IOPATH B_N X (0.3049::0.3049) (0.2547::0.2547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.2181::0.2181) (0.2119::0.2119)) (IOPATH C X (0.2266::0.2266) (0.2318::0.2318)) (IOPATH D X (0.2289::0.2289) (0.2452::0.2452)) (IOPATH A_N X (0.2764::0.2764) (0.2349::0.2349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1778::0.1778) (0.1580::0.1580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3707::0.3707) (0.3295::0.3295)) (IOPATH D Q (0.3611::0.3611) (0.2568::0.2578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1786::0.1786)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.2295::0.2295) (0.2321::0.2321)) (IOPATH D X (0.2304::0.2304) (0.2387::0.2387)) (IOPATH A_N X (0.2939::0.2939) (0.2382::0.2382)) (IOPATH B_N X (0.2936::0.2936) (0.2475::0.2475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.2243::0.2243) (0.2163::0.2163)) (IOPATH C X (0.2315::0.2315) (0.2341::0.2341)) (IOPATH D X (0.2351::0.2351) (0.2497::0.2497)) (IOPATH A_N X (0.2849::0.2849) (0.2403::0.2403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.2276::0.2276) (0.2211::0.2211)) (IOPATH C X (0.2292::0.2292) (0.2324::0.2324)) (IOPATH D X (0.2328::0.2328) (0.2481::0.2481)) (IOPATH A_N X (0.2761::0.2761) (0.2347::0.2347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.2191::0.2191) (0.1942::0.1942)) (IOPATH B X (0.2216::0.2216) (0.2153::0.2153)) (IOPATH C X (0.2284::0.2284) (0.2353::0.2353)) (IOPATH D X (0.2303::0.2303) (0.2429::0.2429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4017::2.4017) (0.8810::0.8810)) (IOPATH TE_B Z () () (0.1144::0.1144) (2.4222::2.4222) (0.0186::0.0186) (0.9150::0.9150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2911::0.2911) (0.2785::0.2785)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0811::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0813::0.0815)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3662::0.3678) (0.2712::0.2765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1927::0.1942)) (SETUP (negedge D) (negedge GATE) (0.0014::0.0062)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0047::0.0095)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3236::0.3236)) (IOPATH D Q (0.3539::0.3545) (0.2554::0.2576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1804::0.1810)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3055::2.3055) (0.8491::0.8491)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.3260::2.3260) (0.0175::0.0175) (0.8827::0.8827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0785::0.0785) (0.0603::0.0603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9712::1.9712) (0.7309::0.7309)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9876::1.9876) (0.0183::0.0183) (0.7623::0.7623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4635::2.4635) (0.9027::0.9028)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.4934::2.4934) (0.0175::0.0175) (0.9468::0.9468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4954::2.4954) (0.9122::0.9122)) (IOPATH TE_B Z () () (0.1222::0.1222) (2.5411::2.5411) (0.0115::0.0115) (0.9746::0.9746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1606::0.1606) (0.1831::0.1831)) (IOPATH B X (0.1449::0.1449) (0.1820::0.1820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1708::0.1708) (0.1987::0.1987)) (IOPATH B X (0.1504::0.1504) (0.1907::0.1907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3569::0.3569) (0.3202::0.3202)) (IOPATH D Q (0.3463::0.3471) (0.2475::0.2508)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1775::0.1783)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3719::0.3719) (0.3303::0.3303)) (IOPATH D Q (0.3644::0.3652) (0.2626::0.2653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1807::0.1815)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6613::1.6613) (0.6285::0.6285)) (IOPATH TE_B Z () () (0.1133::0.1133) (1.6905::1.6905) (0.0194::0.0194) (0.6722::0.6722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3603::0.3603) (0.3226::0.3226)) (IOPATH D Q (0.3571::0.3586) (0.2600::0.2650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1849::0.1865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0190)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2989::0.2989) (0.2826::0.2826)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0812::0.0817)) (SETUP (negedge GATE) (posedge CLK) (0.0816::0.0817)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3810::0.3810) (0.3358::0.3358)) (IOPATH D Q (0.3779::0.3790) (0.2737::0.2770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1851::0.1862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0184)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2925::2.2925) (0.8307::0.8308)) (IOPATH TE_B Z () () (0.1140::0.1140) (2.3105::2.3105) (0.0190::0.0190) (0.8622::0.8622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3659::0.3659) (0.3265::0.3265)) (IOPATH D Q (0.3567::0.3574) (0.2557::0.2584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1790::0.1797)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2692::0.2692) (0.2975::0.2975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4153::0.4153) (0.3557::0.3557)) (IOPATH D Q (0.4076::0.4076) (0.2859::0.2868)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1806::0.1806)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9576::1.9576) (0.7366::0.7366)) (IOPATH TE_B Z () () (0.1152::0.1152) (1.9833::1.9833) (0.0178::0.0178) (0.7771::0.7771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3736::0.3736) (0.3313::0.3313)) (IOPATH D Q (0.3666::0.3673) (0.2644::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1812::0.1819)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3641::0.3641) (0.3252::0.3252)) (IOPATH D Q (0.3546::0.3546) (0.2546::0.2546)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1787::0.1787)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0976::0.0976) (0.0767::0.0767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0471::2.0471) (0.7664::0.7664)) (IOPATH TE_B Z () () (0.1145::0.1145) (2.0802::2.0802) (0.0184::0.0184) (0.8134::0.8134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.5453::2.5453) (0.9298::0.9299)) (IOPATH TE_B Z () () (0.1182::0.1182) (2.5672::2.5672) (0.0152::0.0152) (0.9777::0.9777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3612::0.3612) (0.3232::0.3232)) (IOPATH D Q (0.3547::0.3562) (0.2570::0.2614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1818::0.1832)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0222)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1815::0.1815) (0.2245::0.2246)) (IOPATH B X (0.1455::0.1455) (0.1830::0.1830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3630::0.3630) (0.3244::0.3244)) (IOPATH D Q (0.3626::0.3640) (0.2659::0.2700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1878::0.1892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0114::0.0153)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7042::1.7043) (0.6524::0.6524)) (IOPATH TE_B Z () () (0.1175::0.1175) (1.7421::1.7421) (0.0156::0.0155) (0.7055::0.7055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1809::0.1809) (0.2298::0.2298)) (IOPATH B X (0.1442::0.1442) (0.1838::0.1838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0178::2.0179) (0.7406::0.7407)) (IOPATH TE_B Z () () (0.1176::0.1176) (2.0525::2.0525) (0.0156::0.0156) (0.7922::0.7922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2212::0.2212) (0.2084::0.2084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0709::2.0709) (0.7557::0.7557)) (IOPATH TE_B Z () () (0.1173::0.1173) (2.1044::2.1044) (0.0159::0.0159) (0.8038::0.8038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6554::1.6554) (0.6249::0.6250)) (IOPATH TE_B Z () () (0.1150::0.1150) (1.6838::1.6838) (0.0178::0.0178) (0.6703::0.6703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3657::0.3657) (0.3263::0.3263)) (IOPATH D Q (0.3577::0.3577) (0.2579::0.2579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1802::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2796::2.2796) (0.8121::0.8121)) (IOPATH TE_B Z () () (0.1155::0.1155) (2.3020::2.3020) (0.0176::0.0176) (0.8479::0.8479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3580::0.3580) (0.3209::0.3209)) (IOPATH D Q (0.3498::0.3505) (0.2521::0.2549)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1800::0.1807)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8436::1.8436) (0.6977::0.6978)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8754::1.8754) (0.0180::0.0180) (0.7439::0.7439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.2696::2.2696) (0.8251::0.8251)) (IOPATH TE_B Z () () (0.1160::0.1160) (2.2927::2.2927) (0.0171::0.0171) (0.8621::0.8621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3611::0.3611) (0.3231::0.3231)) (IOPATH D Q (0.3517::0.3517) (0.2512::0.2512)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1788::0.1788)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3926::0.3927) (0.2959::0.2959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9239::1.9239) (0.7242::0.7242)) (IOPATH TE_B Z () () (0.1143::0.1143) (1.9403::1.9403) (0.0186::0.0186) (0.7553::0.7553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8598::1.8598) (0.7028::0.7028)) (IOPATH TE_B Z () () (0.1176::0.1176) (1.8976::1.8976) (0.0155::0.0155) (0.7570::0.7570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3552::0.3552) (0.2548::0.2548)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1795)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0095::2.0095) (0.7544::0.7544)) (IOPATH TE_B Z () () (0.1154::0.1154) (2.0382::2.0382) (0.0176::0.0176) (0.7968::0.7968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3617::0.3617) (0.3235::0.3235)) (IOPATH D Q (0.3527::0.3527) (0.2531::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1792::0.1792)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1266::2.1266) (0.7921::0.7921)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.1514::2.1514) (0.0174::0.0174) (0.8307::0.8307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0550::2.0550) (0.7654::0.7654)) (IOPATH TE_B Z () () (0.1161::0.1161) (2.0910::2.0910) (0.0169::0.0169) (0.8155::0.8155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0426::2.0427) (0.7630::0.7630)) (IOPATH TE_B Z () () (0.1157::0.1157) (2.0657::2.0657) (0.0173::0.0173) (0.8000::0.8000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1706::0.1706) (0.1988::0.1988)) (IOPATH B X (0.1570::0.1570) (0.2009::0.2009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3624::0.3624) (0.3241::0.3241)) (IOPATH D Q (0.3627::0.3627) (0.2664::0.2664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1884::0.1884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0144)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.4205::2.4205) (0.8869::0.8870)) (IOPATH TE_B Z () () (0.1166::0.1166) (2.4445::2.4445) (0.0166::0.0166) (0.9250::0.9250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3574::0.3574) (0.3205::0.3205)) (IOPATH D Q (0.3558::0.3560) (0.2603::0.2608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0168)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1207::2.1207) (0.7870::0.7871)) (IOPATH TE_B Z () () (0.1146::0.1146) (2.1414::2.1414) (0.0183::0.0183) (0.8211::0.8211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3591::0.3591) (0.3217::0.3217)) (IOPATH D Q (0.3583::0.3613) (0.2629::0.2715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1874::0.1904)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0034)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0155)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6563::1.6563) (0.6259::0.6260)) (IOPATH TE_B Z () () (0.1161::0.1161) (1.6930::1.6930) (0.0168::0.0168) (0.6775::0.6775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.3233::0.3233)) (IOPATH D Q (0.3545::0.3545) (0.2571::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1813::0.1814)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3575::0.3575) (0.3206::0.3206)) (IOPATH D Q (0.3525::0.3532) (0.2563::0.2588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1832::0.1839)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0205)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3883::0.3883) (0.3402::0.3402)) (IOPATH D Q (0.3789::0.3789) (0.2676::0.2691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1789::0.1789)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0269)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1297::2.1297) (0.7932::0.7933)) (IOPATH TE_B Z () () (0.1150::0.1150) (2.1516::2.1516) (0.0180::0.0180) (0.8291::0.8291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2314::0.2314) (0.1978::0.2003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.1898::2.1898) (0.8109::0.8110)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.2105::2.2105) (0.0174::0.0174) (0.8449::0.8449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2835::0.2835) (0.2745::0.2745)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0799::0.0812)) (SETUP (negedge GATE) (posedge CLK) (0.0809::0.0813)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7920::1.7920) (0.6827::0.6827)) (IOPATH TE_B Z () () (0.1155::0.1155) (1.8260::1.8260) (0.0174::0.0174) (0.7316::0.7316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.3689::2.3689) (0.8691::0.8692)) (IOPATH TE_B Z () () (0.1156::0.1156) (2.3921::2.3921) (0.0175::0.0175) (0.9057::0.9057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0775::0.0775) (0.0634::0.0634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3577::0.3577) (0.3208::0.3208)) (IOPATH D Q (0.3606::0.3638) (0.2659::0.2758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1910::0.1943)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0081)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0028::0.0119)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3555::0.3555) (0.3192::0.3192)) (IOPATH D Q (0.3513::0.3533) (0.2561::0.2619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1840::0.1859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0195)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3478::0.3478) (0.2438::0.2438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3558::0.3558) (0.3194::0.3194)) (IOPATH D Q (0.3475::0.3475) (0.2483::0.2502)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1799::0.1799)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3647::0.3647) (0.2971::0.2986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3554::0.3554) (0.3192::0.3192)) (IOPATH D Q (0.3467::0.3474) (0.2495::0.2525)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1795::0.1802)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9402::1.9402) (0.7140::0.7140)) (IOPATH TE_B Z () () (0.1146::0.1146) (1.9600::1.9600) (0.0183::0.0183) (0.7475::0.7475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9845::1.9845) (0.7322::0.7322)) (IOPATH TE_B Z () () (0.1162::0.1162) (2.0217::2.0217) (0.0168::0.0168) (0.7844::0.7844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2749::0.2749) (0.2701::0.2701)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4759::0.4759)) (SETUP (posedge GATE) (posedge CLK) (0.0796::0.0808)) (SETUP (negedge GATE) (posedge CLK) (0.0806::0.0810)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3638::0.3638) (0.3250::0.3250)) (IOPATH D Q (0.3622::0.3660) (0.2647::0.2757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4987::0.4987)) (SETUP (posedge D) (negedge GATE) (0.1866::0.1903)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0042)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0068::0.0169)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8788::1.8788) (0.7110::0.7111)) (IOPATH TE_B Z () () (0.1149::0.1149) (1.8957::1.8957) (0.0179::0.0179) (0.7432::0.7432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9751::1.9751) (0.7326::0.7326)) (IOPATH TE_B Z () () (0.1022::0.1022) (1.9690::1.9691) (0.0262::0.0262) (0.7373::0.7373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7768::1.7768) (0.6652::0.6653)) (IOPATH TE_B Z () () (0.1156::0.1156) (1.7996::1.7996) (0.0173::0.0173) (0.7030::0.7030)) ) ) ) )